EP0177422B1 - Procédé de réalisation de grilles en siliciure ou en silicium pour circuit intégré comportant des éléments du type grille-isolant-semiconducteur - Google Patents

Procédé de réalisation de grilles en siliciure ou en silicium pour circuit intégré comportant des éléments du type grille-isolant-semiconducteur Download PDF

Info

Publication number
EP0177422B1
EP0177422B1 EP85401912A EP85401912A EP0177422B1 EP 0177422 B1 EP0177422 B1 EP 0177422B1 EP 85401912 A EP85401912 A EP 85401912A EP 85401912 A EP85401912 A EP 85401912A EP 0177422 B1 EP0177422 B1 EP 0177422B1
Authority
EP
European Patent Office
Prior art keywords
layer
silicide
gate electrodes
producing
silicide gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
EP85401912A
Other languages
German (de)
English (en)
Other versions
EP0177422A1 (fr
Inventor
Pierre Blanchard
Jean-Paul Cortot
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thales SA
Original Assignee
Thomson CSF SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson CSF SA filed Critical Thomson CSF SA
Publication of EP0177422A1 publication Critical patent/EP0177422A1/fr
Application granted granted Critical
Publication of EP0177422B1 publication Critical patent/EP0177422B1/fr
Expired legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66946Charge transfer devices
    • H01L29/66954Charge transfer devices with an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0272Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers for lift-off processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42396Gate electrodes for field effect devices for charge coupled devices
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S148/00Metal treatment
    • Y10S148/147Silicides

Definitions

  • the present invention relates to a process for producing silicide or silicon grids for an integrated circuit comprising elements of the grid-insulator-semiconductor type. It relates, in particular, to a new method making it possible to obtain a very small spacing between gates, which gives integrated circuits, in particular charge transfer devices or circuits using elements of the MOS (metal-oxide-semiconductor) type. , very compact.
  • MOS metal-oxide-semiconductor
  • the grids are made of a conductive material which can be, for example, a metal such as aluminum, a metalloid such as polycrystalline silicon highly doped or formed of a double layer of polycrystalline silicon strongly doped covered with a silicide.
  • a metal such as aluminum
  • a metalloid such as polycrystalline silicon highly doped or formed of a double layer of polycrystalline silicon strongly doped covered with a silicide.
  • the object of the present invention is to remedy this drawback by providing a new method for producing silicide grids for an integrated circuit comprising elements of the grid-insulator-semiconductor type making it possible to have a spacing between grids of less than 1 ⁇ m.
  • the overhang is obtained by deoxidation of the oxide layer and the length over which this deoxidation occurs is a function of the thickness of the oxide layer and the deoxidation time.
  • the length of the overhang is obtained by deoxidation of the oxide layer and the length over which this deoxidation occurs is a function of the thickness of the oxide layer and the deoxidation time.
  • a thin and continuous layer 2 of an insulating material such as silicon oxide (Si0 2 ) we covers this silicon oxide layer with a layer 3 of suitably doped polycrystalline silicon.
  • silicon oxide Si0 2
  • a layer 3 of suitably doped polycrystalline silicon Typically, polycrystalline silicon is doped with phosphorus.
  • the metal layer 4 is deposited on this layer 3 of polycrystalline silicon.
  • the metal layer 4 is made of a metal capable of reacting with polycrystalline silicon to give a silicide.
  • the metal layer can be made of tungsten, molybdenum, titanium, tantalum, chromium, nickel.
  • it will preferably be made of tantalum, because the tantalum alloyed with silicon is almost inert to the chemical agents used during the other phases of the process, in particular hydrofluoric acid.
  • an oxide layer 5 is deposited in the vapor phase.
  • This deposition can be carried out at atmospheric pressure or at low pressure, according to known conventional methods under the English names "chemical vapor deposition (CVD) and” low temperature oxidation (LTO).
  • CVD chemical vapor deposition
  • LTO low temperature oxidation
  • This deposition is preferably carried out at a temperature below the temperature of formation of the alloy.
  • the thickness of the layer is chosen precisely. Indeed, as explained below, the thickness of the oxide layer is one of the parameters determining the spacing between grids.
  • a masking layer 6 is deposited which is preferably made of silicon nitride (Si 3 N 4 ). We therefore obtain the structure shown in Figure 1a.
  • windows in the masking layer 6 are opened, the dimensions d of which correspond to those of the grids which it is desired to produce.
  • a photosensitive resin 7 of positive type for example, is deposited on the layer 6 of silicon nitride. The resin is baked to harden it. Then, a mask, chrome on glass for example, is applied to the resin, the purpose of which is to define the windows to be opened.
  • the resin is exposed to ultraviolet rays through the mask in order to polymerize it in places not protected by the mask, then it is developed in an appropriate product which dissolves the polymerized resin while leaving the non-polymerized resin.
  • the layer 6 of silicon nitride is then etched to obtain the windows d.
  • the layer 5 of pyrolytic oxide is then removed so as to create an overhang of length e determined under the masking layer.
  • a deoxidation of said layer is carried out in a solution of hydrofluoric acid for example which dissolves the oxide while leaving the metal layer intact, in particular when this layer is in tantalum.
  • the deoxidation occurs over a length e which corresponds at least to the thickness of the layer 6 and which can be modulated as a function of the deoxidation time.
  • the metal layer located in the opening thus produced is then removed by etching as shown in FIG. 1b.
  • a new layer 8 of the metal is deposited over the entire circuit, giving a silicide. This layer is deposited on the polycrystalline silicon in the opening over a distance d as shown in FIG. 1c.
  • the entire circuit is then subjected to annealing in a neutral atmosphere, for example argon, in order to transform into silicide the parts where the metal layer 4 and 8 is in contact with the layer 3 of polycrystalline silicon.
  • Annealing is preferably carried out at a temperature between 900 ° C and 1100 ° C in about 30 minutes.
  • the polycrystalline silicon located between the silicide parts is removed so as to isolate the gates g.
  • This elimination of polycrystalline silicon can be carried out by dry etching or by dry oxidation.
  • the grids can be produced only from polycrystalline silicon by eliminating the layer 9 of silicide. This elimination is carried out by etching. This type of grids is particularly interesting in the case of photo-mos sensors where the grids must be transparent.
  • the grids are then optionally covered with a passivation layer 10 as shown in FIG. 1e.
  • This process is particularly interesting for the production of charge transfer devices of the CCD type (for Charge Coupied Device in English) which consist of several sets of MIS (Metal Insulating Semiconductor) capacities juxtaposed forming storage and transfer capacities.
  • CCD Charge Coupied Device in English
  • MIS Metal Insulating Semiconductor
  • the method of the present invention is also interesting in the case of CCDs with two levels of grids.
  • the spacing e between the grids g 2 is at least 2 to 3 ⁇ m, because the photolithography techniques usually used to produce the second level of grids do not allow have a smaller spacing.
  • the covering of the grid g 2 on the grid g is carried out over a distance of at least 1 ⁇ m, which gives for the grid g, a width of at least 4 to 5 ⁇ .Lm.
  • Figure 2b using the method of the present invention, it is possible to obtain a spacing e 2 between the gates g, of less than 1 ⁇ m. It is therefore possible to produce a grid g, having a width of less than 3 ⁇ m.
  • the first level of grids in polycrystalline silicon and the second level of grids in silicide.
  • the first level of grids is preferably produced using known technology since the spacing between grids. must be sufficient to receive the second level of grids.
  • the second level of silicide grids is produced using the method of the present invention.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

  • La présente invention concerne un procédé de réalisation de grilles en siliciure ou en silicium pour circuit intégré comportant des éléments du type grille-isolant-semiconductcur. Elle concerne, en particulier, un nouveau procédé permettant d'obtenir un espacement entre grilles très faible, ce qui donne des circuits intégrés, notamment des dispositifs à transfert de charge ou des circuits utilisant des éléments de type MOS (métal-oxyde-semiconducteur), très compacts.
  • Dans les circuits ci-dessus, les grilles sont réalisées en un matériau conducteur qui peut être, par exemple, un métal tel que l'aluminium, un métalloïde tel que du silicium polycristallin fortement dopé ou formé d'une double couche de silicium polycristallin fortement dopé recouvert d'un siliciure. Pour réaliser notamment les grilles en silicium polycristallin ou les grilles a double couche silicium potycristaffin-sificiure, on utilise la technique habituelle de photolithogravure. Ainsi, selon un des procédés habituels, pour réaliser des grilles à double couche silicium polycristallin-siliciure, après avoir délimité les éléments du circuit en ouvrant des fenêtres dans une couche d'isolant épais recouvrant le substrat semiconducteur et déposé une couche mince d'isolant, on dépose sur l'ensemble du circuit une couche de silicium polycristallin que l'on recouvre d'une couche d'un métal donnant un siliciure. Puis par masquage, insolation, développement et gravure, on délimite les grilles. On soumet ensuite l'ensemble à un recuit dans une atmosphère neutre pour transformer la couche métallique au contact du silicium polycristallin en siliciure. Ce procédé est très simple. Toutefois, il ne permet pas l'obtention d'un espacement entre grilles inférieur à 2,5 ktm.
  • La présente invention a pour but de remédier à cet inconvénient en fournissant un nouveau procédé de réalisation de grilles en siliciure pour circuit intégré comportant des éléments du type grille-isolant-semiconducteur permettant d'avoir un espacement entre grilles inférieur à 1 ¡.Lm.
  • Ainsi, la présente invention a pour objet un procédé de réalisation de grilles en siliciure pour circuit intégré comportant des éléments du type grille-isolant-semiconducteur, caractérisé par les étapes suivantes :
    • - dépôt successif, sur l'isolant recouvrant le semiconducteur, d'une couche de silicium polycristallin convenablement dopé, d'une couche de métal donnant un siliciure, d'une couche d'oxyde et d'une couche de masquage,
    • - réalisation, de manière connue, d'ouvertures dans la couche de masquage,
    • - réalisation, au niveau des ouvertures, d'un surplomb sous la couche de masquage par élimination de la couche d'oxyde sur une certaine longueur,
    • - élimination de la couche métallique délimitée par le surplomb,
    • - dépôt, dans les ouvertures, d'une nouvelle couche de métal donnant un siliciure,
    • - recuit de l'ensemble du circuit dans une atmosphère neutre pour transformer les parties ou la couche de métal est en contact avec la couche de silicium polycristallin, en siliciure,
    • - élimination des couches recouvrant les parties en siliciure, puis,
    • - élimination du silicium polycristallin entre les parties en siliciure pour délimiter les grilles.
  • Avec ce procédé, on peut contrôler très efficacement la longueur du surplomb qui détermine en fait l'espacement entre grilles comme expliqué de manière plus détaillée ci-après. En effet, le surplomb est obtenu par désoxydation de la couche d'oxyde et la longueur sur laquelle se produit cette désoxydation est fonction de l'épaisseur de la couche d'oxyde et du temps de désoxydation. Ainsi, en contrôlant ces deux paramètres, on contrôle la longueur du surplomb et, en conséquence, l'espacement entre grilles.
  • D'autres caractéristiques et avantages de la présente invention apparaîtront à la lecture de la description d'un mode de réalisation préférentiel faite avec référence au dessin ci-annexé dans lequel :
    • - les figures 1a à 1e représentent schématiquement les différentes étapes du procédé de réalisation de grilles en siliciure conforme à la présente invention; et
    • - les figures 2a et 2b représentent schématiquement un circuit à deux niveaux de grilles obtenu respectivement selon un procédé de l'art antérieur et selon le procédé de la présente invention.
  • Sur les figures, les mêmes références désignent les mêmes éléments, mais pour des raisons de clarté, les cotes et proportions des divers éléments ne sont pas respectées.
  • Conformément au procédé de la présente invention, après avoir réalisé sur un substrat semiconducteur 1, en silicium de type p par exemple, une couche mince et continue 2 d'un matériau isolant tel que de l'oxyde de silicium (Si02), on recouvre cette couche d'oxyde de silicium d'une couche 3 de silicium polycristallin convenablement dopé. De manière typique, le silicium polycristallin est dopé au phosphore.
  • Sur cette couche 3 de silicium polycristallin, on dépose une couche métallique 4. La couche métallique 4 est réalisée en un métal susceptible de réagir avec le silicium polycristallin pour donner un siliciure. A titre d'exemple, la couche métallique peut être réalisée en tungstène, en molybdène, en titane, en tantale, en chrome, en nickel. Toutefois, elle sera de préférence réalisée en tantale, car le tantale allié au silicium est quasiment inerte aux agents chimiques utilisés lors des autres phases du procédé, en particulier à l'acide fluorhydrique.
  • Sur la couche métallique, on dépose en phase vapeur une couche 5 d'oxyde. Ce dépôt peut être réalisé à pression atmosphérique ou à basse pression, selon les procédés classiques connus sous les dénominations anglaises « chemical vapor deposition (CVD) et « low temperature oxydation (LTO). Ce dépôt est réalisé de préférence à une température inférieure à la température de formation de l'alliage. D'autre part, l'épaisseur de la couche est choisie de manière précise. En effet, comme expliqué ci-après, l'épaisseur de la couche d'oxyde est un des paramètres déterminant l'espacement entre grilles.
  • Sur cette couche d'oxyde pyrolytique, on dépose une couche 6 de masquage qui est réalisée de préférence en nitrure de silicium (Si3N4). On obtient donc la structure représentée à la figure 1a.
  • Ensuite, en utilisant la technique connue de photolithogravure, on ouvre dans la couche de masquage 6 des fenêtres dont les dimensions d correspondent à celles des grilles que l'on veut réaliser. Pour cela, de manière connue, on dépose sur la couche 6 de nitrure de silicium une résine 7 photosensible de type positif par exemple. On cuit la résine pour la durcir. Ensuite, on applique sur la résine un masque, chrome sur verre par exemple, ayant pour objet de délimiter les fenêtres à ouvrir.
  • On insole la résine aux rayons ultraviolets à travers le masque pour la polymériser aux endroits non protégés par le masque puis on développe dans un produit approprié qui dissout la résine polymérisée en laissant subsister la résine non polymérisée. On grave alors la couche 6 de nitrure de silicium pour obtenir les fenêtres d.
  • On élimine alors la couche 5 d'oxyde pyrolytique de manière à créer un surplomb de longueur e déterminée sous la couche de masquage. Pour cela, on réalise une désoxydation de ladite couche dans une solution d'acide fluorhydrique par exemple qui dissout l'oxyde en laissant intact la couche métallique, notamment lorsque cette couche est en tantale. La désoxydation se produit sur une longueur e qui correspond au moins à l'épaisseur de la couche 6 et qui peut être modulée en fonction du temps de désoxydation.
  • On élimine alors par gravure la couche de métal se trouvant dans l'ouverture ainsi réalisée comme représenté sur la figure 1b.
  • Ensuite, on redépose sur l'ensemble du circuit une nouvelle couche 8 du métal donnant un siliciure. Cette couche se dépose sur le silicium polycristallin dans l'ouverture sur une distance d comme représenté sur la figure 1c.
  • On soumet alors l'ensemble du circuit à un recuit dans une atmosphère neutre, par exemple en argon, pour transformer en siliciure les parties ou la couche métallique 4 et 8 est en contact avec la couche 3 de silicium polycristallin. Le recuit est réalisé de préférence à une température comprise entre 900 °C et 1100 °C en environ 30 minutes.
  • On élimine ensuite par attaque chimique les différentes couches 5, 6, 8 recouvrant les parties en siliciure 9, ce qui donne la structure représentée à la figure 1d.
  • Puis, on enlève le silicium polycristallin se trouvant entre les parties en siliciure de manière à isoler les grilles g. Cette élimination du silicium polycristallin peut être réalisée par gravure sèche ou par oxydation sèche.
  • Eventuellement, on peut réaliser les grilles uniquement en silicium polycristallin en éliminant la couche 9 de siliciure. Cette élimination est réalisée par gravure. Ce type de grilles est particulièrement intéressant dans le cas des senseurs à photo-mos où les grilles doivent être transparentes.
  • On recouvre alors éventuellement les grilles d'une couche de passivation 10 comme représenté à la figure 1e.
  • Ainsi, avec le procédé ci-dessus, il est possible de réaliser des grilles à double couche silicium polycristallin-siliciure ou des grilles en silicium présentant entre elles un espacement e bien défini. Cet espacement n'est plus fonction des techniques de masquage utilisées mais de l'épaisseur de la couche d'oxyde qui peut être contrôlée à des valeurs très faibles et de la précision du temps de désoxydation.
  • Ce procédé est particulièrement intéressant pour la réalisation de dispositifs à transfert de charge du type CCD (pour Charge Coupied Device en anglais) qui sont constitués de plusieurs ensembles de capacités MIS (Metal Isolant Semiconducteur) juxtaposées formant des capacités de stockage et de transfert.
  • Avec le procédé de la présente invention, il est possible de réaliser des CCD à un seul niveau de grilles en siliciure plus compacts que les CCD actuellement disponibles. Ainsi on peut réaliser un CCD fonctionnant en trois phases présentant un pas de 9 µm ou un CCD fonctionnant en quatre phases présentant un pas de 12 µm.
  • Cela permet d'obtenir un gain sur la densité des étages CCD et d'avoir un couplage en phases plus faible.
  • Le procédé de la présente invention est aussi intéressant dans le cas des CCD à deux niveaux de grilles. En effet, comme représenté sur la figure 2a, l'espacement e, entre les grilles g2 est d'au moins 2 à 3 µm, car les techniques de photolithogravure habituellement utilisées, pour réaliser le second niveau de grilles ne permettent pas d'avoir un espacement plus faible. D'autre part, le recouvrement de la grille g2 sur la grille g, est réalisé sur une distance d'au moins 1 µm, ce qui donne pour la grille g, une largeur d'au moins 4 à 5 ¡.Lm. Or, comme représenté sur la figure 2b. en utilisant le procédé de la présente invention, il est possible d'obtenir un espacement e2 entre les grilles g, inférieur à 1 µm. Il est donc possible de réaliser une grille g, présentant une largeur inférieure à 3 µm.
  • D'autre part, dans le cas de deux niveaux de grilles, on peut envisager de réaliser le premier niveau de grilles en silicium polycristallin et le deuxième niveau de grilles en siliciure. Ceci est intéressant pour la réalisation de dispositifs photosensibles. Dans ce cas, le premier niveau de grilles est réalisé de préférence en utilisant la technologie connue puisque l'espacement entre grilles. doit être suffisant pour recevoir le deuxième niveau de grilles. Toutefois, après avoir déposé sur le premier niveau de grilles une couche d'isolant, on réalise le second niveau de grilles en siliciure en utilisant le procédé de la présente invention.

Claims (12)

1. Procédé de réalisation de grilles en siliciure pour circuit intégré comportant des éléments du type grille-isolant-semiconducteur, caractérisé par les étapes suivantes :
- dépôt successif, sur l'isolant (2) recouvrant le semiconducteur (1), d'une couche (3) de silicium polycristallin convenablement dopé, d'une couche (4) de métal donnant un siliciure, d'une couche (5) d'oxyde et d'une couche de masquage (6),
- réalisation, de manière connue, d'ouvertures (d) dans la couche de masquage,
- réalisation, au niveau des ouvertures, d'un surplomb sous la couche de masquage par élimination de la couche d'oxyde sur une certaine longueur (e),
- élimination de la couche métallique délimitée par le surplomb,
- dépôt dans les ouvertures d'une nouvelle couche (8) de métal donnant un siliciure,
- recuit de l'ensemble du circuit dans une atmosphère neutre pour transformer les parties ou la couche de métal est en contact avec la couche en silicium polycristallin, en siliciure,
- élimination des couches recouvrant les parties (9) en siliciure, puis
- élimination du silicium polycristallin entre les parties en siliciure pour délimiter les grilles (g).
2. Procédé de réalisation de grilles en siliciure selon la revendication 1, caractérisé en ce que la couche (4, 8) de métal est une couche d'un métal choisi parmi le tantale, le titane, le tungstène, ou le molybdène.
3. Procédé de réalisation de grilles en siliciure selon la revendication 1, caractérisé en ce que la couche (6) de masquage est une couche de nitrure de silicium.
4. Procédé de réalisation de grilles en siliciure selon la revendication 1, caractérisé en ce que le dépôt de la couche (5) d'oxyde est réalisé à une température inférieure à la température de formation de l'alliage.
5. Procédé de réalisation de grilles en siliciure selon la revendication 1, caractérisé en ce que les ouvertures dans la couche de masquage sont réalisées par photolithographie et gravure.
6. Procédé de réalisation de grilles en siliciure selon la revendication 1, caractérisé en ce que l'élimination de la couche d'oxyde est réalisée par désoxydation.
7. Procédé de réalisation de grilles en siliciure selon l'une quelconque des revendications 1 et 6, caractérisé en ce que la longueur (e) du surplomb est déterminée par l'épaisseur de la couche d'oxyde et le temps de désoxydation.
8. Procédé de réalisation de grilles en siliciure selon la revendication 1, caractérisé en ce que le recuit est réalisé à une température comprise entre 900 °C et 1100 °C.
9. Procédé de réalisation de grilles en siliciure selon la revendication 1, caractérisé en ce que le recuit est réalisé sous atmosphère neutre d'argon.
10. Procédé de réalisation de grilles en siliciure caractérisé en ce que, après avoir réalisé un premier niveau de grilles par une technologie connue, on redépose sur le premier niveau de grilles, une couche d'isolant et on réalise un second niveau de grilles en siliciure en utilisant le procédé selon l'une quelconque des revendications 1 à 9.
11. Procédé de réalisation de grilles en siliciure selon la revendication 10, caractérisé en ce que les grilles du premier niveau de grilles sont des grilles en silicium polycristallin convenablement dopé ou des grilles formées d'une double couche silicium polycristallin-siliciure.
12. Procédé de réalisation de grilles en silicium, caractérisé en ce que l'on réalise tout d'abord des grilles en siliciure en utilisant le procédé selon l'une quelconque des revendications 1 à 9 puis on élimine la couche de siliciure.
EP85401912A 1984-10-02 1985-10-01 Procédé de réalisation de grilles en siliciure ou en silicium pour circuit intégré comportant des éléments du type grille-isolant-semiconducteur Expired EP0177422B1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR8415125 1984-10-02
FR8415125A FR2571177B1 (fr) 1984-10-02 1984-10-02 Procede de realisation de grilles en siliciure ou en silicium pour circuit integre comportant des elements du type grille - isolant - semi-conducteur

Publications (2)

Publication Number Publication Date
EP0177422A1 EP0177422A1 (fr) 1986-04-09
EP0177422B1 true EP0177422B1 (fr) 1988-11-30

Family

ID=9308275

Family Applications (1)

Application Number Title Priority Date Filing Date
EP85401912A Expired EP0177422B1 (fr) 1984-10-02 1985-10-01 Procédé de réalisation de grilles en siliciure ou en silicium pour circuit intégré comportant des éléments du type grille-isolant-semiconducteur

Country Status (5)

Country Link
US (1) US4679301A (fr)
EP (1) EP0177422B1 (fr)
JP (1) JPS6189676A (fr)
DE (1) DE3566593D1 (fr)
FR (1) FR2571177B1 (fr)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0309542A1 (fr) * 1987-03-30 1989-04-05 EASTMAN KODAK COMPANY (a New Jersey corporation) Dispositif a couplage de charge avec electrodes a deux couches
US5286669A (en) * 1989-07-06 1994-02-15 Kabushiki Kaisha Toshiba Solid-state imaging device and method of manufacturing the same
KR920010433B1 (ko) * 1990-07-10 1992-11-27 금성일렉트론 주식회사 자기정렬 방식에 의한 전하 촬상소자의 제조방법
US6515751B1 (en) 1999-03-11 2003-02-04 Cornell Research Foundation Inc. Mechanically resonant nanostructures
JP4738512B2 (ja) * 2008-07-04 2011-08-03 ナサコア株式会社 蓄熱パネル体

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2341154C2 (de) * 1973-08-14 1975-06-26 Siemens Ag, 1000 Berlin Und 8000 Muenchen Verfahren zur Herstellung einer Zweiphasen-Ladungsverschiebeanordnung
US3866310A (en) * 1973-09-07 1975-02-18 Westinghouse Electric Corp Method for making the self-aligned gate contact of a semiconductor device
US4077111A (en) * 1976-07-14 1978-03-07 Westinghouse Electric Corporation Self-aligned gate field effect transistor and method for making same
US4157269A (en) * 1978-06-06 1979-06-05 International Business Machines Corporation Utilizing polysilicon diffusion sources and special masking techniques
US4196507A (en) * 1978-08-25 1980-04-08 Rca Corporation Method of fabricating MNOS transistors having implanted channels
US4398341A (en) * 1981-09-21 1983-08-16 International Business Machines Corp. Method of fabricating a highly conductive structure
US4525919A (en) * 1982-06-16 1985-07-02 Raytheon Company Forming sub-micron electrodes by oblique deposition
US4545114A (en) * 1982-09-30 1985-10-08 Fujitsu Limited Method of producing semiconductor device
US4470189A (en) * 1983-05-23 1984-09-11 International Business Machines Corporation Process for making polycide structures

Also Published As

Publication number Publication date
JPS6189676A (ja) 1986-05-07
FR2571177B1 (fr) 1987-02-27
US4679301A (en) 1987-07-14
FR2571177A1 (fr) 1986-04-04
DE3566593D1 (en) 1989-01-05
EP0177422A1 (fr) 1986-04-09

Similar Documents

Publication Publication Date Title
EP0258141B1 (fr) Circuit intégré MIS tel qu'une cellule de mémoire EPROM et son procédé de fabrication
EP0299853B1 (fr) Procédé de fabrication d'une cellule de mémoire
US5918147A (en) Process for forming a semiconductor device with an antireflective layer
EP0463956A1 (fr) Procédé de réalisation d'un étage d'un circuit intégré
US5801399A (en) Semiconductor device with antireflection film
EP0165085A1 (fr) Procédé de réalisation de contacts d'aluminium à travers une couche isolante épaisse dans un circuit intégré
EP0013342B1 (fr) Procédé de fabrication de transistors à effet de champ auto-alignés du type métal-semi-conducteur
EP0166647B1 (fr) Procédé de fabrication d'au moins un transistor à effet de champ en couche mince, et transistor obtenu par ce procédé
FR2616576A1 (fr) Cellule de memoire eprom et son procede de fabrication
FR2484140A1 (fr) Procede de fabrication d'un dispositif composite, du type metal-oxyde-semi-conducteur, d'electrode de commande a faible resistivite superficielle, et dispositif obtenu
FR2497403A1 (fr) Procede de formation de reseaux extremement fins en particulier pour la fabrication de transistors
FR2634318A1 (fr) Procede de fabrication d'une cellule de memoire integree
EP0003926B1 (fr) Procédé de réalisation d'un transistor à effet de champ à grille isolée
GB2260643A (en) Method for interconnecting layers in a semiconductor device
US5306653A (en) Method of making thin film transistors
US4551907A (en) Process for fabricating a semiconductor device
EP0177422B1 (fr) Procédé de réalisation de grilles en siliciure ou en silicium pour circuit intégré comportant des éléments du type grille-isolant-semiconducteur
US4780394A (en) Photosensitive semiconductor device and a method of manufacturing such a device
EP0022383A1 (fr) Procédé de réalisation d'un transistor à effet de champ à grille Schottky auto-alignée, et transistor obtenu par ce procédé
EP0414618B1 (fr) Transistor MOS en couche mince avec la zone de canal reliée à la source et son procédé de fabrication
EP0190243B1 (fr) Procede de fabrication d'un circuit integre de type mis
EP0253741B1 (fr) Procédé de fabrication d'un circuit intégré comportant un transistor à effet de champ à doubles jonctions et un condensateur
JPH08124926A (ja) 配線の形成方法
WO1988005603A1 (fr) Procede de fabrication des zones d'isolation electrique d'un circuit integre cmos
EP0192511B1 (fr) Procédé d'obtention d'une diode dont la prise de contact est auto-alignée à une grille

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): DE GB NL

17P Request for examination filed

Effective date: 19860417

17Q First examination report despatched

Effective date: 19880318

GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

AK Designated contracting states

Kind code of ref document: B1

Designated state(s): DE GB NL

GBT Gb: translation of ep patent filed (gb section 77(6)(a)/1977)
REF Corresponds to:

Ref document number: 3566593

Country of ref document: DE

Date of ref document: 19890105

RAP4 Party data changed (patent owner data changed or rights of a patent transferred)

Owner name: THOMSON-CSF

PLBE No opposition filed within time limit

Free format text: ORIGINAL CODE: 0009261

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

26N No opposition filed
PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: GB

Payment date: 19900921

Year of fee payment: 6

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: DE

Payment date: 19900922

Year of fee payment: 6

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: NL

Payment date: 19901031

Year of fee payment: 6

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: GB

Effective date: 19911001

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: NL

Effective date: 19920501

GBPC Gb: european patent ceased through non-payment of renewal fee
NLV4 Nl: lapsed or anulled due to non-payment of the annual fee
PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: DE

Effective date: 19920701