DE3723299C2 - Light controller for a number of lamps arranged in a matrix - Google Patents

Light controller for a number of lamps arranged in a matrix

Info

Publication number
DE3723299C2
DE3723299C2 DE19873723299 DE3723299A DE3723299C2 DE 3723299 C2 DE3723299 C2 DE 3723299C2 DE 19873723299 DE19873723299 DE 19873723299 DE 3723299 A DE3723299 A DE 3723299A DE 3723299 C2 DE3723299 C2 DE 3723299C2
Authority
DE
Germany
Prior art keywords
lamps
arrangement
transistors
matrix
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE19873723299
Other languages
German (de)
Other versions
DE3723299A1 (en
Inventor
Arjen J Dipl Ing Mulder
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NSM AG
Original Assignee
NSM AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NSM AG filed Critical NSM AG
Priority to DE19873723299 priority Critical patent/DE3723299C2/en
Publication of DE3723299A1 publication Critical patent/DE3723299A1/en
Application granted granted Critical
Publication of DE3723299C2 publication Critical patent/DE3723299C2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/24Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using incandescent filaments
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/12Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by switched stationary formation of lamps, photocells or light relays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Discharge-Lamp Control Circuits And Pulse- Feed Circuits (AREA)
  • Circuit Arrangement For Electric Light Sources In General (AREA)

Description

Die Erfindung bezieht sich auf einen Lichtregler für eine An­ zahl von matrixartig angeordneten Lampen, umfassend eine Steuereinrichtung mit einem ersten und einer zweiten Ausgabe­ einheit, die über erste und zweite Leitungen an eine erste Multiplex-Schaltanordnung und eine mit dieser synchronisierte zweite Multiplex-Schaltanordnung zum spaltenweisen bzw zeilen­ weisen Schalten der ersten bzw. zweiten Anschlüsse der Lampen angeschlossen sind, wobei die Signale zur zeilenweisen Ansteuerung der Lampen mit Steuersignalen aus der Steuerein­ richtung verknüpfbar sind, und diese Steuersignale die Dauer der der zweiten Multiplex-Schaltanordnung zugeführten Signale bestimmen.The invention relates to a light controller for an Number of lamps arranged in a matrix, comprising one Control device with a first and a second output unit connected to a first via first and second lines Multiplex switching arrangement and a synchronized with this second multiplex switching arrangement for columns or rows assign switching of the first and second connections of the Lamps are connected, the signals for line by line Control of the lamps with control signals from the control unit direction can be linked, and these control signals the duration the signals fed to the second multiplex switching arrangement determine.

Ein derartiger Lichtregler ist aus der DE-OS 28 06 227 bekannt und umfaßt eine Ansteueranordnung für ein Anzeigefeld aus einer Matrix von bistabilen Leuchtelementen, bei der eine Grauskala-Leuchtdichte für das Anzeigefeld durch Zusammenfassen mehrerer geteilter Leuchtperioden erzeugt wird. Hierzu ist eine Schaltungseinrichtung zum Erhöhen oder Verringern der jeweiligen Dauer der geteilten Leuchtperioden entspre­ chend zueinander vorgesehen, um die Grauskala-Leuchtdichte des Anzeigefeldes zu steuern. Bei dieser Ansteueranordnung ist der Schaltungsaufwand sehr groß. Es werden nicht einfach Signale miteinander verknüpft, sondern die Signaldauer wird durch getrennte Signale bestimmt, d. h. es wird jeweils ein Zündimpuls und ein Löschimpuls eingegeben, um die Leuchtdauer der Lampen festzustellen. So wird zusätzlich ein Differenzierer eingesetzt, wodurch der Schaltungsaufwand erhöht ist, was sich bei in großen Stückzahlen hergestellten Teilen stark be­ merkbar macht. Vereinfachungen liegen daher im Interesse der Hersteller und werden daher zur Herabsetzung der Kosten nach Möglichkeit durchgeführt. Such a light controller is known from DE-OS 28 06 227 and comprises a control arrangement for a display panel from a Matrix of bistable lighting elements in which one Grayscale luminance for the display panel by summarizing several divided light periods is generated. For this is a circuit device for increasing or decreasing corresponds to the respective duration of the divided light periods  Corresponding to each other, the gray-scale luminance to control the display panel. With this control arrangement the circuitry is very large. It won't be easy Signals linked together, but the signal duration is determined by separate signals, d. H. it becomes one at a time Ignition pulse and an erase pulse entered to the burn time the lamps. This also becomes a differentiator used, which increases the circuit complexity, what become heavily involved in parts manufactured in large numbers makes it noticeable. Simplifications are therefore in the interest of Manufacturers and will therefore reduce costs after Possibility carried out.  

In Fig. 1 ist eine bekannte Matrixanordnung dargestellt. Als Steuereinrichtung ist im gezeigten Bei­ spiel ein Rechner 2, insbesondere ein Mikroprozessor, über eine erste bzw. zweite Ausgangsleitung 10, 12 mit einem ersten und einem zweiten Anschluß, d. h. Ausgabeeinheiten oder Ports 4 bzw. 6 vorgesehen. Mittels des Rechners 2 wird eine Matrixanordnung von Lampen 50 (z. B. 8×8-Matrix) ange­ steuert, deren Lampen mit ihrem ersten bzw. zweiten Anschluß an den positiven Anschluß 48 einer Span­ nungsquelle bzw. an Erde angeschlossen werden. Die Lampen 50 der Matrixanordnung werden im gezeigten Beispiel dabei durch einen Impuls von 2 ms Dauer z. B. mit einer Taktzeit von 16 ms auf maximale Helligkeit gebracht. Zu diesem Zweck ist im gezeigten Ausführungsbeispiel eine erste Multiplex-Schaltanordnung 20, bestehend aus acht Transistoren 22 1 bis 22 8, vorgesehen. Die Basis der Tran­ sistoren 22 1 bis 22 8 ist jeweils über erster Leitungen (Basis-Steuerleitungen) 24 1 bis 24 8 an den ersten Port 4 angeschlossen. Die Emitter der Transistoren 22 1 bis 22 8 sind sämtlich über eine gemeinsame Leitung 26 mit dem positiven Anschluß 48 verbunden. Die Kollektoren sind jeweils mit den in Reihe geschalteten ersten Anschlüs­ sen der Lampen jeweils einer zugeordneten Spalte der Matrixanordnung 50 über Leitungen 28 1 bis 28 8 verbunden.In Fig. 1 shows a known matrix arrangement. As a control device in the example shown, a computer 2 , in particular a microprocessor, is provided via a first or second output line 10, 12 with a first and a second connection, ie output units or ports 4 or 6 . By means of the computer 2 , a matrix arrangement of lamps 50 (z. B. 8 × 8 matrix) is controlled, the lamps are connected with their first or second connection to the positive terminal 48 of a voltage source or to ground. The lamps 50 of the matrix arrangement are z in the example shown by a pulse of 2 ms duration. B. brought to maximum brightness with a cycle time of 16 ms. For this purpose, a first multiplex switching arrangement 20 , consisting of eight transistors 22 1 to 22 8 , is provided in the exemplary embodiment shown. The base of the transistors 22 1 to 22 8 is connected to the first port 4 via first lines (base control lines) 24 1 to 24 8 . The emitters of transistors 22 1 to 22 8 are all connected to positive terminal 48 via a common line 26 . The collectors are each connected to the series-connected first connections of the lamps, each having an assigned column in the matrix arrangement 50 via lines 28 1 to 28 8 .

Eine zweite Schaltanordnung 30 ist den Zeilen der Matrix­ anordnung von Lampen 50 zugeordnet. Die zweite Schaltan­ ordnung umfaßt 8 Transistoren 32 1 bis 32 8, deren Basis je­ weils mittels zweiter Leitungen (Basis-Steuerleitungen) 34 1 bis 34 8 am den zwei­ ten Port 6 angeschlossen ist. Die Kollektoren der Transi­ storen 32 1 bis 32 8 sind mittels Leitungen 36 1 bis 36 8 mit den zweiten jeweils in Reihe geschalteten Anschlüssen der Lampen 50 der Matrixanordnung verbunden. Die Emitter der Tran­ sistoren 32 1 bis 32 8 sind mit Erde verbunden.A second switching arrangement 30 is assigned to the rows of the matrix arrangement of lamps 50 . The second switching arrangement comprises 8 transistors 32 1 to 32 8 , the base of which is connected to the second port 6 each by means of second lines (base control lines) 34 1 to 34 8 . The collectors of the transistors 32 1 to 32 8 are connected by means of lines 36 1 to 36 8 to the second connections of the lamps 50 of the matrix arrangement, each of which is connected in series. The emitters of the transistors 32 1 to 32 8 are connected to earth.

Über die Ports 4 und 6 werden den Lampen 50 der Matrixanordnung vom Rechner 2 aufbereitete Signale zugeführt, so daß die Matrixanordnung von Lampen 50 zu einer gewünschten Beleuchtung führt. Wie erwähnt, reicht eine Impuls­ dauer von 2 ms aus, um die Lampen 50 jeweils auf maximale Leuchtstärke zu bringen. Wenn die Transistoren 22 1 bis 22 8 sukzessive jeweils mit einem Steuerimpuls von 2 ms Dauer angesteuert werden, so kann auf diese Weise die Matrixanordnung von Lampen 50 voll angeschaltet sein, vorausgesetzt, die Tran­ sistoren 32 1 bis 32 8 sind zu den entsprechenden Zeiten leitend. Die einzelnen Lampen sind dann jeweils 2 ms lang eingeschaltet und 14 ms lang ausgeschaltet.Signals processed by the computer 2 are fed to the lamps 50 of the matrix arrangement via the ports 4 and 6 , so that the matrix arrangement of lamps 50 leads to a desired illumination. As mentioned, a pulse duration of 2 ms is sufficient to bring the lamps 50 to maximum brightness. If the transistors 22 1 to 22 8 are successively driven in each case with a control pulse of 2 ms duration, the matrix arrangement of lamps 50 can be fully switched on in this way, provided that the transistors 32 1 to 32 8 are conductive at the corresponding times . The individual lamps are then switched on for 2 ms and switched off for 14 ms.

Bei der Matrixanordnung von Lampen 50 werden aber im allgemeinen nicht sämtliche Zeilen, sondern eine oder mehrere Stufen diese Zeilen nacheinander eingeschaltet, wie dies gewünscht ist. Ent­ sprechend ist dann die zweite Schaltanordnung 30 so ausgebildet, daß die Transistoren 32 1 bis 32 8 in gewünschter Kombination so eingeschaltet werden, daß z. B. nur die erste, dritte, fünfte und siebte Zeile der Matrixanordnung von Lampen 50 leuchten. Zum Einschalten einer bestimmten Zeile muß je einer der Transistoren 32₁ bis 32₈ der zweiten Schaltanordnung 30 eingeschaltet werden. Dementspre­ chend werden die Transistoren 32 2, 32 4, 32 6 und 32 8 nicht eingeschaltet, damit die Matrixzeilen 2, 4, 6 und 8 nicht leuchten. Die Ansteuerung der Transistoren 22 1 bis 22 8, d. h. die Multiplex-Taktzeit, bleibt dabei unverändert. In the matrix arrangement of lamps 50 , however, it is generally not all the rows that are switched on, but one or more stages of these rows, as is desired. Accordingly, the second switching arrangement 30 is formed so that the transistors 32 1 to 32 8 are turned on in the desired combination so that, for. B. only the first, third, fifth and seventh rows of the array of lamps 50 light up. To switch on a specific line, one of the transistors 32 ₁ to 32 ₈ of the second switching arrangement 30 must be switched on. Accordingly, the transistors 32 2 , 32 4 , 32 6 and 32 8 are not switched on, so that the matrix lines 2, 4, 6 and 8 do not light up. The control of transistors 22 1 to 22 8 , ie the multiplex cycle time, remains unchanged.

Nachteilig bei einer derartigen Schaltanordnung ist, daß die Ausleuchtung nur inkrementell, d. h. stufenweise, vorgenommen werden kann.A disadvantage of such a switching arrangement is that Illumination only incrementally, d. H. gradually, made can be.

Zur stufenlosen Regelung ist es bekannt, stufenlose Licht­ regler oder Dimmer zu verwenden. Gängig sind Schaltungen mit einstellbarer Ausgangsspannung, die z. B. durch einen einstellbaren Widerstand bzw. ein Potentiometer einstellbar ist. Dies soll Fig. 2 veranschaulichen, in der eine Einzellampe 44 mit vorgeschaltetem Potentiometer 46 als steuerbarem Wider­ stand dargestellt ist. Die Steuereinrichtung vom Rechner 2 kann dabei entsprechend (a) oder (b) zur Ansteuerung vorgesehen sein. Die Ausgestaltung von Dimmerschaltungen im einzelnen ist bekannt und ist daher nicht weiter dargestellt und be­ schrieben. Derartige Dimmerschaltungen können jedoch nicht zur Lichtregelung von matrixartig angeordneten Lampen wie der in Fig. 1 gezeigten Anordnung verwendet werden.For stepless regulation, it is known to use stepless light regulators or dimmers. Circuits with adjustable output voltage are common, the z. B. is adjustable by an adjustable resistor or a potentiometer. This is to illustrate Fig. 2, in which a single lamp 44 with upstream potentiometer 46 was shown as a controllable opposing. The control device of the computer 2 can be provided for control in accordance with (a) or (b). The design of dimmer circuits in detail is known and is therefore not shown and described. However, such dimmer circuits cannot be used for light control of lamps arranged in a matrix, such as the arrangement shown in FIG. 1.

Der Erfindung liegt die Aufgabe zugrunde, einen Lichtregler zu schaffen, der bei einer Anzahl matrixartig angeordneter Lampen einsetzbar ist, wobei der Schaltaufwand verringert und außerdem ein solcher Lichtregler wirtschaftlich hergestellt werden soll.The invention has for its object a light controller to create the matrix-like arranged with a number Lamps can be used, the switching effort reduced and also such a light controller should be manufactured economically.

Die Aufgabe wird erfindungsgemäß dadurch gelöst, daßThe object is achieved in that

  • - die Steuereinrichtung ein Mikroprozessor ist,the control device is a microprocessor,
  • - an den Mikroprozessor eine dritte Ausgabeeinheit ange­ schlossen ist, die über Leitungen mit jeweils einem ersten Eingang einer UND-Gatteranordnung verbunden ist, - A third output unit is attached to the microprocessor is closed, the lines with a first Input of an AND gate arrangement is connected,  
  • - die zweite Ausgabeeinheit über Leitungen mit jeweils einem zweiten Eingang der UND-Gatteranordnung verbunden ist,- The second output unit via lines with one each second input of the AND gate arrangement connected is
  • - die Ausgangsanschlüsse der UND-Gatteranordnung mit der zweiten Multiplex-Schaltanordnung verbunden sind, und- The output terminals of the AND gate arrangement with the second multiplex switching arrangement are connected, and
  • - die Steuersignale mit selektiv wählbarer Impulsdauer von dem Mikroprozessor auf die dritte Ausgabeeinheit geführt sind,- The control signals with selectable pulse duration of passed the microprocessor to the third output unit are,
  • - wobei die Leuchthelligkeit der Lampen durch die jeweils gewählte Impulsdauer der Steuersignale bestimmt ist.- The luminosity of the lamps by the selected pulse duration of the control signals is determined.

Vorteilhafte Weitergestaltungen des erfindungsgemäßen Lichtreglers sind Gegenstand der Unteransprüche.Advantageous further developments of the invention Light controllers are the subject of the subclaims.

Wesentliches Merkmal des erfindungsgemäßen Lichtreglers ist die Einführung zusätzlicher Anschlußsignale in Kombination mit einer UND-Gatteranordnung. Eine Steuerung dieser zusätz­ lichen Anschlußsignale entsprechend bzw. gekoppelt mit den Signalen aus dem ersten bzw. zweiten Ausgabeeinheit (Port) ermöglicht es, spaltenweise einen Dimmereffekt bzw. eine Hellig­ keitsregelung zu erreichen. Die Verringerung der Helligkeit der matrixartig angeordneten Lampen wird dadurch erreicht, daß die Zeitdauer der den Lampen zugeführten Impulse kürzer als 2 ms (entsprechend der maximalen Helligkeit) gewählt wird.An essential feature of the light controller according to the invention is the introduction of additional connection signals in combination with an AND gate arrangement. Controlling this additional Lichen connection signals accordingly or coupled with the Signals from the first or second output unit (port) enables a column-wise dimmer effect or a brightness reach regulation. The reduction in brightness the lamps arranged in a matrix is achieved that the duration of the pulses supplied to the lamps is shorter selected as 2 ms (corresponding to the maximum brightness) becomes.

Hierzu können die zusätzlichen Steuersignale mit Steuersignalen aus der ersten oder zweiten Ausgabeeinheit logisch ver­ knüpft werden, so daß eine Ansteuerung der einzelnen Lampen jeweils nur stattfindet, wenn die Steuersignale zugleich anliegen. Eine Verkürzung der Steuersignale be­ wirkt dann effektiv eine Verkürzung der für die Spalten bzw. Zeilen vorgesehenen Steuersignale und damit eine Helligkeits­ verringerung. Die Zeiteinstellung kann dabei rechnergesteuert bzw. synchronisiert mit der Multiplex-Steuerung erfolgen.For this purpose, the additional control signals can be combined with control signals logically ver from the first or second output unit be knotted so that a control of the individual lamps  only takes place when the control signals at the same time. A shortening of the control signals be then effectively a shortening of the for the columns or Lines provided control signals and thus a brightness reduction. The time setting can be computer controlled or synchronized with the multiplex control.

Bevorzugt ist eine Zuordnung der UND-Gatteranordnung zur zweiten Ausgabeeinheit und der zweiten Multiplex- Schaltanordnung, wobei die Steuersignale dazu verwendet werden, die Dauer der Signale zu verkürzen. Zweckmäßig wird eine dritte Ausgabeeinheit des Mikroprozessors zur Ausgabe der Steuersignale verwendet und an diese ist eine UND- Gatteranordnung angeschlossen, deren jeweils erste Eingänge mit der zweiten Ausgabeeinheit, deren jeweils zweite Eingänge mit der zweiten Ausgabeeinheit und deren Ausgänge mit dem Eingang der zweiten Multiplex-Schaltanordnung verbunden sind. Bei der erfindungsgemäßen Ausgestaltung des Lichtreglers ist die Taktzeit der Multiplex-Schaltanordnung unverändert.An assignment of the AND gate arrangement to is preferred second output unit and the second multiplex Switching arrangement, the control signals being used to shorten the duration of the signals. One is useful third output unit of the microprocessor to output the Control signals used and to these is an AND Gate arrangement connected, the first inputs with the second output unit, whose second inputs with the second output unit and its outputs with the Input of the second multiplex switching arrangement are connected. In the embodiment of the light controller according to the invention the cycle time of the multiplex switching arrangement unchanged.

Die Schaltanordnungen werden bevorzugt durch Transistoren verwirklicht, deren Basisanschlüsse jeweils rechnergesteuert sind. Die erste Multiplex-Schaltanordnung umfaßt eine Anzahl von Transistoren entsprechend der Spaltenzahl der matrixartig angeordneten Lampen. Zweckmäßig umfaßt die zweite Multiplex- Schaltanordnung eine Anzahl von Transistoren entsprechend der Zeilenzahl der matrixartig angeordneten Lampen, wobei die Transistoren ebenfalls vom Mikroprozessor her basisgesteuert sind. Bei entsprechender Beschaltung der zweiten jeweils in Reihe geschalteten Anschlüsse der matrixartig angeordneten Lampen ist es jedoch bei einer Variante des erfindungsgemäßen Lichtreglers möglich, nur einen Schalter für die zweite Multiplex- Schaltanordnung zu verwenden. Die UND-Gatteranordnung bräuchte dann bei einer Ausgestaltung nur ein UND-Gatter zu enthalten, das allerdings zeitlich mit den Schaltern der Multiplex- Schaltanordnung synchronisiert ist, so daß entsprechend der Spaltenansteuerung eine gewünschte Helligkeit spalten­ weise erzielt wird. Alternativ könnte die UND- Gatteranordnung mit der Multiplex-Schaltanordnung kombiniert werden.The switching arrangements are preferred by transistors realized, the basic connections are computer-controlled are. The first multiplex switching arrangement comprises a number of transistors according to the number of columns of the matrix arranged lamps. The second multiplex Switching arrangement a number of transistors according to the Number of lines of the lamps arranged in a matrix, the Transistors also base-controlled by the microprocessor are. With appropriate wiring of the second one in  Series connected connections of the matrix-like arranged However, it is lamps in a variant of the invention Light controller possible, only one switch for the second multiplex Switch arrangement to use. The AND gate arrangement would then only need an AND gate in one configuration included, which, however, timed with the switches of the multiplex Switching arrangement is synchronized, so that accordingly split the column control to a desired brightness is achieved wisely. Alternatively, the AND Gate arrangement combined with the multiplex switching arrangement will.

Der erfindungsgemäße Lichtregler ermöglicht grundsätzlich eine spaltenweise Einstellung der Helligkeit der matrixartig angeordneten Lampen. Selbstverständlich kann alternativ eine zeilenweise Helligkeitseinstellung erfolgen. Es kann auch der Lampenanordnung eine Matrixsteuerschaltung mit entsprechenden Steuerelementen vorgeschaltet sein, die durch den Lichtregler gesteuert werden. Der erfindungsgemäße Lichtregler kann auch mit einem Dämmerungsschalter kombiniert sein, so daß sich vollautomatische Lichtregelung ergibt.The light controller according to the invention basically enables one column-wise adjustment of the brightness of the matrix arranged lamps. Of course, one can alternatively Brightness is adjusted line by line. It can also Lamp arrangement a matrix control circuit with corresponding Controls must be upstream by the light controller being controlled. The light controller according to the invention can also be combined with a twilight switch so that fully automatic light control results.

Der erfindungsgemäße Lichtregler und das erfindungsgemäße Verfahren können bei Matrixanordnung wie leuchtende Werbe­ flächen aber auch zur Ausgestaltung von Anzeigefeldern, z. B. bei Spielgeräten, eingesetzt werden.The light controller according to the invention and the one according to the invention In the case of a matrix arrangement, procedures can be like illuminated advertising but also for the design of display fields, e.g. B. for play equipment.

Die Erfindung wird im folgenden anhand eines bevorzugten Aus­ führungsbeispiels und der Zeichnungen näher erläutert. In den Zeichnungen zeigenThe invention is based on a preferred Aus management example and the drawings explained in more detail. In the Show drawings

Fig. 1 die Schaltung einer bekannten Matrix­ anordnung, von Lampen, Fig. 1, the circuit arrangement of a known matrix of lamps,

Fig. 2 den schematischen Aufbau einer bekannten rechnerge­ steuerten Lichtregelung für eine einzelne Lampe, Fig. 2 shows the schematic structure of a known rechnerge controlled light control for a single lamp,

Fig. 3 die Signalform (a) eines Steuerimpulses für maximale Helligkeit und (b) eines Impulses für geringere Helligkeit im Vergleich, Fig. 3, the waveform (a) a control pulse for maximum brightness and (b) a pulse for lower brightness compared,

Fig. 4 die Zeitverhältnisse der Signale zur Ansteuerung einer Spalte einer Matrixanordnung für (a) maxi­ male Helligkeit und (b) eine geringere Helligkeit und Fig. 4 shows the time relationships of the signals for driving a column of a matrix arrangement for (a) maximum brightness and (b) a lower brightness and

Fig. 5 ein Ausführungsbeispiel der Schaltung eines er­ findungsgemäßen Lichtreglers. Fig. 5 shows an embodiment of the circuit of a light controller according to the invention.

In Fig. 5 ist die Schaltung eines erfindungsgemäßen Licht­ reglers dargestellt. Ein als Steuereinrichtung dienender Rechner Steuereinrichtung 2 weist drei über eine erste, zweite und dritte Ausgangsleitung 10, 12 und 14 verbundene Anschlüsse (Ports, Ausgabeeinheiten) 4, 6 und 8 auf. An den ersten Port 4 sind über erste Leitungen 24 acht eine erste Multi­ plex-Schaltanordnung 20 bildende Transistoren 22 1 bis 22 8 basisgesteuert angeschlossen, deren Emitter mit dem posi­ tiven Anschluß 48 einer Spannungsquelle über eine gemein­ same Leitung 26 verbunden sind, während ihre Kollektoren über Leitungen 28 1 bis 28 8 mit ersten jeweils in Reihe ge­ schalteten Anschlüssen jeweils einer Spalte der Lampen 50 einer Matrixanordnung (im gezeigten Ausführungsbeispiel handelt es sich um eine 8 × 8-Matrix, 64 Lampen) verbun­ den sind.In Fig. 5 the circuit of a light controller according to the invention is shown. A computer control device 2 serving as a control device has three connections (ports, output units) 4, 6 and 8 connected via a first, second and third output line 10, 12 and 14 . At the first port 4 , eight transistors 22 1 to 22 8 forming a first multiplex switching arrangement 20 are connected in a base-controlled manner via first lines 24 , the emitters of which are connected to the positive terminal 48 of a voltage source via a common line 26 , while their collectors Via lines 28 1 to 28 8 with first connections, each connected in series, in each case one column of the lamps 50 of a matrix arrangement (in the exemplary embodiment shown it is an 8 × 8 matrix, 64 lamps) which are connected.

Eine zweite Multiplex-Schaltanordnung 30 umfaßt acht Transistoren 32 1 bis 32 8, die zum zeilenweisen Schalten der zweiten jeweils in Reihe geschalteten Anschlüsse der Lampen 50 der Matrixanordnung vorgesehen sind. Basis-Steuerleitungen (zweite Leitungen) 34 1 bis 34 8 steuern dabei die Transistoren 32 1 bis 32 8 an, wobei die Kollektoren über Leitungen 36 1 bis 38 8 mit der Matrixanordnung verbunden sind und die Emitter an Erde an­ geschlossen sind. Aus dem dritten Port 8 sind acht Steuerleitungen 16 1 bis 16 8 herausgeführt, die mit ersten Anschlüssen von UND-Verknüpfungsgliedern (UND-Gatteranordnungen) 18 1 bis 18 8 ver­ bunden sind. Die zweiten Eingangsanschlüsse der UND-Gatteranordnungen 18 1 bis 18 8 sind über Verbindungsleitungen 38 1 bis 38 8 mit dem zweiten Port 6 verbunden. An die Ausgänge der UND-Gatteranordnungen 18 1 bis 18 8 sind die Basis-Steuerleitungen 34 1 bis 34 8 der Transistoren 32 1 bis 32 8 der zweiten Schaltanordnung 30an­ geschlossen.A second multiplex switching arrangement 30 comprises eight transistors 32 1 to 32 8 , which are provided for line-by-line switching of the second connections of the lamps 50 of the matrix arrangement which are respectively connected in series. Basic control lines (second lines) 34 1 to 34 8 control the transistors 32 1 to 32 8 , the collectors being connected to the matrix arrangement via lines 36 1 to 38 8 and the emitters being connected to ground. From the third port 8 , eight control lines 16 1 to 16 8 are led out, which are connected to first connections of AND logic elements (AND gate arrangements) 18 1 to 18 8 . The second input connections of the AND gate arrangements 18 1 to 18 8 are connected to the second port 6 via connecting lines 38 1 to 38 8 . The base control lines 34 1 to 34 8 of the transistors 32 1 to 32 8 of the second switching arrangement 30 are connected to the outputs of the AND gate arrangements 18 1 to 18 8 .

Die Transistoren 32 1 bis 32 8 wird somit nur ein Basis- Steuersignal zugeführt, wenn an den UND-Gatteranordnungen 18 1 bis 18 8 sowohl ein Signal auf den Steuerleitungen 16 1 bis 16 8 als auch auf den Verbindungsleitungen 38 1 bis 38 8 anliegt. Die Helligkeit wird bei dieser Anordnung über den dritten Port 8 vom Rechner 2 gesteuert, indem den UND-Gatteranordnungen 18 1 bis 18 8 Steuersignale mit selek­ tiv gewählter Impulsdauer zugeführt werden. Entsprechend ändert sich die Impulsdauer der den Transistoren 32₁ bis 32₈ und somit den Lampen 50 zugeführten Signale. Je nach der Impulsdauer leuchten daher die Lampen 50 unterschiedlich hell. Die Ein­ stellung kann dabei stufenlos erfolgen. Bei der gezeigten Schaltung erfolgt nur eine spaltenweise Einstellung der Helligkeit, die jedoch spaltenweise unterschiedlich sein kann.The transistors 32 1 to 32 8 are thus only supplied with a basic control signal when both the control lines 16 1 to 16 8 and the connecting lines 38 1 to 38 8 are present at the AND gate arrangements 18 1 to 18 8 . In this arrangement, the brightness is controlled by the computer 2 via the third port 8 by supplying the AND gate arrangements 18 1 to 18 8 control signals with a selectively selected pulse duration. Accordingly, the pulse duration of the transistors 32 ₁ to 32 ₈ and thus the lamps 50 supplied signals changes. Depending on the pulse duration, the lamps 50 therefore shine differently brightly. The setting can be made continuously. In the circuit shown, the brightness is only adjusted column-by-column, but this can be different column-by-column.

In Fig. 3 sind die Zeitverhältnisse der Steuersignale ver­ anschaulicht. Mit (a) ist ein Impuls angedeutet, dessen Dauer im gezeigten Ausführungsbeispiel 2 ms ist und durch den eine maximale Helligkeit der Lampen erzielt werden kann. Bei dem mit (b) veranschaulichten Impuls handelt es sich um einen kürzeren Impuls mit einer Dauer von weniger als 2 ms, der daher zu einer geringeren Helligkeit der Lampen geführt.In Fig. 3, the time relationships of the control signals are illustrated ver. (A) indicates a pulse, the duration of which is 2 ms in the exemplary embodiment shown and by means of which a maximum brightness of the lamps can be achieved. The pulse illustrated with (b) is a shorter pulse with a duration of less than 2 ms, which therefore leads to a lower brightness of the lamps.

Diese Verhältnisse sind in Fig. 4 unter Bezug auf die in Fig. 5 dargestellte Matrixanordnung von Lampen 50 veranschaulicht. Der mit (a) und (b) veranschaulichte Impulszug dient jeweils zur Ansteuerung einer Spalte. Der obere Impulszug (a) steuert die Spalte mit maximaler Helligkeit an, d. h. das Schalt­ signal hat die Dauer von 2 ms. Die Spalte ist 2 ms lang mit dem Signal beaufschlagt, während der restlichen 14 ms des Steu­ ersignalzyklus liegt keine Spannung an. Bei (b) ist die Helligkeit der Spalte deutlich geringer. Die Dauer des Steuerimpulses ist nur 1 ms, d. h. dies ist die Dauer der vom dritten Port 8 zugeführten Steuersignale. Während der restlichen 15 ms eines Taktzyklus liegt keine Spannung an den Spalten an.These relationships are illustrated in FIG. 4 with reference to the matrix arrangement of lamps 50 shown in FIG. 5. The pulse train illustrated with (a) and (b) is used to control one column. The upper pulse train (a) controls the column with maximum brightness, ie the switching signal has a duration of 2 ms. The signal is applied to the column for 2 ms, and there is no voltage during the remaining 14 ms of the control signal cycle. In (b) the brightness of the column is significantly lower. The duration of the control pulse is only 1 ms, ie this is the duration of the control signals supplied from the third port 8 . There is no voltage at the columns during the remaining 15 ms of a clock cycle.

Claims (3)

1. Lichtregler für eine Anzahl von matrixartig angeordneten Lampen (50), umfassend eine Steuereinrichtung (2) mit einer ersten und einer zweiten Ausgabeeinheit (4, 6), die über erste und zweite Leitungen (24, 34) an eine erste Multiplex-Schaltanordnung (20) und eine mit dieser syn­ chronisierte zweite Multiplex-Schaltanordnung (30) zum spaltenweisen bzw. zeilenweisen Schalten der ersten bzw. zweiten Anschlüsse der Lampen (50) angeschlossen sind, wobei die Signale zur zeilenweisen Ansteuerung der Lampen (50) mit Steuersignalen aus der Steuereinrichtung (2) verknüpfbar sind, und diese Steuersignale die Dauer der der zweiten Multiplex-Schaltanordnung (30) zugeführten Signale bestimmen, dadurch gekennzeichnet, daß
  • - die Steuereinrichtung (2) ein Mikroprozessor ist,
  • - an den Mikroprozessor (2) eine dritte Ausgabeeinheit (8) angeschlossen ist, die über Steuerleitungen (16) mit jeweils einem ersten Eingang einer UND-Gatter­ anordnung (18) verbunden ist,
  • - die zweite Ausgabeeinheit (6) über Verbindungsleitungen (38) mit jeweils einem zweiten Eingang der UND-Gatteranordnung (18) verbunden ist,
  • - die Ausgangsanschlüsse der UND-Gatteranordnung (18) mit der zweiten Multiplex-Schaltanordnung (30) ver­ bunden sind, und
  • - die Steuersignale mit selektiv wählbarer Impulsdauer, von dem Mikroprozessor (2) auf die dritte Ausgabeein­ heit (8) geführt sind,
  • - wobei die Leuchthelligkeit der Lampen (50) durch die jeweils gewählte Impulsdauer der Steuersignale be­ stimmt ist.
1. Light controller for a number of lamps ( 50 ) arranged in a matrix, comprising a control device ( 2 ) with a first and a second output unit ( 4, 6 ), which are connected to a first multiplex switching arrangement via first and second lines ( 24, 34 ) ( 20 ) and a second multiplex switching arrangement ( 30 ) synchronized with this for column-by-column or row-by-row switching of the first and second connections of the lamps ( 50 ) are connected, the signals for row-by-row activation of the lamps ( 50 ) using control signals the control device ( 2 ) can be linked, and these control signals determine the duration of the signals fed to the second multiplex switching arrangement ( 30 ), characterized in that
  • - The control device ( 2 ) is a microprocessor,
  • - A third output unit ( 8 ) is connected to the microprocessor ( 2 ) and is connected via control lines ( 16 ) to a first input of an AND gate arrangement ( 18 ),
  • - The second output unit ( 6 ) is connected via connecting lines ( 38 ) to a second input of the AND gate arrangement ( 18 ),
  • - The output terminals of the AND gate arrangement ( 18 ) with the second multiplex switching arrangement ( 30 ) are connected, and
  • - The control signals with a selectable pulse duration from the microprocessor ( 2 ) to the third unit ( 8 ) are guided,
  • - The luminous brightness of the lamps ( 50 ) is determined by the respectively selected pulse duration of the control signals.
2. Lichtregler nach Anspruch 1, dadurch gekennzeichnet, daß die erste Multiplex-Schaltanordnung (20) durch eine Anzahl von Transistoren (22) entsprechend der Spaltenzahl der matrixartig angeordneten Lampen (50) gebildet ist, wobei die Basis der Transistoren (22) an die erste Ausgabe­ einheit (4) angeschlossen ist, und die Kollektor- und Emitteranschlüsse der Transistoren (22) spaltenweise je­ weils mit den ersten Anschlüssen der Lampen (50) bzw. einer Spannungsquelle (48) verbunden ist.2. Light controller according to claim 1, characterized in that the first multiplex switching arrangement ( 20 ) is formed by a number of transistors ( 22 ) corresponding to the number of columns of the lamps ( 50 ) arranged in a matrix, the base of the transistors ( 22 ) being connected to the first output unit ( 4 ) is connected, and the collector and emitter connections of the transistors ( 22 ) are connected in columns each to the first connections of the lamps ( 50 ) or a voltage source ( 48 ). 3. Lichtregler nach Anspruch 1, dadurch gekennzeichnet, daß die zweite Multiplex-Schaltanordnung (30) durch eine Anzahl von Transistoren (32) entsprechend der Zeilenzahl der matrixartig angeordneten Lampen (50) gebildet ist, wobei die Basis der Transistoren (32) an jeweils den Aus­ gang der UND-Gatteranordnung (18) angeschlossen ist, und die Kollektor- und Emitteranschlüsse der Transistoren (32) zeilenweise jeweils mit den zweiten Anschlüssen der matrixartig angeordneten Lampen (50) bzw. mit Erde ver­ bunden sind.3. Light controller according to claim 1, characterized in that the second multiplex switching arrangement ( 30 ) is formed by a number of transistors ( 32 ) corresponding to the number of lines of the arrayed lamps ( 50 ), the base of the transistors ( 32 ) on each the output from the AND gate arrangement ( 18 ) is connected, and the collector and emitter connections of the transistors ( 32 ) are connected line by line to the second connections of the matrix-like lamps ( 50 ) or to earth.
DE19873723299 1987-07-15 1987-07-15 Light controller for a number of lamps arranged in a matrix Expired - Fee Related DE3723299C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19873723299 DE3723299C2 (en) 1987-07-15 1987-07-15 Light controller for a number of lamps arranged in a matrix

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19873723299 DE3723299C2 (en) 1987-07-15 1987-07-15 Light controller for a number of lamps arranged in a matrix

Publications (2)

Publication Number Publication Date
DE3723299A1 DE3723299A1 (en) 1989-01-26
DE3723299C2 true DE3723299C2 (en) 1997-01-23

Family

ID=6331567

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19873723299 Expired - Fee Related DE3723299C2 (en) 1987-07-15 1987-07-15 Light controller for a number of lamps arranged in a matrix

Country Status (1)

Country Link
DE (1) DE3723299C2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102008049398A1 (en) 2008-09-29 2010-04-01 Osram Opto Semiconductors Gmbh Headlamp with a plurality of Lumineszenzdiodenemitern

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53105317A (en) * 1977-02-25 1978-09-13 Hitachi Ltd Luminance adjusting circuit
DE2749767C3 (en) * 1977-11-07 1982-04-01 Siemens AG, 1000 Berlin und 8000 München Circuit arrangement for controlling the brightness of light-emitting diodes in light-emitting diode fields
FR2453496A1 (en) * 1979-04-03 1980-10-31 Gerard Guy PLASMA MATRIX DISPLAY
NL8101046A (en) * 1981-03-04 1982-10-01 United Technologies Corp CONTROL CHAIN FOR AC POWER PLASMA DISPLAY PANEL.
JPH0614276B2 (en) * 1982-07-27 1994-02-23 東芝ライテック株式会社 Large image display device

Also Published As

Publication number Publication date
DE3723299A1 (en) 1989-01-26

Similar Documents

Publication Publication Date Title
DE69000425T2 (en) COLORED DISPLAY DEVICE.
DE3785813T2 (en) Display device.
DE3634686A1 (en) CONTROL SYSTEM FOR AN ELECTROLUMINESCENT IMAGE DISPLAY
EP1858301A1 (en) LED lighting system and method for producing a predetermined colour sequence
DE1103387B (en) Bistable diode circuit
DE2033035A1 (en) Electric playback device
DE102004053387B4 (en) Improved LED array implementation
DE10103611A1 (en) Circuit arrangement for operating several light sources has light sources connected in series to electrical supply with considerably higher available voltage than microcomputer supply
DE10349553B4 (en) Method and light network for brightness control and dynamic color mixing of LED units
DE4010998C2 (en)
DE1590613A1 (en) Stage lighting control
DE3431299C2 (en)
DE3723299C2 (en) Light controller for a number of lamps arranged in a matrix
DE2304681C2 (en) Electronic calculator
DE1690317A1 (en) Device for lighting control for a large number of lamps, each of which is assigned a light controller for setting the lamp brightness
DE1816354A1 (en) Circuit arrangement for display fields made of display elements with electroluminescent cells
DE2528060A1 (en) COMPUTER TERMINAL FOR OPTICAL DISPLAY OF RUNNING TEXT WITH OPTICAL PHASE SHIFT
DE69930336T2 (en) Control circuit for a scoreboard
DE8709712U1 (en) Light controller for a number of lamps with matrix arrangement
DE69012607T2 (en) Control method for multi-color display and multi-color display.
DE2652919C2 (en) Device for sequential triggering of several stable states, in particular the lighting device of a motor vehicle
DE4021333C1 (en)
DE3347076A1 (en) Circuit for regulating the brightness of the light sources of a display panel
DE3623090A1 (en) LUMINESCENT DISPLAY PANEL
DE202013104307U1 (en) LEDs on PCB strips

Legal Events

Date Code Title Description
8127 New person/name/address of the applicant

Owner name: NSM AG, 6530 BINGEN, DE

8110 Request for examination paragraph 44
8125 Change of the main classification

Ipc: G09G 3/20

D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee