DE3625270C2 - - Google Patents

Info

Publication number
DE3625270C2
DE3625270C2 DE19863625270 DE3625270A DE3625270C2 DE 3625270 C2 DE3625270 C2 DE 3625270C2 DE 19863625270 DE19863625270 DE 19863625270 DE 3625270 A DE3625270 A DE 3625270A DE 3625270 C2 DE3625270 C2 DE 3625270C2
Authority
DE
Germany
Prior art keywords
signal
output
clock signal
input
reference clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19863625270
Other languages
German (de)
English (en)
Other versions
DE3625270A1 (de
Inventor
Herbert 8011 Neukeferloh De Schmidt
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19863625270 priority Critical patent/DE3625270A1/de
Publication of DE3625270A1 publication Critical patent/DE3625270A1/de
Application granted granted Critical
Publication of DE3625270C2 publication Critical patent/DE3625270C2/de
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
DE19863625270 1986-07-25 1986-07-25 Taktgenerator fuer einen phasenregelkreis mit zwei betriebszustaenden Granted DE3625270A1 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19863625270 DE3625270A1 (de) 1986-07-25 1986-07-25 Taktgenerator fuer einen phasenregelkreis mit zwei betriebszustaenden

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19863625270 DE3625270A1 (de) 1986-07-25 1986-07-25 Taktgenerator fuer einen phasenregelkreis mit zwei betriebszustaenden

Publications (2)

Publication Number Publication Date
DE3625270A1 DE3625270A1 (de) 1988-02-04
DE3625270C2 true DE3625270C2 (fr) 1989-04-06

Family

ID=6306015

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19863625270 Granted DE3625270A1 (de) 1986-07-25 1986-07-25 Taktgenerator fuer einen phasenregelkreis mit zwei betriebszustaenden

Country Status (1)

Country Link
DE (1) DE3625270A1 (fr)

Also Published As

Publication number Publication date
DE3625270A1 (de) 1988-02-04

Similar Documents

Publication Publication Date Title
DE3232155C2 (de) Schaltungsanordnung zur Regelung der Phasendifferenz zwischen einem Eingangssignal und einem Ausgangssignal
DE3854706T2 (de) Phasenregelschleife mit verlängerter Lade- und Entlade-Zeit.
DE10253879B4 (de) Phasendetektor und Verfahren zur Taktsignal-Phasendifferenzkompensation
DE2109936C3 (de) Schaltung zum Erzeugen von Mehrphasentaktsignalen doppelter und einfacher Breite
EP0135121B1 (fr) Montage pour la génération de signaux rectangulaires
DE2645638C2 (de) Phasendetektor in einer phasenstarren Schleife
DE2856211A1 (de) Digitale phasenregelschaltung mit einer hilfsschaltung
DE102004002437B4 (de) Verzögerungsregelkreis, integrierte Schaltung und Betriebsverfahren
DE3688621T2 (de) Lade-Entladeschaltung für Phasenregelkreis.
DE3022746A1 (de) Digitale phasenkomparatorschaltung
EP0216113B1 (fr) Synchronisateur
DE2603641C2 (de) Schaltungsanordnung zum Erzeugen eines stabilisierten Frequenzsignales
DE2648560C2 (de) Synchronisierung von Taktsignalen mit Eingangssignalen
DE2755715C2 (de) Logische Schaltung
EP0057351B1 (fr) Circuit pour l'égalisation des temps de réponse de circuits semiconducteurs reliés entres eux
DE3302700A1 (de) Schaltungsanordnung zum einstellen der mittenfrequenz des oszillators eines phasenregelkreises
DE19731478A1 (de) Spannungsgesteuerter Doppeleingangsoszillator mit kompensierter Zweipunktfrequenz
DE3625270C2 (fr)
DE2159629A1 (de) Synchronisierschaltung fur nachstimm bare Oszillatoren
DE3324919C2 (fr)
DE3520301A1 (de) Phasenvergleichsverfahren
DE2932745C2 (de) Digitaler Frequenz- und Phasenvergleicher
DE3246291C2 (de) PLL-Schaltungsanordnung
DE2433365A1 (de) Schaltungsanordnung zur kompensation von zeitlichen verschiebungen der signalspitzenwerte bei der wiedergewinnung auf einem magnetischen aufzeichnungstraeger gespeicherter digitaler daten
DE1449573B2 (fr)

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee