DE3406354A1 - Device for indicating the signal states in data lines - Google Patents

Device for indicating the signal states in data lines

Info

Publication number
DE3406354A1
DE3406354A1 DE19843406354 DE3406354A DE3406354A1 DE 3406354 A1 DE3406354 A1 DE 3406354A1 DE 19843406354 DE19843406354 DE 19843406354 DE 3406354 A DE3406354 A DE 3406354A DE 3406354 A1 DE3406354 A1 DE 3406354A1
Authority
DE
Germany
Prior art keywords
data lines
connections
connection
power supply
sockets
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE19843406354
Other languages
German (de)
Inventor
Johann-Marius Dipl.-Ing. 8520 Erlangen Milosiu
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MILOSIU JOHANN MARIUS
Original Assignee
MILOSIU JOHANN MARIUS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MILOSIU JOHANN MARIUS filed Critical MILOSIU JOHANN MARIUS
Priority to DE19843406354 priority Critical patent/DE3406354A1/en
Publication of DE3406354A1 publication Critical patent/DE3406354A1/en
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
    • G01R19/16533Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the application
    • G01R19/16557Logic probes, i.e. circuits indicating logic state (high, low, O)

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

Published without abstract.

Description

Vorrichtung zur Anzeige der Signalzustände in DatenleitungenDevice for displaying the signal status in data lines

Die Erfindung bezieht sich auf eine Vorrichtung zur Anzeige der Signalzustände in Datenleitungen t Bus ) nach dem C'berbegriff des Anspruchs 1.The invention relates to a device for displaying the signal states in data lines t bus) according to the generic term of claim 1.

Vorrichtungen die diesen Zweck erfüllen sind schon bekannt; so z.B.Devices that fulfill this purpose are already known; so e.g.

der IEC-Bus-Tester (F;,Edotronik /Woh.). Dabei werden die Signalzustande "1t' oder "0" der Signalleitungen des IEC-Buses angezeigt.the IEC bus tester (F;, Edotronik / Woh.). The signal states "1t 'or" 0 "of the signal lines of the IEC bus are displayed.

Die angewendete technische Lösung ist jedoch kompliziert uhd deshalb für eine billige Herstellung ungeeignet. Dazu sind auch noch eine Reihe von Nachteilen die die Anwendbarkeit des Gerätes stark einschrenken wie z.B.: schlechte Anordnung der Anzeigeelemente, sowie schlechte Lesbarkeit der angezeigten Zustände; Anwendung von untyptsierten Anschl'-Cssen und schlechter Zugriff auf die Bus-Signals; Anwendbarkeit nur für IEC-Bus (also nur 1 Daten-Bus-Typ).The applied technical solution is complicated uhd because of that unsuitable for cheap manufacture. There are also a number of disadvantages which severely limit the applicability of the device, such as: bad arrangement the display elements, as well as poor legibility of the displayed states; use of untyped connections and poor access to the bus signals; applicability only for IEC bus (i.e. only 1 data bus type).

Der Erfindung liect die Aufgabe zugrunde, eine Vorrichtung der eingangs genannten Art so auszugestalten, daß die erwahnten Nachteile vermieden werden und weitere anwendungsmäßige sowie fartigungsmäßige Vorteile ermöglicht werden. So ist t die Eincchränkung einer Anwendung nur für ein Datenbus-Typ vermieden indem man Kopplungskabel mit beliebiger AnschluPrnöglichkeiten anwendet; die Bezeichnung der angezeigten Signale kann einem auswechselbaren Anzeigsstrifen entnommen werden. Der Zugriff auf alle untersuchten Leitungen ist durch genormte Kopplungselemente gewährleistet. Dadurch daß auch Anwenderspannungen zur Verfügung gestellt werden erweitert die Anwendbarkeit bis iin zum Testen von neuen Baugruppen sowie deren Kopplung in vorhandenan Entwicklungssystemen.The invention is based on the object of providing a device as described in the introduction to design said type so that the disadvantages mentioned are avoided and further advantages in terms of application and manufacture are made possible. So is t avoided the restriction of an application for only one data bus type by using Uses coupling cables with any connection options; the name of the The signals displayed can be taken from an exchangeable display strip. Access to all examined lines is through standardized coupling elements guaranteed. As a result, user voltages are also made available extends the applicability up to iin for testing new assemblies as well as their Coupling in existing development systems.

weitere vorteilhafts Ausgestaltungen der Erfindung sind in den Unteransprüchen gekennzeichnet.Further advantageous refinements of the invention are set out in the subclaims marked.

Ein Ausführungsbeispiel der Erfindung ist in den Zeichnungen dargestellt und wird im folgenden naher beschrieben.An embodiment of the invention is shown in the drawings and is described in more detail below.

Es zeigen: Fig.1 Front-und Seitenansicht des im Pultgehause untergebrachten orfindungsgemäßen Vorrichtung.They show: FIG. 1 front and side views of the housing accommodated in the desk housing according to the invention.

Fig*2 Blockschaltbild der erfindungsgemäßen Vorrichtung.Fig. 2 is a block diagram of the device according to the invention.

Fig.3 Elektrische Schaltung einer Signalauswertungsstufs.Fig. 3 Electrical circuit of a signal evaluation stage.

Auf Grund der Figuren wird die Funktion der Vorrichtung näher erlautert.The function of the device is explained in more detail on the basis of the figures.

Die erfindungsgemäße Vorrichtung zur Anzeige der Signalzustände in Oatenleitungen weist zwei Baugruppen auf, welche in einem pultformigen, zweiteiligem Gehäuse, 6, untergebracht sind. Die Anzeigeelemente sind Leuchtdioden D1-1,...,D1-25 und D2-1,0..,D2-25, welchen mit den Anschlüssen in der Signalauswertungsbaugruppe, 1, eingelötet sind.The device according to the invention for displaying the signal states in Oatenlinien has two assemblies, which in a desk-shaped, two-part Housing, 6, are housed. The display elements are light-emitting diodes D1-1, ..., D1-25 and D2-1,0 .., D2-25, which are connected to the connections in the signal evaluation module, 1, are soldered in.

Diese Signalauswertungsbaugruppe 1 ist derart im Gehäuse 6 befestigt, daß die Leuchtdioden D1-1,...,D2-25 durch den Gehäuseoberteil, 2, herausragen und so zwei Anzeigereihen bilden, nähmlich eine obere Anzeigereihe, 3, für die Anzeige der Signalzustände mit Status "0" -konventionsgemäß führen die entsprechenden Leitungen beim Leuchten dieser Leuchtdioden D1-1,...,D1-25 Potentiale U> +2V- und eine untere Anzeigereihe, 4, für die Anzeige der Signalzustände mit Status 1 -konventionsgemäß führen die entsprechenden Leitungen beim Leuchten dieser Leuchtdioden DZ-1,...,D2-25 Potentiale u<-2V-Für den Betrieb der erfindungsgemäßen Vorrichtung sind drei Anwenderpotentiale benötigt: +12V, Ov, -12V, welche von einer Stromversorgung, 5, geliefert werden. Die Stromversorgung 5 bekommt Energie vom 220V Netz und schafft eine galvanische Trennung zwischen Netz und den Anwenderpotentialen +12V, OV, -12V.This signal evaluation module 1 is fastened in the housing 6 in such a way that that the light-emitting diodes D1-1, ..., D2-25 protrude through the upper part of the housing, 2 and thus form two rows of displays, namely an upper row of displays, 3, for the display of the signal states with status "0" -conventionally, the corresponding lines lead when these LEDs light up D1-1, ..., D1-25 potentials U> + 2V- and one lower display row, 4, for the display of the signal states with status 1 -conventionally lead the corresponding lines when these light-emitting diodes DZ-1, ..., D2-25 are lit. Potentials u <-2V - There are three for the operation of the device according to the invention User potentials required: + 12V, Ov, -12V, which from a power supply, 5, to be delivered. The power supply 5 receives energy from the 220V network and creates a galvanic separation between the mains and the user potentials + 12V, OV, -12V.

Die erfindungsgemäße Vorrichtung hat einen internen Datenbus, wslcher in einer Ausgestaltung der Erfindung 25 Datenleitungen und eine Masseleitung aufweist.The device according to the invention has an internal data bus, whatever in one embodiment of the invention has 25 data lines and one ground line.

Die Außenverbindungen der erfindungsgemäßen Vorrichtung werden durch folgende Elemente erriöglicht: -eine Anzahl von (04mm) Anschlußbuchsen 7, plaziert am oberen Rand des Gehäuseoberteile 2; eine darunter angebrachte Beschriftung ergibt die Nummer der der Buchse zugehörigen Busleitung.The external connections of the device according to the invention are through enables the following elements: -a number of (04mm) connection sockets 7, placed on the upper edge of the upper housing part 2; a label underneath gives the number of the bus line belonging to the socket.

-eine 25 poligen Sti,tleiste 8 -eine 25 poligen Buchsenleiste 9. -a 25-pin connector 8 -a 25-pin socket connector 9.

Die einzelnen Signalauswertungsstufen der Signalauswertungsbaugruppe 1 erhalten den Eingangssignal UE von der jeweiligen Leitung des internen Datenbus es.The individual signal evaluation levels of the signal evaluation module 1 receive the input signal UE from the respective line of the internal data bus it.

Die Signalauswertungsbaugruppe 1 enthält i (normalerweise i=25) Signalauswertungsstufen die Jeweils 2 komplementäre Transistoren, T2-i, typ NPN und T1-i, typ PNP aufweisen; beide Transistoren arbeiten in EC-Verstärkerschaltung (gemeinser Emitte). Die Basis-Anschlüsse der Transistoren T2-i und T1-i sind zusammen an einem Ende des Eingangswiderstandes R1-i geschaltet. Das andere Ende Qs Eingangswiderstandes R1-i stellt der Dateneingang UE-i der jeweiligen Signalauswertungsstufe dar und ist direkt an die entsprechende Leitung des internen Datenbus es geschaltet.The signal evaluation module 1 contains i (normally i = 25) signal evaluation stages each having 2 complementary transistors, T2-i, type NPN and T1-i, type PNP; both transistors work in an EC amplifier circuit (common emitter). The basic connections the transistors T2-i and T1-i are together at one end of the input resistor R1-i switched. The other end of Qs input resistor R1-i represents the data input UE-i represents the respective signal evaluation stage and is directly connected to the corresponding Internal data bus line switched.

Der hochohmige Widerstand R2-i ist zwischen dem Bezugspotential Masse (oV1 der Schaltung und den miteinanderverbunden Basis-Anschlüssen der Transistoren T2-i und T1-i geschaltet.The high resistance R2-i is between the reference potential ground (oV1 of the circuit and the interconnected base connections of the transistors T2-i and T1-i switched.

Der Kollektorkreis des Transistors T2-i enthält den einen Begrenzungs widerstand R4-i in Serie mit der Leuchtdiode D7-i, welche mit dem positiven Anschlup an dem +12V Potential der Stromversorgung geschaltet ist. Der Kollekturkreis des Transistors T1-i enthalt den anderen Searenzungswiderstand R5-i in Serie mit der Leuchtdiode O1-i, welche mit ihrem negativen Anschluß an den -12V Potential der Stromversrogung geschaltet ist.The collector circuit of the transistor T2-i contains the one limitation resistance R4-i in series with the light-emitting diode D7-i, which with the positive connection is connected to the + 12V potential of the power supply. The collective group of Transistor T1-i contains the other separation resistor R5-i in series with the Light-emitting diode O1-i, which with its negative connection to the -12V potential of the Power supply is switched.

In Emitterkreis des Transistors T2-i ist die Diodenreihe D3-i, D4-i mit dem positiven Anschluß an den Emitter des Transistors T2-i und dem negativen Anschluß an Bezugspotential (OV) geschaltet.The diode row D3-i, D4-i is in the emitter circuit of the transistor T2-i with the positive connection to the emitter of the transistor T2-i and the negative Connection switched to reference potential (OV).

Im Emitterkreis des Transistors T1-i ist die Diodenreihe D5-i, D6-i mit dem negativen Anschluß an den Emitter des Transistors T1-i und dem positiven AnschluB an Bezugspotential (OV) geschaltet.In the emitter circuit of transistor T1-i there is a row of diodes D5-i, D6-i with the negative connection to the emitter of transistor T1-i and the positive one Connection switched to reference potential (OV).

Wenn das Potential einer Leitung i des internen Bus es grösser als ca.If the potential of a line i of the internal bus it is greater than approx.

+2V ist, wird der Transistor T2-i leiten und die Leuchtdiode D2-i wird leuchten; dies entspricht einem Status "0" des Signals auf der entsprechenden Datenleitung, Gleichzeitig ist der Transistor T1-i durch die auftretende Polarisicrung seiner Basis-Emitter-Strecke blockiert und ein Leuchten der Leuchtdiode D1-i ist ausgeschlossen.+ 2V, the transistor T2-i will conduct and the light emitting diode D2-i will shine; this corresponds to a status "0" of the signal on the appropriate Data line, at the same time the transistor T1-i is due to the occurring polarization its base-emitter path is blocked and the light-emitting diode D1-i lights up locked out.

Wenn das Potential einer Leitung i, des internen Buses kleiner als ca.-2V ist, wird der Transistor T1-i leiten und die Leuchtdiode D1-i wird leuchten; dies entspricht einem Status 1 des Signals auf der entsprechenden Datenleitung, Gleichzeitig ist der Trabsistor T2-i durch die auftretende Polarisierung seiner Basis-Emitter-Strecks blockiert und ein Leuchten der Leuchtdiode D2-i ist ausgeschlossen.If the potential of a line i, the internal bus is less than is approx. -2V, the transistor T1-i will conduct and the LED D1-i will light up; this corresponds to a status 1 of the signal on the corresponding data line, At the same time, the Trabsistor T2-i is due to the polarization that occurs The base-emitter line is blocked and the light-emitting diode D2-i cannot light up.

Diese Gestaltung der Signalauswertungsstufen gewährleistet eine sichere Anzeige der Signalzustände auf den Datenleitungen.This design of the signal evaluation stages ensures a safe Display of the signal states on the data lines.

Damit der Sezugspotential (OV) der Schaltung gleich ist mit dem Bezugspotential des zu untersuchenden Signale, weiter Außen-Bezugspotential genannt, muß eine galvanische Außenverbindung zwischen einer der herausgeführten M-Buchsen und eben diesen Außen-Bezugspotential geschaffen werden.So that the Sezugspotential (OV) of the circuit is the same as the reference potential of the signals to be examined, further called external reference potential, must be galvanic External connection between one of the lead-out M sockets and this external reference potential be created.

Auf dem Gehäuseoberteil 2 ist oberhalb der Diodenreihe 3 ein auswechseS barer Anzelgestreifen 10, angebracht, der zweckmäßigerweise in einer durchsichtigen Kunststoffhüllengehalten wird.On the upper part of the housing 2 there is a replacement above the row 3 of diodes Barer Anzelgestreifen 10, attached, which is conveniently in a transparent Plastic envelopes is held.

Claims (5)

Patentansprüche Vorrichtung zur Anzeige der Signalzustände in Datenleitungen wobei Jeweils Anzeigeelemente paarweise für einzelne Datenleitungen zur Verfügung stehen, dadurch gekennzeichnet, daß die Zuständ aller Datenleitungen gleichzeitig und verzogerungsfrei angezeigt werden (parallele Verarbeitung) und zwar durch die obere Diodenreihe (3), (D2-i), wenn die entsprechenden Datenleitungen eines internen Datenbuses (12), Potentiale führen die grösser als ein bestimmter Grenzwert sind (>+2 V # Status "0") und durch die untere Diodenreihe (4), (01-i) wenn die entsprechenden Datenleitungen Potentiale führen die kleiner als ein bestimmter Grenzwert sind (<-2 V A Status "1") und daX die AuBenverbindungen durch mehrere Kontaktierungsmöglichkeiten zustande kommen und zwar: eine Anzahl von AnschluBbuchsen (73 eine mehrpolige Buchsenleiste (9) eine mehrpolige Stiftenleiste (8) und daß ein auswechselbarer Anzeigestreifen (10) gehalten in einer durchsichtigen Kunststoffhülle (11) sowie eine Beschriftung unter den Buchsen (7) eine eindeutige Zuordnung der angezeigten , bzw., durch Buchsen t7) zu Messzwecken zugänglichen Signalleitungen gegeben ist und daB eine Signalauswertungsbaugruppe (1) soviele Stufen enthält wie viele Datenleitungen der interne Datenbus (12) aufweist; Jede einzelne Signalauswertungestufe enthält 2 komplementäre Transistoren (TZ-i) typ NPiJ und CT1-i) typ PNP , welche als EC-Verstärker (gemsinsamer Emitter) geschaltet sind; die Basisanschlüsse der Transistoren (T2-i) und(T1-i) sind zusammen, an einem Ende des Eingangswiderstands (R1-i) geschaltet; das andere Ende ist an der entsprechenden Daten. -leitung (i) des internen Datenbus (12) geschaltet; der Kollektorkreis des Transistors (T2-i) enthalt den einen Begrenzungswiderstand (R4-i) in Serie mit der Leuchtdiode (D2-i), welche mit dem positiven Anschluß an dem positiven Potential (+12 V) der Stromversorgung (s) verbunden ist; der Kollektorkreis des Transistors (T1-i) enthält den anderen Begrenzungswiderstand (R6-i) in Serie mit des Leuchtdiode (D1-i) , welche mit ihrem negativen Anschluß an dem negativen Potential (-12 V) der Stromversorgung (5) anliegt; die Emitteranschlüsse der komplementären Transistoren (T2-i), (T1-i) sind an des Bezugspotential (O V) der Stromversorgung (5) mittels Diodenreihen (D3-i), (D4-i) und(D5-i), (D6-i) geschaltet.Claims device for displaying the signal states in data lines Each display element is available in pairs for individual data lines are, characterized in that the states of all data lines simultaneously and are displayed without delay (parallel processing) by the upper row of diodes (3), (D2-i), if the corresponding data lines of an internal Data buses (12), carry potentials that are greater than a certain limit value (> +2 V # status "0") and through the lower row of diodes (4), (01-i) if the corresponding Data lines carry potentials that are smaller than a certain limit value (<-2 V A status "1") and the external connections through several contact options come about, namely: a number of connection sockets (73 a multi-pole socket strip (9) a multi-pole pin header (8) and that a replaceable indicator strip (10) held in a transparent plastic cover (11) and a label under the sockets (7) a clear assignment of the indicated or through sockets t7) there are signal lines accessible for measurement purposes and that a signal evaluation module (1) contains as many stages as the number of data lines on the internal data bus (12); Each individual signal evaluation stage contains 2 complementary transistors (TZ-i) type NPiJ and CT1-i) type PNP, which are connected as an EC amplifier (common emitter) are; the base connections of the transistors (T2-i) and (T1-i) are together, on one The end of the input resistor (R1-i) switched; the other end is at the corresponding one Data. line (i) of the internal data bus (12) switched; the collector circuit of the The transistor (T2-i) contains a limiting resistor (R4-i) in series with the Light-emitting diode (D2-i), which with the positive connection to the positive potential (+12 V) the power supply (s) is connected; the collector circuit of the transistor (T1-i) contains the other limiting resistor (R6-i) in series with the light emitting diode (D1-i), which with its negative connection to the negative potential (-12 V) the power supply (5) is present; the emitter connections of the complementary Transistors (T2-i), (T1-i) are at the reference potential (O V) of the power supply (5) switched by means of rows of diodes (D3-i), (D4-i) and (D5-i), (D6-i). 2.Vorrichtung nach Anspruch 1, dadurch gekennzeichnet, daB das Gehäuse (6) pultfrjrmig ist und die Anzeigereihen (3) und (4) siF auf der schrägen Frontplatte des Gehäuseoberteils (2) sich befinden.2.Vorrichtung according to claim 1, characterized in that the housing (6) is desk-shaped and the display rows (3) and (4) siF on the inclined front panel of the upper part of the housing (2). 3.Vorrichtung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß eine Außenverbindung (15) mittels Steckleitung zwischen einem der Anschlüsse (M) des Bezugspotentials (O V) und einem beliebigen Anschluß (7) der Buchsenreihe hergestellt wird, 3.Vorrichtung according to claim 1 or 2, characterized in that an external connection (15) by means of a connecting cable between one of the connections (M) of the reference potential (O V) and any connection (7) of the row of sockets will, 4.Vorrichtung nach Anspruch 1 oder einem der nachfolgenden, dadurch gekennzeichnet, daß ein auswechselbarer Anzeigestreifen (10) enthält beliebige Bezeichnungen der Signale der Datenleitungenoberhalb der Diodenreihen (3) und (4) angebracht ist und von einer durchsichtigen Kunststoffhülle (11) gehalten wird.4.Vorrichtung according to claim 1 or one of the subsequent claims, characterized in that that an interchangeable display strip (10) contains any designations of the Signals of the data lines is attached above the diode rows (3) and (4) and is held by a transparent plastic cover (11). 5.Vorrichtung nach Anspruch 1 oder einem der nachfolgenden1 dadurch gekennzeichnet, daß das positive Potential (+12 V) und das negative Potential (-12 V) der Stromversorgung (5), von außen dem Anwender zugänglich sind und Buchsenanschlüsse (13) und (14) an der Rückseite des Gehäuses (6) angebracht sind.5.Vorrichtung according to claim 1 or one of the following1 thereby characterized in that the positive potential (+12 V) and the negative potential (-12 V) the power supply (5), externally accessible to the user and socket connections (13) and (14) are attached to the rear of the housing (6).
DE19843406354 1984-02-22 1984-02-22 Device for indicating the signal states in data lines Withdrawn DE3406354A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19843406354 DE3406354A1 (en) 1984-02-22 1984-02-22 Device for indicating the signal states in data lines

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19843406354 DE3406354A1 (en) 1984-02-22 1984-02-22 Device for indicating the signal states in data lines

Publications (1)

Publication Number Publication Date
DE3406354A1 true DE3406354A1 (en) 1984-09-06

Family

ID=6228467

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19843406354 Withdrawn DE3406354A1 (en) 1984-02-22 1984-02-22 Device for indicating the signal states in data lines

Country Status (1)

Country Link
DE (1) DE3406354A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0381217A2 (en) * 1989-02-01 1990-08-08 Sony Corporation Signal level detecting circuits

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0381217A2 (en) * 1989-02-01 1990-08-08 Sony Corporation Signal level detecting circuits
EP0381217A3 (en) * 1989-02-01 1993-05-12 Sony Corporation Signal level detecting circuits

Similar Documents

Publication Publication Date Title
EP0011711B1 (en) Test device for the stepwise indication of a measurement voltage
DE2106346A1 (en) Device for determining a specific electrical conductor in a bundle of cables
EP0024045A1 (en) Verifying device for error diagnosis in multiprocessor systems, in particular in multimicroprocessor systems
DE102016216431A1 (en) Voltage monitoring system
DE3427540C2 (en)
DE3406354A1 (en) Device for indicating the signal states in data lines
DE3875269T2 (en) Coupling device for non-volatile memories in an electronic machine and their use in franking machines.
DE2930142C2 (en) Device for registering dental findings
DE2354582B1 (en) Display device with indicator lights
DE2737315A1 (en) PROGRAMMABLE CONTROL SYSTEM
EP0172132B1 (en) Test adapter
DE3428921A1 (en) Device for routing and displaying electric signals in data lines
EP2875363A1 (en) Dc reverse polarity detection
DE3137079A1 (en) SUPPLY DEVICE FOR A CURRENT MONITORING LIGHT INDICATOR
DE2304211C2 (en) Line auditor
DE2106409A1 (en) Signal transmitter
DE2034392A1 (en) Voltage limiter circuit for several outputs
DE1806375A1 (en) Indicator for signal level of digital circuits
DE69014740T2 (en) Device for testing microcircuit cards.
DE2607606B1 (en) Polarity indicator for electrical circuit testing - has 2 LED&#39;s in resistor bridge indicating polarity of circuit potential by e.g. different colours
DE2022670B2 (en) Electronic terminal connect component - comprises snap action clip fitting onto support rail with two connection tabs and test tab
DE102023127688A1 (en) BATTERY PACK
DE3634181C2 (en)
DE2360722C2 (en) Circuit arrangement as a supply and connection element between electrical contacts and an evaluation circuit that evaluates their switching status
DE112021006629T5 (en) KEY MATRIX CIRCUIT DEVICE AND INPUT DEVICE

Legal Events

Date Code Title Description
OAV Applicant agreed to the publication of the unexamined application as to paragraph 31 lit. 2 z1
8139 Disposal/non-payment of the annual fee