DE3319364A1 - VOLTAGE CONTROLLED OSCILLATOR - Google Patents

VOLTAGE CONTROLLED OSCILLATOR

Info

Publication number
DE3319364A1
DE3319364A1 DE19833319364 DE3319364A DE3319364A1 DE 3319364 A1 DE3319364 A1 DE 3319364A1 DE 19833319364 DE19833319364 DE 19833319364 DE 3319364 A DE3319364 A DE 3319364A DE 3319364 A1 DE3319364 A1 DE 3319364A1
Authority
DE
Germany
Prior art keywords
signals
phase
amplifier
transistor
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19833319364
Other languages
German (de)
Other versions
DE3319364C2 (en
Inventor
Ta-Fang 08502 Belle Mead N.J. Fang
Leopold Albert 08807 Bridgewater N.J. Harwood
Erwin Johann 07060 North Plainfield N.J. Wittmann
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Licensing Corp
Original Assignee
RCA Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by RCA Corp filed Critical RCA Corp
Publication of DE3319364A1 publication Critical patent/DE3319364A1/en
Application granted granted Critical
Publication of DE3319364C2 publication Critical patent/DE3319364C2/en
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/30Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator
    • H03B5/32Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator
    • H03B5/36Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator active element in amplifier being semiconductor device
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/44Colour synchronisation
    • H04N9/45Generation or recovery of colour sub-carriers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Processing Of Color Television Signals (AREA)
  • Oscillators With Electromechanical Resonators (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
  • Networks Using Active Elements (AREA)

Description

RCA 76,979RCA 76,979

U.S. Ser. No. 383,263U.S. Ser. No. 383.263

vom 28. Mai 1982dated May 28, 1982

RCA Corporation, New York, N.Y. (V.St.A.)RCA Corporation, New York, N.Y. (V.St.A.)

Spannungsgesteuerter Oszillator . Voltage controlled oscillator .

Die Erfindung betrifft allgemein spannungsgeste.uerte Oszillatoren und bezieht sich insbesondere auf eine neue Form eines spannungsgesteuerten Oszillators, bei dem in vorteilhafter Weise schädliche Auswirkungen parasitärer Kapazitäten kompensiert werden. Dadurch läßt sich eine symmetrische Phasenregelcharakteristik für die Verwendung zur Synchronisation des Oszillators mit äußeren Bezugsschwingungen erreichen. The invention relates generally to voltage controlled oscillators and more particularly relates to a new form of voltage controlled oscillator in which in harmful effects of parasitic capacitances are advantageously compensated. This can be a Achieve symmetrical phase control characteristics for use to synchronize the oscillator with external reference oscillations.

In der US-Patentschrift Nr. 40 20 500 (Erfinder Harwood) ist ein synchronisierter Oszillator einer generellen Art beschrieben, die als Parbbezugsoszillator in Farbfernsehempfängern weite Verbreitung gefunden hat. Der Oszillator verwendet einen nicht invertierenden Verstärker, von dessen Ausgang eine Rückkopplung über ein Kristallfilter auf seinen Eingang geführt ist. Mit dem Filterausgang ist eineIn U.S. Patent No. 40 20 500 (inventor Harwood) describes a synchronized oscillator of a general type which is used as a reference oscillator in color television receivers has found widespread use. The oscillator uses a non-inverting amplifier, one of its Output a feedback via a crystal filter to its input. With the filter output is a

—ß——Ss—

Quadraturphasenschieberschaltung gekoppelt, die phasenverschobene Signale an einen zusätzlichen geregelten Verstärker liefert. Ein Phasendetektor, dem die empfangenen Facbr "T Synchronsignale der Bezugsschwingung und Signale von dem nicht invertierenden Verstärker zugeführt werden, erzeugt Steuerspannungen, welche Größe und Richtung von eventuellen Abweichungen von der gewünschten Quadraturphasenbeziehung zwischen den Eingangssignalen wiedergeben. Der zusätzliche geregelte Verstärker liefert phasenverschobene Signale an die Last des nicht invertierenden Verstärkers, deren Polarität und Größe durch die Regelspannung im Sinne einer Minimalisierung der erwähnten Abweichungen bestimmt wird.Quadrature phase shift circuit coupled to the phase shifted Supplies signals to an additional regulated amplifier. A phase detector to which the received Facbr "T Synchronous signals of the reference oscillation and signals from the non-inverting amplifier are supplied, is generated Control voltages, what size and direction of any deviations from the desired quadrature phase relationship between the input signals. The additional regulated amplifier supplies phase-shifted Signals to the load of the non-inverting amplifier, their polarity and size by the control voltage in the sense a minimization of the deviations mentioned will.

Bei einer integrierten Schaltungsausführung gemäß der soeben erwähnten US-PS 4 0 20 500 können unerwünschte Phasenverschiebungen an der Last auftreten, welche der nicht invertierende Verstärker mit dem geregelten Verstärker für die phasenverschobenen Signale gemeinsam hat. Der Grund hierfür liegt in der kumulativen Wirkung parasitärer Kapazität, die an den jeweiligen Kollektoren der Mehrzahl von Transistoren auftritt, die mit der gemeinsamen Last gekoppelt sind. Ohne geeignete Kompensation hierfür kann eine solche Phasenverschiebung als Störfaktor bei der Erreichung einer optimalen Abstimmung der Freilauffrequenz des Oszillators wirken und kann eine unerwünschte Unsymmetrie in die Phasenregelcharakteristik einführen, die für Synchronisationszwecke angewandt wird. Die US-Patentschrift Nr. 40 95 255 beschreibt eine Kaskode-Technik zur Isolierung der Kollektoren des geregelten Verstärkers von der gemeinsamen Last, bei welcher die erwähnte unerwünschte Phasenverschiebung verringert wird. In der US-PS 42 49 ist eine Kompensationstechnik für die Phasenverschiebung beschrieben, welche in zufriedenstellender Weise schädliehe Auswirkungen der erwähnten unerwünschten Phasenver-. Schiebung auf die Fähigkeit, die richtige Abstimmung der Freilauffrequenz des Oszillators zu erreichen, eliminieren. In the case of an integrated circuit design according to US Pat. No. 4,020,500 just mentioned, undesirable phase shifts can occur occur at the load which the non-inverting amplifier with the regulated amplifier is for has the phase-shifted signals in common. The reason for this is the cumulative effect of parasitic capacitance, which occurs at the respective collectors of the plurality of transistors connected to the common load are coupled. Without suitable compensation for this, such a phase shift can be a disruptive factor in achieving an optimal adjustment of the freewheeling frequency of the oscillator and can cause undesirable asymmetry Introduce the phase lock characteristic used for synchronization purposes. The US patent No. 40 95 255 describes a cascode technique for isolating the collectors of the regulated amplifier from the common load, at which the mentioned undesired phase shift is reduced. In US-PS 42 49 describes a compensation technique for the phase shift which is detrimental in a satisfactory manner Effects of the undesired phase shift mentioned. Shifting on the ability to get the right balance of the To achieve the free-running frequency of the oscillator, eliminate.

-τι Die Erfindung ist nun auf eine Verbesserung gegenüber der in der US-PS 4 2 4 9 199 beschriebenen Schaltung gerichtet, durch welche sichergestellt wird, daß die Symmetrie der Phasenregelcharakteristik für den gesteuerten Oszillator erreicht wird und schädliche Auswirkungen auf die Fähigkeit, die richtige Abstimmung der Freilauffrequenz zu erreichen, eliminiert werden.-τι The invention is now to an improvement over that in US-PS 4 2 4 9 199 directed circuit described, which ensure that the symmetry of the phase control characteristic for the controlled oscillator achieved and detrimental effects on the ability to achieve the correct tuning of the freewheeling frequency, be eliminated.

Gemäß einem Ausführungsbeispiel der Erfindung wird das Ausgangssignal der 90° Phasenschieberschaltung in einem Oszillatorsynchronisiersystem der generellen Art gemäß der US-PS 40 20 500 mit Signalen matriziert, welche unmittelbar von dem nicht invertierenden Verstärker abgeleitet werden, zur Bildung resultierender Signale, die mit ihrer Phase zwischen den Phasen der entsprechenden matrizierten Signale liegen. Diese resultierenden Signale werden, ver-. stärkt, wobei die Verstärkung in Abhängigkeit von der Aus-. gangsregelspannung der Vergleichsschaltung bestimmt wird. Der Abweichungssinn von der gewünschten 90° Phasenbezie- -hung zwischen den Eingangssignalen der Vergleichsschaltung bestimmt, ob außer der Verstärkung eine Phasenumkehr erfolgt oder nicht. Die Größe der Abweichung bestimmt das Ausmaß der Verstärkung.. Die geregelten Verstärker haben den Lastwiderstand mit dem nicht invertierenden Verstärker des Oszillators gemeinsam. Ein zusätzlicher invertierender Verstärker spricht auch auf die durch die erwähnte Matrizierung gebildeten Signale an und erzeugt eine phaseninvertierte Version der resultierenden Signale mit im wesentlichen fester Amplitude über dem gemeinsamen Lastwiderstand. According to one embodiment of the invention, the Output signal of the 90 ° phase shifter circuit in an oscillator synchronizing system of the general type according to FIG of US-PS 40 20 500 matrixed with signals which are derived directly from the non-inverting amplifier to form the resulting signals, which are matrixed with their phase between the phases of the corresponding Signals lie. These resulting signals are, ver. strengthens, the gain depending on the training. output control voltage of the comparison circuit is determined. The sense of deviation from the desired 90 ° phase relationship between the input signals of the comparison circuit determines whether or not there is a phase inversion other than the gain. The size of the deviation determines that Amount of amplification .. The regulated amplifiers have the load resistance with the non-inverting amplifier of the oscillator in common. An additional inverting amplifier also responds to the matrixing mentioned formed signals and generates a phase-inverted version of the resulting signals with essentially fixed amplitude over the common load resistance.

. . Die Matrizierungsparameter und die Verstärkung des invertierenden Verstärkers werden im Zusammenhang mit der unerwünschten Phasenverschiebung gewählt, welche an dem gemeinsamen Lastwiderstand auftritt, und zwar so, daß. . The matrix parameters and the gain of the inverting Amplifiers are chosen in connection with the undesirable phase shift that occurs in the common Load resistance occurs in such a way that

1. die Kombination (a) der am gemeinsamen Lastwiderstand infolge des invertierenden Verstärkers auftretenden1. the combination (a) of the common load resistance occurring as a result of the inverting amplifier

-δι Signale mit (b) den am gemeinsamen Lastwiderstand infolge des nicht invertierenden Verstärkers auftretenden Signale Signale ergibt, die im wesentlichen in Phase mit den am Eingang des nicht invertierenden Verstärkers liegenden Signalen sind, und-δι signals with (b) on the common load resistance as a result of the non-inverting amplifier results in signals that are essentially in Phase with the signals applied to the input of the non-inverting amplifier, and

2. die unerwünschte Phasenverschiebung, die am gemeinsamen Lastwiderstand auftritt, auf das Ausgangssignal des geregelten Verstärkers, welches an diesem Lastwiderstand auftritt, so wirkt, daß die Phasenlage dieses Signals praktisch um 90° gegenüber der Phasenlage des vorerwähnten Kombinationssignals verschoben ist.2. the unwanted phase shift that occurs at the common load resistance on the output signal of the regulated amplifier, which occurs at this load resistor, acts so that the phase position of this Signal is practically shifted by 90 ° with respect to the phase position of the aforementioned combination signal.

Beispielsweise enthält der geregelte Verstärker einen ersten und einen zweiten Transistor, deren zusammengeschaltete Emitter mit einer gemeinsamen Stromquelle verbunden sind. Der Basis des ersten Transistors wird das durch die erwähnte Matrizierung gebildete resultierende Signal zugeführt, während die Basis des zweiten Transistors auf einem vorbestimmten Vorspannungspotential gehalten wird. Ein 0 erster und ein zweiter Verstärker sind mit ihren Signaleingängen an die Kollektoren des ersten bzw. zweiten Transistors angeschlossen und mit ihren Ausgängen zusammengeschaltet,· und ihre Differenzverstärkung wird entsprechend ' der vom Ausgang der Phasenvergleichsschaltung gelieferten Regelspannung geregelt.For example, the regulated amplifier contains a first and a second transistor, their interconnected Emitter are connected to a common power source. The base of the first transistor is made by the mentioned matrixing formed resulting signal fed while the base of the second transistor on a predetermined bias potential is held. A 0 first and a second amplifier are with their signal inputs connected to the collectors of the first or second transistor and interconnected with their outputs, and their differential gain becomes corresponding to that supplied from the output of the phase comparison circuit Regulated voltage.

Der invertierende Verstärker enthält beispielsweise einen dritten Transistor, dessen Basis-Emitter-Strecke parallel zur Basis-Emitter-Strecke des ersten Transistors liegt und dessen Kollektor an dem gemeinsamen Lastwiderstand angeschlossen ist. Damit der Betrieb des geregelten Verstärkers für den Fall der Benutzung einer solchen Schaltung für den invertierenden Verstärker symmetrisch bleibt (also wenn er mit dem geregelten Verstärker eine gemeinsame Stromquelle hat), ist erwünschterweise ein vierter Transistor mit seiner Basis-Emitter-Strecke parallel zur Basis-Emitter-Strecke des zweiten Transistors und mit seinem Kollek-The inverting amplifier includes, for example, one third transistor, the base-emitter path of which is parallel to the base-emitter path of the first transistor and whose collector is connected to the common load resistor. Thus the operation of the regulated amplifier for the case of using such a circuit for the inverting amplifier remains symmetrical (i.e. if it has a common source of current with the regulated amplifier), a fourth transistor is desirable with its base-emitter path parallel to the base-emitter path of the second transistor and with its collector

- ■*"*"··■ 331 936A- ■ * "*" ·· ■ 331 936A

tor an eine Versorgungsspannungsquelle festen Potentials geschaltet. 'tor connected to a supply voltage source of fixed potential. '

In den beiliegenden Zeichnungen' zeigt die einzige Figur einen Teil eines Farbfernsehempfängers mit einem spannungssteuerbaren Farbbezugsoszillator gemäß einer Ausführung der Erfindung.In the accompanying drawings, the single figure shows part of a color television receiver with a voltage controllable Color reference oscillator according to an embodiment of the invention.

In dem veranschaulichten Teil des Farbfernsehempfängers ist ein nicht invertierender Verstärker 10 mit einer ausreichenden positiven Rückkopplung über ein Bandpassfilter zwischen seinem Ausgang und seinem Eingang versehen, so daß er als Oszillator mit einer im Durchlaßbereich des Filters liegender Betriebsfrequenz arbeitet.In the illustrated part of the color television receiver is a non-inverting amplifier 10 with a sufficient positive feedback is provided via a bandpass filter between its output and its input, so that it works as an oscillator with an operating frequency lying in the pass band of the filter.

- ■ · . ■- ■ ·. ■

Der Verstärker 10 enthält ein Paar NPN Transistoren 10 und 13, die mit zusammengeschalteten Emittern als Differenzverstärker geschaltet sind. Der Kollektor des Eingangstransistors (11) des Differenzverstärkers liegt unmittel- bar am positiven Anschluß +V-^ einer Betriebsspannungsquelle, während der Kollektor des Ausgangstransistors des Differenzverstärkers über einen Lastwiderstand 14 am Anschluß +Vcc liegt. Die zusammengeschalteten Emitter der Transistoren 11 und 13 sind über die Kollektor-Emitter-Strecke eines NPN-Stromquellentransistors 15 in Reihe mit dessen Emitterwiderstand 16 an den negativen Anschluß (beispielsweise Masse) der Betriebsspannungsquelle geführt.The amplifier 10 contains a pair of NPN transistors 10 and 13, which are connected with interconnected emitters as a differential amplifier. The collector of the input transistor (11) of the differential amplifier is directly connected to the positive terminal + V- ^ of an operating voltage source, while the collector of the output transistor of the differential amplifier is connected to the terminal + Vcc via a load resistor 14. The interconnected emitters of the transistors 11 and 13 are led via the collector-emitter path of an NPN current source transistor 15 in series with its emitter resistor 16 to the negative terminal (for example ground) of the operating voltage source.

Vom Verstärkereingangsanschluß I werden Signale der Basis des Eingangstransistors 11 über die Basis-Emitter-Strecke eines NPN Emitterfolgetransistors 21 zugeführt. Vom Kollektor (am Anschluß S) des .Ausgangstransistors 13 gelangen Signale zum Verstärkerausgangsanschluß O über die Basis-Emitter-Strecken eines Paares NPN Emitterfolgetransistören 31 und 33, die über einen Widerstand 32 miteinander verbunden sind, welcher den Emitter des Transistors 31 mit der Basis des Transistors 33 verbindet. Der EmitterFrom the amplifier input terminal I signals are sent to the base of the input transistor 11 via the base-emitter path an NPN emitter follower transistor 21 is supplied. From the collector (At terminal S) of the .Ausgangstransistor 13 signals to the amplifier output terminal O via the base-emitter paths a pair of NPN emitter follower transistors 31 and 33, which via a resistor 32 to each other which connects the emitter of transistor 31 to the base of transistor 33. The emitter

-ΙΟΙ des Transistors 33 liegt über einen Widerstand 34 an Masse. Die Kollektoren der Emitterfolgetransistoren 21, 31, 33 sind jeweils direkt an den Betriebsspannungsanschluß +Vcc geführt.
5
-ΙΟΙ of the transistor 33 is connected to ground via a resistor 34. The collectors of the emitter follower transistors 21, 31, 33 are each connected directly to the operating voltage connection + V cc .
5

Die Basisvorspannung für den Ausgangstransistor 13 wird von einem NPN Emitterfolgetransistor 25 geliefert, der mit seinem Kollektor unmittelbar an dem Betriebsspannungsanschluß +Vr_, mit seiner Basis über einen Widerstand 26 amThe base bias for the output transistor 13 is supplied by an NPN emitter follower transistor 25, which has its collector directly connected to the operating voltage terminal + V r _, with its base via a resistor 26 on

.10 positiven Anschluß (+5,2V) einer Vorspannungsquelle und mit seinem Emitter unmittelbar an der Basis des Ausgangstransistors 13 liegt. Der Ruhestrom durch den Emitterfolgetransistor 25 wird durch einen NPN-Stromquellentransistor 27 bestimmt, der mit seinem Kollektor unmittelbar am Emitter des Transistors 25 und mit seinem Emitter über einen Widerstand 28 an Masse liegt. Der Ruhestrom durch den Emitterfolgetransistor 21 am Verstärkereingang wird entsprechend durch einen NPN-Stromquellentransistor 23 be-. stimmt, der mit seinem Kollektor unmittelbar am Emitter des Transistors 21 und mit seinem Emitter über einen Widerstand 24 an Masse liegt. Ein Widerstand 22 verbindet die Basis des Transistors 21 mit der Vorspannungsquelle +5,2V. Die Basen der Stromquellentransistoren 15, 23 und 27 sind jeweils direkt mit dem positiven Anschluß (+1,2V) einer zusätzlichen Vorspannungsquelle verbunden..10 positive connection (+ 5.2V) of a bias voltage source and its emitter is directly connected to the base of the output transistor 13. The quiescent current through the emitter follower transistor 25 is determined by an NPN current source transistor 27, which has its collector directly on Emitter of the transistor 25 and with its emitter via a resistor 28 to ground. The quiescent current through the Emitter follower transistor 21 at the amplifier input is loaded accordingly by an NPN current source transistor 23. true, with its collector directly at the emitter of transistor 21 and with its emitter via a resistor 24 is on earth. A resistor 22 connects the base of transistor 21 to the bias source + 5.2V. The bases of the current source transistors 15, 23 and 27 are each directly connected to the positive terminal (+ 1.2V) connected to an additional bias voltage source.

Der Ausgangsanschluß 0 des Verstärkers ist mit dem Verstärkereingangsanschluß I über die Reihenschaltung eines piezoelektrischen Kristalls 35 mit einem festen Kondensator 36 und einem Widerstand 38 verbunden. Der Kristall ist beispielsweise so geschnitten, daß er bei einer Frequenz in unmittelbarer Nahe, jedoch leicht unterhalb der Farbträgerfrequenz (beispielsweise. 3,579545 MHz) der Farbfernsehsignale, auf welche der Empfänger anspricht, eine Reihenresonanz aufweist. Daher erscheint der Kristall 35 bei der Farbträgerfrequenz induktiv. Der Wert des festen Kondensators 36 ist so gewählt, daß die ReihenschaltungThe output terminal 0 of the amplifier is connected to the amplifier input terminal I via the series connection of a piezoelectric crystal 35 with a fixed capacitor 36 and a resistor 38 connected. For example, the crystal is cut to be at one frequency in the immediate vicinity, but slightly below the color subcarrier frequency (e.g. 3.579545 MHz) of the color television signals, to which the receiver responds exhibits a series resonance. Therefore, the crystal 35 appears inductive at the color subcarrier frequency. The value of the fixed capacitor 36 is chosen so that the series connection

■ -11-■ -11-

der Elemente 35 und 36 normalerweise eine Serienresonanz bei der Farbträgerfrequenz ergibt, wobei die Güte der Resonanzschaltung durch den Wert des Reihenwiderstandes 38 im Sinne' einer geeigneten Bandbreite (beispielsweise 1000 Hz) für die Bandfiltercharakteristik des Rückkopplungsweges ergibt. Zwischen dem Anschluß I und Masse liegt ein Kondensator 39, der mit dem Widerstand 3 8 für eine nennenswerte Dämpfung von Oberwellen der gewünschten Betriebsfrequenz sorgt, so daß bei solchen höheren Frequenzen praktisch keine Schwingungen aufrechterhalten werden können. Die durch die Elemente 35 und 36 bestimmte Bandpasscharakteristik erlaubt eine positive Rückkopplung einer Schwingungsaufrechterhaltenden Größe in unmittelbarer Nähe der Farbträgerfrequenz. Eine genaue Angleichung der Freilauffrequenz an die Farbträgerfrequenz kann jedoch wegen praktisch auftretender Toleranzen der Elemente 35 und 36 nicht immer sichergestellt werden. Wie noch beschrieben werden wird, enthält das dargestellte System zusätzliche Maßnahmen zum Abgleich der Freilauf-Betriebsfrequenz auf eine gewünschte genaue Frequenz.of elements 35 and 36 normally have a series resonance at the color subcarrier frequency, the quality of the resonance circuit being determined by the value of the series resistor 38 in the sense of a suitable bandwidth (for example 1000 Hz) for the band filter characteristic of the feedback path results. Between the terminal I and ground is a capacitor 39, the resistor 3 8 for a Significant attenuation of harmonics of the desired operating frequency ensures that practically no vibrations are sustained at such higher frequencies can. The bandpass characteristic determined by the elements 35 and 36 allows positive feedback of a Vibration-sustaining quantity in the immediate vicinity of the color subcarrier frequency. An exact alignment of the Free-running frequency to the color subcarrier frequency can, however, due to practically occurring tolerances of the elements 35 and 36 cannot always be ensured. As described the system shown contains additional measures for balancing the freewheeling operating frequency a desired exact frequency.

Für den Zweck der Synchronisierung des oben beschriebenen Oszillators nach Phase und Frequenz mit der Farbträgerfrequenz des empfangenen Farbfernsehsignals enthält das dargestellte System eine Phasenvergleichsschaltung 54. Dem einen Eingang der Phasenvergleichsschaltung 54 werden Schwingungen vom Anschluß F an der Basis des Eingangstran-, sistors 11 zugeführt. Ein Farbverstärker 50 spricht auf die Farbkomponente des empfangenen Signals an, die am An-Schluß C auftritt und periodische Synchronsignalschwingungen von der Farbträgerfrequenz mit einer Bezugsphase enthält. Ein Ausgangssignal des Farbverstärkers 50 wird einer Farbsynchronsignaltrennschaltung 52 zugeführt, welche abgetrennte Farbsynchronsignale an den anderen Eingang der Phasenvergleichsschaltung 54 gelangen läßt.For the purpose of synchronizing the above The oscillator according to phase and frequency with the color subcarrier frequency of the received color television signal contains the one shown System a phase comparison circuit 54. The one input of the phase comparison circuit 54 are Vibrations from terminal F at the base of the input train, sistors 11 supplied. A color amplifier 50 responds to the color component of the received signal at the terminal C occurs and contains periodic sync oscillations from the color subcarrier frequency with a reference phase. An output signal of the color amplifier 50 is supplied to a burst signal separation circuit 52, which separated Can get color sync signals to the other input of the phase comparison circuit 54.

Die Phasenvergleichsschaltung 54 leitet eine Ausgangsregelspannung ab, deren Amplitude und Polarität von Größe und Richtung jeglicher Abweichung von der 90° Phasenbeziehung zwischen den Eingangssignalen der Vergleichsschaltung abhängt. Beispielsweise kann die Phasenvergleichsschaltung 54 Gegentaktausgangssignale liefern, welche komplementäre Regelspannungen an den Ausgangsanschlüssen CV und CV darstellen. Diese Regelspannungen dienen zur Regelung des Verstärkers für die phasenverschobenen Signale, der mit dem nicht invertierenden Verstärker 10 den gemeinsamen Lastwiderstand 14 hat.The phase comparison circuit 54 conducts an output regulation voltage from the amplitude and polarity of the magnitude and direction of any deviation from the 90 ° phase relationship between the input signals of the comparison circuit depends. For example, the phase comparison circuit 54 push-pull output signals supply which complementary control voltages at the output connections CV and CV. These control voltages are used to control the amplifier for the phase-shifted signals, which has the common load resistor 14 with the non-inverting amplifier 10.

Vom Ausgangsanschluß P eines Phasenschiebers 40, 42, 41 werden phasenverschobene Signale abgeleitet. Der Phasenschieber enthält eine Induktivität 40, die zwischen den Verstärkereingangsanschluß I und den Phasenschieberausgangsanschluß P geschaltet ist, und die Serienschaltung eines Widerstandes 42 mit einem Kondensator 41 zwischen dem Anschluß P und Masse. Die Werte der Phasenschieberelemente sind so gewählt, daß die vom Anschluß I gelieferten Schwingungen eine nacheilende Phasenverschiebung (von praktisch '9.0° bei der Farbträgerfrequenz) erhalten. Die phasenverschobenen Schwingungen am Ausgangsanschluß P des Phasenschiebers werden einem Matrizierungsexngangsanschluß E über die Basis-Emitter-Strecke eines NPN Emitterfolgetransistors 43 zugeführt, der mit seinem Kollektor unmittelbar am Anschluß +VpC, mit seiner Basis unmittelbar am Anschluß P und mit seinem Emitter unmittelbar am Anschluß E liegt. Der Ruhestrom durch den Transistor 43 wird bestimmt durch einen NPN-Stromquellentransistor 45, dessen Kollektor unmittelbar an den Anschluß E geschaltet ist,, dessen Basis an der +1,2V Vorspannungsquelle liegt und dessen Emitter über einen Widerstand 46 nach Masse geführt ist.Phase-shifted signals are derived from the output terminal P of a phase shifter 40, 42, 41. The phase shifter contains an inductance 40 which is connected between the amplifier input connection I and the phase shifter output connection P, and the series connection of a resistor 42 with a capacitor 41 between the connection P and ground. The values of the phase shifter elements are chosen so that the oscillations supplied by connection I receive a lagging phase shift (of practically 9.0 ° at the color subcarrier frequency). The phase-shifted oscillations at the output connection P of the phase shifter are fed to a matrix output connection E via the base-emitter path of an NPN emitter follower transistor 43, which has its collector directly at connection + Vp C , with its base directly at connection P and with its emitter directly at connection E lies. The quiescent current through transistor 43 is determined by an NPN current source transistor 45 whose collector is connected directly to terminal E, whose base is connected to the + 1.2V bias voltage source and whose emitter is connected to ground via a resistor 46.

Die Ausgangsregelspannungen von der Vergleichsschaltung 54 werden einem geregelten Verstärker zugeführt, der ein Paar NPN Transistoren 61 und 62 enthält, die als Differenzver-The output regulation voltages from the comparison circuit 54 are fed to a regulated amplifier, which contains a pair of NPN transistors 61 and 62, which are used as differential

stärker geschaltet sind und mit ihren zusammengeschalteten Emittern über die Kollektor-Emitter-Strecke eines NPN-Stromquellentransistors 63 in Reihe mit dessen Emitterwiderstand 64 an Masse liegen. Die Basis des Transistors 63 ist direkt mit dem +1,2V Anschluß einer Vorspannungsquelle verbunden. Phasenverschobene Signale vom Anschluß E gelangen über einen Matrxzierungswxderstand 56 zur Basis des Transistors 61. Vom Anschluß F am Eingang des nicht invertierenden Verstärkers 10 werden ebenfalls Signale über einen Matrxzierungswxderstand 58 auf die Basis des Transistors 61 gegeben. Der Basis eines Transistors 62 wird vom Anschluß G (an der Basis des Transistors 13) Vorspannung zugeführt.are connected more strongly and with their interconnected emitters via the collector-emitter path of an NPN current source transistor 63 in series with its emitter resistor 64 are connected to ground. The base of transistor 63 is connected directly to the + 1.2V terminal of a bias voltage source. Get phase-shifted signals from terminal E. via a Matrxzierungswxderstand 56 to the base of transistor 61. From terminal F to the input of the non-inverting Amplifier 10 are also signals via a Matrix resistance 58 applied to the base of transistor 61. The base of a transistor 62 is from Terminal G (at the base of transistor 13) supplied with bias voltage.

Der Kollektor des Transistors 61 liefert eine invertierte Version der matrizierten Signale, die an der Basis des Transistors 61 erscheinen, über eine direkte Verbindung an die zusammengeschalteten Emitter der NPN Transistoren 65 und 66. Vom Kollektor des Transistors 62 wird eine nichtThe collector of transistor 61 provides an inverted version of the matrixed signals present at the base of the Transistors 61 appear via a direct connection to the interconnected emitters of NPN transistors 65 and 66. One of the collector of transistor 62 will not

2.P.. invertierte Version der matrizierten Signale, die an der Basis des Transistors 62 auftreten, über eine direkte Verbindung an die zusammengeschalteten Emitter der NPN Transistoren 67 und 68 geliefert. Die am Ausgangsanschluß CV der Phasenvergleichsschaltung 54 auftretende Ausgangsregelspannung gelangt zu den Basen der Transistoren 65 und 67, während die sich komplementär verändernde Ausgangsregelspannung am Ausgangsanschluß CV den Basen der Transistoren 66 und 68 zugeführt wird.2.P .. inverted version of the matrixed signals transmitted to the Base of transistor 62 occur via a direct connection to the interconnected emitters of the NPN transistors 67 and 68 delivered. The output control voltage appearing at the output connection CV of the phase comparison circuit 54 reaches the bases of transistors 65 and 67, while the complementary changing output control voltage at the output terminal CV to the bases of the transistors 66 and 68 is supplied.

Die Kollektoren der Transistoren 66 und 67 liegen unmittelbar an der Betriebsspannungsquelle +V , während die KoI-lektoren der Transistoren 65 und 68 unmittelbar an den Kollektor des Transistors 13 angeschlossen sind, so daß sie Ausgangssignale am gemeinsamen Lastwiderstand 14 erzeugen. Am Widerstand 14 wird auch ein Ausgangssignal von einem zusätzlichen NPN Transistor 70 erzeugt, der mit seiner Basis-Emitter-Strecke unmittelbar parallel zur Basis-The collectors of the transistors 66 and 67 are immediately at the operating voltage source + V, while the KoI lectors of the transistors 65 and 68 directly to the Collector of transistor 13 are connected so that they generate output signals at the common load resistor 14. An output signal from an additional NPN transistor 70 is also generated at resistor 14, which is connected to its Base-emitter path directly parallel to the base

Emitter-Strecke des Differenzverstärkers 61 liegt und mit seinem Kollektor direkt mit dem Anschluß S verbunden ist. Die Basis-Emitter-Strecke des Differenzverstärkertransistors 63 liegt direkt parallel zur Basis-Emitter-Strecke ' eines.weiteren NPN Transistors 72, dessen Kollektor unmittelbar an den Betriebsspannungsanschluß +V__ geführt ist.Emitter path of the differential amplifier 61 is and is connected directly to the terminal S with its collector. The base-emitter path of the differential amplifier transistor 63 is directly parallel to the base-emitter path of a further NPN transistor 72, the collector of which is connected directly to the operating voltage terminal + V__.

Wenn im Betrieb ein Farbsignal empfangen wird, dann führt eine Abweichung in einem Sinn von der gewünschten 90° Phasenbeziehung zwischen den empfangenen Farbsynchronsignalen und den Schwingungen vom Anschluß F zu einer Unsymmetrie der Regelspannungen an den Anschlüssen CV und CV in einer solchen Richtung, daß das Potential an den Basen der Transistoren 65 und 67 ansteigt, während das Potential an den Basen der Transistoren 66 und 68 absinkt. In diesem Fall wird die invertierte Version des Eingangssignals für den geregelten Verstärker, welches den Transistor 65 durchlaufen hat, größer als die nicht invertierte Version, welche den Transistor 68 durchlaufen hat. Entsprechend führt eine Abweichung im entgegengesetzten Sinn von der 90° Phasenbeziehung zu einer Unsymmetrie der Regelspannungen in der entgegengesetzten Richtung, wobei die nicht invertierte Version, welche den Transistor 68 durchlaufen hat, größer als die invertierte Version wird, die den Transistor 65 durchlaufen hat. In beiden Fällen verändert die dabei auftretende Einspeisung der phasenverschobenen Signale in die Oszillatorschleife die Oszillatorfrequenz in einer solchen Richtung, daß Abweichungen von der gewünschten 9 0° Phasenbeziehung zwischen den Eingangssignalen der Vergleichsschaltung verringert werden, so daß die gewünschte Synchronisation eintritt. Es sei darauf hingewiesen, daß die gemeinsamen Verwendung des Lastwiderstandes 14 durch den nicht invertierenden Verstärker 10 und den geregelten Verstärker für die phasenverschobenen Signale zur Folge hat, daß eine Mehrzahl von Kollektorelektroden dort unmittelbar angeschlossen sind. Der Lastwiderstand 14 ist somit durchIf a color signal is received during operation, then leads a deviation in one sense from the desired 90 ° phase relationship between the received burst signals and the oscillations from the connection F to an asymmetry of the control voltages at the connections CV and CV in one such a direction that the potential at the bases of the transistors 65 and 67 increases, while the potential at the Bases of transistors 66 and 68 decreases. In this case the inverted version of the input signal for the regulated amplifier, which has passed through transistor 65, larger than the non-inverted version, which has passed through transistor 68. Correspondingly, there is a deviation in the opposite sense from the 90 ° phase relationship to an asymmetry of the control voltages in the opposite direction, the non-inverted The version that has passed through the transistor 68 becomes larger than the inverted version that has passed through the transistor 65 has gone through. In both cases, the feeding of the phase-shifted signals into the changes Oscillator loop the oscillator frequency in such a direction that deviations from the desired 9 0 ° phase relationship between the input signals of the comparison circuit can be reduced, so that the desired synchronization entry. It should be noted that the common use of the load resistor 14 by the non-inverting amplifier 10 and the regulated amplifier for the phase-shifted signals result, that a plurality of collector electrodes are directly connected there. The load resistor 14 is thus through

ψ ψ

a aa a

- ·.' 331 936Λ - ·. ' 331 936Λ

-15--15-

parasitäre Kapazitäten überbrückt, die zu den einzelnen· Kollektoren gehören. Insgesamt erhält man dadurch eine unerwünschte Phasennacheilung, welche so groß ist, daß Äsymmetrieprobleme hinsichtlich des Abstimmbereiches und/oder der Phasenregelung auftreten, welche eine Korrektur erfordern, wenn ein optimales Betriebsverhalten gewünscht wird.bridges parasitic capacitances that lead to the individual Collectors belong. Overall, this results in an undesirable phase lag which is so great that asymmetry problems are caused occur with regard to the tuning range and / or the phase control, which require a correction, when optimal performance is desired.

Die Matrizierung der Signale von den Anschlüssen E und F zur Bildung des Eingangssignal für den geregelten Verstärker stellt einen Teil der erfindungsgemäßen Korrekturtechnik dar. Das Verhältnis der Widerstandswerte der Matrizierungswiderstände 56 und 58 ist so gewählt, daß das aus der Matrizierung resultierende Signal gegenüber der Phasenlage des 9 0° Phasensignals am Anschluß E in voreilender Richtung phasenverschoben ist. Die Größe dieser Phasenvoreilungsverschiebung paßt im wesentlichen zur Größe der nacheilenden Phasenverschiebung infolge der Lastschaltung des nicht invertierenden Verstärkers 10.The matrixing of the signals from the connections E and F. to generate the input signal for the regulated amplifier represents part of the correction technique according to the invention The ratio of the resistance values of the matrixing resistors 56 and 58 is chosen so that the signal resulting from the matrixing with respect to the phase position of the 9 0 ° phase signal at terminal E in leading Direction is out of phase. The size of this phase advance shift essentially matches Size of the lagging phase shift due to the load switching of the non-inverting amplifier 10.

Außerdem wird die Größe.der invertierenden Version des aus der Matrizierung resultierenden Signals, welches durch den invertierenden Verstärker 70 in die gemeinsame Last eingespeist, so gewählt, daß die Vektorsumme aus (a) diesen eingespeisten Signalen und (b) den vom Ausgangstfansistor des nicht invertierenden Verstärkers der gemeinsamen Last zugeführte Signalkomponenten Signale darstellt, welche praktisch phasengleich mit den an der Basis des Eingangstransistors 11 des nicht invertierenden Verstärkers erscheinenden Signalen sind.Also, the size of the inverting version of the the matrixing of the resulting signal, which is fed into the common load by the inverting amplifier 70, chosen so that the vector sum from (a) these fed in Signals and (b) those from the output fan of the non-inverting amplifier of the common load supplied signal components represents signals which practically in phase with those appearing at the base of the input transistor 11 of the non-inverting amplifier Signals are.

Infolge der erwähnten Einspeisung kompensierende Signale vom invertierenden Verstärker 70 hat die durch die Lastschaltung des nicht invertierenden Verstärkers 10 bedingte Phasennacheilung praktisch keine Auswirkung auf den freilaufenden Betrieb des Oszillators. Für die Symmetrie der Phasenregelung der. Synchronisierschleife muß jedoch zusätzlich für eine Kompensation der Auswirkungen der Phasen-As a result of the above-mentioned feeding, compensating signals from the inverting amplifier 70 have the effect of the load circuit of the non-inverting amplifier 10 caused phase lag, practically no effect on the free-running Operation of the oscillator. For the symmetry of the phase control of the. However, the synchronization loop must also be used to compensate for the effects of the phase

Verzögerung gesorgt werden, die an der gemeinsamen Last am Ausgang des geregelten Verstärkers auftritt. Eine solche Kompensation wird durch die Voreilungseinspeisung bewirkt, welche durch die Matrix 56, 58 für das Eingangssignal des geregelten Verstärkers vorgesehen wird. Die Gesamtauswirkung dieser Voreilungseinspeisung und der durch die gemeinsame Last bedingten Nacheilung führt dazu, daß die vom geregelten Verstärker eingespeisten Komponenten entweder um 90° nacheilen oder um 90° voreilen (wie es für die zur Synchronisation erforderliche Einstellung richtig ist) gegenüber dem (ständig vorhandenen) resultierenden Signal aus den Beiträgen der Transistoren 70 und 13, wobei eine symmetrische Regelung sichergestellt ist.Delay taken care of at the common load occurs at the output of the regulated amplifier. Such a compensation is effected by the lead feed, which is provided by the matrix 56, 58 for the input signal of the regulated amplifier. The overall impact this lead feed and the lag caused by the common load leads to the fact that the components fed in by the regulated amplifier either lag behind by 90 ° or lead by 90 ° (as is the case for the setting required for synchronization is correct) compared to the (constantly present) resulting Signal from the contributions of transistors 70 and 13, with symmetrical regulation being ensured.

Bei dem in der Zeichnung speziell dargestellten Ausführungsbeispiel hat der Transistor 70 des invertierenden Verstärkers eine gemeinsame Stromquelle (Transistor 63) mit dem aus den Transistoren 61 und 62 gebildeten Differenzverstärker. Der symmetrische Betrieb des Differenzverstärkers wird bei einer solchen gemeinsamen Stromquelle durch Hinzufügung eines Transistors 72 sichergestellt (der zweckmäßigerweise in gleicher Weise aufgebaut ist wie der Transistor 70), der ebenfalls aus der· gemeinsamen Stromquelle gespeist wird und (durch Verbindung seiner Basis mit der Basis des Transistors 62) gezwungen wird, seinen Strom komplementär zu Änderungen des im Transistor 70 fließenden Stromes zu ändern. Die richtige Größe der Einspeisung des Kompensationssignals durch den Transistor 70 läßt sich leicht erreichen durch die Wahl geeigneter Emitter-Abmessungen für den Transistor 70 (dem der Transistor 72 geeignet angepaßt ist).In the embodiment specifically illustrated in the drawing, transistor 70 has the inverting amplifier a common current source (transistor 63) with the differential amplifier formed from the transistors 61 and 62. The symmetrical operation of the differential amplifier is achieved with such a common current source by adding of a transistor 72 (which is expediently constructed in the same way as the transistor 70), which is also fed from the common power source and (by connecting its base to the Base of transistor 62) is forced to change its current complementary to changes in the flowing in transistor 70 To change the current. The correct size of the injection of the compensation signal through transistor 70 can be determined easily achieved by choosing suitable emitter dimensions for transistor 70 (which transistor 72 is suitable for is adapted).

Es wurde bereits gesagt, daß es bei Systemen der dargestellten Art wünschenswert ist, eine Möglichkeit zur Einstellung der Freilauffrequenz des Farbbezugsoszillators vorzusehen, so daß er genau auf eine gewünschte Farbträgerfrequenz eingestellt werden kann. Ein bekanntes Verfah-It has already been stated that in systems of the type illustrated it is desirable to have a facility for adjustment to provide the free-running frequency of the reference color oscillator so that it is precisely at a desired color subcarrier frequency can be adjusted. A well-known process

ren, eine solche Möglichkeit vorzusehen, besteht in der Verwendung eines veränderbaren Kondensators im Rückkopplungsfilter des Oszillators, wie es beispielsweise in der bereits erwähnten US-Patentschrift Nr. 40 20 500 gezeigtOne of the ways to provide such a facility is to use a variable capacitor in the feedback filter of the oscillator, as shown, for example, in the aforementioned US Pat. No. 40 20 500

. ist. '. is. '

In dem in der Zeichnung dargestellten System wird jedoch eine andere Technik (die im einzelnen in der US-Patentanmeldung Nr. 383 303 von R. Shanley et al. mit dem Titel "Oscillator Synchronizing System Incorporating DC Control Of Free-Running Frequency" vom 28. Mai 1982 beschrieben ist). Phasenverschobene Signale vom Anschluß E werden dem Signaleingang eines zusätzlichen geregelten Verstärkers 47 zugeführt, dessen Ausgang an den Anschluß A an der Basis des Ausgangs-Emitterfolgetransistors 33 des Oszillators angeschlossen ist. Dem Steuereingang FR des Verstärkers 4 7 wird eine einstellbare Gleichspannung vom verstellbaren Abgriff eines Potentiometers. 48 zugeführt (das mit seinen festen Enden an die Betriebsspannungsklemme +Vr_ bzw. Masse geschaltet ist). Der Verstärker 47 speist in die Oszillatorschleife phasenverschobene Signale ein, deren Größe und Polarität von Größe und Richtung der Verschiebung der Einstellung des Potentiometerabgriffs aus der Symmetrieeinstellung abhängen. Die eingespeiste Komponente ist eine voreilende Komponente, wenn eine höhere Einstellung gegenüber der Freilauffrequenz bei der Symmetrieeinstellung gewünscht wird, und eine 90° Komponente, wenn eine niedrigere Einstellung gegenüber der Freilauffrequenz bei der Symmetrieeinstellung gewünscht ist.However, in the system shown in the drawing, another technique (as described in detail in U.S. Patent Application No. 383,303 to R. Shanley et al. Entitled "Oscillator Synchronizing System Incorporating DC Control Of Free-Running Frequency" dated Jan. . May 1982). Phase-shifted signals from terminal E are fed to the signal input of an additional regulated amplifier 47, the output of which is connected to terminal A at the base of the output emitter follower transistor 33 of the oscillator. The control input FR of the amplifier 47 is supplied with an adjustable direct voltage from the adjustable tap of a potentiometer. 48 (which is connected with its fixed ends to the operating voltage terminal + V r _ or ground). The amplifier 47 feeds phase-shifted signals into the oscillator loop, the size and polarity of which depend on the size and direction of the shift in the setting of the potentiometer tap from the symmetry setting. The fed-in component is a leading component if a higher setting compared to the freewheeling frequency is desired in the symmetry setting, and a 90 ° component if a lower setting compared to the freewheeling frequency in the symmetry setting is desired.

■"·■...■ "· ■ ...

LeerseiteBlank page

Claims (5)

• *• * • «β ·• «β .*.. !PATENTANWÄLTE*··* . O O 1 Q Q C A. * ..! PATENTANWÄLTE * ·· *. O O 1 Q Q C A . DR. DIETER V. BEZOLD J J I 3 J 0. DR. DIETER V. BEZOLD J J I 3 J 0 DIPL. ING. PETER SCHÜTZ DIPL. ING. WOLFGANG HEUSLERDIPL. ING. PETER SCHÜTZ DIPL. ING. WOLFGANG HEUSLER MARIA-THERESIA-STRASSE 22
POSTFACH 86 02 60
MARIA-THERESIA-STRASSE 22
PO Box 86 02 60
D-8OOO MUENCHEN 86D-8OOO MUNICH 86 ZUGELASSEN BEIM . . EUROPÄISCHEN PATENTA'- TAPPROVED AT. . EUROPEAN PATENTA'- T EUROPEAN PATENTATTORNEYSEUROPEAN PATENT TORNEYS TELEFON 089/4 70 60 06 TELEX S2263B TELEGRAMM SOMBEZTELEPHONE 089/4 70 60 06 TELEX S2263B TELEGRAM SOMBEZ RCA 76,979RCA 76,979 U.S. Ser. No. 383,263U.S. Ser. No. 383.263 vom 28. Mai 1982dated May 28, 1982 RCA Corporation, New York, N.Y. (V.St.A.)RCA Corporation, New York, N.Y. (V.St.A.) Spannungsgesteuerter Oszillator Paten ta nsprücheVoltage controlled oscillator patent claims 1, Spannungsgesteuerter Oszillator gekennzeichnet durch einen nicht invertierenden Signalverstärker (10) mit einem Eingangsänschluß (I), einem Lastwiderstand (14) über dem ein Ausgangssignal des Verstärkers auftritt, und einem an dem Lastwiderstand angekoppelten AusgangsanSchluß (0), ein Bandpassfilter (35, 36, 37), welches zwischen den Ausgangsanschluß und den Eingangsanschluß des nicht invertierenden Verstärkers (10) geschaltet ist, einen Phasenschieber (40, 41, 42), dessen Eingang Signale vom nicht invertierenden Verstärker (10) zugeführt werden, ■1, voltage controlled oscillator characterized by a non-inverting signal amplifier (10) with an input connection (I), a load resistor (14) an output signal of the amplifier occurs, and an output connection (0) coupled to the load resistor, a band pass filter (35, 36, 37) interposed between the output port and the input terminal of the non-inverting amplifier (10) is connected, a phase shifter (40, 41, 42), the input of which is supplied with signals from the non-inverting amplifier (10), ■ eine Phasenvergleichsschaltung (54), der an einem ersten Eingang Signale von dem nicht invertierenden Verstärker (10) zugeführt wurden und der an einem zweiten Eingang Bezugsschwingungssignale zugeführt werden und die eine. Regel-■ spannung erzeugt, deren Amplitude und Polarität ein Maß für Größe und Richtung der eventuellen Abweichung, von einer 90° Phasenbeziehung zwischen den ihren Eingangsanschlüssen zugeführten Signalen ist, eine Matrixschaltung (56, 58) zur Matrizierung erster Signalef die am Ausgang des Phasenschiebers (40, 41, 42) auftreten., mit zweiten Signalen, die unmittelbar vom nicht invertierenden Verstärker (10) geliefert werden, zu re-■ sultierenden Signalen, deren Phase zwischen den Phasen der ersten und zweiten Signale liegt, einen invertierenden Verstärker (70), der unter Steuerung durch die von der Matrixschaltung (56, 58) gelieferten resultierenden Signale eine phaseninvertierte Version dieser resultierenden Signale am Lastwiderstand mit einer- im wesentlichen festen Größe liefert,a phase comparison circuit (54) to which signals from the non-inverting amplifier (10) have been supplied at a first input and to which reference oscillation signals are supplied to a second input and the one. Control ■ voltage generated whose amplitude and polarity of a measure of the magnitude and direction of any deviation, is of a 90 ° phase relationship between its input terminals supplied signals, a matrix circuit (56, 58) first for matrixing signals f at the output of the phase shifter (40, 41, 42) occur., With second signals, which are supplied directly by the non-inverting amplifier (10), to result signals whose phase lies between the phases of the first and second signals, an inverting amplifier (70 ), which, under the control of the resulting signals supplied by the matrix circuit (56, 58), supplies a phase-inverted version of these resulting signals at the load resistor with an essentially fixed value, und einen geregelten Verstärker (61, 65/66; 62, 67, 68), der unter Steuerung durch die von der Matrixschaltung (56, 58) gelieferten resultierenden Signale und durch die Regelspannung über den Lastwiderstand (14) ein Ausgangssignal erzeugt, welches eine invertierte Version der verstärkten resultierenden Signale darstellt, wenn zwischen den jeweiligen Signalen, die an den Eingangsanschlüssen der Phasenvergleichsschaltung (54) anliegen, eine Abweichung in einem Sinne auftritt, bzw. eine nicht invertierte verstärkte Version der resultierenden Signale darstellt, wenn zwischen den jeweiligen Signalen an den Eingängen der Phasenvergleichsschaltung eine Abweichung im entgegengesetzten Sinne auftritt, wobei der Grad der Verstärkung der resultierenden Signale von der Größe der Abweichung gegenüber der 90° Phasenverschiebung abhängt. 35and a regulated amplifier (61, 65/66; 62, 67, 68), of the resulting signals supplied by the matrix circuit (56, 58) and by the Control voltage across the load resistor (14) generates an output signal which is an inverted version of the amplified represents resulting signals if between the respective signals applied to the input terminals the phase comparison circuit (54) are present, a deviation occurs in one sense, or a non-inverted one represents amplified version of the resulting signals when between the respective signals at the inputs of the Phase comparison circuit a deviation occurs in the opposite sense, the degree of amplification of the resulting signals depends on the size of the deviation from the 90 ° phase shift. 35
2. Oszillator nach Anspruch 1, dadurch gekennzeichnet, daß der Phasenschieber (40, 41, 42) eine Phasenverzögerung von2. Oscillator according to claim 1, characterized in that the phase shifter (40, 41, 42) has a phase delay of 1 A ** ««Se«1 A ** «« Se « -3--3- im wesentlichen gleich 90° bei der Betriebsfrequenz des Oszillators ergibt.results in substantially equal to 90 ° at the operating frequency of the oscillator. 3. Oszillator nach Anspruch 2, dadurch gekennzeichnet, daß die zu dem Lastwiderstand (14) gehörige Streukapazität Signalkomponenten, die infolge des nicht invertierenden Verstärkers (10) an dem Lastwiderstand auftreten, eine Phasennacheilung erteilt, und daß die Parameter der Matrixschaltung (56,.58) und die Verstärkung des invertierenden 1Ö Verstärkers (70) so gewählt sind, daß3. Oscillator according to claim 2, characterized in that the stray capacitance associated with the load resistance (14) signal components, which as a result of the non-inverting Amplifier (10) occur at the load resistance, a phase lag is applied, and that the parameters of the matrix circuit (56, .58) and the gain of the inverting 10 amplifier (70) are chosen so that 1. die Kombination von (a) der invertierten Version der resultierenden Signale, die aufgrund des invertierenden Verstärkers am Lastwiderstand (14) abfallen, und (b) die Signalkomponenten, die infolge des nicht invertierenden Verstärkers (10) am Lastwiderstand abfallen, Signale von im wesentlichen gleicher Phase bilden wie die am Eingangsanschluß des nicht invertierenden Verstärkers auftretenden Signale, während1. the combination of (a) the inverted version of the resulting Signals that drop across the load resistor (14) due to the inverting amplifier, and (b) the signal components that drop at the load resistor as a result of the non-inverting amplifier (10), Form signals of substantially the same phase as those at the input terminal of the non-inverting amplifier occurring signals while 2. die Phase von Signalen, die durch.den geregelten Verstärker (65 - 68) am Lastwiderstand (14) entstehen, im wesentlichen um 90° gegenüber der Phase der am Eingangsanschluß des nicht invertierenden Verstärkers (10) auftretenden Signale haben.2. the phase of signals passing through the regulated amplifier (65 - 68) arise at the load resistor (14), essentially at 90 ° with respect to the phase of the input connection of the non-inverting amplifier (10) occurring signals. 4. Oszillator nach Anspruch 1 oder 3, dadurch gekennzeichnet,, daß der geregelte Verstärker einen ersten und einen zweiten Transistor (61 bzw. 62) mit zusammengeschalteten Emittern sowie eine an diese Emitter angeschlossene gemeinsame Stromquelle (63) enthält und daß der Basis des ersten Transistors (61) das Ausgangssignal der Matrixschaltung (56, 58) zugeführt wird, während die Basis des zweiten Transistors (62) auf einem vorbestimmten Vorspannungspotential (Schaltungspunkt G) gehalten wird, daß der erste Verstärker (65, 66) mit einem Signaleingang an den Kollektor des ersten Transistors (61) angeschlossen ist und der zweite Verstärker (67, 68) mit einem Signaleingang an den Kollektor des zweiten Transistors (62) angeschlos-4. oscillator according to claim 1 or 3, characterized in that, that the regulated amplifier has a first and a second transistor (61 and 62, respectively) connected together Emitters and a common current source (63) connected to these emitters and that the base of the first transistor (61) the output signal of the matrix circuit (56, 58) is supplied, while the base of the second transistor (62) is at a predetermined bias potential (Node G) is held that the first amplifier (65, 66) with a signal input to the Collector of the first transistor (61) is connected and the second amplifier (67, 68) with a signal input connected to the collector of the second transistor (62) sen ist, ferner eine Einrichtung, die unter Steuerung durch die Ausgangsregelspannung der Phasenvergleichsschaltung (54) die Verstärkung des ersten und zweiten Verstärkers (65, 66 bzw. 67, 68) in einen Differenzsinn verändert, und eine Kombinationsschaltung (Schaltungspunkt S) zur Kombinierung der Ausgangssignale des ersten und zweiten Verstärkers. is sen, further means under control of the output regulation voltage of the phase comparison circuit (54) changes the gain of the first and second amplifier (65, 66 or 67, 68) in a sense of difference, and a combining circuit (node S) for combining the output signals of the first and second amplifiers. 5. Oszillator nach Anspruch 4, dadurch gekennzeichnet, daß der invertierende Verstärker einen dritten Transistor (70) enthält, der mit seiner Basis-Emitter-Strecke parallel zur Basis-Emitter-Strecke des ersten Transistors (61) geschaltet· ist und der mit seinem Kollektor an dem Lastwiderstand (14) angeschlossen ist.
15
5. Oscillator according to claim 4, characterized in that the inverting amplifier contains a third transistor (70) whose base-emitter path is connected in parallel to the base-emitter path of the first transistor (61) and which is connected to its Collector is connected to the load resistor (14).
15th
6« Oszillator nach Anspruch 5, dadurch gekennzeichnet, daß ein fünfter Transistor (72) mit seiner Basis-Emitter-Strecke parallel zur Basis-Emitter-Strecke des zweiten Transistors (62) geschaltet ist.
20
6 «oscillator according to claim 5, characterized in that a fifth transistor (72) is connected with its base-emitter path parallel to the base-emitter path of the second transistor (62).
20th
DE3319364A 1982-05-28 1983-05-27 Voltage controlled oscillator Expired DE3319364C2 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/383,263 US4485353A (en) 1982-05-28 1982-05-28 PLL Oscillator synchronizing system with matrix for phase correction

Publications (2)

Publication Number Publication Date
DE3319364A1 true DE3319364A1 (en) 1983-12-01
DE3319364C2 DE3319364C2 (en) 1987-04-30

Family

ID=23512370

Family Applications (1)

Application Number Title Priority Date Filing Date
DE3319364A Expired DE3319364C2 (en) 1982-05-28 1983-05-27 Voltage controlled oscillator

Country Status (14)

Country Link
US (1) US4485353A (en)
JP (1) JPS58222602A (en)
KR (1) KR910001645B1 (en)
AT (1) AT393424B (en)
AU (1) AU563940B2 (en)
CA (1) CA1196068A (en)
DE (1) DE3319364C2 (en)
ES (1) ES8404583A1 (en)
FI (1) FI79005C (en)
FR (1) FR2527861B1 (en)
GB (1) GB2120883B (en)
HK (1) HK48887A (en)
IT (1) IT1170142B (en)
MY (1) MY8700482A (en)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4485353A (en) * 1982-05-28 1984-11-27 Rca Corporation PLL Oscillator synchronizing system with matrix for phase correction
DE3490349T1 (en) 1983-08-01 1985-09-19 Robinton Products, Inc., Sunnyvale, Calif. Procedure and arrangement for measuring performance
JPS60248006A (en) * 1984-05-24 1985-12-07 Nec Corp Oscillator
US4611239A (en) * 1984-10-31 1986-09-09 Rca Corporation Oscillator synchronizing system for eliminating static phase errors
US4959618A (en) * 1989-02-16 1990-09-25 Vtc Incorporated Differential charge pump for a phase locked loop
JPH10283059A (en) * 1997-04-01 1998-10-23 Fujitsu Ltd Clock supply circuit and integrated circuit device utilizing the same

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4020500A (en) * 1975-11-19 1977-04-26 Rca Corporation Controlled oscillator
US4095255A (en) * 1977-04-07 1978-06-13 Rca Corporation Controlled oscillator with increased immunity to parasitic capacitance
US4249199A (en) * 1979-10-09 1981-02-03 Rca Corporation Phase compensated controlled oscillator

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3763439A (en) * 1972-08-21 1973-10-02 Gen Electric Voltage controlled oscillator for integrated circuit fabrication
US4230953A (en) * 1978-07-31 1980-10-28 National Semiconductor Corporation Non-linear control circuit
US4263608A (en) * 1979-01-09 1981-04-21 Rca Corporation Burst insertion apparatus for SECAM-PAL transcoder
US4286235A (en) * 1979-06-25 1981-08-25 Rca Corporation VFO having plural feedback loops
US4485353A (en) * 1982-05-28 1984-11-27 Rca Corporation PLL Oscillator synchronizing system with matrix for phase correction

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4020500A (en) * 1975-11-19 1977-04-26 Rca Corporation Controlled oscillator
US4095255A (en) * 1977-04-07 1978-06-13 Rca Corporation Controlled oscillator with increased immunity to parasitic capacitance
US4249199A (en) * 1979-10-09 1981-02-03 Rca Corporation Phase compensated controlled oscillator

Also Published As

Publication number Publication date
AU563940B2 (en) 1987-07-30
FI831788L (en) 1983-11-29
GB2120883A (en) 1983-12-07
FI79005C (en) 1989-10-10
ES522571A0 (en) 1984-04-16
FI831788A0 (en) 1983-05-20
IT1170142B (en) 1987-06-03
AU1483783A (en) 1983-12-01
CA1196068A (en) 1985-10-29
KR910001645B1 (en) 1991-03-16
MY8700482A (en) 1987-12-31
GB2120883B (en) 1985-11-06
ES8404583A1 (en) 1984-04-16
ATA197083A (en) 1991-03-15
US4485353A (en) 1984-11-27
AT393424B (en) 1991-10-25
IT8321218A0 (en) 1983-05-20
JPS58222602A (en) 1983-12-24
HK48887A (en) 1987-07-03
JPS6325525B2 (en) 1988-05-25
DE3319364C2 (en) 1987-04-30
FR2527861A1 (en) 1983-12-02
FR2527861B1 (en) 1988-08-26
FI79005B (en) 1989-06-30
GB8314410D0 (en) 1983-06-29
KR840004990A (en) 1984-10-31

Similar Documents

Publication Publication Date Title
EP0051179B1 (en) Oscillation circuit which may take the form of an integrated circuit
DE2943801A1 (en) ARRANGEMENT FOR OBTAINING SIGNALS FOR AUTOMATIC FREQUENCY CONTROL
DE2616467C2 (en) Circuit arrangement for phase shifting an AC voltage signal
EP0345881A2 (en) Synchronous demodulator
DE3315663A1 (en) DYNAMIC AMPLITUDE SCREEN
DE3023852A1 (en) VARIABLE FREQUENCY OSCILLATOR
DE3005764C2 (en) Adjustable oscillator
DE3319364A1 (en) VOLTAGE CONTROLLED OSCILLATOR
DE2746538C3 (en) Semiconductor circuit arrangement for processing a color image signal from a color television receiver
DE2142661C3 (en) Demodator circuit for angle-modulated electrical oscillations
EP0296683A2 (en) Method and circuit for reducing interference
DE2238246A1 (en) TELEVISION RECEIVER WITH SYNCHRONOUS DETECTOR
EP0227156A2 (en) Delay line tuning control circuit
DE3125200C2 (en) Feedback-stabilized intermediate frequency amplifier for television purposes
DE3333402A1 (en) INTEGRATED OSCILLATOR CIRCUIT
DE2821773C2 (en)
DE2919072A1 (en) SYMMETRIC AMPLIFIER WITH CONTROLLABLE GAIN
AT390534B (en) REGULATED OSCILLATOR
DE3319363C2 (en) Oscillator synchronization circuit
DE2826536B1 (en) Circuit arrangement for the floating transmission of signals via separation points in telecommunications systems
DE2760331C2 (en)
DE2703561A1 (en) CIRCUIT ARRANGEMENT FOR SEPARATING AND AMPLIFICING COLOR SYNCHRONOUS SIGNALS AND COLOR SIGNALS
DE60220238T2 (en) Tuner with a selective filter
DE2815113A1 (en) STEERABLE OSCILLATOR
DE3027333C2 (en) Electronic amplifier arrangement

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
D2 Grant after examination
8364 No opposition during term of opposition
8327 Change in the person/name/address of the patent owner

Owner name: RCA LICENSING CORP., PRINCETON, N.J., US

8320 Willingness to grant licences declared (paragraph 23)