DE3144849C2 - - Google Patents

Info

Publication number
DE3144849C2
DE3144849C2 DE19813144849 DE3144849A DE3144849C2 DE 3144849 C2 DE3144849 C2 DE 3144849C2 DE 19813144849 DE19813144849 DE 19813144849 DE 3144849 A DE3144849 A DE 3144849A DE 3144849 C2 DE3144849 C2 DE 3144849C2
Authority
DE
Germany
Prior art keywords
glass master
alignment marks
adjustment
layer
radial distances
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE19813144849
Other languages
German (de)
English (en)
Other versions
DE3144849A1 (de
Inventor
Peter Dr.Rer.Nat. 8031 Eichenau De Mengel
Guenter Dr.-Ing. 8150 Holzkirchen De Doemens
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19813144849 priority Critical patent/DE3144849A1/de
Publication of DE3144849A1 publication Critical patent/DE3144849A1/de
Application granted granted Critical
Publication of DE3144849C2 publication Critical patent/DE3144849C2/de
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4638Aligning and fixing the circuit boards before lamination; Detecting or measuring the misalignment after lamination; Aligning external circuit patterns or via connections relative to internal circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0266Marks, test patterns or identification means
    • H05K1/0269Marks, test patterns or identification means for visual or optical inspection
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/05Patterning and lithography; Masks; Details of resist
    • H05K2203/0548Masks
    • H05K2203/056Using an artwork, i.e. a photomask for exposing photosensitive layers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0002Apparatus or processes for manufacturing printed circuits for manufacturing artworks for printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0008Apparatus or processes for manufacturing printed circuits for aligning or positioning of tools relative to the circuit board

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Length Measuring Devices By Optical Means (AREA)
DE19813144849 1981-11-11 1981-11-11 Opto-elektronisches justierverfahren bei der herstellung von mehrlagenschaltungen Granted DE3144849A1 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19813144849 DE3144849A1 (de) 1981-11-11 1981-11-11 Opto-elektronisches justierverfahren bei der herstellung von mehrlagenschaltungen

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19813144849 DE3144849A1 (de) 1981-11-11 1981-11-11 Opto-elektronisches justierverfahren bei der herstellung von mehrlagenschaltungen

Publications (2)

Publication Number Publication Date
DE3144849A1 DE3144849A1 (de) 1983-05-19
DE3144849C2 true DE3144849C2 (ja) 1990-07-12

Family

ID=6146166

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19813144849 Granted DE3144849A1 (de) 1981-11-11 1981-11-11 Opto-elektronisches justierverfahren bei der herstellung von mehrlagenschaltungen

Country Status (1)

Country Link
DE (1) DE3144849A1 (ja)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3544801A (en) * 1969-05-01 1970-12-01 Fairchild Camera Instr Co Mask design for optical alignment systems
US3844655A (en) * 1973-07-27 1974-10-29 Kasper Instruments Method and means for forming an aligned mask that does not include alignment marks employed in aligning the mask
DE2812976C2 (de) * 1978-03-23 1980-03-06 Erich Ing.(Grad.) 3003 Ronnenberg Luther Verfahren zur Feststellung des Versatzes zwischen Leiterbahnen und Kontaktlöchern bei einer Leiterplatte sowie eine Leiterplatte zur Verwendung in diesem Verfahren
DE2835353C2 (de) * 1978-08-11 1982-05-13 Luther & Maelzer Gmbh, 3050 Wunstorf Verfahren zur Feststellung des Versatzes zwischen Kontaktlöchern und Leiterbahnen bei einer Leiterplatte sowie eine Leiterplatte zur Verwendung in diesem Verfahren
US4353087A (en) * 1979-03-12 1982-10-05 The Perkin-Elmer Corporation Automatic mask alignment

Also Published As

Publication number Publication date
DE3144849A1 (de) 1983-05-19

Similar Documents

Publication Publication Date Title
EP0053272B1 (de) Mehrlagen-Leiterplatte und Verfahren zur Ermittlung der Ist-Position innenliegender Anschlussflächen
DE19829986C1 (de) Verfahren zur Direktbelichtung von Leiterplattensubstraten
EP1110439B1 (de) Verfahren und vorrichtung zum kalibrieren eines verfahrwegs und/oder einer winkellage einer haltevorrichtung in einer einrichtung zur herstellung von elektrischen baugruppen sowie kalibriersubstrat
EP1784071A1 (de) Vorrichtung zum Vorbereiten einer Mehrschicht- Leiterplatte auf das Bohren von Kontaktierungsbohrungen
DE69502276T3 (de) Leiterplattenprüfanordnung mit Testadapter und Verfahren zum Ausrichten desselben
DE10043728C2 (de) Verfahren zum Prüfen von Leiterplatten und Verwendung einer Vorrichtung zum Ausführen des Verfahrens
DE3937988C2 (de) Präzisions-Positionierung mit Hilfe von elektrischen Messungen
DE19605255B4 (de) Verfahren und Vorrichtung zum Betrachten von Beschaltungs- bzw. Verdrahtungsmustern in einer gedruckten Schaltungsplatte
DE60033258T2 (de) Einrichtung zur Bestimmung eines Positionsfehlers
DE3050497C2 (ja)
DE4406674B4 (de) Verfahren zum Prüfen einer Elektrodenplatte
DE3144849C2 (ja)
EP1606981B1 (de) Verfahren und vorrichtung zum ausrichten von substrat und druckschablone beim lotpastendruck
DE3031103C2 (de) Verfahren zur Prüfung des Lageversatzes bei Mehrlagenleiterplatten
DE102004049439A1 (de) Bohrvorrichtung zum Bohren von Kontaktierungsbohrungen zum Verbinden von Kontaktierungsflächen von Mehrschicht-Leiterplatten
EP0602258B1 (de) Leiterplatten mit lokal erhöhter Verdrahtungsdichte und konischen Bohrungen sowie Herstellungsverfahren für solche Leiterplatten
DE102020113134A1 (de) Bearbeitungsstation und Verfahren zur Bearbeitung von Werkstücken
EP0184820A2 (de) Anordnung zur Ausrichtung von unbelichteten Leiterplattenrohlingen und Fotomasken zueinander, sowie Fotomasken zur Verwendung darin
DE10129760B4 (de) Schaltungsträger mit Fiducial sowie Verfahren zu dessen Herstellung und Verfahren zur Qualitätsprüfung
CH682964A5 (de) Vorrichtung zum Herstellen einer elektrischen Schaltung.
EP2633547B1 (de) Verfahren zur bestimmung der position einer rotationsachse
EP1481577B1 (de) Verfahren zur qualifizierung von substrate verarbeitenden fertigungsprozessen und zur durchführung dieser verfahren geeignete vorrichtungen
DE202005017409U1 (de) Vorrichtung zum Vorbereiten einer Mehrschicht-Leiterplatte auf das Bohren von Kontaktierungsbohrungen
EP1274289A1 (de) HDI Leiterplatte und Herstellungsverfahren einer HDI Leiterplatte
WO1999002024A1 (de) Verfahren und vorrichtung zur messung der höhenposition von objektkanten von bauelementen

Legal Events

Date Code Title Description
OM8 Search report available as to paragraph 43 lit. 1 sentence 1 patent law
8110 Request for examination paragraph 44
D2 Grant after examination
8364 No opposition during term of opposition
8320 Willingness to grant licenses declared (paragraph 23)
8339 Ceased/non-payment of the annual fee