DE3129186A1 - Arrangement for outputting electrical pulses - Google Patents

Arrangement for outputting electrical pulses

Info

Publication number
DE3129186A1
DE3129186A1 DE19813129186 DE3129186A DE3129186A1 DE 3129186 A1 DE3129186 A1 DE 3129186A1 DE 19813129186 DE19813129186 DE 19813129186 DE 3129186 A DE3129186 A DE 3129186A DE 3129186 A1 DE3129186 A1 DE 3129186A1
Authority
DE
Germany
Prior art keywords
output
flip
pulses
circuit
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19813129186
Other languages
German (de)
Other versions
DE3129186C2 (en
Inventor
Hans Dr. 8000 München Hentzschel
Jakob Designer Müller (grad.), 8190 Weidach
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Eurosil Electronic GmbH
Original Assignee
Eurosil 8000 Muenchen GmbH
Eurosil GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Eurosil 8000 Muenchen GmbH, Eurosil GmbH filed Critical Eurosil 8000 Muenchen GmbH
Priority to DE19813129186 priority Critical patent/DE3129186C2/en
Publication of DE3129186A1 publication Critical patent/DE3129186A1/en
Application granted granted Critical
Publication of DE3129186C2 publication Critical patent/DE3129186C2/en
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/15Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors
    • GPHYSICS
    • G04HOROLOGY
    • G04CELECTROMECHANICAL CLOCKS OR WATCHES
    • G04C3/00Electromechanical clocks or watches independent of other time-pieces and in which the movement is maintained by electric means
    • G04C3/001Electromechanical switches for setting or display
    • G04C3/007Electromechanical contact-making and breaking devices acting as pulse generators for setting
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)
  • Control Of Motors That Do Not Use Commutators (AREA)

Abstract

The arrangement consists of a switch device (1) and an evaluating circuit (2). The switch device (1) consists of three or more contact elements (3, 4, 5) which are alternately connected to one another. At least one of the contact elements (3, 4, 5) is connected to a potential whilst at least two of the three or more contact elements (3, 4, 5), which are not connected to the potential, are connected to in each case one control input (7, 7') of the evaluating circuit (2). For each control input (7, 7'), the evaluating circuit (2) consists of one flip flop each (8, 8'), the outputs (9, 9') of which are connected, on the one hand, to a logical OR element (10) and, on the other hand, to a bistable flip flop (12). The logical OR element (10) supplies output pulses whilst the bistable flip flop (12) generates an output signal which is dependent on the order of the alternate connecting of the contact elements (3, 4, 5). <IMAGE>

Description

Anordnung zur Abgabe elektrischer Impulse Arrangement for the delivery of electrical impulses

Die Erfindung betrifft eine Anordnung zur Abgabe elektrischer Impulse gemäß dem Oberbegriff des Anspruches 1.The invention relates to an arrangement for delivering electrical pulses according to the preamble of claim 1.

Eine derartige Anordnung ist z. B. aus der DZ POS 28 40 009 bekannt. Die dortigen Figuren 2, bzw. 3 zeigen eine Anordnung aus drei Kontaktelementen, von denen jeweils zwei mittels Brileken, welche auf einen Träger, z. B. in Form einer Drehscheibe, aufgebracht sind, elektrisch leitend verbunden werden können.Such an arrangement is e.g. B. from the DZ POS 28 40 009 known. Figures 2 and 3 there show an arrangement of three contact elements, of which two by means of Brileken, which on a carrier, z. B. in shape a turntable, are applied, can be connected in an electrically conductive manner.

Dabei ist ein Kontaktelement permanent mit einem Abfragepotential verbunden, whrend die anderen beiden Kontaktelemente mit einer Auswerteschaltung, und, über ohmsche Widerstände, mit dem Ausgang eines Taktgenerators, bzw. mit einem Bezugspotential verbunden sind.A contact element is permanently with an interrogation potential connected, while the other two contact elements are connected to an evaluation circuit, and, via ohmic resistors, with the output of a clock generator or with a Reference potential are connected.

Die Auswerteschaltung entprellt die von den Kontaktelementen erzeugten Signale und synchronisiert dieselben mit einem vorgegebenen Takt aus dem Taktgenerator. Eine Dekodiereinrichtung wertet die entprellten und synchronisierten Signale so aus, daß an Ihrem Ausgang Signale ausgegeben werden, die Informationen über den Wechsel zwischen zwei Kontaktschließungen, sowie über die Reihenfolge der Kontaktschließungen enthalten. Aus der o. g. DE-OS ist allerdings der Aufbau der Dekodiereinrichtung nicht entnehmbar. Außerdem ist die Auswerteschaltung insgesamt sehr aufwendig, d. h. aus sehr vielen Gattern aufgebaut.The evaluation circuit debounces those generated by the contact elements Signals and synchronizes the same with a predetermined clock from the clock generator. A decoder evaluates the debounced and synchronized signals that signals are output at your output which contain information about the Change between two contact closings, as well as the order of the contact closings contain. From the above DE-OS, however, is the structure of the decoder not removable. In addition, the evaluation circuit is very complex overall, d. H. made up of a large number of gates.

Aufgabe der vorliegenden Erfindung ist es demgegenüber, bei einer bekanten Anordnung der vorgenannten Art, unter Beibehaltung der bereits erreichten Vorzüge, die Auswerteschaltung weiter zu vereinfachen.The object of the present invention is, in contrast, in a well-known arrangement of the aforementioned type, while maintaining the already achieved Advantages of further simplifying the evaluation circuit.

Diese Aufgabe wirdWerfindungsgemäß im wesentlichen dadurch gelöst, daß die Anordnung der eingangs genannten Art gemäß dem kennzeichnenden Teil des Anspruches 1 ausgestaltet wird.According to the invention, this object is essentially achieved by that the arrangement of the type mentioned in accordance with the characterizing part of the Claim 1 is designed.

Dadurch ergibt sich in vorteilhafter Weise eine Reduzierung der Zahl der benötigten Gatter. Gleichzeitig benötigt die Anordnung ebenfalls nur zwei Ferbindungsleitungen zwischen der Auswerteschaltung un fen Kontaktelementen.This advantageously results in a reduction in the number the required gates. At the same time, the arrangement also only requires two connecting lines between the evaluation circuit and contact elements.

In einer bevorzugten Ausgestaltung der Anordnung beinhaltet die Auswerteschaltung eine weitere Vergleichs-und Synchronisierschaltung, welche ab einer, mittels eines vorgegebenen vorherbestimmbaren Betätigungsgeschwindigkeit der Schaltervorrichtung,die Zahl der erzeugten Ausgangsimpulse proportional zur Geschwindigkeitszunahme vervielfacht. Weiterhin werden die erzeugten Ausgangsimpulse mit dem vorgegebenen Takt synchronisiert, und können so in einfacher Weise weiterverarbeitet werden. Dabei ist die Vergleichs-und Synchronisierschaltung in sich völlig unkritisch aufbaubar und mit der restlichen Auswerteschaltung koppelbar.In a preferred embodiment of the arrangement, the evaluation circuit contains a further comparison and synchronization circuit, which from one, by means of a predetermined predetermined operating speed of the switch device, the Number of output pulses generated multiplied in proportion to the increase in speed. Furthermore, the generated output pulses are synchronized with the specified clock, and can thus be processed further in a simple manner. Here is the comparison and Synchronization circuit can be set up completely uncritically in itself and with the rest Evaluation circuit can be coupled.

Insbesondere eignet sich die erfindungsgemäße Anordnung durch die Einfachheit der Kontaktanordnung und die Möglichkeit, eine gt sprechende Schaltervorrichtung sehr klein aufzubauen,teine Anwendung z. B. in Armbanduhpen.In particular, the arrangement according to the invention is suitable through the Simplicity of the contact arrangement and the possibility of a speaking switch device build very small, my application z. B. in Armbanduhpen.

Damit ergibt sich eine Möglichkeit, eine, insbesondere digitale Anzeigevorrichtung, analog zu einer mechanischen Uhr durch die Drehung einer Krone vorwärts und rückwärts zu verstellen. Dabei wird in der bevorzugten Ausgestaltung der Anordnung durch die geschwindigkeitsabhängige Vervielfachung der Ausgangsimpulse gleichzeitig eine genaue und schnelle Verstellung der Anzeigevorrichtungen erreicht.This results in the possibility of a, in particular digital display device, analogous to a mechanical watch by turning a crown forwards and backwards to adjust. In the preferred embodiment of the arrangement by the Speed-dependent multiplication of the output pulses at the same time an accurate one and achieved rapid adjustment of the display devices.

Vorteilhafte Weiterbildungen und Vorteile, bzw. Anwendungsfälle der Erfindung ergeben sich aus nachstehender Beschreibung und den weiteren Ansprüchen.Advantageous further developments and advantages, or use cases of the Invention emerge from the following description and the further claims.

Die Erfindung soll im Folgenden anhand der Zeichnung näher erläutert werden. Im Einzelnen zeigt: Fig. 1 ein Prinzipschaltbild der Anordnung zur Abgabe elektrischer Impulse, Fig. 2 ein Spannungs-Zeit-Diagramm für mehrere Schaltungspunkte der Anordnung nach Fig. 1, Fig. 3 ein weiteres Prinzipschaltbild der-Anordnung zur Abgabe elektrischer Impulse, Fig. 4 ein Spannungs-Zeit-Diagramm für mehrere Schaltungspunkte der Anordnung nach Fig. 3, Fig. 5 ein bevorzugtes Ausführungsbeispiel der Anordnung zur Abgabe elektrischer Impulse mit einem Schaltungsteil zur Vervielfachung der Zahl der auszugebenden Impulse, Fig. 6 ein Spannungs-Zelt-Diagramm für mehrere Schaltungspunkte der Anordnung nach Fig. 5.The invention is explained in more detail below with reference to the drawing will. In detail: FIG. 1 shows a basic circuit diagram of the dispensing arrangement electrical impulses, FIG. 2 shows a voltage-time diagram for several circuit points the arrangement according to FIG. 1, FIG. 3 shows a further basic circuit diagram of the arrangement for Delivery of electrical impulses, FIG. 4 shows a voltage-time diagram for several circuit points the arrangement according to Fig. 3, Fig. 5, a preferred embodiment of the arrangement for the delivery of electrical pulses with a circuit part for multiplying the Number of pulses to be output, FIG. 6 shows a voltage-time diagram for several circuit points the arrangement according to FIG. 5.

Fig, 1 zeigt ein Prinzipschaltbild der erfindungsgemäßen Anordnung, bestehend aus einer Schaltervorrichtung 1 und einer Auswerteschaltung 2. Die Schaltervorrichtung 1 besteht aus einer ringförmigen Kontaktanordnung aus drei Kontaktelementen 3, 4, 5 in Form von Ringsegmenten, deren Länge jeweils etwa einen Winkel von 1200 entspricht. Eine um den Mittelpunkt des Ringes drehbar angeordnete streifenförmige Kontaktbrücke 6 verbindet je nach ihrer Stellung jeweils zwei der Kontaktelemente 3, 4, 5 elektrisch leitend miteinander.1 shows a basic circuit diagram of the arrangement according to the invention, consisting of a switch device 1 and an evaluation circuit 2. The switch device 1 consists of an annular contact arrangement of three contact elements 3, 4, 5 in the form of ring segments, the length of which corresponds approximately to an angle of 1200. A strip-shaped contact bridge rotatably arranged around the center of the ring 6 electrically connects two of the contact elements 3, 4, 5 depending on their position conducting with each other.

Ein Kontaktelement 3 ist mit einem Potential U verbunden. Die beiden anderen Kontaktelemente 4, 5 sind mit je einem Steuereingang 7, 7' der Auswerteschaltung 2 verbunden. Die Auswerteschaltung 2 weist pro Steuereingang 7, 7' je eine Kippstufe 8, 8' auf, deren Ausgänge 9, 9' zum ersten über eine disjunktive Verknüpfung 10 verbunden sind, und weiter zwei Eingänge 11, 11' einer bistabilen Kippstufe 12 ansteuern.A contact element 3 is connected to a potential U. The two other contact elements 4, 5 are each with a control input 7, 7 'of the evaluation circuit 2 connected. The evaluation circuit 2 has one trigger stage for each control input 7, 7 ' 8, 8 ', the outputs 9, 9' of which to the first via a disjunctive link 10 are connected, and further control two inputs 11, 11 'of a bistable flip-flop 12.

Die Kippstufen 8, 8' sind identisch aufgebaut und bestehen aus zwei in Serie geschalteten Inverterstufen 13, 13', 14, 14', wobei ein Ausgang 15, 15' der zweiten Inverterstufe 14, 14' mit einem Eingang 16, 16' der ersten Inverterstufe 13, 13' verbunden ist. Die Inverterstufen 13, 13?, 14, 14' sind in - für CMOS-Technologie - üblicher Weise aus je zwei komplementären Feldeffekttransistoren aufgebaut.The flip-flops 8, 8 'are constructed identically and consist of two Inverter stages 13, 13 ', 14, 14' connected in series, with one output 15, 15 ' the second inverter stage 14, 14 'with an input 16, 16' of the first inverter stage 13, 13 'is connected. The inverter stages 13, 13 ?, 14, 14 'are in - for CMOS technology - Usually constructed from two complementary field effect transistors.

Zwischen den Ausgang 15, 15', bzw. den damit kurzgeschlossenen Eingang 16, 16', und das Bezugspotential, ist ein steuerbarer Pull-Down-Widerstand 17, 17' in Form der Source-Drain-Strecke eines weiteren FET geschaltet. Die Gates dieser FET's sind über Kopplungsleituñgen 21,-21' mit dem Ausgang 15, 15' der Inverterstufen 13, 13' 14, 14' der jeweils anderen Kippstufe 8, 8' verbunden, d. h. die FETts sind jeweils so geschaltet, daß ihre Gates von der Kippstufe 8, 8' angesteuert werden, an der ihre Source-Drain-Strecke nicht angeschlossen ist. Der Eingang 16, 16' der ersten Inverterstufe 13, 13' bildet den Eingang 7, 7' der Kippstufe 8, 8'; der Ausgang 15, 15' der zweiten Inverterstufe 14, 14' bildet den Ausgang 9, 9' der jeweiligen Kippstufe 8, 8'. Die Ausgänge 9, 9' der Kippstufen 8, 8( sind mit der disjunktiven Verknüpfung 10 verbunden, welche hier durch ein NOR-Gatter 18 realisiert ist. Der Ausgang 19 des NOR-Gatters 18 liefert die Ausgangsimpulse dieser Anordnung. Weiterhin sind die Ausgänge 9, 9' der Kippstufen 8, 8' mit den Eingängen 11, 11' der bistabilen Kippstufe 12 verbunden. Diese bistabile Kippstufe 12 ist durch ein SR-Flip-Flop 20 realisiert. Der Setzeingang S, bzw. der Rücksetzeingang R dieses SR-Flip-Flops 20 bildet die Eingänge 11, 11 der bistabilen Kippstufe 12. Am Ausgang Q bzw. auch am invertierten Ausgang 5 des SR-Flipflops 20 wird ein Signal erzeugt, welches von der Drehrichtung der Kontaktbrücke 6 abhängig ist.Between the output 15, 15 'or the input short-circuited with it 16, 16 ', and the reference potential is a controllable pull-down resistor 17, 17' connected in the form of the source-drain path of another FET. The gates of this FETs are via coupling lines 21, -21 'with the output 15, 15' of the inverter stages 13, 13 '14, 14' of each other Flip-flop 8, 8 'connected, d. H. the FETts are each switched in such a way that their gates from the flip-flop 8, 8 'to which their source-drain path is not connected. The input 16, 16 'of the first inverter stage 13, 13' forms the input 7, 7 'of the Flip-flop 8, 8 '; the output 15, 15 'of the second inverter stage 14, 14' forms the Output 9, 9 'of the respective flip-flop 8, 8'. The outputs 9, 9 'of the flip-flops 8, 8 (are connected to the disjunctive link 10, which is represented here by a NOR gate 18 is realized. The output 19 of the NOR gate 18 supplies the output pulses this arrangement. Furthermore, the outputs 9, 9 'of the flip-flops 8, 8' with the Inputs 11, 11 'of the bistable trigger stage 12 connected. This bistable multivibrator 12 is implemented by an SR flip-flop 20. The set input S or the reset input R of this SR flip-flop 20 forms the inputs 11, 11 of the bistable multivibrator 12. A signal is generated at the output Q or also at the inverted output 5 of the SR flip-flop 20 generated, which is dependent on the direction of rotation of the contact bridge 6.

Die Funktion dieser Anordnung soll im Folgenden anhand der Spannungs-Zeit-Diagramme in Fig. 2 besprochen werden.The function of this arrangement is described below using the voltage-time diagrams will be discussed in FIG.

Die Figuren 2a, bzw. 2b zeigen die Spannungsverhältnisse an den Steuereingängen 7', bzw. 7 der Kippstufen 8', bzw. 8; die Fig. 2c eigt das Signal am Ausgang 18 der disjunktiven Verknüpfung 10; die Fig. 2d zeigt das Signal am Ausgang Q des SR-Flip-Flops 20, welcher dem Ausgang der bistabilen Kippstufe 12 en-tspricht. Dabei ist der linken Hälfte der Figuren 2 eine Drehung der Kontaktbrücke 6 im Uhrzeigersinn und der rechten Hälfte der Fig. 2 entgegen dem Uhrzeigersinn zugrundegelegt. Eine eingetragene Periodendauer T entspricht einer 3600-Drehung der Kontaktbrücke 6.Figures 2a and 2b show the voltage conditions at the control inputs 7 ', or 7 of the flip-flops 8', or 8; FIG. 2c shows the signal at output 18 the disjunctive link 10; 2d shows the signal at the output Q of the SR flip-flop 20, which corresponds to the output of the bistable multivibrator 12. Here is the left one Half of the figures 2 a rotation of the contact bridge 6 clockwise and the right Half of Fig. 2 is taken as a basis counterclockwise. A registered period T corresponds to a 3600 turn of the contact bridge 6.

Bei einer Drehung der Kontaktbrücke 6 werden der Reihe nach jeweils zwei Ringsegmente 3, 4, 5 elektrisch leitend miteinander verbunden. Bei einer Verbindung z. B. des Kontaktelementes 5 mit dem Kontaktelement 3> welches letztere an einem Potential U angeschlossen ist, wird demnach am Steuereingang 7 der einen Kippstufe 8 eine logische Eins erzeugte und dieselbe Kippstufe 8 schaltet in die Stellung "High" um. Das am Ausgang 9 der Kippstufe 8 anliegende High-Signal steuert nun unter anderem das Gate des als steuerbarer Widerstand 17' geschalteten FET's> welcher am Ausgang 9' der anderen Kippstufe 8t angeschlossen ist.When the contact bridge 6 is rotated, one after the other two ring segments 3, 4, 5 connected to one another in an electrically conductive manner. With a connection z. B. the contact element 5 with the contact element 3> which the latter on one Potential U is connected, is accordingly at the control input 7 of the one flip-flop 8 a logic one generated and the same flip-flop 8 switches to the position "High" around. The high signal present at output 9 of flip-flop 8 is now under-controlling among other things, the gate of the FET connected as a controllable resistor 17 '> which is connected to the output 9 'of the other flip-flop 8t.

Dadurch wird der steuerbare Widerstand 17' niederohmig und die andere Kippstufe 8' geht, bzw. verbleibt im Low-Zustand. Dies ist notwendig, da der Eingang der anderen Kippstufe 8' so lange offen bleibt> wie die Kontaktelemente 3 und 5 miteinander verbunden sind, d. h. ohne den steuerbaren Widerstand 17' könnte der Zustand der am Konta-ktelement 4 angeschlossenen Kippstufe 8' undefiniert sein.As a result, the controllable resistor 17 'becomes low and the other one Flip-flop 8 'goes or remains in the low state. This is necessary as the entrance the other flip-flop 8 'remains open as long as the contact elements 3 and 5 are connected to each other, d. H. without the controllable resistor 17 'could The state of the flip-flop 8 'connected to the contact element 4 may be undefined.

Wird das Kontaktelement 4 mit dem Kontaktelement 3 verbunden, so schaltet die andere Kippstufe 8' in den High-Zustand und die eine Kippstufe 8 wird, analog zur obigen Beschreibung, in den Low-Zustand geschaltet, bzw. verbleibt dort.If the contact element 4 is connected to the contact element 3, it switches the other flip-flop 8 'in the high state and the one flip-flop 8 becomes, analogously for the above description, switched to the low state or remains there.

Werden die beiden Ringsegmente 4 und 5 miteinander verbunden, so sind gleichzeitig die beiden Steuereingänge 7, 7' der Kippstufen 8, 8' miteinander verbunden. Nachdem bei dieser Kontaktkombination in der vorherigen Stellung eines der Kontaktelemente 4 oder 5 mit dem Potential U verbunden war, ist demnach eine der Kippstufen 8, 8' im Hlgh-Zustand, während die andere im Low-Zustand ist. Bei geeigneter Dimensionierung des steuerbaren Widerstandes 17, 17' werden nun bei einem Verbinden der Steuereingänge 7, 7' über die Kontaktelemente 4 und 5 beide Kippstufen 8, 8' in den Low-Zustand übergehen, bzw. dort verbleiben.If the two ring segments 4 and 5 are connected to one another, then at the same time the two control inputs 7, 7 'of the flip-flops 8, 8' are connected to one another. After this contact combination in the previous position one of the contact elements 4 or 5 was connected to the potential U, is accordingly one of the flip-flops 8, 8 'is in the Hlgh state, while the other is in the low state. With suitable dimensioning of the controllable resistor 17, 17 'are now at a connection of the control inputs 7, 7 'via the contact elements 4 and 5 both Flip-flops 8, 8 'go into the low state or remain there.

Durch die Kopplung der beiden IPippstuSen 8, 8' über die steuerbaren Widerstände 17, 17' wird außerdem auch vermieden, daß beide Kippstufen 8, 8' gleichzeitig in den High-Zustand schalten, was bei der beschriebenen Anordnung verboten ist.By coupling the two IPippstuSen 8, 8 'via the controllable Resistors 17, 17 'is also avoided that both flip-flops 8, 8' at the same time switch to the high state, which is prohibited in the described arrangement.

Das Ein-, bzw. das äquivalente Ausgangssignal der Kippstufen 8, 8' ist in den Figuren 2a und 2b dargestellt. Es entstehen zwei zeitlich gegeneinander versetzte Impulsreihen mit einem puls-Pausen-Verhältnis von etwa 1:2, entsprechend der Aufteilung des ringförmigen Kontaktes in die drei Kontaktelemente 3, 4> und 5, wobei bei einer Drehung der KOntaktbrAcke 6 im Uhrzeigersinn die Ausgangsimpulse der einen Kippstufe 8 (Fig. 2b) nach denen der anderen Kippstufe 8' (Fig. 2a) erzeugt werden ( linke Hälfte der Fig. 2a und b) während dies bei einer Drehung entgegen dem Uhrzeigersinn umgekehrt ist (rechte Hälfte der Fig. 2a und b).The input or the equivalent output signal of the flip-flops 8, 8 ' is shown in Figures 2a and 2b. Two arise against each other in time staggered pulse series with a pulse-pause ratio of about 1: 2, accordingly the division of the ring-shaped contact into the three contact elements 3, 4> and 5, whereby when the contact bridge 6 is rotated clockwise, the output pulses the one flip-flop 8 (Fig. 2b) after those of the other flip-flop 8 '(Fig. 2a) generated (left half of Fig. 2a and b) while this is counter to a rotation is reversed clockwise (right half of Fig. 2a and b).

Diese Ausgangssignale der Kippstufen 8, 8' werden der disjunktiven Verknüpfung 10, also dem NOR-Gatter 18 zugeführt, wo sie entsprechend. verknüpft werden. Es ergibt sich somit pro 3600-Drehung der Kontaktbrücke 6 ein Ausgangsimpuls (siehe Fig. 2c)> welcher in der Pause zwischen den Ausgangsimpulsen der Kippstufen 8 und 8' liegt.These output signals of the flip-flops 8, 8 'become the disjunctive ones Link 10, so fed to the NOR gate 18, where they are accordingly. connected will. There is thus one output pulse for every 3600 rotation of the contact bridge 6 (see Fig. 2c)> which in the Pause between the output pulses the flip-flops 8 and 8 'lies.

Weiterhin werden die Ausgangssignale der Kippstufen 8, 8' den Eingängen 11, 11' einer bistabilen Kippstufe 12 zugeführt. Der Setz-Eingang S des als bistabile Kippstufe 12 werwendeten SR-Flip-Flops 20 ist dabei mit dem Ausgang 15 der Kippstufe 8 verbunden, der Rücksetz-Eingang R Fit dem Ausgang 159 der Kippstufe 82.Furthermore, the output signals of the flip-flops 8, 8 'are the inputs 11, 11 'are fed to a bistable flip-flop 12. The set input S of the bistable Flip-flops 12 werwendeten SR flip-flops 20 is with the output 15 of the flip-flop 8, the reset input R Fit is connected to the output 159 of the flip-flop 82.

Je nachdem, ob nun der Setz-Impuls oder Rücksetz-Impuls früher auftritt, d. h. abhängig von der Drehrichtung der Kontaktbrücke 6, ist der nicht invertierte Aus gang Q des SR-Flip-Flops 20 während der Abgabe der Ausgangsimpulse am Ausgang 19 der disjunktiven Verknüpfung 10 im High- bzw. Low-Zustand (Fig0 2d), bzw.Depending on whether the set pulse or the reset pulse occurs earlier, d. H. depending on the direction of rotation of the contact bridge 6, the non-inverted one From output Q of the SR flip-flop 20 during the delivery of the output pulses at the output 19 of the disjunctive link 10 in the high or low state (Fig0 2d), or

umgekehrt am invertierten Ausgang Q des SR-Flip-Flops 20.conversely at the inverted output Q of the SR flip-flop 20.

Die erfindungsgemäße Anordnung erzeugt also zwei unterschiedliche Ausgangssignale, zum ersten werden am Ausgang 19 der disjunktiven Verknüpfung 10 Ausgangssignale erzeugt, und zwar pro 3600-Drehung der Kontaktbrücke 6 ein Ausgangsimpuls; zum zweiten wird am Ausgang der bistabilen Kippstufe 12 ein Ausgangssignal erzeugt, das von der Drehrichtung der Kontaktbrücke 6 abhängig ist, d. h. dieses Signal ordnet den Ausgangsimpulsen am Ausgang 19 der disjunktiven Verknüpfung eine Drehrichtung zu. Es ist somit möglich, mit dieser Anordnung einen Vor-/Rückwärtszähler und eine eventuell damit gekoppelte Anzeigevorrichtung anzusteuern, bzw. in beiden Richtungen zu verstellen.The arrangement according to the invention thus produces two different ones Output signals, first of all, are at the output 19 of the disjunctive link 10 Output signals generated, namely one output pulse per 3600 rotation of the contact bridge 6; second, an output signal is generated at the output of the bistable multivibrator 12, which is dependent on the direction of rotation of the contact bridge 6, d. H. arranges this signal the output pulses at output 19 of the disjunctive link have a direction of rotation to. It is thus possible with this arrangement an up / down counter and a to control any display device coupled with it, or in both directions to adjust.

Insbesondere kann die beschriebene Anordnung zur Verstellung einer vorzugsweise digitalen Anzeigeanordnung z. B. bei Uhren, dienen. Durch die mögliche Miniatur sierung der sehr einfachen Schaltervorrichtung 1 ist die Anwendung dieser Anordnung in vorteilhafter Weise auch bei Armbanduhren möglich.In particular, the described arrangement for adjusting a preferably digital display arrangement z. B. in clocks, serve. The possible miniaturization of the very simple switch device 1 is this arrangement can also be used advantageously in wristwatches.

Im Sinne der Erfindung ist es auch möglich, bei der.In the context of the invention, it is also possible in the.

beschriebenen Anordnung statt der disjunktiven Verknüpfung 10 eine konjunktive Verknüpfung zu verwenden. Dies ergibt sich aus folgender Überlegung: Wird das Ausgangssignal der Kippstufe 8s mit a, und das der Kippstufe 8 mit b bezeichnet so erfolgt im NOR-Gatter 18 die folgende Verknüpfung (in Boolescher Algebra): c=a+b wobei c das Ausgangssignal des N0R Gatters 18 ist Dies ist aber nach dem Morganschen Theorem identisch mit folgender Verknüpfung: c = # Somit kann statt des NOR-Gatters 18 auch ein UND-Gatter verwendet werden, wenn dieses mit dem invertierten Ausgangssignal der Kippstufen 8, 8' angesteuert wird.described arrangement instead of the disjunctive link 10 a to use conjunctive link. This results from the following consideration: If the output signal of flip-flop 8s is denoted by a, and that of flip-flop 8 is denoted by b the following link (in Boolean algebra) takes place in the NOR gate 18: c = a + b where c is the output of the N0R gate 18, but this is according to Morgan Theorem identical to the following link: c = # Thus, instead of the NOR gate 18 an AND gate can also be used if this is with the inverted output signal the flip-flops 8, 8 'is controlled.

Ein solches invertiertes Signal ist bei der oben beschriebenen Anordnung in einfacher Weise erhältlich, indem die Eingänge des UND-Gatters an der Verbindung zwischen den ersten Inverterstufen 13, 13' und den zweiten Inverterstufen 149 14' angeschlossen wird.Such an inverted signal is in the arrangement described above easily obtained by adding the inputs of the AND gate to the connection between the first inverter stages 13, 13 'and the second inverter stages 149 14' is connected.

Das Vorhergesagte gilt in äquivalenter Weise auch für die im folgenden beschriebenen Ausführungsbeispiele.The foregoing also applies in an equivalent manner to those in the following described embodiments.

Fig. 3 zeigt ein weiteres Prinzipschaltbild der Anordnung zur Abgabe elektrischer Impulse, bestehend aus einer Schaltervorrichtung 101 und einer Auswerteschaltung 102. Die Schaltervorrichtung 101 bestent aus einer ringförmigen Kontaktanordnung aus drei Kontaktelementen 103, 104, 105 in Form von Ringsegmenten, wobei das Kontaktelement 103 eine, einem Winkel von etwa 1800 entsprechende Länge aufweist, während die anderen Kontaktelemente 104, 105 eine Länge aufweisen, die jeweils etwa einem Winkel von 900 entspricht.3 shows a further basic circuit diagram of the dispensing arrangement electrical pulses, consisting of a switch device 101 and an evaluation circuit 102. The switch device 101 consists of an annular contact arrangement three contact elements 103, 104, 105 in the form of ring segments, the contact element 103 has a length corresponding to an angle of about 1800, while the others Contact elements 104, 105 have a length, each approximately at an angle of 900 corresponds.

Eine T-förmige Kontaktbrücke 106 ist um den Mittelpunkt der ringfrmigen Kontaktanordnung drehbar angebracht, wobei die T-förmige Kontaktbrücke 106 drei gleich lange Schenkel aufweist, und der Drehpunkt in der Zusammenführung der drei Schenkel liegt. Die T-förmige Kontaktbrücke 106 verbindet, abhängig von ihrer Stellung entweder alle Kontaktelemente 103, 104, 105 miteinander, oder aber nur die Kontaktelemente 103 und 104, bzw. die Kontaktelemente 103 und 105.A T-shaped contact bridge 106 is around the center of the annular Contact arrangement rotatably mounted, the T-shaped contact bridge 106 three has legs of equal length, and the fulcrum in the merging of the three Thigh lies. The T-shaped contact bridge 106 connects, depending on its position either all contact elements 103, 104, 105 with one another, or only the contact elements 103 and 104, or the contact elements 103 and 105.

Das Kontaktelement 105 ist bei dem hier gezeigten Ausführungsbeispiel mit dem Bezugspotential verbunden, während die anderen Kontaktelemente 104, 105, wie bei dem Ausführungsbeispiel nach Fig. 1, mit je einem Steuereingang 107, 107? der Auswerteschaltung 102 verbunden sind. Die Auswerteschaltung 102 weist, äquivalent verschaltet, wie bei Fig. 1 beschrieben, pro Steuereingang 107, 107' je eine Kippstufe 108, 108', sowie eine disjunktive Verknüpfung 110 und eine bistabile Kippstufe 112 auf. Dabei ist der Ausgang 109.der einen Kippstufe 108 mit einem Eingang der disjunktiven Verknüpfung 110 und mit einem Eingang 111 der bistabilen Kippstufe 112 verbunden, sowie, über eine Koppelleitung 121' mit der anderen Kippstufe 108'. Der Ausgang 109' der anderen Kippstufe 108' ist einem anderen Eingang der disjunktiven Verknüpfung 110 und mit einem weiteren Eingang 1111 der bistabilen Kippstufe 112 verbunden, sowie über eine Koppelleitung 121 mit der einen Kippstufe 108.The contact element 105 is in the embodiment shown here connected to the reference potential, while the other contact elements 104, 105, as in the embodiment according to FIG. 1, each with a control input 107, 107? the evaluation circuit 102 are connected. The evaluation circuit 102 shows, equivalent interconnected, as described in FIG. 1, one trigger stage per control input 107, 107 ' 108, 108 ', as well as a disjunctive link 110 and a bistable flip-flop 112 on. The output 109 is the one trigger stage 108 with one input the disjunctive one Link 110 and connected to an input 111 of the bistable flip-flop 112, and, via a coupling line 121 ', to the other trigger stage 108'. The exit 109 'of the other flip-flop 108' is another input of the disjunctive link 110 and with another input 1111 of the bistable multivibrator 112 connected, as well as via a coupling line 121 to the one trigger stage 108.

Für die Kippstufen 108, 1081 sind z. B. Monoflops verwendbar, deren Ruhestellung bei offenen Eingang "High" ist. Die Koppelleitungen 121, 121' dienen dabei dazu, äquivalent wie bei Fig. 1, die beiden Kippstufen 108, 1081 so zu steuern, daß beide nicht gleichzeitig im Zustand High sind, wie es zum Beispiel bei einem Kontaktprellen der Schaltervorrichtung 102 vorkommen könnte.For the flip-flops 108, 1081 z. B. Monoflops can be used whose Idle position when the input is open is "High". The coupling lines 121, 121 'are used to control the two flip-flops 108, 1081 in the same way as in FIG. 1, that both are not in the high state at the same time, as it is for example with one Contact bouncing of the switch device 102 could occur.

Der Ausgang 119 der disjunktiven Verknüpfung 110 liefert, äquivalent wie bei der Anordnung nach Fig. 1, die Ausgangsimpulse; das Ausgangssignal der bistabilen Kippstufe 112 ist von der Drehrichtung der Kontaktbrücke 106 abhängig. Die bei der Beschreibung der Anordnung nach Fig. 1 genannten Verendungszwecke und Vorteile gelten somit im identischer Weise bei der hier beschriebenen Anordnung. Als besonderer Vorteil bei der Anordnung nach Fig. 3 erweist sich, daß das Kontaktelement 103 und somit auch die Kontaktbrücke 106 permanent mit dem Bezugspotential verbunden sein können. Bei einer miniaturisierten Ausführung einer entsprechenden Schaltervorrichtung 101 müssen somit nur die Kontaktelemente 104 und 105 gegen das Bezugspotential isoliert sein, was den Aufbau erheblich erleichtert und verbilligt.The output 119 of the disjunctive link 110 supplies, equivalent as in the arrangement according to FIG. 1, the output pulses; the output of the bistable Flip-flop 112 is dependent on the direction of rotation of the contact bridge 106. The at the Description of the arrangement according to FIG. 1, the purposes and advantages mentioned apply thus in an identical manner in the case of the arrangement described here. As a special one Advantage in the arrangement according to FIG. 3 proves that the contact element 103 and thus the contact bridge 106 must also be permanently connected to the reference potential can. With a miniaturized version of a corresponding switch device 101 thus only the contact elements 104 and 105 have to be isolated from the reference potential which makes the construction much easier and cheaper.

Die Funktion der Anordnung nach Fig. 3 soll im folgenden anhand der Spannungs-Zeit-Diagramme in Fig. 4 Die erläutert werden Die Anordnung, bzw. der Aufbau der Fig. 4a, b, c, und d ist identisch wie bei Fig. 2.The function of the arrangement according to FIG. 3 will be explained below with reference to the Voltage-time diagrams in FIG. 4 which are explained The arrangement or the The structure of FIGS. 4a, b, c, and d is identical to that of FIG. 2.

Bei einer Drehung der Kontaktbrücke 106 werden der Reihe nach jeweils die Kontaktelemente 103 und 104, bzw.When the contact bridge 106 is rotated, one after the other the contact elements 103 and 104, or

die Kontaktelemente 103 und 105, oder aber alle Kontaktelemente 103, 104 und 105 miteinander elektrisch leitend verbunden. Bei einer Verbindung z. B. des Kontaktelementes 105 mit dem Kontaktelement 103, welches letztere am Bezugspotential angeschlossen ist, wird demnach am Steuereingang 107 der einen Kippstufe 108 eine logische Null erzeugt, und dieselbe Kippstufe 108 schaltet in die Stellung "Low" um, bzw. verbleibt dort.the contact elements 103 and 105, or all contact elements 103, 104 and 105 connected to one another in an electrically conductive manner. When connecting z. B. of the contact element 105 with the contact element 103, the latter at the reference potential is connected, is accordingly at the control input 107 of the one flip-flop 108 a logical zero generated, and the same flip-flop 108 switches to the "Low" position um, or remains there.

Durch die Kopplung der beiden Kippstufen 108, 108' iiber die Koppelleitungen 121, 121' wird, äquivalent wie bei Fig. 1 beschrieben, außerdem noch vermieden, daß beide Kippstufen 108, 108' gleichzeitig in den High-Zustand schalten, was z. B. bei Verwendung eines SR-Flipflops als bistabile Kippstufe 112 hier ebenfalls verboten ist.By coupling the two flip-flops 108, 108 'via the coupling lines 121, 121 ', equivalent to that described in FIG. 1, is also avoided, that both flip-flops 108, 108 'switch simultaneously to the high state, which z. B. when using an SR flip-flop as a bistable multivibrator 112 here as well forbidden is.

Das Ein-, bzw. das äquivalente Ausgangssignal der Kippstufen 108, 108' ist in dem Figuren 4a und b dargestellt. Es entstehen zwei zeitlich gegeneinander versetzte Impulsreihen mit einem Puls-Pausen-Verhältnis von etwa 1:3, entsprechend der Aufteilung des ringförmigen Kontaktes in die drei Kontaktelemente 103, 104, und 105, wobei Ei einer Drehung der Kontaktbrücke 106 im Uhrzeigersinn die Ausgangsimpulse der einen Kippstufe 108 (Fig. 4b) nach denen der anderen Kippstufe 108' (Fig. 4a) erzeugt werden (linke Hälfte der Fig. 4a und b), während dies bei einer Drehung entgegen dem Uhrzeigersinn umgekehrt ist (rechte Hälfte der Fig. 4a und b).The input or the equivalent output signal of the flip-flops 108, 108 'is shown in Figures 4a and b. Two arise against each other in time staggered pulse series with a pulse-pause ratio of about 1: 3, accordingly the division of the ring-shaped contact into the three contact elements 103, 104, and 105, with Ei a clockwise rotation of the contact bridge 106 the output pulses one of the flip-flops 108 (Fig. 4b) after those of the other flip-flop 108 '(Fig. 4a) are generated (left half of Fig. 4a and b), while this is during a rotation is reversed counterclockwise (right half of Fig. 4a and b).

Diese Ausgangssignale der der Kippstufen 108, 108' werden der disjunktiven Verknüpfung 110 zugeführt, wo sie entsprechend verknüpft werden. Es ergibt sich somit hier wie bei Fig. 1 pro 360°-Drehung der Kontaktbrücke 106 ein Ausgangsimpuis (siehe Fig. .4 c), welcher in der Pause zwischen den Ausgangs impulsen der Kippstufen 108 und 108' liegt. Ein besonderer Vorteil der hier beschriebenen Anordnung liegt darin, daß die Ausgangsimpulse am Ausgang 119 der disjunktiven Verknüpfung 110 mit einem Puls-Pausen-Verhältnis von etwa 1:1 auftreten, rodurch sie besonders leicht weiterverarbeitet werden können.These output signals of the flip-flops 108, 108 'become the disjunctive ones Link 110 fed to where they are linked accordingly. As in FIG. 1, this results here per 360 ° rotation of the contact bridge 106 an output pulse (see Fig. 4 c), which in the pause between the output pulses of the flip-flops 108 and 108 'is. A particular advantage of the one described here The arrangement is that the output pulses at the output 119 of the disjunctive link 110 occur with a pulse-pause ratio of about 1: 1, which is why they occur in particular can easily be further processed.

Weiterhin werden die Ausgangssignale der Kippstufen 108, 108' den Eingängen 111, 111 der bistabilen Kippstufe 112 zugeftihrt. Die Funktion dieser bistabilen Kippstufe 112 ist identisch mit der der Kippstufe 12 aus Fig. 1. So entsteht, abhEngig von der Drehrichtung der Kontaktbrücke 106, am Ausgang der bistabilen Kippstufe 112 während der Abgabe der Ausgangsimpulse am Ausgang 119 der disjunktiven Verknüpfung 110 ein High-, bzw. Low-Signal, welches jeweils die Drehrichtung angibt (Fig. 4 d).Furthermore, the output signals of the flip-flops 108, 108 'are the Inputs 111, 111 of the bistable flip-flop 112 supplied. The function of this The bistable flip-flop 112 is identical to that of the flip-flop 12 from FIG. 1. depending on the direction of rotation of the contact bridge 106, at the output of the bistable multivibrator 112 during the delivery of the output pulses at the output 119 of the disjunctive link 110 a high or low signal, which indicates the direction of rotation in each case (Fig. 4 d).

Im Sinne der Erfindung ist es natürlich auch möglich, bei den in den Fig. 1, bzw 3 gezeigten AusfUhrungsbeispielen die Kontaktelemente 3, bzw. 103 mit dem jeweils entgegengesetzten Potential zu beaufschlagen.In the context of the invention, it is of course also possible in the Fig. 1 or 3 shown embodiments, the contact elements 3, or 103 with to apply the respective opposite potential.

Bei Fig. 1 werden dann die steuerbaren Widerstände 17, 17' als Pull-Up-, statt als PuD;Down-Widerstände geschaltet, die restliche Schaltung bleibt gleich.In Fig. 1, the controllable resistors 17, 17 'are then used as pull-up, instead of PuD; down resistors switched, the rest of the circuit remains the same.

Äquivalent kann bei Fig. 3 verfahren werden.The same procedure can be followed in FIG. 3.

Fig. 5 zeigt ein weiteres Ausführungsbeispiel der erfindungsgemäßen Anordnung mit einer nicht mehr näher ausgeführten Schaltervorrichtung 201 und einer Auswerteschaltung 20gw welche Funktionen entsprechend der Beschreibung der Anordnungen nach Fig0 1 oder 3 aufweisen. Die Auswerteschaltung-202 besteht aus zwei über Koppelleitungen 221, 221' miteinander gen koppelten Kippstufen 208, 208' mit Steuereingängen 207, 207', welche von der Schaltervorrichtung 201 angesteuert werden.Die Ausgänge 209, 209' der Kippstufen 208, 208' sind mit den Eingängen einer disjunktiven Verknüpfung 210, sowie mit den beiden Eingängen 211, 2111 einer bistabilen Kippstufe 212 verbunden.Fig. 5 shows a further embodiment of the invention Arrangement with a switch device 201, which is no longer detailed, and a Evaluation circuit 20gw which functions according to the description of the arrangements according to Fig0 1 or 3 have. The evaluation circuit-202 consists of two coupling lines 221, 221 'mutually coupled flip-flops 208, 208' with control inputs 207, 207 ', which are controlled by the switch device 201. The outputs 209, 209 'of the flip-flops 208, 208' are connected to the inputs of a disjunctive link 210, as well as with the two inputs 211, 2111 of a bistable multivibrator 212.

Die bistabile Kippstufe 212 weist in Abwandlung der bisher beschriebenen Ausführung zusätzlich einen Takteingang 211" auf, auf dessen Funktion im weiteren näher eingegangen wird. Am Ausgang der disjunktiven Verknüpfung 210 werden die Ausgangsimpulse erzeugt, welche liner Vergleichs-und Synohronisierschaltung 231 zugeführt werden, welche hier einen Teil der Auswerteschaltung 202 bildet.The bistable multivibrator 212 has a modification of the previously described Execution also has a clock input 211 ″, whose function is described below will be discussed in more detail. The output pulses are at the output of the disjunctive link 210 generated, which are fed to the liner comparison and synchronization circuit 231, which here forms part of the evaluation circuit 202.

Die Vergleichs- und Synchronisierscheltung 231 besteht aus einer Rücksetzschaltung 232, welche RUcksetzimpulse zu Beginn eines jeden Ausgangsimpulses erzeugt; aus einer Zählerschaltung 233, welche von einem Taktgenerator 234 erzeugte Taktimpulse zählt, und welche bei einem bestimmten Zählerstand ihren Zählereingang 235 zumindest teilweise sperrt; aus einer Synchronisationsschaltung 236 zur Synchronisierung der ersten Ausgangs impulse mit einem vorgegebenen Takt aus dem Taktgenerator 234, und aus einer Verknüpfungsschaltung 237 zum Verknüpfen der synchronisierten Ausgangs impulse der disjunktiven Verknüpfung 210 mit weiteren Impulsen, die vorzugsweise aus dem vorgegebenen Takt abgeleitet sind.The comparison and synchronization circuit 231 consists of a reset circuit 232, which generates reset pulses at the beginning of each output pulse; the end a counter circuit 233, which is generated by a clock generator 234 clock pulses counts, and which at a certain count its counter input 235 at least partially locks; from a synchronization circuit 236 for synchronizing the first output pulses with a predetermined clock from the clock generator 234, and from a logic circuit 237 for combining the synchronized output impulses of the disjunctive link 210 with further impulses, which are preferably are derived from the given cycle.

Die Rücksetzschaltung 232 ist aus einem getakteten D-Flip-Flop 238 und einem NOR-Gatter 239 aufgebaut, wobei der Takteingang Cl desD-Flip-Flops 238 mit dem Ausgang 219 der disjunktiven Verknüpfung 210 verbunden ist. Der Setzeingang D des D-Flip-Flop 238 ist permanent mit einem Potential verbunden, welches einer logischen "Eins" entspricht. Der nichtinvertierte Ausgang Q ist mit dem Takteingang 211" der bistabilen Kippstufe 212 verbunden.The reset circuit 232 consists of a clocked D flip-flop 238 and a NOR gate 239, the clock input Cl of the D flip-flop 238 is connected to the output 219 of the disjunctive link 210. The set input D of the D flip-flop 238 is permanently connected to a potential which is one corresponds to logical "one". The non-inverted output Q is with the clock input 211 "of the bistable flip-flop 212 is connected.

Der invertierte Ausgang Q beaufschlagt einen Eingang des NOR-Gatters 239; der andere Eingang des NOR-Gatters 239 wird mit dem Takt aus dem Taktgenerator 234 angesteuert, ist also mit dem Zählereingang 235 verbunden. Am Ausgang des NOR-Gatters 239 liegt das Rücksetzsignal an, mit welchem der Rücksetzeingang R des D-Flip-Flops 238 und ein Rücksetzeingang 240 der Zählerschaltung 233 gesteuert wird.The inverted output Q applies to an input of the NOR gate 239; the other input of the NOR gate 239 is with the clock from the clock generator 234 controlled, is therefore connected to the counter input 235. At the output of the NOR gate 239 is the reset signal with which the reset input R of the D flip-flop 238 and a reset input 240 of the counter circuit 233 is controlled.

Die Zählerschaltung 233 besteht aus einem mehrstufigem Binärzähler 241 mit dem Rücksetzeingang 240 und einem zweiten Eingang 242, welcher von einem UND-Gatter 243 angesteuert wird. Die Ausgänge 244 der einzelnen Stufen des Binärzählers 241 steuern die Eingänge eines NAND-Gatters 245, wobei diesen Verbindungen die gewünschte Kodierung für den höchsten gewünschten Zählerstand des mehrstufigen BinärzähWers 241 gewählt werden kann. Der Ausgang des NAND-Gatters 245 ist mit dem Eingang des UND-Gatters 243 verbunden. Der zweite Eingang des UND-Gatters 243 entspricht dem Zähleingang 235 der Zählerschaltung 233; welcher vom Taktgenerator 234 angesteuert wird.The counter circuit 233 consists of a multi-stage binary counter 241 with the reset input 240 and a second input 242, which of a AND gate 243 is driven. The outputs 244 of the individual stages of the binary counter 241 control the inputs of a NAND gate 245, making these connections the desired Coding for the highest desired counter reading of the multi-level binary counter 241 can be selected. The output of the NAND gate 245 is connected to the input of the AND gate 243 connected. The second input of the AND gate 243 corresponds to this Count input 235 of counter circuit 233; which is controlled by the clock generator 234 will.

Die Synchronisationsschaltung 236 ist aus einem zweiten D-Flip-Flop 246 aufgebaut. Der Takteingang Cl des zweiten D-Flip-Flops 246ist mit dem Ausgang des UND-Gatters 243 verbunden. Der Setz-Eingang D des zweiten D-Flip-Flops 246 ist mit dem Ausgang 219 der disJunktiven Verknüpfung 210 verbunden. Der nichtinvertierte Ausgang Q des zweiten D.-Flip-Flops 246 ist mit dem Eingang der Verknüpfungsschaltung 237 verbunden.The synchronization circuit 236 consists of a second D flip-flop 246 built. The clock input Cl of the second D flip-flop 246 is connected to the output of AND gate 243 connected. The set input D of the second D flip-flop 246 is connected to the output 219 of the disjunctive link 210. The non-inverted one Output Q of the second D. flip-flop 246 is connected to the input of the logic circuit 237 connected.

Die Verknüpfungsschaltun& 237 ist aus einem OR-Gatter 247 aufgebaut, dessen einer Eingang, wie vorher vermerkt, mit dem nichtinvertierten Ausgang Q des zweiten D-Flip-Flops 246 verbunden ist, und dessen anderer Eingang mit dem Ausgang des UND-Gatters 243 verbunden ist. Ein Ausgang 248 des OR-Gatters 247 liefert weitere Ausgangs impulse.The logic circuit & 237 is made up of an OR gate 247, one input of which, as previously noted, with the non-inverted output Q des second D flip-flops 246 is connected, and the other input to the output of AND gate 243 is connected. An output 248 of the OR gate 247 supplies more Output pulses.

Die oben beschriebene Vergleichs- und Synchronisierschaltung 231 hat zwei Aufgaben, die im Folgenden beschrieben werden sollen. Als erstes sollen die am Ausgang 219 der disjunktiven Verknüpfung 210 erzeugten Ausgangsimpulse mit einem vorgegebenen Takt, hier beispielsweise aus dem Taktgenerator 254, synchronisiert werden. Zum zweiten soll die Zeitdauer der gleichen Ausgangsimpulse aus dem Ausgang 219 mit einer vorgegebenen Zeitspanne verglichen werden, und, sofern die Dauer dieser Ausgangsimpulse geringer.The comparison and synchronization circuit 231 described above has two tasks to be described below. First of all, they should at the output 219 of the disjunctive link 210 generated output pulses with a predetermined clock, here for example from the clock generator 254, synchronized will. Second, the duration of the same output pulses from the output should be 219 can be compared with a predetermined period of time, and, if the duration of this Output pulses lower.

ist, als die vorgegebene Zeitspanne, sollen in den Zwischenraum zwischen zwei aufeinanderfolgenden ersten Ausgangsimpulsen weitere kurze Impulse eingefügt werden.is than the specified time span, should be in the space between two consecutive first output pulses insert additional short pulses will.

Dies bedeutet, daß bei einer Betätigung der Schaltervorrichtung 201, in Abhängigkeit von der Betätigungsgeschwindigkeit, die Zahl der Ausgangsimpulse vervielfacht werden kann. Die am Ausgang 248 der Verknüpfungsschaltung 237 zur Verfügung stehenden zweiten Ausgangs impulse sind also mit einem vorgegebenen Takt synchronisiert, und in den Impulspausen werden in Abhängigkeit von der Betätigungsgeschwindigkeit der Schaltervorrichtung 201 weitere zusätzliche Impulse, welche vorzugsweise aus dem vorgegebenen Takt des Taktgenerators 234 abgeleitet sind, ausgegeben.This means that when the switch device 201, depending on the operating speed, the number of output pulses can be multiplied. The output 248 of the logic circuit 237 is available standing second Output pulses are therefore with a given Clock synchronized, and in the pulse pauses are dependent on the operating speed the switch device 201 further additional pulses, which are preferably off the predetermined clock of the clock generator 234 are derived.

Die genauere Funktion der oben beschribenen Anordnung nach Fig. 5 sol nun im folgenden anhand der Fig. 6 näher ausgeführt werden. Fig. 6 stellt ein Spannungs--Zeit-Diagramm dar, welches an verschiedenen Stellen dieser Anordnung erhaltbar ist. Die einzelnen Figurenteile sind mit den Kleinbuchstaben a bis h bezeichnet. In Fig. 5 sind die Punkte, an welchen diese Spannungs-Zeit-Diagramme erhaltbar sind, init den gleichen Kleinbuchstaben bezeichnet.The more precise function of the above-described arrangement according to FIG. 5 should now be explained in more detail below with reference to FIG. Fig. 6 sets Voltage - time diagram, which at different points in this arrangement is obtainable. The individual parts of the figure are designated with the lowercase letters a to h. In Fig. 5 the points at which these voltage-time diagrams can be obtained are init is denoted by the same lowercase letter.

Im einzelnen sind in den Spannungs-Zeit-Diagrammen die folgenden Signale dargestellt: Fig. 6a vorgegebener Takt aus dem Taktgenerator 234, Fig. 6b Ausgangsimpulse am Ausgang 219 der disjunktiven Verknüpfung 210 (entspricht Fig. 2c, bzw. 4c), Fig. 6c Rücksetzaignal am nichtinvertierten. Ausgang Q des D-Flip-Flops 238, Fig. 6d Signal am Eingang 242 des mehrstufigen Binärzählers 241, Fig. 6e Freigabesignal am Ausgang des NÅND;Gatters 245 zur Freigabe oder Sperrung des Zählereinganges 235, Fig. 6f synchronisiertes Ausgangssignal am Ausgang der Synchronisierschaltung 236, Fig. 6g weitere Ausgangsimpulse am Ausgang 248 der Verglqichs- und Synchronisierschaltung 231, Fig. 6h Ausgangssignal am Ausgang der bistabilen Kippstufe 212 zur Kennzeichnung der Drehrichtung der Schaltervorrichtung 201 (für eine Drehung im Uhrzeigersinn).In detail, the following signals are in the voltage-time diagrams Shown: Fig. 6a predetermined clock from the clock generator 234, Fig. 6b output pulses at the output 219 of the disjunctive link 210 (corresponds to FIG. 2c or 4c), FIG. 6c Reset signal on the non-inverted. Output Q of D flip-flop 238, Fig. 6d Signal at input 242 of the multi-level binary counter 241, Figure 6e Enable signal at the output of NÅND; gate 245 for enabling or disabling the counter input 235, FIG. 6f synchronized output signal at the output of the synchronization circuit 236, FIG. 6g further output pulses at the output 248 of the comparison and synchronization circuit 231, Fig. 6h output signal at the output of the bistable multivibrator 212 for identification the direction of rotation of the switch device 201 (for clockwise rotation).

Der vorgegebene Takt (Signal a) aus dem Taktgenerator 234 wird dem Zählereingang 235 der Zählerschaltung 233 zugeführt. Liegt der Zählerstand des mehrstufigen Binärzählers 241 niedriger als der gewünschte Zählerstand, welcher durch die Auswahl der mit dem NAND-Gatter 245 verbundenen Ausgänge 244 des mehrstufigen Binärzählers 241 festgelegt ist, soj liefert das RAND--Gatter 245 eine logische Eins (Signal e) an einen Eingang des UND-Gatters 243, dessen anderer Eingang mit dem Zähleingang 235 identisch ist. Somit ist der Zähleingang 235 freigegeben und der vorgegebene Takt gelangt während eines bestimmten Zeitraumes an den zweiten Eingang 242 des mehrstufigen Binärzählers 241 (Signal d). Dieser Zeitraum ist dann beendet, wenn dem zweiten Eingang 242 des Binärzählers 241 eine vorbestimmte Anzahl Saktimpulse zugeführt ist.The predetermined clock (signal a) from the clock generator 234 is the Counter input 235 of counter circuit 233 is supplied. If the meter reading of the multi-level Binary counter 241 is lower than the desired counter reading, which is due to the selection of the outputs 244 of the multistage binary counter connected to the NAND gate 245 241 is determined, soj the RAND gate 245 delivers a logic one (signal e) to one input of the AND gate 243, the other input of which is connected to the counting input 235 is identical. Thus, the counter input 235 is enabled and the specified one Clock reaches the second input 242 of the during a certain period of time multi-stage binary counter 241 (signal d). This period ends when the second input 242 of the binary counter 241 a predetermined number of clock pulses is fed.

Bei Erreichen dieses höchsten Zählerstandes schaltet das WAND-Gatter 245 seinen Ausgang von logisch Eins auf logisch Null und damit ist durch das UND-Gatter 243 der Zähleingang @ 235 gesperrt.When this highest count is reached, the WAND gate switches 245 its output of logic one on logical zero and with it the counter input @ 235 is blocked by the AND gate 243.

Bei Erscheinen eines Ausgangsimpulses am Ausgang 219 der disjunktiven Verknüpfung 210 (Signal b) erzeugt die Rücksetzschaltung 232 nach Beginn dieses Ausgangsimpulses einen kurzen Rücksetzimpuls (Signal c), welcher mit der ansteigenden Flanke des n&chstfolgenden TaktimpuAses (Signal a) zusammenfällt. Dadurch soll vermieden werden, daß am Ausgang 248 der Vergleichs- und Synchronisierschaltung 231 bereits vor dem synchronisierten weiteren Ausgangsimpulsen (Signal g, wie im weiteren beschrieben) ein Ausgangsimpuls erscheint. Diese Rücksetzimpulse (Signal c) werden dem Rücksetzeingang 240 des Binärzählers 241 zugeführt, und setzen diesen taktsynchron auf den Zählerstand Null zurück.When an output pulse appears at output 219 of the disjunctive Link 210 (signal b) generates the reset circuit 232 after the start of this Output pulse a short reset pulse (signal c), which starts with the rising Edge of the next clock pulse (signal a) coincides. This is supposed to be avoided that at the output 248 of the comparison and synchronization circuit 231 before the further synchronized output pulses (signal g, as in further described) an output pulse appears. These reset pulses (signal c) are fed to the reset input 240 of the binary counter 241 and set it clock-synchronously back to the counter reading zero.

Der Ausgangsimpuls aus der disjunktiven Verknüpfung 210 (Signal b) wird weiterhin einer Synchronisationsschaltung 236, bestehend aus einem D-Flip-Flop 246, zugeführt. Der Takteingang Cl des D-Flip-Flops wird, sofern der Zählereingang 235 der Zählerschaltung nicht gesperrt ist, mit dem vorgegebenen Takt aus dem Taktgenerator 234 angesteuert, erhält also das gleiche Signal d, welches auch am zweiten Eingang 242 des mehrstufigen Binärzählers 241 apliegt. Am nichtinvertierten Ausgang Q des D-Flip-Flops 246 wird also der Ausgangsimpuls aus der disjunktivenVerknüpfung 210 erstweitergegeben, wenn der nächste Taktimpuls erscheint; beendet wird der Ausgangsimpuls bei Erscheinen des auf sein Ende ersten. folgenden Taktimpulses.The output pulse from the disjunctive link 210 (signal b) is also a synchronization circuit 236, consisting of a D flip-flop 246, supplied. The clock input Cl of the D flip-flop is, provided the counter input 235 of the counter circuit is not blocked, with the specified clock from the clock generator 234 is driven, so it receives the same signal d as that at the second input 242 of the multi-stage binary counter 241 is applied. At the non-inverted output Q of the D flip-flops 246 thus become the output pulse from disjunctive link 210 passed only when the next clock pulse appears; the output pulse is ended when the first appears at its end. following clock pulse.

Diese nunmehr mit dem vorgegebenen Takt synchronisierten Ausgangsimpulse (Signal f) werden der Verknüpfungsschaltung 237 zugeführt.These output pulses are now synchronized with the specified clock (Signal f) are fed to the logic circuit 237.

Die Verknüpfungsschaltung 237, bestehend aus dem OR-Gatter 247, verknüpft die synchronisierten Ausgangsimpulse (Signal f) mit den ebenfalls am zweiten Eingang 242 des Binärzählers 241 anliegenden Taktimpulsen (Signal d). Dauert nun der synchronisierte Ausgangsimpuls (Signal f) länger, als die Zählperiode der Zählerschaltung 233 bis zur Sperrung des Zählereingangs 235 andauert, so sind die weiteren Ausgangsimpulse (Signal g) am Ausgang 248 der Verknu.pfungsschaltung 237, bzw. der gesamten Vergleichs- und Synchronisierschaltung 231, identisch mit d synchronisierten Ausgangsimpulsen (Signal f). Ist der synchronisierte Ausgangsimpuls (Signal f) dagegen kürzer als die Zählperiode der Zählerschaltung 233, so werden im Anschluß an den synchronisierten Ausgangsimpuls (Signal f) zusätzliche Impulse durch die Verknüpfungsschaltung angefügt,.und zwar solange, bis die Zählperiode zu Ende ist, oder aber am Ausgang 219 der disjunktiven Verknüpfung 210 der nächste Ausgangsimpuls erscheint.The logic circuit 237, consisting of the OR gate 247, is linked the synchronized output pulses (signal f) with those also at the second input 242 of the binary counter 241 applied clock pulses (signal d). Now takes the synchronized Output pulse (signal f) longer than the counting period of the counter circuit 233 bis to block the counter input 235 continues, so are the further output pulses (Signal g) at the output 248 of the logic circuit 237, or the entire comparison and synchronizing circuit 231, identical to d synchronized output pulses (Signal f). On the other hand, if the synchronized output pulse (signal f) is shorter than the counting period of the counter circuit 233, following the synchronized Output pulse (signal f) additional pulses added by the logic circuit, .and until the counting period is over, or at output 219 the disjunctive Link 210 the next output pulse appears.

Das in der Fig.; 6 dargestellte Beispiel geht davon aus, daß die synchronisierten Ausgangsimpulse (Signal f) kürzer sind, als die Zählperiode der Zählerschaltung 233.That in the fig .; 6 assumes that the synchronized Output pulses (signal f) are shorter than the counting period of the counter circuit 233.

Somit ergeben sich am Ausgang 248 der Vergleichs- und Synchronisierschaltung 231 pro Umdrehung der Schaltervorrichtung 201 mehrere weitere Ausgangslmpulse (Signal g), die sich aus dem synchronisierten Ausgangsimpuls (Signal f) und, darauf folgend, den zusätzlichen, aus den Taktimpulsen abgeleiteten Impulsen (Signal d) zusammensetzen. Aus Gründen der übersichtlichkeit wurde für Fig. 6. angenommen, dafl für tt den Binärzähler 241 ein 3-Bit-ZÇhler verwendet wird.This results in the comparison and synchronization circuit at output 248 231 several further output pulses (signal g), which results from the synchronized output pulse (signal f) and, following it, the additional pulses derived from the clock pulses (signal d). For the sake of clarity, it was assumed for Fig. 6 that for dd the binary counter 241 a 3-bit counter is used.

Es ist natürlich auch möglich, wie auch dRe Zahl der Ausgänge 244 des Binärzählers a41 in Fig. 5 entnehmbartist, einen eventuell höherfrequenten Takt zu verwenden, und entsprechend mehr Taktperioden zu zählen.It is of course also possible, as is the number of outputs 244 of the binary counter a41 in Fig. 5, a possibly higher frequency clock to use, and to count accordingly more clock periods.

Dadurch vergrößert sich der Beschleunigungseffekt bei einer schnellen Betätigung der Schaltervorrichtung 201.This increases the acceleration effect with a fast one Operation of the switch device 201.

In Fig. 6 h ist schließlich das Ausgangssignal der bistabilen Kippstufe 212 dargestellt, und zwar hier alsBeispiel für eine Drehung der Schaltervorrichtung 201 im Uhrzeigersinn. Wie bereits oben erwähnt, weist die bistabile Kippstufe 212 im Ausführungsbeispiel nach Fig. 5 einen zusätzlichen Takteingang 211" auf, welcher mit den Rücksetzimpulsen (Signal c) aus der RUcksetzschaltung 232 angesteuert wird. Finally, in Fig. 6h is the output signal of the bistable multivibrator 212, here as an example of a rotation of the switch device 201 clockwise. As already mentioned above, the bistable multivibrator 212 In the exemplary embodiment according to FIG. 5, an additional clock input 211 ″ which is controlled with the reset pulses (signal c) from the reset circuit 232.

Wie.aus den Figuren 2 c und d, bzw. 4 c und d entnehmbar@ist, endet der Teil des Ausgangssignal der bistabilen Kippstufe 12, 112, welcher die Drehrichtung der Schaltervorrichtung 1,101 kennzeichnet, jeweils gleichzeitig mit den Ausgangsimpulsen der disjunktiven Verknüpfung 10, 110. Da bei dem Ausführungsbeispiel nach Fig. 5 nach dem Ende dieses Ausgangsimpulses zusätzliche Impulse ausgegeben werden können, denen die gleiche Drehrichtung wie den Ausgangs impulsen zuzu-,ordnen ist,muß das richtungsangebende Ausgangssignal (Signal h) der bistabilen Kippstufe 212 mindestens bis zum Ende der Zählperiode der Zählerschaltung 233 ausgegeben werden. Dies kann hier realisiert werden, indem als bistabile Kippstufe 212 zusätzlich zu einem SR-Fl-ip-Flop, welcher das drehrichtungsabhängige Signal erzeugt, ein speicherndes Element verwendet wird, welches Uber den Takteingang 211" mittels der vom der Rücksetzschaltung 232 erzeugten Rücksetzimpulse (Signal c) gesteuert wird. Dies geschieht derart, daß bei jedem Rücksetzimpuls das drehrichtungsabhängige Signal gespeichert und solange ausgegeben wird, bis bei einem später erscheinenden Rücksetzimpuls eine geänderte Drehrichtung vorliegt. Dann wird das neue drehrichtungsunibhEngige Signal gespeichert. Als speicherndes Element kann z. B. ein übliches D-Flip--Flop dienen.As can be seen from FIGS. 2 c and d, or 4 c and d, ends that part of the output signal of the bistable multivibrator 12, 112, which the direction of rotation of the switch device 1,101, in each case simultaneously with the output pulses of the disjunctive link 10, 110. Since in the exemplary embodiment according to FIG after the end of this output pulse, additional pulses can be output, which must be assigned the same direction of rotation as the output pulses direction-indicating output signal (signal h) of the bistable multivibrator 212 at least are output by the counter circuit 233 until the end of the counting period. This can can be implemented here by using a bistable multivibrator 212 in addition to an SR-Fl-ip-Flop, which is the direction of rotation dependent signal generated, a saving Element is used, which via the clock input 211 ″ by means of the from the reset circuit 232 generated reset pulses (signal c) is controlled. This is done in such a way that with each reset pulse the direction-dependent signal is stored and for so long is output until a reset pulse that appears later is changed Direction of rotation is present. Then the new direction-independent signal is saved. As a storing element z. B. serve a common D-flip-flop.

Bezugszeichenliste 1; 101; 201 Schaltervorrichtung 2; 102; 202 Auswerteschaltung 3; 103 Kontaktelement 4; 104 Kontaktelement 5; 105 Kontaktelement 6; 106 Kontaktbrücke 7, 7'; 107, 107'; 207, 207' Steuereingang 8, 8'; 108, 108'; 208, 208' Kippstufe 9, 9'; 109, 109'; 209, 209' Ausgang der Kippstufe 10; 110; 210 disjunktive Verknüpfung 11, 11'; 111, 111', 211, 211', 211" Eing-änge der bistabilen Kippstufe 12; 112; 212 bistabile Kippstufe 13, ' erste Inverterstufe 14, 14' zweite Inverterstufe 15, 15' Ausgang der zweiten Inverterstufe 16, 16' Eingang, der ersten Inverterstufe 17, 17' steuerbarer Widerstand 18; 118 NOR-Gatter 19; 119; 219 Ausgang der disjunktiven Verknüpfung 20; 120 SR-Flipflop 1, 21'; 121, 121'; 221, 221' Koppelleitungen 231 Vergleichs- und Synchronisierschaltung 232 Rücksetzschaltung 233 Zählerschaltung 234 Taktgenerator 235 Zähleingang 236 Synchronisationsschaltung 237 Verknü@fungsschaltung 238 D-Flip-Flop 239 NOR-Gatter 240 Rücksetzeingang von 233 241 mehrstufiger Binärzähler 242 zweiter Eingang von 240 243 UND@Gatter 244 Ausgänge von 240 245 FAND-Gatter 246 zweites D-Flip-Flop 247 OR-Gatter 248 Ausgang von 231 List of Reference Numbers 1; 101; 201 switch device 2; 102; 202 Evaluation circuit 3; 103 contact element 4; 104 contact element 5; 105 contact element 6; 106 contact bridge 7, 7 '; 107, 107 '; 207, 207 'control input 8, 8'; 108, 108 '; 208, 208 'tilting stage 9, 9 '; 109, 109 '; 209, 209 'output of flip-flop 10; 110; 210 disjunctive connection 11, 11 '; 111, 111 ', 211, 211', 211 "inputs of the bistable multivibrator 12; 112; 212 bistable multivibrator 13, 'first inverter stage 14, 14' second inverter stage 15, 15 'output of the second inverter stage 16, 16' input of the first inverter stage 17, 17 'controllable resistor 18; 118 NOR gate 19; 119; 219 Exit of the disjunctive Link 20; 120 SR flip-flop 1, 21 '; 121, 121 '; 221, 221 'coupling lines 231 Comparison and synchronization circuit 232 reset circuit 233 counter circuit 234 Clock generator 235 Counter input 236 Synchronization circuit 237 Logic circuit 238 D flip-flop 239 NOR gate 240 Reset input of 233 241 multi-level binary counter 242 second input from 240 243 AND @ gate 244 outputs from 240 245 FAND gate 246 second D flip-flop 247 OR gate 248 output of 231

Claims (16)

Pat entanspruche le Anordnung zur Abgabe elektrischer Impulse, bestehend aus einer Schaltervorrichtung zum Erzeugen impuisförmiger Signale durch wechselweises Verbinden von drei oder mehr Kontaktelementen, aus einer Schaltung zur Auswertung der impuisförmigen Signale sowie zur Auswertung der Reihenfolge des wechselweisen Verbindens der Kontaktelemente, wobei zur Erzeugung der impulsfUrmigen Signale jeweils mindestens zwei der Kontaktelemente elektrisch leitend verbunden sind, und wobei mindestens eines der drei oder mehr Kontaktelemente mit einem Potential verbunden ist, dadurch gekennzeichnet, daß mindestens zwei der drei oder mehr, nicht mit einem Potential verbundenen Kontaktelemente (4, 5; 104, 105) mit einem Steuereingang 7, 7'; 107, 107'; 207, 207') je einer Kippstufe (8, 8'; 108, 108', 208, 208') verbunden sind, daß die Ausgänge 9, 9t; 109, 109'; 209, 209') der Kippstufe ( 8, 8'; 108, 108'; 20S, 208') einerseits über eine disJunlstive Verknüpfung (10; 110; 210) und andererseits mit einer bistabilen Kippstufe (12; 112; 212) verbunden sind, daß am Ausgang (19; 119; 219) der disjunktiven Verknüpfung (10; 110; 210) Ausgangsimpulse abnehmbar sind, und daß das Ausgangssignal der bistabilen Kippstufe (12; 112; 212) von der Reihenfolge des wechselweisen Verbindens der Kontaktelemente (3, 4, 5; 103, 104, 105) abhängig ist. Pat entanspruche le arrangement for the delivery of electrical pulses, consisting from a switch device for generating pulse-shaped signals by alternately Connect three or more contact elements from a circuit for evaluation the pulse-shaped signals as well as for evaluating the sequence of the alternating Connecting the contact elements, for generating the pulsed signals in each case at least two of the contact elements are electrically conductively connected, and wherein at least one of the three or more contact elements is connected to a potential is characterized in that at least two of the three or more, not with one Potential-connected contact elements (4, 5; 104, 105) with a control input 7, 7 '; 107, 107 '; 207, 207 ') are each connected to a flip-flop (8, 8'; 108, 108 ', 208, 208') are that the outputs 9, 9t; 109, 109 '; 209, 209 ') of the tilting stage (8, 8'; 108, 108 '; 20S, 208 ') on the one hand via a disjunctive link (10; 110; 210) and on the other hand with a bistable flip-flop (12; 112; 212) are connected that on Output (19; 119; 219) of the disjunctive link (10; 110; 210) output pulses are removable, and that the output signal of the bistable multivibrator (12; 112; 212) the order of the alternating connection of the contact elements (3, 4, 5; 103, 104, 105) is dependent. 2. Anordnung nach Anspruch 1, dadurch gekennzeichnet, daß die Kippstufen (8, 8'; 108, 108?; 208, 208') über Koppe-lleitungen (21, 21'; 121, 121'; 221, 221') so miteinander gekoppelt sind, daß mindestens eine der möglichen Zustandskombinationen ihrer Ausgänge (9, 9'; 109, 109'; 209') nicht auftritt.2. Arrangement according to claim 1, characterized in that the tilting stages (8, 8 '; 108, 108 ?; 208, 208') via coupling lines (21, 21 '; 121, 121'; 221, 221 ') are coupled to one another in such a way that at least one of the possible combinations of states their outputs (9, 9 '; 109, 109'; 209 ') does not occur. 3. Anordnung nach den Ansprüchen 1 oder 2, dadurch gekennzeichnet, daß die Kippstufen (8, 8'; 208, 208') aus zwei in Serie geschalteten Inverterstufen (13, 13', 14, 14') aufgebaut sind, daß der Eingang (16, 16') der ersten Inverterstufe (13, 13') mit dem Ausgang (15, 15') der zweiten Inverters;tufe (14, 14') verbunden ist, und daß diese Kurzschlußleitung gleichzeitig den Steuereingang (7, 7'; 207, 207') und den Ausgang (9, 9'; 209, 209') der Kippstufe (8, 8'; 208, 208') darstellt.3. Arrangement according to claims 1 or 2, characterized in that that the flip-flops (8, 8 '; 208, 208') consist of two inverter stages connected in series (13, 13 ', 14, 14') are constructed that the input (16, 16 ') of the first inverter stage (13, 13 ') connected to the output (15, 15') of the second inverter; stage (14, 14 ') is, and that this short-circuit line at the same time the control input (7, 7 '; 207, 207 ') and the output (9, 9'; 209, 209 ') of the flip-flop (8, 8'; 208, 208 '). 4. Anordnung nach Anspruch 3, dadurch gekennzeichnet, daß der Eingang ( 16, 16') der ersten Inverterstufe (13, 13') bzw. der Ausgang (15, 15') der zweiten Inverterstufe (14, 1 4') über einen steuerbaren Widerstand (17, 17') mit einem Potential verbunden ist.4. Arrangement according to claim 3, characterized in that the input (16, 16 ') of the first inverter stage (13, 13') or the output (15, 15 ') of the second Inverter stage (14, 1 4 ') via a controllable resistor (17, 17') with a potential connected is. 5. Anordnung nach Anspruch 4, dadurch gekennzeichnet, daß zwei Kippstufen (8, 8'; 208, 208') vorhanden sind, daß als steuerbarer Widerstand (17, 17') die Source-Drain-Strecke mindestens eines Feldeffekt- transistors vorgesehen ist9 und daß das Gate dieses eldeffekttransistos von derjenigen-Kippstufe (8, 8'; 208, 208') ansteuerbar ist9 mit welcher seine restlichen Elektroden nicht verbunden sind.5. Arrangement according to claim 4, characterized in that two tilting stages (8, 8 '; 208, 208') are present that as a controllable resistor (17, 17 ') the Source-drain path of at least one field effect transistor provided ist9 and that the gate of this eldeffekttransistos of that flip-flop (8, 8 '; 208, 208 ') is controllable9 with which its remaining electrodes are not connected are. 6. Anordnung nach den Ansprüchen 1 oder 29 dadurch gekennzeichnet, daß die Kippstufen (8, 8'; 108, 108'; 208, 208') aus je einem Monoflop aufgebaut sind.6. Arrangement according to claims 1 or 29, characterized in that that the flip-flops (8, 8 '; 108, 108'; 208, 208 ') each built up from a monoflop are. 70 Anordnung nach Anspruch 6, dadurch gekennzeichnet, daß der Ruhezustand der Monoflops bei offenen Eingang logisch "High" ist.70 arrangement according to claim 6, characterized in that the idle state the monoflop is logically "high" when the input is open. 8. Anordnung nach einem der Ansprüche 1 bis 7, dadurch gekennzeichnet, daß als bistabile Kippstufe (12; 112; 212) ein SR-Flipflop t209 120) verwendet ist, daß der Setz-und der Rücksetzeingang des SR-Flipflops (20; 120) direkt mit je einem Ausgang (9, 9'; 109, 109'; 209, 209') der Kippstufen (8, 8'; 108, 108'; 208, 208') verbunden sind, und daß am invertierten und/oder am nichtinvertierten Ausgang des SR-Flipflops (20; 120) ein Signal erhaltbar ist, welches von der Reihenfolge des wechselweisen Verbindens der Kontaktelemente (3s 4, 5; 103, 104, 105) abhängig ist.8. Arrangement according to one of claims 1 to 7, characterized in that that an SR flip-flop t209 120) is used as the bistable multivibrator (12; 112; 212), that the set and the reset input of the SR flip-flop (20; 120) directly with one each Output (9, 9 '; 109, 109'; 209, 209 ') of the flip-flops (8, 8'; 108, 108 '; 208, 208') are connected, and that the inverted and / or the non-inverted output of the SR flip-flops (20; 120) a signal can be obtained which depends on the order of the alternating connection of the contact elements (3s 4, 5; 103, 104, 105) is dependent. 9. Anordnung nach einem der Ansprüche 1 bis 8, dadurch gekennzeichnet, daß als disjunktive Verknüpfung (10; 110; 210) ein NOR-Gatter (18; 118) verwendet ist und daß am Ausgang (19; 119; 219) des NOR-Gatters (18; 118) die Ausgangsimpulse abnehmbar sind.9. Arrangement according to one of claims 1 to 8, characterized in that that as a disjunctive link (10; 110; 210) a NOR gate (18; 118) is used and that at the output (19; 119; 219) of the NOR gate (18; 118) the Output pulses are removable. 10. Anordnung nach einem der Ansprüche 1 bis 9, dadurch gekennzeichnet, daß der Ausgang (19; 119; 219) der disjunktiven Verknüpfung (10; 110; 210) mit einer Vergleichs-und Synchronisierungsschaltung (221) verbunden ist, welche die Ausgangsimpulse mit einem vorgegebenen Takt synchronisiert und die Dauer der Ausgangsimpulse mit einer vorgegebenen Zeitdauer vergleicht.10. Arrangement according to one of claims 1 to 9, characterized in that that the output (19; 119; 219) of the disjunctive link (10; 110; 210) with a Comparison and synchronization circuit (221) is connected which the output pulses synchronized with a predetermined clock and the duration of the output pulses with a predetermined period of time compares. 11. Anordnung nach Anspruch 10, dadurch gekennzeichnet, daß für den Fall, daß die Dauer der Ausgangsimpulse geringer ist, als die vorgegebene Zeitdauer, durch die Vergleichs- und Synchronisierungsschaltung (231) zusätzliche Impulse erzeugbar sind, wobei an einem Ausgang (248) der Vergleichs- und Synchronisierungsschaltung (.231) aus den synchronisierten Ausgangsimpulsen und den zusätzlichen Impulsen erzeugte weitere Ausgangsimpulse zur Verfügung stehen.11. The arrangement according to claim 10, characterized in that for the In the event that the duration of the output pulses is less than the specified duration, additional pulses can be generated by the comparison and synchronization circuit (231) are, at an output (248) of the comparison and synchronization circuit (.231) generated from the synchronized output pulses and the additional pulses further output pulses are available. 12. Anordnung nach den Ansprüchen 10 oder 11, dadurch gekennzeichnet, daß die Vergleichs- und Synchronisierungsschaltung (231) aus folgenden Schaltungsteilen besteht: - eine Rücksetzschaltung (232) zur Erzeugung von Rücksetzimpulsen zu Beginn eines jeden Ausgangsimpulses, - eine Zählerschaltung (233), welche bei einem bestimmten Zählerstand ihren Zähleingang (235) zumindest teilweise sperrt.12. Arrangement according to claims 10 or 11, characterized in that that the comparison and synchronization circuit (231) consists of the following circuit parts consists of: a reset circuit (232) for generating reset pulses at the beginning of each output pulse, - a counter circuit (233) which at least partially blocks its counter input (235) at a certain count. - eine Synchronisationsschaltung (236) zur Synchronisation der Ausgangsimpulse mit dem vorgegebenen Takt, - und eine Verknüpfungsschaltung (237) zum Verknöpfen der synchronisierten Ausgangsimpulse mit den zusätzlichen Impulsen. - A synchronization circuit (236) for synchronizing the output pulses with the predetermined clock, - and a logic circuit (237) for buttoning the synchronized output pulses with the additional pulses. 13. Anordnung nach Anspruch 12, dadurch gekennzeichnet, daß durch die Rücksetzschaltung (232) die Zählerschaltung (233) auf Null rücksetzbar ist, daß durch die Zählerschaltung (233) die Impulse des Taktes wählbar sind, daß die Verknüpfungsschaltung (237) einerseits mit den synchronisierten Ausgangsimpulsen und andererseits mit dem vorgegebenen Talet ansteuerbar ist und zwar solange, bis die Zählerschaltung (233) ihren Zähleingang (235) sperrt 13. Arrangement according to claim 12, characterized in that by the reset circuit (232) the counter circuit (233) can be reset to zero, that the pulses of the clock can be selected by the counter circuit (233) that the Logic circuit (237) on the one hand with the synchronized output pulses and on the other hand it can be controlled with the given Talet until the counter circuit (233) blocks its counter input (235) 14. Anordnung nach einem der Ansprüche 10 bis 13, dadurch gekennzeichnet, daß die Zählerschaltung (233) aus einem mehrstufigen Binärzähler (241) besteht, daß die Ausgänge (244) der einzelnen Zählerstufen mit den Eingängen einer konjunktiven Verknüpfung (243) verbunden sind, wobei die konjunlftive Verknüpfung (243) bei einem vorherbestimmten Zählerstand ihr Ausgangssignal ändert, und daß mittels ieser Ausgangssignaländerung der Zähleingang (235) der Zählerschaltung (233) sperrbar ist.14. Arrangement after a of claims 10 to 13, characterized in that the counter circuit (233) off a multi-stage binary counter (241) that the outputs (244) of the individual Counter stages are connected to the inputs of a conjunctive link (243), wherein the conjunctive link (243) at a predetermined count its output signal changes, and that by means of this output signal change the counter input (235) of the counter circuit (233) can be blocked. 15. Anordnung nach einem der Ansprüche 8 bis 14, dadurch gekennzeichnet, daß die bistabile Kippstufe (12 112, 212) ein zusätzliches speicherndes Element enthält, durch welches das Ausgangssignal des SR-Flipflons (20) zu Beginn eines jeden Ausgangsimpulses am Ausgang (19; 119; 219) der disjunktiven Verknüpfung (10; 110; 210) speicherbar ist, und daß an einem Ausgang des speichernden Elements das Signal erhaltbar ist, welches von der Reihenfolge des wechselweisen Verbindens der Kontaktelemente (3, 4, 5; 103, 104, 105) abhängig ist.15. Arrangement according to one of claims 8 to 14, characterized in that that the bistable multivibrator (12 112, 212) is an additional storing element contains, by which the output signal of the SR flipflon (20) at the beginning of a each output pulse at the output (19; 119; 219) of the disjunctive link (10; 110; 210) can be stored, and that at an output of the storing element the Signal is obtainable, which of the order of the alternate connection of the Contact elements (3, 4, 5; 103, 104, 105) is dependent. 16. Verwendung einer Anordnung nach einem der Ansprüche 1 bis 15 zur Verstellung der Anzeige einer Uhr, vorzugsweise einer Kleinuhr.16. Use of an arrangement according to one of claims 1 to 15 for Adjustment of the display of a clock, preferably a small watch.
DE19813129186 1981-07-24 1981-07-24 Arrangement for the delivery of pulsed signals Expired DE3129186C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19813129186 DE3129186C2 (en) 1981-07-24 1981-07-24 Arrangement for the delivery of pulsed signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19813129186 DE3129186C2 (en) 1981-07-24 1981-07-24 Arrangement for the delivery of pulsed signals

Publications (2)

Publication Number Publication Date
DE3129186A1 true DE3129186A1 (en) 1983-02-10
DE3129186C2 DE3129186C2 (en) 1986-04-24

Family

ID=6137606

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19813129186 Expired DE3129186C2 (en) 1981-07-24 1981-07-24 Arrangement for the delivery of pulsed signals

Country Status (1)

Country Link
DE (1) DE3129186C2 (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2658105B2 (en) * 1976-12-22 1979-03-22 Diehl Gmbh & Co, 8500 Nuernberg Contact controlled pulse generator
DE2840009A1 (en) * 1978-09-14 1980-03-20 Eurosil Gmbh ARRANGEMENT FOR DETECTING A SEQUENCE OF CONTACT CLOSINGS OF A SWITCH DEVICE
GB2064185A (en) 1979-11-27 1981-06-10 Sony Corp Tape position indicators

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2658105B2 (en) * 1976-12-22 1979-03-22 Diehl Gmbh & Co, 8500 Nuernberg Contact controlled pulse generator
DE2840009A1 (en) * 1978-09-14 1980-03-20 Eurosil Gmbh ARRANGEMENT FOR DETECTING A SEQUENCE OF CONTACT CLOSINGS OF A SWITCH DEVICE
GB2064185A (en) 1979-11-27 1981-06-10 Sony Corp Tape position indicators

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
GB 20 64 185 A *
International elektronische Rundschau, 1965, Nr.7, 381,382,387-389 *
U.Tietze,Ch.Schenk, Halbleiterschaltungstechnik, 3.Aufl.1974, S.559-570 *

Also Published As

Publication number Publication date
DE3129186C2 (en) 1986-04-24

Similar Documents

Publication Publication Date Title
DE2541163A1 (en) PHASE AND / OR FREQUENCY COMPARATOR
DE2336328A1 (en) CLOCK
DE2400394B2 (en) Circuit arrangement for digital frequency division
DE2528812A1 (en) ANTIPREL CIRCUIT
DE69317986T2 (en) Fast counters for alternative counting and counting of pulse sequences
DE69127152T2 (en) Fast counter / divider and its use in a counter with pulse suppression
DE69609488T2 (en) Clock generator with three periods, which can be selected using a binary signal
DE2633471C2 (en) Adjustable circuit arrangement for an electronic clock
DE2741205A1 (en) DYNAMIC CMOS FAST FLIP FLOP SYSTEM
DE1537236B2 (en) FUp flop that is switched on and back in time
DE602004009423T2 (en) FREQUENCY DISTRIBUTOR WITH CHANGING DISTRIBUTION RATE
DE3129186A1 (en) Arrangement for outputting electrical pulses
DE4214612C2 (en) Frequency divider circuit
DE4242201A1 (en) Delay circuitry variable while operating - stores discrete signal samples at intervals determined by clock signal in sequence in chain of memory elements
DE2713319C2 (en) Clock generator for digital semiconductor circuits
DE2845379C2 (en) Digital semiconductor integrated circuit
DE2842279A1 (en) Phase relation between two pulse signals measuring device - has two gates to which two pulses are applied, one of which is applied again with delay
DE2258210C3 (en) Electronic quartz watch
DE3410800C2 (en)
DE3101245C2 (en) Electronic timer
DE2261352C3 (en) Apparatus for converting a first train of periodic pulses into a second train of periodic pulses of low frequency
DE2233556A1 (en) ARRANGEMENT FOR THE FORMATION OF THE CONTROL IMPULSES FOR THE ELECTROMECHANICAL DRIVE OF AN ELECTRONIC WATCH
DE2842331C2 (en) Delay circuit, especially for railway signal systems
DE2053041B2 (en) Digital=analogue converter for count value - is by comparison with clock count value to obtain pulse sequence subsequently integrated by output stage
DE1537236C (en) Flip-flop that is switched on and off in time

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8127 New person/name/address of the applicant

Owner name: EUROSIL ELECTRONIC GMBH, 8057 ECHING, DE

D2 Grant after examination
8364 No opposition during term of opposition
8320 Willingness to grant licences declared (paragraph 23)
8339 Ceased/non-payment of the annual fee