DE3005296A1 - Interface for storing data through video recorder - is under microprocessor control for transfer of data packets to and from recording system - Google Patents
Interface for storing data through video recorder - is under microprocessor control for transfer of data packets to and from recording systemInfo
- Publication number
- DE3005296A1 DE3005296A1 DE19803005296 DE3005296A DE3005296A1 DE 3005296 A1 DE3005296 A1 DE 3005296A1 DE 19803005296 DE19803005296 DE 19803005296 DE 3005296 A DE3005296 A DE 3005296A DE 3005296 A1 DE3005296 A1 DE 3005296A1
- Authority
- DE
- Germany
- Prior art keywords
- data
- video recorder
- signals
- line
- acia
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/00007—Time or data compression or expansion
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Television Signal Processing For Recording (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
Description
Interface zur Speicherung von Daten Interface for storing data
durch Videorecorder Bei einer Schaltanordnung zur speicherung von Daten durch Videorecorder auf Videoband werden die zu speichernden Daten seriell in Datenpakete mit Videozeilen- und/oder \fideobildfrequenz gegliedert, durch Videorecorder auf Videoband aufgezeichnet und zur Abfrage mit Hilfe der als signal und/oder Datum mit auSgezeichneten Zeilen-bzw. Bildfrequenz synchronisiert. by video recorder In a circuit arrangement for storing data by video recorder on video tape, the data to be saved are serially divided into data packets with video line and / or video frame frequency, recorded on video tape by video recorder and for querying with the help of the signal and / or date marked with Line or Frame rate synchronized.
V-Interface zur Speicherung von Daten durch Videorecorder Die SrSindwlg betrifft eine Schaltanordnung zur oLueicherung von Daten durch Videorecorder.V-Interface for storing data by video recorder The SrSindwlg relates to a switching arrangement for the backup of data by video recorder.
Bekannt ist die Aufzeichnung von Daten durch Audiocassettenrecorder bzw. Tonbandgeräte. Diese Methode der Datenspeicherung erlaubt insbesondere dem Anwender von Eersonalcomputern die Benützung eines Speichergerätes, das billig ist und das er meist ohnehin zur Tonaufzeichnung besitzt.The recording of data by audio cassette recorders is known or tape recorders. This method of data storage allows in particular the Personal computer users can use a storage device that is cheap and which he usually has for sound recording anyway.
Nachteilig bei dieser Datenspeichermethode sind jedoch die relativ niedrige Datenübertragungsrate und die relativ hohe Zugriffszeit auf die gespeicherten Daten.However, the disadvantage of this data storage method is that they are relative low data transfer rate and the relatively high access time to the stored Data.
Aufgabe der Erfindung ist es, die im Vergleich zurn Audiorecorder hohe Autzeichaungs- und Wiedergabegeschwindigkeit des Videorecorders für die Datenspeicherung zu nutzen und damit insbesondere dem Anwender von Personalcomputern die Möglichkeit zu geben, ein handelsübliches VR - Gerät als Datenspeicher mit einer gegenüber dem Audiorecorder um bis zu etwa tausendmal höheren Datenübertragungsrate und entsprechend niedriger Zugriffszeit einzusetzen.The object of the invention is to compare the audio recorder high recording and playback speed of the video recorder for data storage to use and thus in particular the possibility for the user of personal computers to give a commercially available VR device as a data storage device with an opposite Audio recorder by up to about a thousand times higher data transfer rate and accordingly lower access time.
Gemäß der Erfindung wird zur Lösung dieser Aufgabe die Schaltnaordnung derart ausgebildet, daß die zu speichernden Daten von einer Steuereinheit mit Hilfe eines Asynchronen Interfaceadapters in Datenpakete gegliedert auf die Datentransferleitung des Asynchronen Interfaceadapters gelegt werden, wobei erfindungsgemaß die Intervalle zwischen den zu speichernden Datenpaketen Frequenzen aufweisen, die mit der Zeilen- und/oder i3ildfrequenz des zur Speicherung verwendeten VR - Gerätes übereinstimmen oder in einem ganzzahligen Toilungsverhältnis zu diesen i?requenzen stehen. Gleichzeitig erzeugt die Steuereinheit Zeilenundjoder Bildsynchronimpulse, die erfindungsgemaß einen gleichbleibenden Zeitabstand zum Beginn des ihnen jeweils folgenden Datenpaketes aufweisen. Daten und Synchronimpulse werden in einem Mischer zu einem Quasivideosignal zusammengesetzt, das im Folgenden die Bezeichnung Datenvideosignal erhält. Das aus Daten und Synchrongemisch zusammengesetzte Datenvideosignal wird dem Videorecorder als Quasivideosignal zugeführt und von ihm wie ein Videosignal auf Videoband gespeichert.According to the invention, the switching arrangement is used to solve this problem designed such that the data to be stored by a control unit with the help an asynchronous interface adapter divided into data packets on the data transfer line of the asynchronous interface adapter, whereby according to the invention the intervals have frequencies between the data packets to be stored, the with the line and / or frame rate of the VR device used for storage match or in an integer proportion to these i? requenzen stand. At the same time, the control unit generates line and frame sync pulses, according to the invention a constant time interval to the beginning of each of them have the following data package. Data and sync pulses are in a mixer put together to form a quasi-video signal, hereinafter referred to as data video signal receives. The data video signal composed of data and composite sync becomes fed to the video recorder as a quasi-video signal and from it as a video signal stored on videotape.
In weiterer Ausgestaltung der Erfindung ist die Schaltanordnung zur Abfrage der auf Videoband gespeicherten Daten derart ausgebildet, daß in einem kmplitudensieb das vom Videorecorder in der Wiedergabefunktion wiedergegebene Datenvideosignal in Daten einerseits und Synchrongemisch andererseits zerlegt wird. Die Daten gelangen über die Dat enempfangs leitung in den Asynchronen Interface adapter, während das Synchrongemisch der Steuereinheit zugeführt wird. Die Steuereinheit benützt erfindungsgemäß die Synchronsignale des Synchrongemischs und/oder auf der Datenleitung ankommende Synchronsignale bzw. der Synchronisierung dienende Daten dazu, die ankommenden Daten in den Datenspeicher des Asynchronen Interfaceadapters richtig zu übernehmen und von hier aus in der richtigen Reihenfolge in den Datenpuffer des VR - Interfaces zu transportieren.In a further embodiment of the invention, the switching arrangement is for Interrogation of the data stored on video tape designed in such a way that in an amplitude sieve the data video signal played back by the video recorder in the playback function is broken down into data on the one hand and synchronous mixture on the other. The data arrive via the data reception line into the asynchronous interface adapter, while the Synchronous mixture is fed to the control unit. The control unit is used according to the invention the synchronous signals of the synchronous mix and / or incoming on the data line Synchronization signals or data used for synchronization, the incoming data in the data memory of the asynchronous interface adapter correctly and from here in the correct order into the data buffer of the VR interface to transport.
Die SrSindung wird anhand des in den Figuren dargestellten AUsführungsbeispiels näher erläutert.The binding is based on the exemplary embodiment shown in the figures explained in more detail.
Die Fig. 1 zeigt das Blockschaltbild einer erfindungsgemäß ausgeführten Schaltanordnung. Verwendet wurde das Mikroprozessorsystem MC 6802.1 shows the block diagram of one implemented according to the invention Switching arrangement. The MC 6802 microprocessor system was used.
Die Fig. 2 zeigt den Impulsverlauf der wichtigsten Signale bei Aufnahme (links) und bei Wiedergabe (rechts).Fig. 2 shows the pulse course of the most important signals when recording (left) and during playback (right).
Nach dem in Fig. 1 gezeigten Blockschaltbild einer erfindungsgemäßen Schaltanordnung werden die Daten, die mittels Videorecorder VR auf Videoband aufgezeichnet werden sollen, zunächst über den Datenbus DB im Random Access Memory R gepuffert. Die Steuereinheit MPU startet anschließend das Programm zur erzeugung der auf Videorecorder speicherbaren Datenvideosignale. Die dazu erforderlichen wichtigsten Signale und Zeitfolgen sind in i?ig. 2 dargestellt.According to the block diagram shown in Fig. 1 of an inventive Switching arrangement, the data recorded by means of video recorder VR on video tape are initially buffered in the random access memory R via the data bus DB. The control unit MPU then starts the program for generating the on video recorder storable data video signals. The most important signals required for this and Time sequences are in order. 2 shown.
Das Synchrongemisch aus Zeilen- und Bildsynchronimpuls wird am Steuerausgang CB2 des Peripheren Interfaceadapters PIA abgenommen. Aus der Steuerleitung CA2 des PIA kommt der zur Erzeugung der Datenpakete auf der Datenübertragungsleitung TXD erforderliche Transmit Block CTX, Er ist erfindungsgemäß so gegliedert, daß jeweils nach den zur Übertragung eines Datenpaketes Dn erforderlichen Olockimpulsen Cm ein Zeitintervall I zur Synchronisierung des Datenpaketes mit der Zeilen- und/oder Bildfrequenz entsteht. Glockimpulse Cs zur Steuerung des ACIA und/oder zur Erzeugung von Synchronisierungsimp-ulsenSauf der Datenleitung TXD des AOIA sind nach Definition der rfindung Bestandteil des Zeitintervalls 1. Die Wiederholungsfrequenz des Zeitintervalls I bzw. des Datenpaketes Dn steht erfindungsgemäB in einem ganzzahligen Teilungsverhältnis zur Zeilen-bzw, Bildfrequenz des zur Speicherung der Daten vorgesehenen Videorecorders. Die auf der Datenübertragungsleitung TXD des ACIA kommenden Datenpakete werden im Mischer M mit den Zeilen- und/oder Bildsynchronsignalen zum Datenvideosignal DVS zusammengemischt. Das Datenvideosignal DVS entspricht damit dem in der Fernsehtechnik üblichen Videosignal mit der erfindungsgemäßen Abweichung, daß an die Stelle der den Bildinhalt wiedergebenden Analogsignale digitale Datensignale getreten sind, und daß zur Synchronisierung außer der Zeilen- und Bildfrequenz auch Frequenzen gew-ihlt werden können, die in einem ganzzahligen Teilungsverhaltnis zur Zeilen- bzw. Bildfrequenz stehen.The synchronous mixture of line and image synchronous pulses is output at the control output CB2 of the peripheral interface adapter PIA removed. From the control line CA2 of the The PIA is used to generate the data packets on the data transmission line TXD required Transmit Block CTX, it is structured according to the invention so that each after the clock pulses Cm required for the transmission of a data packet Dn Time interval I for synchronizing the data packet with the line and / or image frequency arises. Bell pulses Cs to control the ACIA and / or to generate synchronization pulses the data line TXD of the AOIA are part of the definition of the invention Time interval 1. The repetition frequency of time interval I or the data packet According to the invention, Dn is in an integer division ratio to the line or Frame rate of the video recorder provided for storing the data. The on The data packets coming from the data transmission line TXD of the ACIA are in the mixer M mixed together with the line and / or frame sync signals to form the data video signal DVS. The data video signal DVS thus corresponds to the video signal customary in television technology with the deviation according to the invention that instead of the one that reproduces the image content Analog signals digital data signals have entered, and that for synchronization except for the line and frame rate too Frequencies are selected can that in an integer division ratio to the line or frame frequency stand.
Dieses Datenvideosignal wird vom Videorecorder über den Videoeingang VE aufgenommen und auf Videoband aufgezeichnet.This data video signal is received from the video recorder via the video input VE recorded and recorded on videotape.
Zur Rückgewinnung der vom Videorecorder gespeicherten Daten gelangen die Datenvideosignale in der Wiedergabefunktion des Recorders vom Video aus gang VA in das Amplitudensieb A. Im Amplitudensieb A werden die Daten vom Synchrongemisch getrennt und der Datenempfangsleitung RXD des ACIA zugeführt. Das Synchrongemisch gelangt an die Interruptleitung IRQ der Steuereinheit MPU. Ausgelöst durch die jeweils ankommenden Synchronimpulse startet die Xteuereinheit MPU zur Erzeugung des Receiver Clocks CRX dasselbe Impulsprogramm wie oben zur Erzeugung des '£ransmit Clocks CTX beschrieben. Die Olockimpulse gelangen wieder vom Steuerausgang CA2 des PIA jetzt an den Receive Clock CRX des AOIA und sorgen dafür, daß der AOIA die auf der Datenleitung RXD ankommenden Daten in seinen Datenspeicher richtig übernimmt. Nach jedem empfangenen Datenpaket geht die Steuereinheit MPU in einen Wartezustand, um mit dem nächsten auf der Interruptleitung IRQ snkommenden Synchronsignal denselben Vorgang zu wiederholen. Auf diese weise wird Datenpaket für Datenpaket im Gleichtakt mit seinen Synchronsignalen in den Datenspeicher des ACIA übernommen.Get to the recovery of the data stored by the video recorder the data video signals in the playback function of the recorder from the video output VA into the amplitude sieve A. In the amplitude sieve A, the data from the synchronous mix separated and fed to the data receiving line RXD of the ACIA. The synchronous mix reaches the interrupt line IRQ of the control unit MPU. Triggered by each incoming sync pulses are started by the control unit MPU to generate the receiver Clocks CRX the same pulse program as above for generating the '£ ransmit Clocks CTX described. The clock pulses come back from the control output CA2 of the PIA now to the Receive Clock CRX of the AOIA and ensure that the AOIA receives the on the data line RXD correctly accepts incoming data in its data memory. After each received Data packet, the control unit MPU goes into a waiting state in order to continue with the next Repeat the same process on the synchronous signal arriving on the interrupt line IRQ. In this way, data packet for data packet is synchronized with its synchronous signals transferred to the data memory of the ACIA.
Von hier werden sie in den Intervallpausen von der Steuereinheit MPU in den Pufferspeicher RAM transpotiert.From here they are received by the control unit MPU during the interval pauses transported into the buffer memory RAM.
L e e r s e i t eL e r s e i t e
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19803005296 DE3005296C2 (en) | 1980-02-13 | 1980-02-13 | Interface circuit arrangement for the recording and / or reproduction of data by means of a video recorder |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19803005296 DE3005296C2 (en) | 1980-02-13 | 1980-02-13 | Interface circuit arrangement for the recording and / or reproduction of data by means of a video recorder |
Publications (2)
Publication Number | Publication Date |
---|---|
DE3005296A1 true DE3005296A1 (en) | 1981-08-20 |
DE3005296C2 DE3005296C2 (en) | 1982-06-16 |
Family
ID=6094464
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19803005296 Expired DE3005296C2 (en) | 1980-02-13 | 1980-02-13 | Interface circuit arrangement for the recording and / or reproduction of data by means of a video recorder |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE3005296C2 (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4797750A (en) * | 1986-04-16 | 1989-01-10 | John Hopkins University | Method and apparatus for transmitting/recording computer-generated displays on an information channel having only audio bandwidth |
EP0417169A1 (en) * | 1988-06-01 | 1991-03-20 | PLOCH, Louis W. | Real time digital data transmission speed conversion system |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2707435A1 (en) * | 1976-02-24 | 1977-10-27 | Sony Corp | METHOD AND DEVICE FOR USING A VIDEO SIGNAL RECORDING AND/OR PLAYBACK DEVICE FOR RECORDING OR PLAYBACK OF PULSE SIGNALS |
-
1980
- 1980-02-13 DE DE19803005296 patent/DE3005296C2/en not_active Expired
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2707435A1 (en) * | 1976-02-24 | 1977-10-27 | Sony Corp | METHOD AND DEVICE FOR USING A VIDEO SIGNAL RECORDING AND/OR PLAYBACK DEVICE FOR RECORDING OR PLAYBACK OF PULSE SIGNALS |
Non-Patent Citations (2)
Title |
---|
SMPTE Journal, July 1980, vol. 89, S. 508 bis 512 * |
Zeitschrift HiFi, H. 6, 1979, S. 821,822 * |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4797750A (en) * | 1986-04-16 | 1989-01-10 | John Hopkins University | Method and apparatus for transmitting/recording computer-generated displays on an information channel having only audio bandwidth |
EP0417169A1 (en) * | 1988-06-01 | 1991-03-20 | PLOCH, Louis W. | Real time digital data transmission speed conversion system |
EP0417169A4 (en) * | 1988-06-01 | 1994-03-30 | Louis W. Ploch |
Also Published As
Publication number | Publication date |
---|---|
DE3005296C2 (en) | 1982-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69322060T2 (en) | Device for reproducing multiplexed data from a record carrier | |
DE69321558T2 (en) | Video and audio signal multiplexing and separating devices | |
DE69327563T2 (en) | Synchronous compression system for video and audio data | |
DE2705406C2 (en) | ||
DE2364995C3 (en) | Time-division multiplex transmission device for the transmission of alternating video signals and several audio signals on time-division multiplex channels | |
DE3036899C2 (en) | ||
DE2302587C3 (en) | Process for the simultaneous multiplex recording of image and multi-channel data signals, for the reproduction of the recorded signals | |
DE69603366T2 (en) | SIMPLE BUS AND INTERFACE SYSTEM FOR DIGITAL DEVICES | |
DE2917449A1 (en) | CIRCUIT ARRANGEMENT FOR CORRECTING TIME BASE ERRORS IN A PICTURE SIGNAL | |
DE2326268B2 (en) | Time division multiplex transmission system as well as the transmitter and receiver provided in this system | |
DE2637642C3 (en) | Device for compensating for signal errors in a recording / reproducing device for video signals | |
DE3042269A1 (en) | METHOD AND ARRANGEMENTS FOR CHANGING AUDIO INFORMATION IN AN AUDIO / VIDEO RECORDING / PLAYBACK SYSTEM | |
DE3140683C2 (en) | Time expansion circuit for playback systems | |
DE3485959T2 (en) | PROGRAMMABLE LONGITUDINAL TIME CODE GENERATOR IN WHICH A SYNCHRONOUS AND PROGRAMMABLE PARALLEL / SERIAL DATA CONVERTER IS USED. | |
DE2500649A1 (en) | ARRANGEMENT FOR CORRECTING THE TIME BASE ERRORS OF A VIDEO SIGNAL | |
DE2901034A1 (en) | Digital recording of time compounded video signal - uses parallel-serial digital signal train fed into memory for two speed sampling | |
DE2543921A1 (en) | METHOD AND DEVICE FOR TONE FREQUENCY TRANSMISSION | |
DE4027262A1 (en) | METHOD FOR SYNCHRONIZING DIGITAL DATA | |
DE69922628T2 (en) | RECORDING AND PLAYING AN INFORMATION SIGNAL IN / FROM A TRACK ON A RECORDING CARRIER | |
DE2945615A1 (en) | Image processing system for video - using microprocessor in conjunction with computer and memory to process scanning cycles | |
DE3005296A1 (en) | Interface for storing data through video recorder - is under microprocessor control for transfer of data packets to and from recording system | |
DE69423540T2 (en) | Device for recording digital signals | |
DE69028091T2 (en) | Device for recording and reproducing a video signal | |
DE3005186A1 (en) | DISCONNECTING SYSTEM FOR SYNCHRONIZATION SIGNALS | |
US4825303A (en) | Compressed audio silencing |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
D2 | Grant after examination | ||
8363 | Opposition against the patent | ||
8330 | Complete disclaimer |