DE2739668C2 - Pilot signal cancellation circuit for multiplex decoders - Google Patents

Pilot signal cancellation circuit for multiplex decoders

Info

Publication number
DE2739668C2
DE2739668C2 DE19772739668 DE2739668A DE2739668C2 DE 2739668 C2 DE2739668 C2 DE 2739668C2 DE 19772739668 DE19772739668 DE 19772739668 DE 2739668 A DE2739668 A DE 2739668A DE 2739668 C2 DE2739668 C2 DE 2739668C2
Authority
DE
Germany
Prior art keywords
signal
circuit
pilot signal
cancellation
pilot
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19772739668
Other languages
German (de)
Other versions
DE2739668A1 (en
Inventor
Masanori Kodaira Ieneka
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Publication of DE2739668A1 publication Critical patent/DE2739668A1/en
Application granted granted Critical
Publication of DE2739668C2 publication Critical patent/DE2739668C2/en
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H40/00Arrangements specially adapted for receiving broadcast information
    • H04H40/18Arrangements characterised by circuits or components specially adapted for receiving
    • H04H40/27Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95
    • H04H40/36Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for stereophonic broadcast receiving
    • H04H40/45Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for stereophonic broadcast receiving for FM stereophonic broadcast systems receiving
    • H04H40/72Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for stereophonic broadcast receiving for FM stereophonic broadcast systems receiving for noise suppression
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D1/00Demodulation of amplitude-modulated oscillations
    • H03D1/22Homodyne or synchrodyne circuits
    • H03D1/2209Decoders for simultaneous demodulation and decoding of signals composed of a sum-signal and a suppressed carrier, amplitude modulated by a difference signal, e.g. stereocoders
    • H03D1/2236Decoders for simultaneous demodulation and decoding of signals composed of a sum-signal and a suppressed carrier, amplitude modulated by a difference signal, e.g. stereocoders using a phase locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/1646Circuits adapted for the reception of stereophonic signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/1646Circuits adapted for the reception of stereophonic signals
    • H04B1/1653Detection of the presence of stereo signals and pilot signal regeneration

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Power Engineering (AREA)
  • Stereo-Broadcasting Methods (AREA)

Description

Die Erfindung bezieht sich auf eine Piiotsignal-Löschschaltung für Multiplexdecoder der im Oberbegriff des Patentanspruchs 1 beschriebenen, aus der JP-OS 49-90 805 bekannten ArLThe invention relates to a spot signal cancellation circuit for multiplex decoders described in the preamble of claim 1, from JP-OS 49-90 805 known ArL

Das normale FM-Stereosignal mit Pilotsignal besteht aus einem Hauptkanalsignal mit der Summe aus dem linken und rechten Audiosignal (L + R), einem Unterkanalsignal, das durch Amplitudenmodulation bei unterdrücktem Träger aus der Differenz (L — R) des linken und rechten Audiosignals auf einem 38 kHz-Unterträgersignal und einem Pilotsignal von 19 kHz, das bei der Demodulation verwendet wird. Zum Decodieren eines solchen zusammengesetzten oder Gesamt-Stereosignals wird zunächst das Pilotsignal aus dem zusammengesetzten Signal entnommen, worauf seine Frequenz unter Verwendung einer Abstimmschaltung und einer Frequenz-Multiplizierstufe zur Bildung eines Hilfsträgersignals von 38 kHz verdoppelt wird, das als Decodiersignal für den Empfang stereophoner FM-Rundfunksendungen dient. Das Differenzsignal wird unter Verwendung dieses Unterträgersignals demoduliert. Das Summensignal (L + R) und das Differenzsignal (L — R) werden in einer Matrixschaltung addiert und subtrahiert, um das rechte und das linke Signal voneinander zu trennen. Ein als integrierte Schaltung ausgeführter Stereo-Multiplexdecoder mit phasenstarrer Schaltung als Hilfsträger-Erzeugerschaltung, der keine Abstimmspule erfordert, ist aus M. J. Gay »Monolithic Phase-Lock-Loop Stereo Decoder«, IEEE Transaction of Broadcast and TV Receivers, November 1971 oder der US-PS 37 11 652 bekannt.The normal FM stereo signal with pilot signal consists of a main channel signal with the sum of the left and right audio signals (L + R), a subchannel signal that is amplitude modulated with the carrier suppressed from the difference (L - R) of the left and right audio signals on one 38 kHz subcarrier signal and a 19 kHz pilot signal used in demodulation. To decode such a composite or overall stereo signal, the pilot signal is first taken from the composite signal, whereupon its frequency is doubled using a tuning circuit and a frequency multiplier to form a subcarrier signal of 38 kHz, which is used as a decoding signal for the reception of stereophonic FM Broadcasting serves. The difference signal is demodulated using this subcarrier signal. The sum signal (L + R) and the difference signal (L - R) are added and subtracted in a matrix circuit in order to separate the right and left signals from one another. A stereo multiplex decoder implemented as an integrated circuit with a phase-locked circuit as a subcarrier generator circuit that does not require a tuning coil is from MJ Gay "Monolithic Phase-Lock-Loop Stereo Decoder", IEEE Transaction of Broadcast and TV Receivers, November 1971 or the US PS 37 11 652 known.

Die integrierte Schallung eines weiteren bekannten FM-Stereodemodulators umfaßt einen Vorverstärker, einen Decoder, einen Lampen-Treibeverstärker und eine Schaltung zur Erzeugung des 38- Und des 19-kHz-Signals, die für die Demodulation und einen in Phase arbeitenden Detektor erforderlich sind. Die Schaltung zur Erzeugung des 38- und des 19-kHz-Signals umfaßt einen in Phase arbeitenden Detektor, einen spannungsgesteuerten Oszillator und einen Frequenzteiler zur Teilung eines Signals mit einer Frequenz von 76 kHz in ein 38- und ein 19-kHz-Signal.The integrated sound of another known FM stereo demodulator includes a preamplifier, a decoder, a lamp driver amplifier and a circuit for generating the 38 and des 19 kHz signal that is used for demodulation and an in Phase working detector are required. The circuit for generating the 38 and 19 kHz signals comprises a detector operating in phase, a voltage controlled oscillator and a Frequency divider for dividing a signal with a frequency of 76 kHz into a 38 and a 19 kHz signal.

Die Schaltung stellt eine Anordnung mit phasenverriegelter Schaltung dar, durch die die Schwingungsfrequenz auf einen konstanten Wert, z, B, 76 kHz festgelegt wird. Die bekannte Decoderanordnung hat den Vorteil, daß die Zeit zur Einstellung des FM-Geräts vermindert und die Zeit- und Temperaturdriften auf ein Minimum vermindert werden, Auch bei dem Multiplexdecoder mit einer derartigen phasenverriegelten Schaltung ist das Pilotsignal nur als Referenzsignal zur Erzeugung des Hilfsträgers (Decodiersignal) erforderlich. Es hat keine to Beziehung zu den Tonsignalen und sollte in dem am Eingang des eigentlichen Decodierers anliegenden zusammengesetzten stereophonen Signal möglichst nicht mehr enthalten sein.The circuit represents a phase-locked arrangement Circuit through which the oscillation frequency is set to a constant value, e.g. 76 kHz will. The well-known decoder arrangement has the advantage that the time to set up the FM device is reduced and the time and temperature drifts are reduced to a minimum, also with the multiplex decoder such a phase-locked circuit, the pilot signal is only used as a reference signal for generating the Subcarrier (decoding signal) required. It has no to Relationship to the audio signals and should be in that at the input of the actual decoder If possible, the composite stereophonic signal should no longer be included.

Bei Demodulatorschaltungen zum Trennen des linken und rechten Audiosignals aus dem zusammengesetzten Signal uivter Verwendung des Hilfsträgers wird daher vorzugsweise ein zusammengesetztes Signal verwendet, aus dem das 19-kHz-Steuersignal entfernt istIn demodulator circuits for separating the left and right audio signals from the composite Signal uivter use of the subcarrier is therefore preferably a composite signal is used from which the 19 kHz control signal has been removed

Bei dor aus der eingangs erwähnte!; JP-OS 49-90 805 bekannten Pilotsignal-Löschschaltung wird d?s Pilotsignal durch Umwandlung des in der phasenstarren Schaltung erzeugten 19-kHz-Signals in ein sinusförmiges Signal und Löschen des Pilotsignals unter Verwendung des sinusförmigen Signals entferntIn the case of the one mentioned at the beginning !; JP-OS 49-90 805 known pilot signal cancellation circuit is the pilot signal by converting the 19 kHz signal generated in the phase-locked circuit to a sinusoidal one Signal and cancellation of the pilot signal removed using the sinusoidal signal

Die bekannte Pilotton-Löschschaltung enthält eine aus einem LC-Schwingkreis gebildete Resonanzschaltung, bei der mit der Zeit bei Temperaturschwankungen, mechanischen Schwingungen usw. Änderungen des Resonanzverhaltens eintreten können. Derartige Änderungen bewirken eine starke Phasenverschiebung zwischen dem Pilotsignal im Stereosignal und dem vom Resonanzkreis erhaltenen Löschsignal, so daß es wegen der großen Phasenverschiebung zwischen Pilotsignal und Löschsignal schwierig ist, ein stabiles Verhalten zu erzielen und das Pilotsignal sicher aus dem Stereosignal zu entfernen.The known pilot tone cancellation circuit contains a resonance circuit formed from an LC oscillating circuit, in which over time with temperature fluctuations, mechanical vibrations, etc. changes in the Resonance behavior can occur. Such changes cause a large phase shift between the pilot signal in the stereo signal and the cancellation signal received from the resonance circuit, so that it is due to the large phase shift between the pilot signal and cancellation signal is difficult to achieve stable behavior and safely remove the pilot signal from the stereo signal.

Außerdem lassen sich Kondensatoren nur schwierig und Drosseln praktisch nicht in eine integrierte Halbleiterschaltung integrieren und müssen daher extern angeschlossen werden. Dies führt zu erhöhten Herstellungskosten des den Multiplexdecoder enthaltenden Geräts.In addition, capacitors are difficult to integrate and chokes are practically impossible to integrate Integrate semiconductor circuits and must therefore be connected externally. This leads to increased Manufacturing costs of the device containing the multiplex decoder.

Schließlich können bei extern angeschlossenen Drosseln Änderungen der Kennlink der LC-Schwingkreis-Abstimmschaltung infolge Verschlechterung der Eigenschaften durch Temperaturdrift, mechanische Schwingungen und zeitliche Änderungen auftreten. Bei Verwendung des LC-Sci."vingkreises sind Phasen- und Pegeleir.stellungen des sinusförmigen Signals auf das Steuersignrl kompliziert und schwierig.Finally, changes in the characteristic link of the LC resonant circuit tuning circuit can occur with externally connected chokes occur as a result of deterioration in properties due to temperature drift, mechanical vibrations and changes over time. at Using the LC-Sci. "Ving circuit are phase and Level adjustment of the sinusoidal signal to the control signal complicated and difficult.

Der Erfindung liegt die Aufgabe zugrunde, eine Pilotsignal-Löschschaltung für Multiplexdecoder zu schaffen, bei der die Temperaturabhängigkeit der Phasenlage des Kompensationssignals beseitigt ist.The invention is based on the object of providing a pilot signal cancellation circuit for multiplex decoders create in which the temperature dependency of the phase position of the compensation signal is eliminated.

Diese Aufgabe wird ausgehend von der gattungsgemäßen Pilotsignal-Löschschaltung durch die im Patentanspruch 1 beschriebene Erfindung gelöst.Based on the generic pilot signal cancellation circuit, this object is achieved by the patent claim 1 described invention solved.

Bei der erfindungsgemäßen Pilotsignal-Löschschaltung ist das Löschsignal nicht das sinusförmige 19-kHz-Signal eines Resonanzkreises, d.h. eines LC-Schwingkreises, dessen Phase sich wegen Änderungen der Induktivität der Spule durch Temperaturschwankungen, mechanische Schwingungen usw. gegenüber der Phase des Pilotsignals dauernd verschiebt, sondern < >5 ein durch Umwandlung aus dem Rechtecksignal erhaltenes Dreiecksignal, dessen Frequenz gleich der des Pilotsignals ist. Da zur Erzeugung des Dreiecksignals kein Resonanzkreis oder IC-Schwingkreis erforderlich tet, kann das Pilotsignal stabil aus dem Stereosignal abgetrennt werden.In the pilot signal cancellation circuit according to the invention, the cancellation signal is not the sinusoidal 19 kHz signal of a resonance circuit, ie an LC oscillating circuit, the phase of which is constantly shifting compared to the phase of the pilot signal due to changes in the inductance of the coil due to temperature fluctuations, mechanical vibrations, etc. but <> 5 a triangular signal obtained by conversion from the square-wave signal, the frequency of which is equal to that of the pilot signal. Since no resonance circuit or IC oscillating circuit is required to generate the triangular signal, the pilot signal can be stably separated from the stereo signal.

Durch die Vermeidung eines IC-Schwingkreises werden darüber hinaus die Herstellungskosten verringert und die Integrationsmöglichkeit verbessert Eine Einstellung der Phase zwischen Pilotsignal und Löschsignal ist nicht erforderlich.By avoiding an IC resonant circuit, manufacturing costs are also reduced and the possibility of integration improved. Adjustment of the phase between the pilot signal and the cancellation signal not necessary.

Bevorzugte Weiterbildungen und Ausgestaltungen der erfindungsgemäßen Pilotsignal-Löschschaltung sind Gegenstand der Patentansprüche 2 bis 8.Preferred developments and refinements of the pilot signal cancellation circuit according to the invention are Subject of claims 2 to 8.

Die Erfindung wird im folgenden anhand der in der Zeichnung dargestellten bevorzugten Ausführungsbeispiele näher erläutert Es zeigtThe invention is described below with reference to the preferred exemplary embodiments shown in the drawing explained in more detail It shows

Fig. 1 das Blockschaltbild einer ersten Pilotsignal-Löschschaltung, 1 shows the block diagram of a first pilot signal cancellation circuit,

Fig.2 ein Signaldiagramm zur Erläuterung der Arbeitsweise der Pilotsignal-Löschschaltung,2 shows a signal diagram to explain the Operation of the pilot signal cancellation circuit,

F i g. 3A und 3B Schaltbilder von Beispielen des in der Löschschaltung verwendbaren Tiefj-iiifilters,F i g. 3A and 3B are circuit diagrams showing examples of the low filter usable in the cancellation circuit,

F i g. 4A und 4B Schaltbilder von Ausführungsbeispielen der in der Löschschaltung verwendbaren Signalvereinigungsschaltung undF i g. 4A and 4B are circuit diagrams of exemplary embodiments the signal combining circuit which can be used in the cancellation circuit and

F i g. 5 das Schaltbild einer Demodulatorschaltung.F i g. 5 shows the circuit diagram of a demodulator circuit.

F i g. i zeigt das Blockschaltbild einer Pilotsignal-Löschschaltung. F i g. i shows the block diagram of a pilot signal cancellation circuit.

Das das 19-kHz-Pilotsignal enthaltende zusammengesetzte Stereosignal wird einem Vorverstärker i zugeführt, der das verstärkte Stereosigna! einer durch gestrichelte Linien eingerahmten phasenverriegelten Schaltung PLL zuführt Das Ausgangssignal des Vorverstärkers 1 wird zunächst einem Phasenkomparator 2 zugeführt, dessen zweitem Eingang das Ausgangssignal der phasenstarren Schaltung PLL zugeführt v/ird und dessen Ausgangsspannung der Phasendifferenz der beiden Eingangssignale proportional ist Das Phasendifferenzsignal wird über ein Tiefpaßfilter 3 einem Gleichstromverstärker 4 zugeführt der ein der Phasendifferenz proportionales verstärktes Gleichspannungssignal liefert. Dieses Gleichspannungssignai wird einem spannungsgesteuerten Oszillator 5 zugeführt, dessen Schwingungsfrequenz sich mit der Eingangs-Gleichspannung ändert und der normalerweise mit einer Frequenz von 76 kHz schwingt, wenn ihm keine Eingangsspannung zugeführt wird. Das Ausgangssignal des spannungsgesteuerten Oszillators 5 wird mittels eines Frequenzteilers 6 durch den Faktor 2 in ein 38-kHz-Signal geteilt. Das 38-kHz-Ausgangssignal des Frequenzteilers 6 wird als Schaltsignal zum Trennen der Signale des rechtin und linken Kanals aus dem zusammengesetzten Eingangssignal benutzt. Ein weiterer Frequenzteiler 7 teilt die Frequenz des 38-kHz-Sig.nals des Frequenzteilers 6 weiter um den Faktor 2, so daß ein 19-kHz-Signal entsteht. Dieses wird einerseits auf den Phasenkomparator 2 rückgekoppelt Die Schaltungsbestandteile 2 bis 7 bilden somit eine phasenverriegelte Schaltung. Ein vom Frequenzteiler 6 abgegriffenes 38-kHz-HiIfsträgersignal wird einem Demodulator 10 zugeführt, um die Signale für den rechten und linken Kanal aus dem zusammengesetzten Eingangssignal zu reproduzieren. Die Phas<; aes vom anderen Frequenzteiler 7 abgegriffenen 19-kHz-Signals wird mit dem 19-kHz-Pilotsignal im Ausgangssignal des Vorverstärkers durrh den Phasenkomparator 2 vergH-chen, so daß die Phase des 38-kHz-Hilfsträgersignals vom Frequenzteiler 6 mit der des 19-kHz-Pilotsignals im Ausgangssignal des Vorverstärkers 1 synchronisiert werden kann. Das 19-kHz-Ausgangssignal des Fre-The composite stereo signal containing the 19 kHz pilot signal is fed to a preamplifier i, which generates the amplified stereo signal! a framed by broken lines phase-locked circuit PLL supplies the output of the preamplifier 1 a phase comparator 2 is supplied initially, whose second input receives the output signal of the phase-locked circuit PLL v / ill and the output voltage of the phase difference of the two input signals is proportional to the phase difference signal is supplied via a low pass filter 3 is fed to a direct current amplifier 4 which supplies an amplified direct voltage signal proportional to the phase difference. This DC voltage signal is fed to a voltage-controlled oscillator 5, the oscillation frequency of which changes with the input DC voltage and which normally oscillates at a frequency of 76 kHz when no input voltage is fed to it. The output signal of the voltage-controlled oscillator 5 is divided by a factor of 2 into a 38 kHz signal by means of a frequency divider 6. The 38 kHz output signal of the frequency divider 6 is used as a switching signal for separating the signals of the right and left channels from the composite input signal. Another frequency divider 7 divides the frequency of the 38 kHz signal of the frequency divider 6 by a factor of 2, so that a 19 kHz signal is produced. On the one hand, this is fed back to the phase comparator 2. The circuit components 2 to 7 thus form a phase-locked circuit. A 38 kHz subcarrier signal tapped by the frequency divider 6 is fed to a demodulator 10 in order to reproduce the signals for the right and left channels from the composite input signal. The Phas <; Aes 19 kHz signal tapped from the other frequency divider 7 is compared with the 19 kHz pilot signal in the output signal of the preamplifier by the phase comparator 2, so that the phase of the 38 kHz subcarrier signal from the frequency divider 6 with that of the 19 kHz -Pilot signal in the output signal of the preamplifier 1 can be synchronized. The 19 kHz output signal of the fre-

quenzteilers 7 wird einerseits einem Tiefpaßfilter 8 zugeführt, dessen Sperrfrequenz weit unterhalb 19 kHz liegt und das das Ausgangssignal des Frequenzteilers 7 (lii-kHz-Rechtecksignal) in ein Dreiecksignal umwandelt. Dieses ist gegenüber dem 19-kHz-Rechtecksignal 5 um 90° verzögert (F i g. 2).frequency divider 7 is on the one hand a low-pass filter 8 supplied, the blocking frequency of which is well below 19 kHz and which is the output signal of the frequency divider 7 (lii kHz square wave signal) is converted into a triangle signal. This is 5 compared to the 19 kHz square wave signal delayed by 90 ° (Fig. 2).

F i g. 3A und 3B zeigen Ausführungsbeispiele des Tiefpaßfilters 8.F i g. 3A and 3B show exemplary embodiments of the low-pass filter 8.

F i g. 3A zeigt eine normale jr-lntegrationsschaltung mit Kondensatoren Q und Q und einem Widerstand Rj, ι ο Fig.3B zeigt einen Miller-Integrator mit Transistoren Q\ und Qi, Widerständen Ri bis Rf, und einem Kondensator Cy Bei normalen Integrierschaltungen wird die Zeitkonstante so groß gewählt, daß sich eine gute Linearität ergibt. Die Amplitude der Ausgangsspannung wird mit steigender Zeitkonstante kleiner.F i g. 3A shows a normal jr-integration circuit with capacitors Q and Q and a resistor Rj, ι ο 3B shows a Miller integrator with transistors Q \ and qi, resistors Ri to Rf, and a capacitor Cy Under normal integrating the time constant is so chosen large that there is a good linearity. The amplitude of the output voltage decreases as the time constant increases.

Ein Miller-Integrator ist eine Widerstands-Kondensator-Ladeschaltung mit einem Verstärker mit hohem Verstärkungsfaktor, dem der zur Erzeugung einer linearen Zeitbasisspannung dienende Kondensator parallelgeschaltet ist. Ein Miller-Integrator wandelt daher ein Rechtecksignal in ein Dreiecksignal unter Linearität um und verstärkt darüber hinaus das Dreiecksignal. Das Tiefpaßfilter 8 kann stattdessen auch aus einem triggerbaren Dreieckwellengenerator bestehen. Eine Signalvereinigungsschaltung 9 bildet die Differenz zwischen dem eingegebenen zusammengesetzten Stereosignal und dem das Ausgangssignal des Tiefpaßfilters 8 darstellenden Dreiecksignal:A Miller integrator is a resistor-capacitor charging circuit with a high-gain amplifier, which is connected to the capacitor used to generate a linear time base voltage is connected in parallel. A Miller integrator therefore converts a square wave signal into a triangle signal Linearity and also amplifies the triangle signal. The low-pass filter 8 can instead also consist of a triggerable triangular wave generator. A signal combining circuit 9 forms the Difference between the input stereo composite signal and the output signal of the Low-pass filter 8 representing triangle signal:

(L+ R)+ (L- R)sm2o)t + (P- Ρήύηωΐ + A sin 2ωί
+ ßsin 3ωί
(L + R) + (L- R) sm2o) t + (P- Ρήύηωΐ + A sin 2ωί
+ ßsin 3ωί

worin ω = Ίπί. f= 19 kHz, P die Amplitude der Steuersignaikomponente. P\ die Amplitude des ersten Terms in der Dehnung des Dreiecksignals und A, ßdie Amplituden der harmonischen Komponenten des Dreiecksignals sind. Höher harmonische Komponenten wie A sin 2o)t und ßsin 3ωί des Dreiecksignrls außer *o dem Hauptkanalsignal (L + R) und dem Unterkanalsignal (L R)sm 2o)t sind nicht notwendig. Diese Komponenten sind vernachlässigbar klein. Da die Amplitude des der Signalvereinigungsschaltung 9 zugeführten Dreiecksignals durch ein Potentiometer «5 VR einstellbar ist, so daß die Amplitude von P\ gleich der von Pist, kann das Pilotsignal gelöscht werden.where ω = Ίπί. f = 19 kHz, P the amplitude of the control signal component. P \ is the amplitude of the first term in the expansion of the triangle signal and A, ß are the amplitudes of the harmonic components of the triangle signal. Higher harmonic components such as A sin 2o) t and ßsin 3ωί of the triangle signal except * o the main channel signal (L + R) and the sub -channel signal (L - R) sm 2o) t are not necessary. These components are negligibly small. Since the amplitude of the triangular signal fed to the signal combination circuit 9 can be adjusted by a potentiometer 5 VR , so that the amplitude of P \ equals that of Pist, the pilot signal can be canceled.

Statt zwischen den Ausgang des Tiefpaßfilters 8 und den zweiten Eingang der Signalvereinigungsschaltung 9 könnte das Potentiometer VR zwischen den Eingang so des Vorverstärkers 1 und den ersten Eingang der Signalvereinigungsschaltung 9 geschaltet werden. Da hierbei aber die Amplitude des zusammengesetzten Stereosignals, das der Signalvereinigungsschaltung 9 zugeführt wird, durch das Potentiometer VR eingestellt wird, würde das Ausgangssignal der Vereinigungsschaltung 9 in unerwünschter Weise durch die Einstellung des Potentiometers VR geändert Dagegen wird bei der bevorzugten Ausführungsform mit zwischen den Ausgang des Tiefpaßfilters 8 und den zweiten Eingang der Signalvereinigungsschaltung 9 geschaltetem Potentiometer VT? das Ausgangssignal der Signalvereinigungsschaltung 9 in erwünschter Weise konstant, da nur die Amplitude des Löschsignals durch das Potentiometer VT? einstellbar ist »ϊInstead of between the output of the low-pass filter 8 and the second input of the signal combination circuit 9, the potentiometer VR could be connected between the input of the preamplifier 1 and the first input of the signal combination circuit 9. However, since the amplitude of the composite stereo signal fed to the signal combination circuit 9 is adjusted by the potentiometer VR , the output signal of the combination circuit 9 would be undesirably changed by the adjustment of the potentiometer VR Low-pass filter 8 and the second input of the signal combining circuit 9 switched potentiometer VT? the output signal of the signal combining circuit 9 desirably constant, since only the amplitude of the cancellation signal through the potentiometer VT? adjustable is »ϊ

Die bevorzugte Ausführungsform hat also den Vorteil eines konstanten Ausgangssignals der Signalvereinigungsschaltung 9, da deren Ausgangssignal nicht durch die Einstellung des Potentiometers beeinflußt wird. Es ist nicht notwendig, die höher harmonischen Komponenten durch sinusförmige Signale ebenso wie das Pilotsignal zu entfernen. Es braucht lediglich das Pilotsignal durch das Dreiecksignal gelöscht zu werden.The preferred embodiment thus has the advantage of a constant output signal from the signal combination circuit 9, as its output signal is not influenced by the setting of the potentiometer. It is not necessary to use the higher harmonic components due to sinusoidal signals as well as that Remove pilot signal. Only the pilot signal needs to be canceled by the triangular signal.

Fig.4A und 4B zeigen Ausführungsformen der Signalvereinigungsschaltung 9. Fig.4A zeigt eine aus Widerständen Ri und Rt aufgebaute Addierschaltung, Fig.4B eine aus einem Transistor Q* und einem Belastungswiderstand R<> aufgebaute Subtraktionsschaltung. 4A and 4B show embodiments of the signal combining circuit 9. FIG. 4A shows an adding circuit made up of resistors Ri and Rt , and FIG. 4B shows a subtraction circuit made up of a transistor Q * and a load resistor R <>.

Das Signaldiagramm der Fig. 2 zeigt die Phasenbeziehung zwischen dem Pilotsignal, dem von der Schaltung PLL erzeugten 19-kHz-Signal und dem Ausgangssignal des Tiefpaßfilters 8. Das von der phasenstarren Schaltung PLL mit den Blöcken 2 bis 7 erzeugte 19-kHz-Signal wird in fester Phasenbeziehung zum Pilotsignal gehalten, und zwar läuft gemäß Fig. 2 das 19-kHz-Rechtecksignal dem Pilotsignal um 90" voraus. Bei der Wellenform-Umwandlung des 19-kHz-Rechtecksignals in ein Dreiecksignal durch die Integratorschaltung des Tiefpaßfilters 8 wird die Phase des sich ergebenden Dreiecksignals gegenüber der Rechteckwelle um 90° verzögert. Somit ergibt sich ein Dreiecksignal mit der Phase des Püotsignals. Das Ausga/igssignal des Tiefpaßfilters 8 wird über das Potentiometer VR der Signalvei?inigungsschaltung 9 zugeführt, die die in Fig.4B gezeigte Subtraktionsschaltung enthält. The signal diagram of Fig. 2 shows the phase relationship between the pilot signal, the 19 kHz signal generated by the circuit PLL and the output signal of the low-pass filter 8. The 19 kHz signal generated by the phase-locked circuit PLL with blocks 2 to 7 becomes is kept in a fixed phase relation to the pilot signal, namely, according to FIG. 2, the 19 kHz square wave signal leads the pilot signal by 90 " The resulting triangular signal is delayed by 90 ° compared to the square wave. This results in a triangular signal with the phase of the Püotsignal. The output signal of the low-pass filter 8 is fed via the potentiometer VR to the signal reduction circuit 9, which the subtraction circuit shown in FIG contains.

In der Signalvereinigungsschaltung 9 wird das zusammengesetzte Stereosignal einer Subtraktion unterzogen, wodurch das darin enthaltene Pilotsignal gelöscht wird. Das Stereosignal wird dann im Demodulator tO (Fig.5) in die Signale für den rechten und linken Kanal aufgetrennt.In the signal combining circuit 9, the composite stereo signal is subjected to a subtraction, whereby the pilot signal contained therein is deleted. The stereo signal is then used in the demodulator tO (Fig. 5) separated into the signals for the right and left channels.

Der Multiplex-Demodulator der F i g. 5 enthält zwei Paare in Differenzschaltung geschalteter Transistoren Qs, Qt und Qj, Qs, die einen Doppelgegentakt-Differenzverstärker bilden, zwei in Differenzschaltung geschaltete Transistoren Qg und CV die an die jeweiligen Differenzpaare des Doppelgegentakt-Verstärkers angeschlossene Signaleingabe-Verstärker bilden, einen Belastungswiderstand Ru für den linken Kanal, einen Belastungswiderstand Rlh für den rechten Kanal und Rückkopplungswiderstände /?io, Kn und Λ12. Eine Bezugs-Vorspannung Vref und das zusammengesetzte Signal V/„ von der Rechenschaltung 9 werden den Basen der Transistoren Q9 und Qw zugeführt, während den Basen der als Schaltelemente arbeitenden Transistoren Q5, Qg und Q&, Qj die 38-kHz-Hilfsträger vom Frequenzteiler 6 zugeführt werden, deren Phasen gegeneinander um 180° verschoben sind. An den beiden Ausgängen des Demodulators der Fig.5 werden die Signale OUTl und OUTr für den linken bzw. rechten Kanal abgegriffen. Werden beispielsweise den Basen der Transistoren Q\0 und Qs das zusammengesetzte Signal Vm und der 38-kHz-Unterträger gleichzeitig zugeführt, so erscheint das Produkt dieser Signale am Ausgang OUTr. Die Rückkopplungswiderstände #10, R\ 1 und Rn kompensieren eine unzureichende Trennung der Signale für den linken und den rechten Kanal. Ein derartiger Demodulator ist aus IEEE Transactions on Broadcast and Television Receivers, Nov. 1971, Band BTR-17, Nr. 4, Seiten 270—276 bekanntThe multiplex demodulator of FIG. 5 contains two pairs of differential-connected transistors Qs, Qt and Qj, Qs, which form a double-push-pull differential amplifier, two differential-connected transistors Qg and CV, which form signal input amplifiers connected to the respective differential pairs of the double-push-pull amplifier, a load resistor Ru for the left channel, a load resistor Rlh for the right channel and feedback resistors /? io, Kn and Λ12. A reference bias voltage Vref and the composite signal V / "from the arithmetic circuit 9 are applied to the bases of the transistors Q 9 and Qw , while the bases of the switching elements Q 5 , Qg and Q &, Qj receive the 38 kHz subcarriers from Frequency divider 6 are supplied, the phases of which are mutually shifted by 180 °. The signals OUT1 and OUTr for the left and right channels are tapped off at the two outputs of the demodulator in FIG. If, for example, the combined signal V m and the 38 kHz subcarrier are fed to the bases of the transistors Q \ 0 and Qs at the same time, the product of these signals appears at the output OUTr. The feedback resistors # 10, R \ 1 and Rn compensate for insufficient separation of the signals for the left and right channels. Such a demodulator is known from IEEE Transactions on Broadcast and Television Receivers, Nov. 1971, Volume BTR-17, No. 4, pages 270-276

Die Erfindung ist durch die obigen Ausführungsbeispiele nicht beschränkt Beispielsweise kann ein 19-kHz-Rechtecksignal erzeugt werden, dessen Phase gegenüber dem Pilotsignal um 90° verzögert ist undThe invention is through the above embodiments not restricted For example, a 19 kHz square wave signal can be generated whose phase is delayed by 90 ° with respect to the pilot signal and

7 87 8

dieses Signal kann in ein Kechtecksignal umgewandelt zusammengesetzten Stereosignal hinzuaddiert,this signal can be converted into a square wave signal and added to it as a composite stereo signal,

werden, so daß ein zum Eingangs-Steuersignal gegen- Wie sich aus der vorstehenden Beschreibung ergibt,as can be seen from the description above,

phasiges (um 180° verschoben) Löschsignal entsteht. kann die Erfindung allgemein auf Multiplexdecoderphase (shifted by 180 °) extinguishing signal arises. the invention can generally apply to multiplex decoders

Dieses Löschsignal wird in einer Signalvereinigungs- angewandt werden,This cancellation signal will be applied in a signal combination

schaltung zur Bildung eines Summensignals dem icircuit for forming a sum signal to the i

Hierzu 2 Blatt ZeichnungenFor this purpose 2 sheets of drawings

Claims (8)

Patentansprüche;Claims; 1, Pilotsignal-Löschschaltung für Multiplexdecoder, mit einer phasenverriegelten Schaltung (PLL) zur Erzeugung eines Rechtecksignals mit der Frequenz des Pilotsignals in einem zusammengesetzten Stereosignal auf der Basis des Pilotsignals, wobei die phasenverriegelte Schaltung (PLL) einen Phasenkomparator (2) enthält, dessen erstem Eingang das zusammengesetzte Stereosignal zugeführt ι ο wird und dessen zweiter Eingang an den Ausgang der phasenverriegelten Schaltung angeschlossen ist, sowie ein an den Ausgang des Phasenkomparator (2) angeschlossenes Tiefpaßfilter (3), einen spannungsgesteuerten Oszillator (5), dessen Frequenz von der vom Tiefpaßfilter erhaltenen Spannung abhängt, einen ersten Frequenzteiler (6), der an den Ausgang des spannungsgesteuerten Oszillators (5) angeschlossen ist und ein Schaltsignal für den Multiplexdecoder erzeugt, und einen zweiten Frequenzteiler (7), der an den Ausgang des ersten Frequenzteilers (6) angeschlossen ist und das Rechtecksignal am Ausgang der phasenverriegelten Schaltung (PLL) erzeugt, mit einer Wellenform-Umwandlungseinrichtung (8) zur Umwandlung des Rechtecksignals in ein Loschsignal zum Löschen der Pilotsignalkomponente im zusammengesetzten Stereosignal, und mit einer Signalvereinigungsschaltung (9) zur Löschung des Pilotsignals im zusammengesetzten Stereosignal unter Verwendung des von der Wellenform-Umwandlungseinrichtung (8) erhaltenen Löschsignals, dadurch gekennzeichnet, daß die Wellenfo'TTi-Um· /andlungseinrichtung1, pilot signal cancellation circuit for multiplex decoders, with a phase-locked circuit (PLL) for generating a square-wave signal with the frequency of the pilot signal in a composite stereo signal on the basis of the pilot signal, the phase-locked circuit (PLL ) containing a phase comparator (2), the first of which Input, the composite stereo signal is fed and the second input is connected to the output of the phase-locked circuit, as well as a low-pass filter (3) connected to the output of the phase comparator (2), a voltage-controlled oscillator (5), the frequency of which is different from that of the low-pass filter obtained voltage depends, a first frequency divider (6) which is connected to the output of the voltage-controlled oscillator (5) and generates a switching signal for the multiplex decoder, and a second frequency divider (7) which is connected to the output of the first frequency divider (6) is and the square wave signal at the output of the pha sensor-locked circuit (PLL) generated, with a waveform converting device (8) for converting the square wave signal into a cancellation signal for canceling the pilot signal component in the stereo composite signal, and with a signal combining circuit (9) for canceling the pilot signal in the stereo composite signal using that of the waveform -Converting device (8) received cancellation signal, characterized in that the wave form-TTi conversion device (8) das Rechtecksigna) in ein Löschsignal mit dreieckigem Verlauf umwam'iit, dessen erste Harmonische die Pilotsignalkomponente löscht.(8) umwam'iit the square signal a) into a cancellation signal with a triangular profile, the first of which Harmonic cancels the pilot signal component. 2. Pilotsignal-Löschschaltung nach Anspruch 1, dadurch gekennzeichnet, daß die Signalvereinigungsschaltung (9) einen ersten und einen zweiten Eingang aufweist, denen das zusammengesetzte Stereosignal bzw. das von der Wellenform-Umwandlungseinrichtung (8) erhaltene Löschsignal zugeführt sind, und daß zwischen den Ausgang der Wellenform-Umwandlungseinrichtung (8) und den zweiten Eingang der Signalvereinigungsschaltung2. pilot signal cancellation circuit according to claim 1, characterized in that the signal combination circuit (9) has a first and a second input to which the composite stereo signal and that from the waveform converter, respectively (8) received clear signal are supplied, and that between the output of the Waveform conversion means (8) and the second input of the signal combining circuit (9) ein Potentiometer (VR) zur Einstellung der Amplitude des Löschsignals geschaltet ist.(9) a potentiometer (VR) is connected to adjust the amplitude of the extinguishing signal. 3. Pilotsignal-Löschschaltung nach Anspruch 2, dadurch gekennzeichnet, daß die Wellenform-Umwandlungseinrichtung ein Tiefpaßfilter (8) enthält. so3. pilot signal cancellation circuit according to claim 2, characterized in that the waveform converting means contains a low-pass filter (8). so 4. Pilotsignal-Löschschaltung nach Anspruch 3, dadurch gekennzeichnet, daß das Tiefpaßfilter einen Miller-Integrator enthält und das mit dem Pilotsignal gleichphasige Dreieck-Löschsignal erzeugt.4. pilot signal cancellation circuit according to claim 3, characterized in that the low-pass filter has a Miller integrator and generates the in-phase triangle cancellation signal with the pilot signal. 5. Pilotsignal-Löschschaltung nach Anspruch 4, dadurch gekennzeichnet, daß das Tiefpaßfilter (8) eine Integrationsschaltung aufweist, die einen Widerstand (Ri), einen ersten, zwischen das eine Ende des Widerstands und ein Bezugspotential geschalteten Kondensator (Q) und einen zweiten, zwischen das andere Ende des Widerstandes und das Bezugspotential geschalteten Kondensator (Q) aufweist.5. pilot signal cancellation circuit according to claim 4, characterized in that the low-pass filter (8) has an integration circuit comprising a resistor (Ri), a first capacitor (Q) connected between one end of the resistor and a reference potential and a second capacitor (Q), having capacitor (Q) connected between the other end of the resistor and the reference potential. 6. Pilotsignal-Löschschaltung nach Anspruch 4 oder 5, dadurch gekennzeichnet, daß die Zeitkonstante des Miller-Integrators bzw. der Integrationsschaltung so hoch gewählt ist, daß sich eine gute Linearität ergibt.6. pilot signal cancellation circuit according to claim 4 or 5, characterized in that the time constant of the Miller integrator or the integration circuit is chosen so high that a good Linearity results. 7, Pilotsignal-Löschschaltung nach einem der Ansprüche 1 bis 6, dadurch gekennzeichnet, daß die Signalvereinigungsschaltung (9) einen ersten Widerstand (Rj), dessen einer Seite das zusammengesetzte Stereosignal zugeführt ist, und einen zweiten Widerstand (Rs) enthält, dessen einer Seite das Ausgangssignal der Wellenform-Umwandlungseinrichtung (8) zugeführt ist, und daß die anderen Seiten des ersten und zweiten Widerstandes miteinander verbunden sind, so daß ein Stereosignal ohne Pilotsignalkomponente erhalten wird.7, pilot signal cancellation circuit according to one of Claims 1 to 6, characterized in that the signal combination circuit (9) contains a first resistor (Rj), one side of which is supplied with the composite stereo signal, and a second resistor (Rs) , one side of which the output signal is supplied to the waveform converting means (8), and that the other sides of the first and second resistors are connected to each other so that a stereo signal having no pilot signal component is obtained. 8. Pilotsignal-Löschschaltung nach einem der Ansprüche 1 bis 6, dadurch gekennzeichnet, daß die Signalvereinigungsschaltung (9) einen Transistor (SQ4) mit an Masse liegendem Emitter enthält, dessen Basis mit dem Ausgangssignal der Wellenform-Umwandlungseinrichtung (8) gespeist ist und dessen Kollektor mit einem Lastwiderstand (A9) verbunden ist, dessen anderer Seite das zusammengesetzte Stereosignal zugeführt ist, so daß am Kollektor des Transistors das Stereosignal ohne Pilotsignalkomponente abgreifbar ist8. pilot signal cancellation circuit according to one of claims 1 to 6, characterized in that the signal combination circuit (9) contains a transistor (SQ 4 ) with an emitter connected to ground, the base of which is fed with the output signal of the waveform conversion device (8) and the collector of which is connected to a load resistor (A 9 ), the other side of which is supplied with the composite stereo signal, so that the stereo signal can be tapped without a pilot signal component at the collector of the transistor
DE19772739668 1976-09-13 1977-09-02 Pilot signal cancellation circuit for multiplex decoders Expired DE2739668C2 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10879376A JPS5335302A (en) 1976-09-13 1976-09-13 Cancel circuit for mpx decoder pilot signal

Publications (2)

Publication Number Publication Date
DE2739668A1 DE2739668A1 (en) 1978-03-16
DE2739668C2 true DE2739668C2 (en) 1983-05-26

Family

ID=14493611

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19772739668 Expired DE2739668C2 (en) 1976-09-13 1977-09-02 Pilot signal cancellation circuit for multiplex decoders

Country Status (2)

Country Link
JP (1) JPS5335302A (en)
DE (1) DE2739668C2 (en)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL174312C (en) * 1978-05-17 1984-05-16 Philips Nv STEREO DECODER WITH 19KHZ PILOT SUPPRESSION AND IMPROVED OSCILLATION PHASE LOCK.
JPS5853805B2 (en) * 1979-02-15 1983-12-01 日本ビクター株式会社 Pilot signal removal device
DE3311072A1 (en) * 1983-03-26 1984-09-27 Philips Patentverwaltung Gmbh, 2000 Hamburg METHOD FOR GENERATING AN APPROXIMATELY SINE-SHAPED SIGNAL AND CIRCUIT ARRANGEMENT FOR IMPLEMENTING THIS METHOD, ESPECIALLY FOR A STEREO DEMODULATOR
US4624117A (en) * 1985-02-05 1986-11-25 Whirlpool Corporation Removable shipping restraint system for appliances
US5083845A (en) * 1990-06-01 1992-01-28 Whirlpool Corporation Appliance manufacturing and transfort fixture

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4990805U (en) * 1972-11-27 1974-08-07
JPS552101B2 (en) * 1975-02-03 1980-01-18

Also Published As

Publication number Publication date
DE2739668A1 (en) 1978-03-16
JPS5335302A (en) 1978-04-01

Similar Documents

Publication Publication Date Title
DE2902952C2 (en) Direct mixing receiving system
DE2142660A1 (en) Tuning and reception field strength display circuit
DE2645950A1 (en) RADIO RECEIVER FOR FREQUENCY MODULATED SIGNALS
DE69212214T2 (en) Discrete-time stereo decoder
EP0345881B1 (en) Synchronous demodulator
EP0936744B1 (en) Carrier generating device for a digital demodulator of MPX signals
DE2624787B2 (en) Circuit arrangement for the automatic control of an intermediate frequency of an FM receiver
DE69214218T2 (en) receiver
DE3533330C2 (en)
DE2428880A1 (en) FM-AM RADIO RECEIVER
DE2739668C2 (en) Pilot signal cancellation circuit for multiplex decoders
DE69216928T2 (en) Receiver with direct implementation
DE3240565C2 (en) Direct mixing synchronous receiver
DE2912756C2 (en)
DE3005033C2 (en) Stereo modulator circuit
DE2755472C2 (en)
DE2238246A1 (en) TELEVISION RECEIVER WITH SYNCHRONOUS DETECTOR
DE2814522C2 (en)
DE1906957C3 (en) Demodulator amplifier for angle-modulated electrical high-frequency oscillations
DE2919296C2 (en) Stereo decoder with 19 kHz pilot suppression and improved phase locking of the subcarrier oscillator
DE2652237A1 (en) SYNCHRONOUS DETECTOR CIRCUIT
DE2914460C2 (en) FM stereo multiplex receiver
DE3412191A1 (en) Integrable receiver circuit
AT390534B (en) REGULATED OSCILLATOR
EP0185414B1 (en) Fm stereo receiver

Legal Events

Date Code Title Description
OAP Request for examination filed
OD Request for examination
8128 New person/name/address of the agent

Representative=s name: VON FUENER, A., DIPL.-CHEM. DR.RER.NAT. EBBINGHAUS

D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee