DE2641834A1 - MONOSTABLE SHIFT - Google Patents
MONOSTABLE SHIFTInfo
- Publication number
- DE2641834A1 DE2641834A1 DE19762641834 DE2641834A DE2641834A1 DE 2641834 A1 DE2641834 A1 DE 2641834A1 DE 19762641834 DE19762641834 DE 19762641834 DE 2641834 A DE2641834 A DE 2641834A DE 2641834 A1 DE2641834 A1 DE 2641834A1
- Authority
- DE
- Germany
- Prior art keywords
- input
- output
- circuit according
- monostable circuit
- energy source
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/023—Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
Landscapes
- Electronic Switches (AREA)
- Measurement Of Predetermined Time Intervals (AREA)
Description
NCR CORPORATIO Dayton, Ohio (V.St.A.) NCR CORPORATIO Dayton, Ohio (V.St.A.)
PatentanmeldungPatent application
Unser Az.: Case 2169/GEROur reference number: Case 2169 / GER
MONOSTABILE SCHALTUNGMONOSTABLE SHIFT
Die Erfindung betrifft eine monostabile Schaltung zur Erzeugung von Ausgangsimpulsen mit im wesentlichen konstantem Energieinhalt unabhängig von Veränderungen der Versorgungsspannung.The invention relates to a monostable circuit for generating output pulses with im essential constant energy content regardless of changes in the supply voltage.
Schaltungen der eingangs genannten Art können beispielsweise zur Steuerung von Matrixdruckern verwendet werden, bei denen die Druckdrähte durch elektromagnetische Spulen betätigt werden. Die Zahl der zu betätigenden Spulen ändert sich von Zeichen zu Zeichen, so daß in Abhängigkeit davon die an den Spulen anliegende Versorgungsspannung variiert, wodurch ungleichmäßige Anschlagkräfte und somit unterschiedliche Druckbilder bei den verschiedenen Zeichen entstehen.Circuits of the type mentioned at the beginning can be used, for example, to control matrix printers can be used in which the printing wires are operated by electromagnetic coils. The number of the coils to be operated changes from character to character, so that depending on the Coils applied supply voltage varies, causing uneven stop forces and thus different print images with the different Signs arise.
Eine Möglichkeit zur Beseitigung dieses Problems besteht darin, daß die Spannungsversorgungsquelle sehr genau geregelt wird, was jedoch nachteilig ist, da dies relativ hohe Kosten verursacht.One way to overcome this problem is that the voltage supply source is regulated very precisely, which is disadvantageous because this causes relatively high costs.
Es ist eine Aufgabe der vorliegenden Erfindung, eine einfache und billige Schaltung aufzuzeigen, mit der die eingangs genannten Probleme eliminiert werden können.It is an object of the present invention to provide a simple and inexpensive circuit to show the problems mentioned at the beginning can be eliminated.
14. September 1976September 14, 1976
70981 3/073270981 3/0732
Die Erfindung ist gekennzeichnet durch eine bistabile Schaltung mit einem ersten und einem zweiten Eingang und einem Ausgang, wobei ein Eingangssignal an den ersten Eingang angelegt wird, wodurch die Erzeugung eines Ausgangsimpulses eingeleitet wird, durch Spannungsvergleichsvorrichtungen, durch eine Ladevorrichtung, die mit einer Energiequelle und mit dem ersten Eingang der genannten Vergleichsvorrichtung verbunden ist, durch Vorspannungsvorrichtungen zur Lieferung eines Vorspannungspotentials am zweiten Eingang der Spannungsvergleichsvorrichtung , durch einen Schalter, der zwischen den Ausgang und die Ladevorrichtung geschaltet ist und durch eine Steuerkopplungsvorrichtung, die zwischen einen Ausgang der genannten Spannungsvergleichsvorrichtung und den zweiten Eingang geschaltet ist, wobei der Beginn des Ausgangsimpulses bewirkt, daß der Schalter eine Entladung der Ladevorrichtung von der Energiequelle verursacht und beim Erreichen eines Potentials in der Entladevorrichtung, das mit dem Vorspannungspotential übereinstimmt, bewirkt wird, daß die genannten Vergleichsvorrichtungen bewirken, daß ein Steuersignal über die Steuerkopplungsvorrichtung an den zweiten Eingang angelegt wird, wodurch der Ausgangsimpuls beendet wird und die Vorspannungsvorrichtung ein festes Vorspannungspotential liefert, wobei die Dauer des Ausgangsimpulses in einer umgekehrten Beziehung zu Veränderungen in dem Potential der Energiequelle steht.The invention is characterized by a bistable circuit with a first and a second input and an output, with an input signal on the first input is applied, whereby the generation of an output pulse is initiated by Voltage comparison devices, by a charging device connected to a power source and to the first input of said comparison device is connected by biasing devices for providing a bias potential at the second Input of the voltage comparison device through a switch connected between the output and the charging device and by a Control coupling device between a Output of said voltage comparison device and the second input is connected, the beginning of the output pulse causing the switch causes a discharge of the charging device from the energy source and when a potential is reached is caused in the discharge device that coincides with the bias potential that the mentioned comparison devices cause a Control signal is applied via the control coupling device to the second input, whereby the Output pulse is terminated and the bias device provides a fixed bias potential, wherein the duration of the output pulse is inversely related to changes in potential the energy source.
14. September 1976September 14, 1976
7098 13/07327098 13/0732
Ein Vorteil der erfindungsgemäßen Schaltung besteht darin, daß der Energieinhalt der von der erfindungsgemäßen Schaltung erzeugten Impulse annähernd konstant ist, da die Impulse in bezug auf Veränderungen der Versorgungsspannung entgegengesetzt verändert werden Dadurch kann auf einfache Weise bewirkt werden, daß bei einem Einsatz der erfindungsgemäßen Schaltung zur Steuerung der Spulen eines Matrixdruckers infolge der gleichmäßigen Anschlagkräfte das Druckbild für alle Zeichen gleichmäßig ist.An advantage of the circuit according to the invention is that the energy content of the The circuit according to the invention generated pulses is approximately constant, since the pulses with respect to changes the supply voltage can be changed in the opposite direction a use of the circuit according to the invention for controlling the coils of a matrix printer as a result of the uniform impact forces the print image for everyone Character is even.
Im folgenden wird die erfindungsgemäße Schaltung anhand eines Ausführungsbeispiels unter Bezugnahme auf die beiliegenden Zeichnungen beschrieben. In diesen zeigen:In the following, the circuit according to the invention is based on an exemplary embodiment under Described with reference to the accompanying drawings. In these show:
Fig. 1 ein Schaltbild der erfindungsgemäßen monostabilen Schaltung undFig. 1 is a circuit diagram of the monostable circuit according to the invention and
Fig. 2 Kennlinien zur Darstellung des Verhältnisses zwischen der Dauer der Ausgangsimpulse und der Versorgungsspannung in der Schaltung gemäß Fig. 1, wobei in letzterer verschiedene Regelungen vorgenommen wurden.Fig. 2 characteristic curves to show the relationship between the duration of the output pulses and the supply voltage in the circuit according to FIG. 1, the latter being different controls were made.
Zunächst wird auf die Schaltung in Fig. 1 Bezug genommen, an die ein Eingangssignal mit einer Dauer t~ - t, an einen Eingang 8 eines NAND-Gliedes 10 angelegt wird, dessen Ausgang mit einem Eingang eines zweiten NAND-Gliedes 12 verbunden ist. Die zwei NAND-Glieder 10 und 12 bilden zusammen eine bistabile Anordnung oder eine Sperre. Der andere Eingang des NAND-Gliedes 12 ist mit einem Verzweigungspunkt 14 verbunden. Ein Schaltungszweig erstreckt sich von dem Verzweigungspunkt 14 über einen Widerstand 16 zu einem Bezugspotential, z. B. Masse, während ein zweiter Schaltungszweig über einen Widerstand 18 zu dem Kollektor eines PNP-Transistors 20 verläuft.First, reference is made to the circuit in Fig. 1, to which an input signal with a Duration t ~ - t, to an input 8 of a NAND element 10 is created, the output of which is connected to an input of a second NAND gate 12 is connected. The two NAND gates 10 and 12 together form a bistable Arrangement or lock. The other input of the NAND element 12 is connected to a branch point 14 tied together. A circuit branch extends from the Branch point 14 via a resistor 16 to a reference potential, e.g. B. mass, while a second Circuit branch runs via a resistor 18 to the collector of a PNP transistor 20.
709813/0732 14. September 1976709813/0732 September 14, 1976
Der Ausgang des NAND-Gliedes 12 ist mit dem zweiten Eingang des ersten NAND-Gliedes 10 verbunden und liegt ebenfalls an dem Ausgangsanschluß 22. Des weiteren ist er über eine Leitung 24 mit einem Ende eines Widerstandes 26 verbunden. Das andere Ende des Widerstandes 26 ist über eine Parallelschaltung aus einem Widerstand 28 und einem Kondensator 30 mit einem Bezugspotential, z. B. Masse, verbunden und liegt außerdem an der Basis eines NPN-Transistors 32, dessen Emitter mit dem genannten Bezugspotential verbunden ist.The output of the NAND element 12 is connected to the second input of the first NAND element 10 and is also at the output terminal 22. Furthermore, it is via a line 24 with one end a resistor 26 connected. The other end of the resistor 26 is connected in parallel a resistor 28 and a capacitor 30 with a Reference potential, e.g. B. ground, and is also connected to the base of an NPN transistor 32, whose Emitter connected to the mentioned reference potential is.
Der Kollektor des Transistors 32 ist über den Widerstand 34, einen Verzweigungspunkt 36, einen Widerstand 38, einen veränderbaren Widerstand 40, einen Verzweigungspunkt 42 und über einen Widerstand mit der Spannungsquelle 46 verbunden. Von dem Verzweigungspunkt 42 verläuft ein erster Pfad über einen Widerstand 48 zu dem Bezugspotential, z. B. Masse, und ein zweiter Pfad über den Widerstand 50 zu einem Schalter 52, dessen eine Seite mit dem Bezugspotential verbunden ist und dessen andere Seite offen ist.The collector of the transistor 32 is via the resistor 34, a branch point 36, a Resistor 38, a variable resistor 40, a branch point 42 and a resistor connected to the voltage source 46. Of the Branch point 42, a first path runs via a resistor 48 to the reference potential, e.g. B. Ground, and a second path via resistor 50 to a switch 52, one side of which is connected to the Reference potential is connected and the other side is open.
Von dem Verzweigungspunkt 36 erstreckt sich ein erster Pfad über den Kondensator 54 zu dem Bezugspotential und ein zweiter Pfad zu der Basis eines NPN-Transistors 56, dessen Emitter über einen Widerstand mit dem Bezugspotential verbunden ist und ebenfalls mit dem Emitter eines NPN-Transistors 60. Der Kollektor des Transistors 56 liegt über einen Widerstand 62 an der Spannungsquelle 46. In ähnlicher Weise ist der Kollektor des Widerstandes 60 über einen Verzweigungspunkt 64 undA first path extends from the branch point 36 via the capacitor 54 to the reference potential and a second path extends to the base of an NPN transistor 56, the emitter of which is connected to the reference potential via a resistor and also with the emitter of an NPN transistor 60. The collector of the transistor 56 is connected via a resistor 62 to the Voltage source 46. Similarly, the collector of resistor 60 is via a junction point 64 and
14. September 1976September 14, 1976
70981 3/073270981 3/0732
2 G -418342 G -41834
einen Widerstand 66 mit der Spannungsquelle 46 verbunden. Die Basis des Transistors 60 ist mit 4,6 Volt vorgespannt, wobei die Referenzvorspannung durch einen Spannungsteilerpfad erzeugt wird, der sich von der Spannungsquelle über einen Widerstand 68, einen Verzweigungspunkt 70, einen veränderbaren Widerstand 72 bis zur Basis des Transistors 60 und einen Widerstand 74 zu einem Bezugspotential, z. B. Hasse, erstreckt. Der Verzweigungspunkt 70 ist durch eine 5,6 Volt Zenerdiode 76 mit dem Bezugspotential oder Masse verbunden.a resistor 66 is connected to the voltage source 46. The base of transistor 60 is biased at 4.6 volts, with the reference bias being through a voltage divider path is generated, which is from the voltage source via a resistor 68, a branch point 70, a variable resistor 72 to the base of transistor 60 and a resistor 74 to a reference potential, e.g. B. Hasse, extends. The junction point 70 is through a 5.6 volt Zener diode 76 with the Reference potential or ground connected.
Die emittergekoppelten Transistoren 56 und 60 arbeiten als Di f ferential verstärker und vergleichen die Kondensatorspannung des Kondensators 54, die an die Basis des Transistors 56 angelegt wird, mit der Vorspannung, die an die Basis des Transistors 60 angelegt wird. Durch die Verbindung der Basis des Treibertransistors 20 mit dem Verzweigungspunkt 64 in dem Kollektorkreis des Transistors 60 erfolgt eine Steuerung des genannten Treibertransistors in Abhängigkeit von dem Zustand an dem Kondensator 54.The emitter-coupled transistors 56 and 60 work as a differential amplifier and compare the capacitor voltage of the capacitor 54 to the the base of transistor 56 is applied with the bias applied to the base of transistor 60 is created. By connecting the base of driver transistor 20 to branch point 64 in FIG the collector circuit of transistor 60 is controlled by said driver transistor in Dependence on the state on the capacitor 54.
Während einer Operation wird z. B. ein nach unten gehendes Eingangssignal, z. B. das in Fig. 1 gezeigte Signal 78, mit einer typischen Dauer von zwei MikroSekunden an den Eingang 8 des NAND-Gliedes 10 gelegt. Dadurch wird der aus den NAND-Gliedern 10 und 12 gebildete Sperrkreis gesetzt, wodurch ein Ausgangssignal erzeugt wird, das in Fig. 1 mit 80 bezeichnet ist und das nach unten geht und bewirkt, daß der Zeitkreis in Fig. 1 zu arbeiten beginnt.During an operation, e.g. B. a downward input signal, e.g. B. the in Signal 78 shown in FIG. 1, with a typical duration of two microseconds at the input 8 of the NAND gate 10 laid. This sets the trap circuit formed from the NAND gates 10 and 12, whereby an output signal is generated, which is designated in Fig. 1 at 80 and that downward and causes the timing circuit in FIG. 1 to begin operating.
14. September 1976September 14, 1976
709813/0732709813/0732
Das in Fig. 1 gezeigte Ausgangssignal 80 weist eine Dauer von 700 Mikrosekunden auf und tritt zwischen t-, und t, auf und wird normalerweise durch einen zusatz!ichen, nicht gezeigten Kreis an einen Matrixdrucker zur Erregung einer entsprechenden Spule angelegt. Jedoch ist die Erfindung nicht auf den hier gezeigten Anwendungsfall beschränkt, sondern kann ebenso in anderen geeigneten Schaltungen und Geräten eingesetzt werden.The output signal 80 shown in FIG. 1 has a duration of 700 microseconds and occurs between t-, and t, and is normally through an additional, not shown circle to a matrix printer to excite a corresponding Coil applied. However, the invention is not limited to the application shown here, but rather can also be used in other suitable circuits and devices.
Wenn der Impuls 80 infolge eines Eingangsimpulses 78 nach unten geht, wird dieses Signal über die Leitung 24 an eine Zeitschaltung angelegt, die die Widerstände 26 und 28 und den Kondensator 30 enthält, der mit der Basis des Transistors 32 verbunden ist und diesen öffnet. Die Zeitverzögerung infolge der Zeitverzögerungsschaltung ist während dieser Phase der Schaltungsoperation unbedeutend.When pulse 80 goes low as a result of input pulse 78, that signal will override the line 24 is applied to a timing circuit which includes resistors 26 and 28 and capacitor 30 connected to the base of transistor 32 is connected and opens it. The time delay due to the time delay circuit is insignificant during this phase of the circuit operation.
Durch die Beendigung der Leitfähigkeit des Transistors 32 wird bewirkt, daß der Kondensator 54 geladen wird, und zwar über ein Widerstandsnetzwerk, das die Widerstände 38, 40, 44 und 48 sowie den Widerstand 50 enthält, wenn der Schalter 52 sich in einer entsprechenden Position befindet. Nach einer Zeitperiode, die abhängig ist von der Spannung der Spannungsquelle 46 (diese ist lediglich durch einen Anschluß angedeutet) und dem Widerstandswert des vorgenannten Widerstandsnetzwerkes erreicht die Spannung am Kondensator 54 die Referenzspannung, die an der Basis des Transistors 60 anliegt, so daß der Transistor 56 zu leiten beginnt und den Emitterstrom des Transistors 60 übernimmt, wodurch letzterer gesperrt wird.By terminating conductivity of transistor 32 causes capacitor 54 to be charged via a resistor network, which includes resistors 38, 40, 44 and 48 and resistor 50 when switch 52 is in a corresponding position. After a period of time that depends on the voltage of the Voltage source 46 (this is only indicated by a connection) and the resistance value of the the aforementioned resistor network, the voltage on capacitor 54 reaches the reference voltage, which is applied to the base of transistor 60, so that transistor 56 begins to conduct and the Emitter current of transistor 60 takes over, whereby the latter is blocked.
14. September »76709813/0732September 14 »76709813/0732
Da der Basisstrom für den Transistor 20 über den Transistor 60 geliefert wird, bewirkt die Sperrung des Transistors 60, daß der Transistor 20 ebenfalls gesperrt wird. Zuvor befand er sich in seinem Sättigungs· bereich. Dadurch wird bewirkt, daß der Widerstand 16 den Eingang des NAND-Gliedes 12 nach unten zieht, wodurch bewirkt wird, daß die Ausgangsspannung (Zeitpunkt t.,) nach oben geht und den Sperrkreis zurücksetzt, wodurch der Ausgangsimpuls 80 beendet wird. Der übergang auf den hohen Pegel in dem Ausgangssignal wird über die Leitung 24 übertragen und gelangt über das Zeitverzögerungsnetzwerk, das die Widerstände 26 und 28 und den Kondensator 30 enthält, zu der Basis des Transistors 32. Nach einer Zeitverzögerung von etwa 2,5 Mikrosekunden wird der Transistor 32 wieder eingeschaltet, wodurch eine Entladung des Kondensators 54 über den Widerstand 34 bewirkt wird. Die Zeitverzögerung ist vorgesehen, um sicherzustellen, daß der Kondensator 54 auf ein Potential geladen werden kann, das etwas oberhalb der tatsächlichen Schwellenwerteinschal tspannung des Transistors 56 liegt, so daß etwas mehr als ein Minimum eines Basisstromes erzeugt wird, der zur Einschaltung des Transistors an dessen Basis erforderlich ist und daß sichergestellt ist, daß der Transistor 60 öffnet. Diese Zeitverzögerung stellt auch sicher, daß der Sperrkreis genügend Zeit zum Zurücksetzen hat.Since the base current for the transistor 20 is supplied via the transistor 60, the blocking effects of the transistor 60, that the transistor 20 is also blocked. Before that he was in his saturation area. This causes the resistor 16 to pull the input of the NAND gate 12 down, whereby causes the output voltage (time t.,) goes up and resets the trap circuit, thereby terminating the output pulse 80. The transition to the high level in the output signal is transmitted over line 24 and passed through the time delay network comprising resistors 26 and 28 and capacitor 30, to the base of transistor 32. After a time delay of about 2.5 microseconds will turn transistor 32 again switched on, causing a discharge of the capacitor 54 is effected via the resistor 34. The time delay is provided to ensure that the capacitor 54 can be charged to a potential which is slightly above the actual threshold value switch-on voltage of the transistor 56, so that slightly more than a minimum of a base current is generated, which is necessary for turning on the transistor at its base is required and that is ensured is that transistor 60 opens. This time delay also ensures that the trap circuit has enough time to reset.
Bei dem dargestellten Ausführungsbeispiel erfolgt die Entladung des Kondensators 54 um 99 % in 25 Millisekunden. Der Transistor 56 wird ausgeschaltetIn the exemplary embodiment shown, the capacitor 54 is discharged by 99 % in 25 milliseconds. The transistor 56 is turned off
14. September 1976September 14, 1976
70981 3/073270981 3/0732
und die Transistoren 60 und 20 werden eingeschaltet, wobei der Transistor 20 in seinen Sättigungsbereich geht und die Schaltung nun wieder für einen weiteren Eingangsimpuls 78 empfänglich ist.and transistors 60 and 20 are turned on, where the transistor 20 goes into its saturation range and the circuit now again for a further input pulse 78 is receptive.
Durch eine Bewegung des Schalters 52 von einem Kontakt zu dem anderen wird die Zeit verändert, die zur Ladung des Kondensators 54 erforderlich ist. Auf diese Weise kann die Ausgangsenergie der mit dem Impuls 80 beaufschlagten Spule auf zwei unterschiedlich Pegel gesetzt werden.Moving the switch 52 from one contact to the other changes the time it takes for the Charging the capacitor 54 is required. In this way, the output energy of the pulse 80 acted upon coil at two different levels be set.
Fig. 2 zeigt das Verhältnis zwischen der Ausgangsspannung in Volt (X-Achse) und der Ausgangsimpulsdauer in Mikrosekunden (Y-Achse) in der dargestellten Ausführungsform für unterschiedliche Einstellungen des regelbaren Widerstandes 40, wobei der Schalter 52 bei jedem eingestellten Wert des Widerstandes 40 in beide Positionen geschaltet wird, Die Kurven A und B zeigen die Verhältnisse, die beim Schließen und Uffnen des Schalters 52 auftreten, wobei der Wert des Widerstandes 40 in Fig. 2 rechts angegeben ist. Die Vielseitigkeit bzw. Veränderbarkeit der erfindungsgemäßen Schaltung wird somit klar ersichtlich.Fig. 2 shows the relationship between the output voltage in volts (X-axis) and the output pulse duration in microseconds (Y-axis) in the illustrated embodiment for different settings of the adjustable resistor 40, the switch 52 in both at each set value of the resistor 40 Positions is switched, The curves A and B show the relationships that occur when closing and opening the Switch 52 occur, the value of the resistor 40 being indicated on the right in FIG. The versatility or Changeability of the circuit according to the invention is thus clearly visible.
Im nachfolgenden werden verschiedene Werte der in der Schaltung1 gemäß Fig. 1 verwendeten Schaltungskomponenten angegeben. Diese Werte sind jedoch nur beispielhaft zu verstehen, da auch die erfindungsgemäße Schaltung mit anderen Schaltungselementen aufgebaut werden kann, um die notwendigen Verhältnisse für die verschiedenen Anwendungsfälle zu berücksichtigen.Various values of the circuit components used in circuit 1 according to FIG. 1 are given below. However, these values are only to be understood as examples, since the circuit according to the invention can also be constructed with other circuit elements in order to take into account the necessary conditions for the various applications.
14. September 1976September 14, 1976
70981 3/073270981 3/0732
2 R 4 18 3 U 2 R 4 18 3 U
zei chenReference
sign
zei chenReference
sign
14. September 1976September 14, 1976
709813/0732709813/0732
LeerseiteBlank page
Claims (1)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US05/614,808 US4015145A (en) | 1975-09-19 | 1975-09-19 | Voltage compensated timing circuit |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2641834A1 true DE2641834A1 (en) | 1977-03-31 |
DE2641834B2 DE2641834B2 (en) | 1978-10-12 |
DE2641834C3 DE2641834C3 (en) | 1980-10-02 |
Family
ID=24462786
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE2641834A Expired DE2641834C3 (en) | 1975-09-19 | 1976-09-17 | Monostable circuit |
Country Status (6)
Country | Link |
---|---|
US (1) | US4015145A (en) |
JP (1) | JPS5239319A (en) |
CA (1) | CA1068339A (en) |
DE (1) | DE2641834C3 (en) |
FR (1) | FR2325245A1 (en) |
GB (1) | GB1514387A (en) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2558114C3 (en) * | 1975-12-23 | 1980-10-02 | Robert Bosch Gmbh, 7000 Stuttgart | Circuit arrangement for internal combustion engines for obtaining an undisturbed square-wave control signal, in particular for use in an electrically controlled gasoline injection system |
DE2605533B2 (en) * | 1976-02-12 | 1980-03-27 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Electronic control device for electric cookers |
US4107553A (en) * | 1977-04-25 | 1978-08-15 | General Electric Company | Timer control circuit |
JPS54108670A (en) * | 1978-02-14 | 1979-08-25 | Nippon Denso Co Ltd | Frequency-current converting circuit |
US4339649A (en) * | 1980-06-03 | 1982-07-13 | Emhart Industries, Inc. | Apparatus and method for R-C time constant circuit |
US4580065A (en) * | 1983-07-29 | 1986-04-01 | American Microsystems, Inc. | Single-shot circuit having process independent duty cycle |
JPS60187120A (en) * | 1984-03-07 | 1985-09-24 | Toshiba Corp | Monostable multivibrator circuit |
US5120987A (en) * | 1991-01-31 | 1992-06-09 | Wong Robert C | Tunable timer for memory arrays |
US5632917A (en) * | 1994-08-08 | 1997-05-27 | Ford Motor Company | Electric windshield defroster |
US5788789A (en) * | 1995-06-08 | 1998-08-04 | George Fischer Sloane, Inc. | Power device for fusing plastic pipe joints |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3277319A (en) * | 1964-06-22 | 1966-10-04 | Tektronix Inc | Transistor gating circuit for triggerable device |
US3378701A (en) * | 1965-05-21 | 1968-04-16 | Gen Radio Co | Direct coupled pulse timing apparatus |
US3456130A (en) * | 1965-12-29 | 1969-07-15 | Gen Motors Corp | Level sensing monostable multivibrator |
US3484624A (en) * | 1966-12-23 | 1969-12-16 | Eg & G Inc | One-shot pulse generator circuit for generating a variable pulse width |
US3532993A (en) * | 1968-04-18 | 1970-10-06 | Electronic Associates | Variable period,plural input,set-reset one shot circuit |
US3582687A (en) * | 1969-07-15 | 1971-06-01 | Massachusetts Inst Technology | Monostable and astable multivibrator apparatus including differential amplifier, rc network and switch means for initiating and terminating output pulses |
DE2019804C3 (en) * | 1970-04-23 | 1981-12-17 | Siemens AG, 1000 Berlin und 8000 München | Monolithically integrable monostable multivibrator |
JPS5026732B1 (en) * | 1970-04-24 | 1975-09-03 | ||
US3883756A (en) * | 1973-12-27 | 1975-05-13 | Burroughs Corp | Pulse generator with automatic timing adjustment for constant duty cycle |
US3904894A (en) * | 1974-07-24 | 1975-09-09 | Gen Motors Corp | Circuit for producing an output signal during the period between the pulses of repeating time displaced pulse pairs |
-
1975
- 1975-09-19 US US05/614,808 patent/US4015145A/en not_active Expired - Lifetime
-
1976
- 1976-08-27 CA CA260,043A patent/CA1068339A/en not_active Expired
- 1976-09-16 GB GB38354/76A patent/GB1514387A/en not_active Expired
- 1976-09-17 DE DE2641834A patent/DE2641834C3/en not_active Expired
- 1976-09-17 JP JP51110913A patent/JPS5239319A/en active Pending
- 1976-09-17 FR FR7627951A patent/FR2325245A1/en active Granted
Also Published As
Publication number | Publication date |
---|---|
US4015145A (en) | 1977-03-29 |
DE2641834C3 (en) | 1980-10-02 |
FR2325245B1 (en) | 1982-01-22 |
JPS5239319A (en) | 1977-03-26 |
DE2641834B2 (en) | 1978-10-12 |
GB1514387A (en) | 1978-06-14 |
CA1068339A (en) | 1979-12-18 |
FR2325245A1 (en) | 1977-04-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2251167A1 (en) | DEVICE FOR EXHAUST GAS DETOXIFICATION FROM COMBUSTION MACHINERY | |
DE69029489T2 (en) | Trim circuits | |
DE2323478A1 (en) | DATA TRANSFER ARRANGEMENT | |
EP0663726B1 (en) | Output driver circuit | |
DE3507130C2 (en) | ||
DE69206335T2 (en) | Current mirror operated at low voltage. | |
DE2745294A1 (en) | THRESHOLD CIRCUIT FOR AN ELECTRONIC IGNITION SYSTEM | |
DE2641834A1 (en) | MONOSTABLE SHIFT | |
DE2019804C3 (en) | Monolithically integrable monostable multivibrator | |
DE2643020A1 (en) | SCHMITT TRIGGER | |
DE2410205A1 (en) | HYSTERESIS CIRCUIT | |
DE2122292B2 (en) | Driver circuit for an external load connected to a transmission line | |
DE1088544B (en) | Circuit arrangement with a coincidence gate made up of several rectifiers connected in parallel to perform various logical functions | |
DE2744249C3 (en) | ||
DE2422123A1 (en) | BISTABLE SWITCHING WITHOUT SWITCHING DELAY | |
DE1100694B (en) | Bistable toggle switch | |
DE1293844B (en) | Digital and analog working logic circuit | |
DE2460135A1 (en) | PRESSED POWER CIRCUIT | |
DE1953760C3 (en) | Electronic program control arrangement | |
EP0093899B1 (en) | Circuit for matching test equipment with a test piece | |
DE2703903C2 (en) | Master-slave flip-flop circuit | |
DE2202926C3 (en) | Circuit arrangement for influencing the unstable state of a monostable multivibrator | |
DE2605498C3 (en) | Circuit arrangement for generating a step-shaped pulse | |
DE2016589A1 (en) | Variable attenuator with low input impedance and an amplifier | |
DE3418364C2 (en) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C3 | Grant after two publication steps (3rd publication) | ||
8339 | Ceased/non-payment of the annual fee |