DE2613927C3 - Circuit arrangement for controlling and monitoring the query of signal sources with individual signal lines - Google Patents

Circuit arrangement for controlling and monitoring the query of signal sources with individual signal lines

Info

Publication number
DE2613927C3
DE2613927C3 DE19762613927 DE2613927A DE2613927C3 DE 2613927 C3 DE2613927 C3 DE 2613927C3 DE 19762613927 DE19762613927 DE 19762613927 DE 2613927 A DE2613927 A DE 2613927A DE 2613927 C3 DE2613927 C3 DE 2613927C3
Authority
DE
Germany
Prior art keywords
ring counter
counting
inputs
error
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19762613927
Other languages
German (de)
Other versions
DE2613927A1 (en
DE2613927B2 (en
Inventor
Helmut 8000 Muenchen Plaue
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19762613927 priority Critical patent/DE2613927C3/en
Publication of DE2613927A1 publication Critical patent/DE2613927A1/en
Publication of DE2613927B2 publication Critical patent/DE2613927B2/en
Application granted granted Critical
Publication of DE2613927C3 publication Critical patent/DE2613927C3/en
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Description

Die Erfindung betrifft eine Schaltungsanordnung zur Steuerung und Überwachung der Abfrage von Signalquellen mit individuellen Signalleitungen, bestehend ausThe invention relates to a circuit arrangement for controlling and monitoring the interrogation of signal sources with individual signal lines, consisting of

J5 zu einem Ringzähler zusammengeschalteten Zählstufen, deren Ausgänge außer an die abzufragenden Signalquellen zusätzlich an Eingänge eines Fehlerdetektors geführt sind, in dem zumindest festgestellt wird, ob einer oder zwei oder mehr Ausgänge des Ringzählers einJ5 counting stages interconnected to form a ring counter, their outputs not only to the signal sources to be queried, but also to the inputs of an error detector are performed, in which it is at least determined whether one or two or more outputs of the ring counter

«o Abfragesignal führen und bei der bei Auftreten von zwei oder mehr Abfragesignalen eine Fehlermeldung erzeugt wird.«O conduct an interrogation signal and when two or more interrogation signals an error message is generated.

Solche Schaltungsanordnungen werden u. a. in Fernmeldeanlagen, insbesondere Fernsprechvermittlungsanlagen mit zentralen Steuereinrichtungen zur Abfrage von Signalen von peripheren Einrichtungen benutzt.Such circuit arrangements are inter alia. in telecommunications systems, in particular telephone switching systems used with central control devices for querying signals from peripheral devices.

Zählende Schaltungsanordnungen sind Störeinflüssen in Form von Störimpulsen unterworfen, die über Stromversorgungs- und Signalleitungen eingekoppelt werden. Sind die Störimpulse genügend energiereich, so führen sie zu fehlerhaftem Arbeiten oder im Extremfall zur Zerstörung von Bauelementen. Eine Verwendung solcher Schaltungsanordnungen in Fernmeldeanlagen, insbesondere Fernsprechvermittlungsanlagen, die bekanntlich Echtzeitsysteme darstellen, setzt jedoch hohe Ansprüche an die Betriebssicherheit voraus.Counting circuit arrangements are subject to interference in the form of interference pulses, which over Power supply and signal lines are coupled. If the interference pulses are sufficiently energetic, so they lead to faulty work or, in extreme cases, to the destruction of components. One use such circuit arrangements in telecommunications systems, in particular telephone exchanges, which are known Representing real-time systems, however, requires high operational safety requirements.

Im allgemeinen können die Betriebssicherheit gefährdende Störeinflüsse durch bekannte Mittel, wie ÄC-Glieder, Z-Dioden usw. verringert werden. Ein vollkommener Schutz ist jedoch in manchen Fällen nicht zu erreichen, da diese bekannten Mittel entweder nicht optimal zu bestimmen sind oder eine zu starke Beeinträchtigung der Arbeitsgeschwindigkeit der zu schützenden Schaltungsanordnung auftritt.In general, operational safety-endangering interference can be caused by known means, such as ÄC-elements, Z-diodes etc. can be reduced. However, in some cases there is complete protection cannot be achieved, since these known means cannot be optimally determined or one that is too strong Impairment of the operating speed of the circuit arrangement to be protected occurs.

f>5 Durch eine ständige Eigenüberwachung der Schaltungsanordnung ist es möglich, im Falle einer Störung automatisch eine Fehlermeldung zu erzeugen, worauf — sofern es sich nicht um eine sporadisch auftretendef> 5 Through constant self-monitoring of the circuit arrangement it is possible to automatically generate an error message in the event of a malfunction, whereupon - unless it is sporadic

Störung handelt — für die Anlage störende Teile der Schaltungsanordnung unwirksam zu machen sind.Fault is involved - parts of the circuit arrangement that interfere with the system are to be rendered ineffective.

Aus der deutschen Offenlegungsschrift 23 15 285 geht eine Anordnung zur Steuerung der Abfrage bei einer Abtastschaltung für Prüfpunkte in echtzeitrechnergesteuerten Vermittlungssystemen, bei dem von einem Adressierungssystem angesteuerte individuelle Aktivierungsorgane ein Aktivierungssignal erzeugen, durch das dem jeweiligen Organ zugeordnete Prüfpimkte zur Abtastung freigegeben werden, hervor. Diese bekannte Anordnung ist u. a. so ausgebildet, daß jede von einem individuellen Aktivierungsorgan zu den Prüfpunkten führende Ausgangsleitung der Anordnung zusätzlich an einen Eingang einer Prüfeinrichtung geführt ist, in der festgestellt ist, ob keine, eine oder zwei und mehr Eingangsleitungen ein Signal führen und bei keinem oder zwei und mehr Signalen ein Fehlersignal abgibtFrom the German Offenlegungsschrift 23 15 285 goes an arrangement for controlling the query in a sampling circuit for test points in real-time computer-controlled Switching systems, in which individual activation organs controlled by an addressing system generate an activation signal through which the test pimples assigned to the respective organ to Scanning are released. This known arrangement is i.a. designed so that each of a individual activation organ to the test points leading output line of the arrangement in addition an input of a test device is carried out, in which it is determined whether none, one or two and more Input lines carry a signal and emit an error signal if there are no or two or more signals

Diese bekannte Anordnung erlaubt bei Vorliegen eines Fehlers das Betriebspersonal darauf aufmerksam zu machen, daß ein vorliegender Fehler einzugrenzen und zu beheben ist Nachteilig ist jedoch, daß je nach Beschaffenheit des Vermittlungssystems, in dem diese Anordnung vorgesehen ist bis zur Eingrenzung und Behebung der die Fehlermeldung verursachenden Störung u. U. ein Teil- oder Totalausfall des Vermittlungsbetriebs in Kauf zu nehmen ist Im letzteren Fall wäre demnach die ständige Bereitschaft einer Entstörungsperson erforderlich.This known arrangement allows the operating personnel to pay attention to the occurrence of a fault to make that an existing error is to be localized and corrected is disadvantageous, however, that depending on Condition of the switching system in which this arrangement is provided up to the limit and Elimination of the malfunction causing the error message, possibly a partial or total failure of the switching operation In the latter case, the constant readiness of a fault clearance person would have to be accepted necessary.

Der vorliegenden Erfindung liegt die Aufgabe zugrunde, über das automatische Erkennen einer Störung hinaus ein automatisches Entstören durch Unwirksammachen von störenden Teilen einer Schaltungsanordnung vornehmen zu können. Außerdem soll es ermöglicht sein, zu bestimmen, ob ein sporadisch oder permanent auftretender Fehler eine Fehlermeldung verursacht hat. Im ersteren Fall sollen zunächst unwirksam gemachte Teile der Schaltungsanordnung wieder wirksam gemacht werden können. Schließlich soll eine solche Schaltungsanordnung mit wirtschaftlichen Mitteln realisiert werden können.The present invention is based on the task of automatically recognizing a Interference also includes automatic interference suppression by rendering interfering parts of a circuit arrangement ineffective to be able to make. In addition, it should be possible to determine whether a sporadic or permanent error caused an error message. In the first case, initially Ineffective parts of the circuit arrangement can be made effective again. In the end such a circuit arrangement should be able to be implemented with economic means.

Bei der Erfindung wird von einer Schaltungsanordnung zur Steuerung der Abfrage von Signalquellen mit individuellen Signalleitungen, bestehend aus zu einem Ringzähler zusammengeschalteten Zählstufen, deren Ausgänge außer an die abzufragenden Signalquellen zusätzlich an Eingänge eines Fehlerdetektors geführt sind, in dem zumindest festgestellt wird, ob einer oder zwei oder mehl Ausgänge des Ringzählers ein Abfragesignal führen und bei der bei Auftreten von zwei oder mehr Abfragesignalen eine Fehlermeldung erzeugt wird, ausgegangen.In the invention, a circuit arrangement for controlling the interrogation of signal sources is used individual signal lines, consisting of counting stages interconnected to form a ring counter, whose In addition to the signal sources to be queried, outputs are also routed to inputs of an error detector are, in which it is at least determined whether one or two or more outputs of the ring counter Lead interrogation signal and generated an error message when two or more interrogation signals occur is assumed.

Die Schaltungsanordnung ist dadurch gekennzeichnet, daß die Ausgänge von mindestens zwei in der Zählordnung benachbarten Zählstufen des Rinpzählers mit Eingängen von mindestens einem Verknüpfungselement verbunden sind, daß bei gleichzeitigem Auftreten von zwei oder mehr Abfragesignalen mindestens ein Umschaltmittel betätigbar ist, daß solche Zählstufen (z. B. K 1) ausschaltbar sind und in folgenden Zählzyklen übersprungen werden, die eine kleinere Zählordnung haben, als diejenige Zählstufe (z.B. K2), die das Betätigen eines oder mehrerer Umschaltmittel (z. B. i/1) veranlaßt.The circuit arrangement is characterized in that the outputs of at least two counting stages of the Rinp counter that are adjacent in the counting order are connected to inputs of at least one logic element K 1) can be switched off and are skipped in subsequent counting cycles which have a counting order smaller than the counting stage (e.g. K 2) which causes one or more switching means (e.g. i / 1) to be actuated.

Bei dieser Schaltungsanordnung ist vorteilhaft, daß Auswirkungen eines solchen Fehlers bereits bei seinem Erkennen zu vermeiden sind. Da das eine Mehrdeutigkeit anzeigende Signal erst in dem Augenblick wirksam wird, in dem eine Zählstufe eingeschaltet wird, ist die Wahrscheinlichkeit groß, daß die der zuletzt eingeschalteten Zählstufe vorgeordnete Zählstufe nicht auslösbar war. Die erfindungsgemäße Schaltungsanordnung erlaubt unmittelbar, die jeweils der zuletzt eingeschalteten s Zählstufen vorgeordnete Zählstufe auszuschalten, womit sichergestellt ist, daß der Ringzähler nur noch eine eindeutige Abfragestellung für nur eine Signalquelle einnimmtIn this circuit arrangement, it is advantageous that such an error already affects its Detecting are to be avoided. Since the signal indicating an ambiguity only takes effect at that moment is, in which a counting stage is switched on, the probability is high that that of the last switched on Counting level upstream counting level could not be triggered. The circuit arrangement according to the invention allows immediately to switch off the counting stage upstream of the last switched on counting stages, with which it is ensured that the ring counter only has one clear query position for only one signal source occupies

Eine Weiterbildung der Erfindung, die von einem ίο Fehlerdetektor, der in an sich bekannter Weise auch eine Fehlermeldung erzeugt, wenn kein Abfragesignal auftritt ausgeht ist dadurch gekennzeichnet, daß bei Lieferung einer Fehlermeldung über eine Fehlermeldeader der Ringzähler mit Rücksetzsignalen über an die Zählstufen individuell angeschlossene Rücksetzadern in eine bestimmbare Ausgangszählstellung zu versetzen ist.A further development of the invention that of a ίο error detector, which in a known manner also an error message is generated when no interrogation signal occurs is characterized in that at Delivery of an error message via an error message head of the ring counter with reset signals via to the To set counting levels individually connected reset cores into a definable initial counting position is.

Hierbei ist vorteilhaft, daß auf einfache Art prüfbar ist, ob es sich bei einer eingegangenen Fehlermeldung um eine solche handelt, die aufgrund eines sporadisch oder permanent auftretenden Fehlers, der entweder durch periodisch auftretende Störimpulse oder durch ein oder mehrere defekte Bauelemente in einer oder mehreren Zählstufen zustande kommen kann, handelt.The advantage here is that it can be checked in a simple manner is whether the error message received is one that has occurred due to a sporadic or permanently occurring error, either by periodically occurring glitches or by one or more defective components can come about in one or more counting stages.

Es ist nämlich durch diese Weiterbildung der Erfindung ermöglicht, eine frei wählbare Ausgangszählstellung des Ringzählers einzustellen, womit verschieden viele Zählstufen bis zum Einschalten einer bestimmten Zählstufe überlaufen werden müssen. Damit kann ermittelt werden, ob die Anzahl der Takt-Impulse, die erforderlich waren, um diese bestimmte Zählstufe einzuschalten, mit der Anzahl der zu überlaufenden Zählstufen übereinstimmt.This is because this development of the invention enables a freely selectable initial counting position of the Ring counter, which means that there are different numbers of counting levels until a certain one is switched on Count level must be overrun. This can be used to determine whether the number of clock pulses that were required to turn on that particular count level with the number of overflows Counting levels match.

Eine andere Weiterbildung der Erfindung ist dadurch gekennzeichnet, daß ein erster Ringzähler und ein zweiter Ringzähler vorgesehen sind, daß die Ausgänge des ersten Ringzählers auf Eingänge eines ersten Fehlerdetektors und auf erste Eingänge von individuellen Verknüpfungsschaltgliedern eines Verknüpfungsschalters geführt sind, daß die Ausgänge des zweiten Ringzählers auf einen zweiten Fehlerdetektor und auf zweite Eingänge der Verknüpfungsschaltglieder des Verknüpfungsschalters geführt sind, daß für den ersten Ringzähler eine erste Taktleitung und für den zweitenAnother development of the invention is characterized in that a first ring counter and a second ring counter are provided that the outputs of the first ring counter to inputs of a first error detector and to first inputs of individual ones Logic switching elements of a logic switch are performed that the outputs of the second Ring counter to a second error detector and to second inputs of the logic switching elements of the Logic switch are performed that a first clock line for the first ring counter and for the second

*5 Ringzähler eine zweite Taktleitung vorgesehen ist, daß für den ersten Fehlerdetektor eine erste Fehlermeldeader und für den zweiten Fehlerdetektor eine zweite Fehlermeldeader vorgesehen ist, daß der erste Ringzähler über eine erste Rücksetzleitung und über eine erste Umschaltleitung und der zweite Ringzähler über eine zweite Rücksetzleitung und über eine zweite Umschaltleitung an eine zentrale Steuereinrichtung angeschlossen sind, daß die Ausgänge der Verknüpfungsschaltglieder des Verknüpfungsschalters mit einer ersten Gruppe von Eingängen eines Identifizierers verbunden sind, daß die Signalquellen mit einer zweiten Gruppe von Eingängen des Identifizierers verbunden sind und daß der Identifizierer über eine Identifizier-Meldeader mit der zentralen Steuereinrichtung verbunden ist, dem auch die erste und die zweite Fehlermeldeader und die erste und die zweite Taktleitung zugeführt sind.* 5 ring counter a second clock line is provided that a first error message leader for the first error detector and a second one for the second error detector Error message leader is provided that the first ring counter has a first reset line and a first Switching line and the second ring counter via a second reset line and via a second switching line are connected to a central control device that the outputs of the logic switching elements of the link switch are connected to a first group of inputs of an identifier that the signal sources are connected to a second group of inputs of the identifier and that the identifier via an identifying message header the central control device is connected to which also the first and second error message headers and the first and second clock lines are supplied.

Kennzeichnend für eine andere Weiterbildung der Erfindung ist, daß der erste Ringzähler und/oder der zweu; Ringzähler in Betrieb zu setzen ist und daß durchAnother development of the invention is characterized in that the first ring counter and / or the two; Ring counter is to be put into operation and that through

^ die zentrale Steuereinrichtung aufgrund von bewerteten Fehlermeldungen bestimmbar ist, ob der erste Ringzähler oder der zweite Ringzähler wirksam oder unwirksam zu schalten ist.^ the central control device based on assessed Error messages can be determined whether the first ring counter or the second ring counter is effective or ineffective is to be switched.

Diese beiden Weiterbildungen der Erfindung bieten den Vorteil, daß über die bereits genannten Eigenschaften hinaus die Möglichkeit besteht, bei einem nicht automatisch heilbaren Fehler eines Ringzählers diesen Ringzähler vollständig außer Betrieb und dafür einen Ersatz-Ringzähler in Betrieb nehmen zu können, womit ein totaler Betriebsausfall einer Fernsprechvermittlungsanlage, sofern der betreffende Ringzähler an zentraler Stelle eingesetzt ist, vermieden werden kann.These two developments of the invention offer the advantage that over the properties already mentioned There is also the possibility of a ring counter error that cannot be automatically cured Ring counter completely out of operation and to be able to put a replacement ring counter into operation, which means a total failure of a telephone exchange, provided the relevant ring counter is on is used centrally, can be avoided.

Im folgenden wird ein Ausführungsbeispiel für die erfindungsgemäße Schaltungsanordnung anhand der Fig. 1 und 2 erläutert.In the following, an embodiment of the circuit arrangement according to the invention is based on the Fig. 1 and 2 explained.

F i g. 1 zeigt den grundsätzlichen Aufbau eines Ringzählers KZ mit mehreren Zählstufen Ki, K 2, K 3 ... Kn, den grundsätzlichen Aufbau eines Fehlerdetektors FD mit eingangsseitig und ausgangsseitig angeordneten Verknüpfungselementen und Umschaltmitteln Ui, U2, L/3 ... Un sowie mittelbar, nämlich über die Umschaltmittel und hier nicht gezeigte weitere Mittel an die Ausgänge der Zählstufen angeschlossene Signalquellen A X,A 2,A3...A n; F i g. 1 shows the basic structure of a ring counter KZ with several counting stages Ki, K 2, K 3 ... Kn, the basic structure of an error detector FD with logic elements and switching means Ui, U2, L / 3 ... Un and indirectly arranged on the input and output sides , namely signal sources AX, A 2, A3 ... A n connected to the outputs of the counting stages via the switching means and further means not shown here;

F i g. 2 zeigt ein Ausführungsbeispiel für eine Weiterbildung der Erfindung mit zwei an ein zentrales Steuerwerk ZST angeschlossenen Ringzählern RZX und RZ2, zwei Fehlerdetektoren FD 1 und FD2 sowie einem Verknüpfungsschalter VS, einem Identifizierer JD und mehreren Signalquellen A X, A 2, A 3... A n. F i g. 2 shows an exemplary embodiment for a further development of the invention with two ring counters RZX and RZ2 connected to a central control unit ZST , two error detectors FD 1 and FD2 and a link switch VS, an identifier JD and several signal sources AX, A 2, A 3 ... A n.

Wie F i g. 1 zeigt, hat jede der Zählstufen K X, K 2, K 3 ...Kn vier Anschlüsse, nämlich einen Signaleingang, einen Signalausgang, einen Steuereingang und einen Rücksetzeingang.As in F i g. 1 shows, each of the counting stages KX, K 2, K 3 ... Kn has four connections, namely a signal input, a signal output, a control input and a reset input.

Die Steuereingänge aller Zählstufen sind gemeinsam an eine Taktleitung angeschlossen. Die Rücksetzeingänge sind über individuelle Rücksetzadern, nämlich RL 1, RL2, RL3 ... RLn beeinflußbar. Der Signaleingang einer Zählstufe, z. B. K 1, ist über eine Umschaltader UL 1/1 und das dem der in der Zählfolge vorangehenden Zählstufe, hier K n, zugeordnete Umschaltmittel Un und eine weitere Umschaltader UL n/2 mit dem Signalausgang der Zählstufe Kn verbunden. Der Signalausgang jeder Zählstufe, z. B. KX, ist über eine weitere Umschaltader, hier UL i/2, und ein weiteres Umschaltmittel, hier UX, mit dem Signaleingang der in der Zählfolge nachgeordneten Zählstufe, hier K 2, einem weiteren Umschaltrnittel, hier U 2, und Eingängen von in dem Fehlerdetektor FD angeordneten Verknüpfungsgliedern, hier G 1/2 und C n/l. sowie NC und mittelbar mit einer Signalquelle, hier A X. verbunden.The control inputs of all counting stages are jointly connected to a clock line. The reset inputs can be influenced via individual reset wires, namely RL 1, RL2, RL3 ... RLn. The signal input of a counting stage, e.g. B. K 1, is connected to the signal output of the counting stage Kn via a switching core UL 1/1 and the switching means Un assigned to the previous counting stage, here K n, and a further switching core UL n / 2 . The signal output of each counting stage, e.g. B. KX, is via another switchover wire, here UL i / 2, and another switchover means, here UX, with the signal input of the counting stage downstream in the counting sequence, here K 2, another switchover means, here U 2, and inputs from in the error detector FD arranged logic elements, here G 1/2 and C n / l. as well as NC and indirectly connected to a signal source, here A X.

Die Art wie Signaleingänge und -ausgänge der Zählstufen des Ringzählers RZ über die Umschaltadern und die Umschaltmittel verbunden sind, erlaubt, bei Bedarf eine oder mehrere Zählstufen durch Betätigen entsprechender Umschaltmittel von dem Zählzyklus des Ringzählers RZ auszunehmen. Da die Signalausgänge der Zählstufen über die jeweiligen Ruheseiten der als Umschaltkontakte dargestellten Umschaltmittel an die zugeordneten Signalquellen und die zugeordneten Eingänge des Fehlerdetektors geführt sind, wird bei betätigtem Umschaltmittel der Signalausgang einer von dem Zählzyklus des Ringzählers auszunehmenden Zählstufe, z. B. Kl, von der betreffenden Signalquelle, hier A1, und den betreffenden Eingängen der Verknüpfungselemente des Fehlerdetektors FD abgeschaltet Eine fehlerhafte Zählstufe, die ständig ein Ausgangssignal an ihren Signalausgang liefert, kann demnach weder ein Abfragesignal für die zugeordnete Signalquelle liefern noch auf die zugeordneten Eingänge von Verknüpfungselementen des Fehlerdetektors einwirken. The way in which the signal inputs and outputs of the counting stages of the ring counter RZ are connected via the switchover wires and the switching means allows one or more counting stages to be excluded from the counting cycle of the ring counter RZ by actuating the appropriate switchover means. Since the signal outputs of the counting levels are led via the respective idle sides of the switching means shown as switching contacts to the assigned signal sources and the assigned inputs of the error detector, the signal output of a counting level to be excluded from the counting cycle of the ring counter, z. B. Kl, switched off by the relevant signal source, here A 1, and the relevant inputs of the logic elements of the error detector FD Acting inputs of logic elements of the error detector.

Die Arbeitsseiten der als Umschaltkontakte gezeigten Umschaltmillel. z.B. Ui, werden nach ihrer Betätigung dazu benutzt, die Signalausgänge der den aus dem Zählzyklus auszunehmenden Zählstufen, z. B. K1, vorgeordneten Zählstufen, hier K n, mit den Signaleingängen der den aus dem Zählzyklus auszunehmenden Zählstufen nachgeordneten Zählstufen, hier ίο Κ 2, zu verbinden.The working sides of the switching millel shown as switching contacts. For example Ui, are used after their actuation to the signal outputs of the counting steps to be excluded from the counting cycle, z. B. K 1, upstream counting stages, here K n, to be connected to the signal inputs of the counting stages downstream of the counting stages to be excluded from the counting cycle, here ίο Κ 2 .

Die gezeigte Schaltungsanordnung erlaubt demnach,The circuit arrangement shown therefore allows

eine oder mehrere, beliebig in der Zählordnung verteilte Zählstufen von Zählzyklen auszunehmen, ohne daß die zyklische Zählweise des Ringzählers dadurch unterbro-to exclude one or more, arbitrarily distributed in the counting order count levels from counting cycles without the cyclical counting of the ring counter is thereby interrupted

t5 chen würde.t5 would.

Im folgenden werden mehrere Beispiele zur Erläuterung der Arbeitsweise der Schaltungsanordnung angegeben. The following are several examples for illustration specified the mode of operation of the circuit arrangement.

M a) Fehlerfreier Betrieb M a) Error-free operation

Es wird angenommen, daß die Zählstufe K 1 ein Ausgangssignal liefert, nachdem ein Takt-Impuls auf der für alle Zählstufen gemeinsamen Taktleitung beendet ist. Die in der Zählfolge vorgeordnete Zählstufe K η soll mit Ende dieses Takt-Impulses ausgeschaltet worden sein. Das über den Signalausgang der Zählstufe K X gelieferte Ausgangssignal wird über die Umschaltader UL 1/2 und das Umschaltmittel UX an die Signalquelle A 1 und je einen Eingang der Verknüpfungselemente G1/2 und G n/X sowie an einen Eingang des NOR-Gliedes NG im Fehlerdetektor FD geliefert. Die Signalquelle A1, die nicht unmittelbar, sondern vielmehr über weitere, hier nicht gezeigte Mitte! angeschlossen ist, kann abgefragt werden. Das NOR-Glied NG liefert kein Ausgangssignal, da an einen seiner Eingänge ein Signal geliefert wird. Die Verknüpfungselemente G1/2 und G n/X liefern ebenfalls kein Ausgangssignal, da jeweils nur an einen ihrer beiden Eingänge ein Signal geliefert wird. Bei den restlichen Verknüpfungselementen, nämlich G2/3, G3/ .... wird an keinen der Eingänge ein Signal geliefert, so daß hier ebenfalls kein Ausgangssignal entsteht. Der als ODER-Glied ausgeführte Fehlermeldungs-Schalter FS erhält demzufolge über keinen seiner Eingänge ein Signal, so daß über seinen Ausgang, der mit einer Fehlermeldeader Fverbunden ist, keine Fehlermeldung erzeugt wird. Ebenso kann keines der Umschaltmittel UX, U2, i/3... Un betätigt werden. Das am Signalausgang der Zählstufe K X entstandene Ausgangssignal wird über dieIt is assumed that the counting stage K 1 supplies an output signal after a clock pulse has ended on the clock line common to all counting stages. The counting stage K η upstream in the counting sequence should have been switched off at the end of this clock pulse. The output signal delivered via the signal output of the counting stage KX is sent via the switchover core UL 1/2 and the switchover means UX to the signal source A 1 and one input each of the logic elements G1 / 2 and G n / X and one input of the NOR element NG im Fault detector FD delivered. The signal source A 1, which is not directly, but rather via further, not shown here center! connected can be queried. The NOR element NG does not provide an output signal, since a signal is supplied to one of its inputs. The logic elements G1 / 2 and G n / X also do not supply an output signal, since a signal is only supplied to one of their two inputs. For the remaining logic elements, namely G2 / 3, G3 / .... a signal is not supplied to any of the inputs, so that no output signal is produced here either. The error message switch FS designed as an OR element consequently does not receive a signal via any of its inputs, so that no error message is generated via its output, which is connected to an error message header F. Likewise, none of the switching means UX, U2, i / 3 ... Un can be actuated. The output signal generated at the signal output of the counting stage KX is transmitted via the

so Umschaltader t/L 2/1 dem Signaleingang der in Zählfolge nachgeordneten Zählstufe K 2 zugeführt. Mit dem nächsten Takt-Impuls wird diese Zählstufe eingeschaltet und die vorhergehende Zählstufe, nämlich K1, ausgeschaltet usw.so switchover core t / L 2/1 is fed to the signal input of the counting stage K 2, which is arranged downstream in the counting sequence. With the next clock pulse this counting stage is switched on and the previous counting stage, namely K 1, switched off, etc.

b) Eine Zählstufe wird nicht ausgeschaltetb) A counting stage is not switched off

Ein Störimpuls oder ein Defekt kann verursachen daß mit dem Einschalten einer Zählstufe, z.B.iCl, die ir der Zählfolge vorgeordnete Zählstufe, hier Kn, nichiAn interference pulse or a defect can cause that when a counting stage, e.g. iCl, is switched on, the counting stage preceding the counting sequence, here Kn, is not

w) ausgeschaltet wird. Wie bereits beschrieben, sind die Signalausgänge aller Zählstufen in bestimmter Weise mit Eingängen von Verknüpfungselementen im Fehlerdetektor FD verbunden. Bei Auftreten von zwei odei mehr Ausgangssignalen, in diesem Beispiel Ausgangs-w) is turned off. As already described, the signal outputs of all counting stages are connected in a certain way to inputs of logic elements in the error detector FD . If two or more output signals occur, in this example output

ts Signalen der Kippstufen Kn und Ki, entsteht arr Verknüpfungselemente des Verknüpfungselemente! G n/X ein Signal, da an beide Eingänge des ah UND-Glied ausgeführten Verknüpfungselementes eirts signals of the flip-flops Kn and Ki, there arises a linking element of the linking element! G n / X a signal, since the logic element executed at both inputs of the ah AND element

Signal geliefert wird. Das Ausgangssignal dieses Verknüpfungselementes wird einem Eingang des Fehlermeldungs-Schalters FS zugeführt, worauf über dessen Ausgang eine Fehlermeldung erzeugt wird. Außerdem wird das dem Verknüpfungselement G/i/l S zugeordnete Umschaltmittel, nämlich Un, betätigt, wodurch in bereits vorher beschriebener Weise die Zählsiufe K π in folgenden Zählzyklen ausgenommen wird. Außerdem kann das Ausgangssignal dieser Zählstufe für die Signalquelle A η und den Fehlcrdetektor nicht mehr wirksam werden, so daß die Fehlermeldung am Ausgang des Fehlermeldungs-Schalters FS abgeschaltet wird.Signal is delivered. The output signal of this logic element is fed to an input of the error message switch FS , whereupon an error message is generated via its output. In addition, the switching means assigned to the logic element G / i / l S, namely Un, is actuated, as a result of which the counting stage K π is excluded in the following counting cycles in the manner already described above. In addition, the output signal of this counter stage for the signal source A η and the error detector can no longer be effective, so that the error message at the output of the error message switch FS is switched off.

Die Umschaltmittel Ui, U2, Ui ... Un haben Speichereigenschaft, so daß ihr Schaltzustand nicht durch Abschalten von Ausgangssignalen bei den Verknüpfungselementen C 1/2, G 2/3, C 3/ ... G n/i aufgehoben werden kann. Die für die Speichereigenschaft und das Auslösen der Umschaltmittel erforderlichen Mittel sind hier nicht gezeigt, da sie nicht Gegenstand der Erfindung sind.The switching means Ui, U2, Ui ... Un have storage properties so that their switching state cannot be canceled by switching off output signals at the logic elements C 1/2, G 2/3, C 3 / ... G n / i. The means required for the storage property and the triggering of the switching means are not shown here, since they are not the subject of the invention.

c) Keine der Zählstufen
liefert ein Ausgangssignal
c) None of the counting levels
provides an output signal

Falls keine der Zählstufen aufgrund eines vorausgegangenen Störimpulses oder eines Defekts eingeschaltet ist und damit kein Ausgangssignal geliefert wird, entsteht am Ausgang des NOR-Gliedes NG im Fehlerdetektor FD ein Signal. Über den Ausgang des Fehlermeldungs-Schalters FS wird eine Fehlermeldung erzeugt, die über die Fehlermeldeader F weitergeleitet wird. Nachdem ein Fehler dieser Art nicht unmittelbar durch die in Fig. 1 gezeigte Schaltungsanordnung zu beseitigen ist, wird die Fehlermeldung zunächst konstant abgegeben. Durch weitere Mittel, die hier nicht gezeigt sind, ist der Ringzähler über die Rücksetzadern RLi, RL2, RL3 ... RLn in eine frei bestimmbare Ausgangszählstellung zu versetzen. Je nach dem Informationsinhalt eines Signals, das über eine Rücksetzader, z. B. RL 2, an den Rücksetzeingang der «o zugeordneten Zählstufe, hier K 2, geliefert wird, kann diese Zählstufe ein- oder ausgeschaltet werden. Dadurch i*\ ermöglicht, daß eine beliebige der η Zählstufen des Ringzählers /?Zden Anfangspunkt eines neuen Zählzyklus bilden kann. «5If none of the counting stages is switched on due to a previous interference pulse or a defect and thus no output signal is supplied, a signal is produced at the output of the NOR element NG in the error detector FD. An error message is generated via the output of the error message switch FS , which is forwarded via the error message headers F. Since an error of this type cannot be eliminated immediately by the circuit arrangement shown in FIG. 1, the error message is initially output constantly. By further means, which are not shown here, the ring counter can be set to a freely definable initial counting position via the reset wires RLi, RL2, RL3 ... RLn. Depending on the information content of a signal that is transmitted via a reset wire, e.g. B. RL 2, is supplied to the reset input of the «o assigned counting stage, here K 2, this counting stage can be switched on or off. This i \ * allows that any of η counting stages of the ring counter /? Zden starting point can form a new counting cycle. «5

Fehler dieser Art sind mit großer Wahrscheinlichkeit auf sporadisch auftretende Störeinflüsse zurückzuführen. Falls nach Lieferung von Rücksetzsignalen über die erwähnten Rücksetzadern kein Abschalten der Fehlermeldung erfolgt, also die einzuschaltende Zählstufe so nicht eingeschaltet werden konnte, ist auf einen permanent auftretenden Fehler, z. B. verursacht durch Defekt eines oder mehrerer Bauelemente, zu schließen.Errors of this type are most likely due to sporadic disturbances. If the error message is not switched off after the reset signals have been supplied via the reset wires mentioned occurs, i.e. the counting level to be switched on could not be switched on in this way, is on one permanently occurring errors, e.g. B. caused by a defect in one or more components to close.

Wie F i g. 2 zeigt, sind zwei Ringzähler, nämlich ein erster Ringzähler RZ i und ein zweiter Ringzähler RZ2 vorgesehen, denen jeweils ein eigener Fehlerdetektor, nämlich ein erster Fehlerdetektor FD1 und ein zweiter Fehlerdetektor FD 2 zugeordnet ist. Wie bereits in F i g. 1 gezeigt, sind die Ausgänge eines Ringzählers auf entsprechende Eingänge eines Fehlerdetektors geführt. So sind die Ausgänge des ersten Ringzählers, nämlich IZA 1, IZA 2, iZA 3 ... IZA π auf Eingänge des ersten Fehlerdetektors FDl und die Ausgänge des zweiten Ringzählers, nämlich 2ZA 1.2ZA 2, 2ZA 3 ... 2ZA η auf Eingänge des zweiten Fehlerdetektors FD 2 geführt. Jedem Ringzähler ist eine eigene Taktleitung, nämlich dem ersten Ringzähler RZi eine erste Taktleitung Ti und dem zweiten Ringzähler RZ 2 eine zweite Taktleitung T2 zugeordnet. Beide Taktleitungen sind an Ausgänge einer zentralen Steuereinrichtung ZST geführt. Außerdem ist jedem der beiden Ringzähler eine eigene Rücksetzleitung und eine eigene Umschaltleitung, nämlich dem ersten Ringzähler RZ \ eine erste Rücksetzleitung \RL und eine erste Umschaltleitung iUL und dem zweiten Ringzähler RZ2 eine zweite Rücksetzleitung 2RL und eine zweite Umschaltleitung 2UL zugeordnet Diese Leitungen sind ebenfalls an Ausgänge der zentralen Steuereinrichtung ZST angeschlossen. Der Ausgang des ersten Fehlerdetektors FDl ist über eine erste Fehlermeldeader Fl und der Ausgang des zweiten Fehlerdetektors FD 2 über eine zweite Fehlermeldeader F2 mit einer Fehler-Registriereinrichtung FR in der zentralen Steuereinrichtung ZST verbunden. Die Ausgänge des ersten Ringzählers RZi sind außerdem auf erste Eingänge von Verknüpfungsschaltgliedern VSl, VS2, VS3 ... KSη in einem Verknüpfungsschalter VS geführt. Die Ausgänge des zweiten Ringzählers RZ2 sind entsprechend auf zweite Eingänge dieser Verknüpfungsschaltglieder VSl, VS2, VS3... VSngeführt.As in F i g. 2 shows, two ring counters, namely a first ring counter RZ i and a second ring counter RZ2, are provided, each of which is assigned its own error detector, namely a first error detector FD 1 and a second error detector FD 2. As already shown in FIG. 1, the outputs of a ring counter are routed to corresponding inputs of an error detector. So the outputs of the first ring counter, namely IZA 1, IZA 2, iZA 3 ... IZA π on inputs of the first error detector FDl and the outputs of the second ring counter, namely 2ZA 1.2ZA 2, 2ZA 3 ... 2ZA η on inputs of the second error detector FD 2 out. Each ring counter is assigned its own clock line, namely a first clock line Ti to the first ring counter RZi and a second clock line T2 to the second ring counter RZ 2. Both clock lines are led to outputs of a central control device ZST . In addition, each of the two ring counter a separate reset line and a separate change-over, namely the first ring counter RZ \ RZ2 a second reset line 2RL and a second change-over 2UL associated with a first reset line \ RL and a first change-over IUF and the second ring counter These lines are also at Outputs of the central control device ZST connected. The output of the first error detector FDl is connected via a first error message leader F1 and the output of the second error detector FD 2 via a second error message leader F2 with an error registration device FR in the central control device ZST. The outputs of the first ring counter RZi are also led to first inputs of logic switching elements VS1, VS2, VS3 ... KS η in a logic switch VS. The outputs of the second ring counter RZ2 are correspondingly connected to second inputs of these logic switching elements VS1, VS2, VS3 ... VSn.

Ausgänge des Verknüpfungsschalters VS, nämlich ZA 1, ZA 2, ZA 3 ... ZA η sind auf erste Eingänge von Identifizierschaltern, nämlich Ji, ]2, Ji ... Jη geführt. Die zweiten Eingänge dieser als UND-Glieder ausgeführten Identifizier-Schalter des Identifizierers JD sind über individuelle Abfrageadern, nämlich ALi, AL2, AL3 ... AL η an die Signalquellen A 1, A 2, A 3 ... A η angeschlossen. Die Ausgänge der Identifizierschalter Ji, 12, /3 ... Jn sind mit Eingängen eines als ODER-Gliedes ausgeführten ldentifizier-Ausgangsgliedes JA verbunden. Der Ausgang dieses Identifizier-Ausgangsgliedes JA ist über eine Identifizier-Meldeader / an die zentrale Steuereinrichtung ZSTangeschlossen.Outputs of the logic switch VS, namely ZA 1, ZA 2, ZA 3 ... ZA η are led to first inputs of identification switches, namely Ji,] 2, Ji ... Jη . The second inputs of these identifying switches, designed as AND elements, of the identifier JD are connected to the signal sources A 1, A 2, A 3 ... A η via individual interrogation wires, namely ALi, AL2, AL3 ... AL η . The outputs of the identification switches Ji, 12, / 3 ... Jn are connected to the inputs of an identification output element JA designed as an OR element. The output of this identification output element YES is connected to the central control device ZST via an identification message header.

Zur Erläuterung der Arbeitsweise dieser Schaltungsanordnung werden wiederum mehrere Betriebsfälle angenommen.To explain the mode of operation of this circuit arrangement, a number of operating cases are again presented accepted.

d) Fehlerfreier Betriebd) Faultless operation

Im wesentlichen gilt bei diesem Betriebsfall das bereits unter a) Ausgeführte.Essentially, what has already been stated under a) applies in this case of operation.

Die Signalquellen A 1. A 2, A 3... A π sind wie bereits erläutert nicht unmittelbar an die Ausgänge eines Ringzählers angeschlossen. Vielmehr ist der Identifizierer JD derart aufgebaut, daß seine als UND-Glieder ausgeführten Identifizier-Schalter / 1, J 2, J3 ... Jn bei Koinzidenz eines Ausgangssignals eines Ringzählcrs, z. B. RZi, mit einem über eine Abfrageader, z. B. AL 1, von der entsprechenden Signalquelle, hier A i, gelieferten Signal seinerseits ein Signal an einen der Eingänge des als ODER-Glied ausgeführten Identifizier-Ausgangsgliedes JA liefert. Am Ausgang dieses Identifizier-Ausgangsgliedes entsteht ein Identifiziersignal, das über die identifizier-Meldeader / an die zentrale Steuereinrichtung ZSrgeliefert wird.As already explained, the signal sources A 1. A 2, A 3 ... A π are not directly connected to the outputs of a ring counter. Rather, the identifier JD is constructed in such a way that its identifier switches / 1, J 2, J3 . B. RZi, with a via a query header, z. B. AL 1, the signal supplied by the corresponding signal source, here A i, in turn supplies a signal to one of the inputs of the identification output element JA, which is designed as an OR element. At the output of this identification output element, an identification signal arises which is supplied to the central control device ZSr via the identification message head /.

Wie bereits beschrieben, liefert ein intakter Ringzähler, ζ. Β. RZi, während eines Zählzyklus nacheinander an seine Ausgänge, hier 1ΖΛ 1, IZA 2, IZA 3 ... IZA η Ausgangssignale, die über die Verknüpfungsschaltglieder, z. B. VSl, an erste Eingänge der Identifizier-Schalter, hier Ji, geliefert werden. Für den Betrieb einer Anlage, in der die in F i g. 2 gezeigte Schaltungsanordnung eingesetzt ist, ist es ohne Belang, welcher der beiden Ringzähler gerade in Betrieb ist. So können die beschriebenen Vorgänge auch mit Hilfe des zweiten Ringzählers RZ2 in entsprechender Weise abgewickelt werden. Der Fehlerdetektor, der einem in BetriebAs already described, an intact ring counter delivers, ζ. Β. RZi, one after the other to its outputs during a counting cycle, here 1ΖΛ 1, IZA 2, IZA 3 ... IZA η output signals that are transmitted via the logic switching elements, e.g. B. VSl, to the first inputs of the identification switch, here Ji, are supplied. For the operation of a system in which the in F i g. 2 is used, it does not matter which of the two ring counters is currently in operation. The processes described can also be processed in a corresponding manner with the aid of the second ring counter RZ2. The fault detector that works

befindlichen Ringzähler, z.B. RZX, zugeordnet ist, arbeitet in gleicher Weise, wie dies bereits in den Ausführungen zur Fig. 1 beschrieben wurde. Durch weitere Ausgestaltung des Fehlerdetektors ist eine umfassende »1 aus n«-Kontrolle der Ausgangssignale des zugeordneten Ringzählers ermöglicht. Schaltungsanordnungen, die für eine solche Kontrolle geeignet sind, sind mit bekannten Mitteln auf einfache Weise zu realisieren.Ring counter located, for example RZX, operates in the same way as has already been described in the explanations relating to FIG. 1. A comprehensive "1 out of n" control of the output signals of the associated ring counter is made possible by further refinements of the error detector. Circuit arrangements which are suitable for such a control can be implemented in a simple manner using known means.

e) Keine der Zählstufen liefert eine) None of the counting levels delivers

Ausgangssignal — der Fehler ist durch RücksetzenOutput signal - the error is due to reset

des Ringzählers nicht behebbarof the ring counter cannot be corrected

Wie bereits oben beschrieben, siehe c), wird bei Fehlen eines Ausgangssignals eine Fehlermeldung über die Fehlermeldeader, z. B. Fl, abgegeben. Diese Fehlermeldung wird in einer Fehler-Registriereinrichtung FR innerhalb der zentralen Steuereinrichtung ZST gespeichert. Über die Rücksetzleitung, hier \RL, wird zunächst versucht, den Ringzähler, hier RZX, in seinen betriebsbereiten Zustand zu versetzen. Wenn dies gelingt, wird die Fehlermeldung abgeschaltet. Bei Vorliegen eines Defekts läßt sich der Ringzähler, hier RZX, nicht zurücksetzen. Die Fehlermeldung wird demzufolge nicht ausgeschaltet. Daraufhin wird von der zentralen Steuereinrichtung ZST der andere Ringzähler, hier RZ2, über die zugeordnete Rücksetzleitung, hier 2RL, in Betrieb genommen.As already described above, see c), if there is no output signal, an error message is sent via the error message headers, e.g. B. Fl, delivered. This error message is stored in an error registration device FR within the central control device ZST. An attempt is first made via the reset line, here \ RL, to put the ring counter, here RZX, into its operational state. If this succeeds, the error message is switched off. If there is a defect, the ring counter, here RZX, cannot be reset. The error message is therefore not switched off. The other ring counter, here RZ2 , is then put into operation by the central control device ZST via the assigned reset line, here 2RL.

f) Wechsel-Betriebf) Alternating operation

Aus bestimmten Gründen kann es zweckmäßig sein, daß ein routinemäßiger Wechsel des Betriebs der beiden Ringzähler RZX und RZ2 vorzunehmen ist. Dazu werden alle Zählstufen des ersten Ringzählers RZX, der beispielsweise gerade in Betrieb ist, über die zugehörige erste Rücksetzleitung \RL dadurch ausgeschaltet, daß allen Zählstufen über die ihnen zugeordneten Rücksetzadern RLX, RL2, RL3 ... RLn, die in dieser Rücksetzleiüing zusammengefaßt sind, einFor certain reasons it can be advisable that the operation of the two ring counters RZX and RZ2 should be routinely changed. For this purpose, all counting levels of the first ring counter RZX, which is currently in operation, for example, are switched off via the associated first reset line \ RL , in that all counting levels are switched off via the reset cores RLX, RL2, RL3 ... RLn assigned to them, which are combined in this reset line , a

$ entsprechendes Rücksetzsignal geliefert wird. Im Falle eines Defekts innerhalb des Ringzählers kann dieser auch dadurch unwirksam gemacht werden, daß die Umschaltmittel für alle Zählstufen, nämlich U X, U2, LJ3 ... U η gemeinsam betätigt werden. Damit wird erreicht, daß die Signalausgänge aller Zählstufen ausgeschaltet werden. Die Umschaltmittel sind in der Schaltungsanordnung gemäß F i g. 2 in die zentrale Steuereinrichtung ZSTeingebaut.
Aus bestimmten Gründen kann es notwendig sein.
$ corresponding reset signal is supplied. In the event of a defect within the ring counter, it can also be rendered ineffective by actuating the switching means for all counting stages, namely UX, U2, LJ 3 ... U η together. This ensures that the signal outputs of all counting levels are switched off. The switching means are in the circuit arrangement according to FIG. 2 built into the central control device ZST.
It may be necessary for certain reasons.

1$ einen Parallelbetrieb beider Ringzähler vorzusehen. Die in Fig. 2 angegebene Schaltungsanordnung erlaubt einen solchen Parallellauf durch die Art der Zusammenschaltung der Signalausgänge beider Ringzähler. In an sich bekannter Weise können bei dieser Betriebsart ungleiche Zählstellungen, die auf sporadisch oder permanent auftretende Fehler zurückzuführen sind, erkannt werden.1 $ a parallel operation of both ring counters is to be provided. the The circuit arrangement indicated in FIG. 2 allows such parallel operation through the type of interconnection the signal outputs of both ring counters. In a manner known per se, in this operating mode unequal counting positions that can be traced back to sporadic or permanent errors, be recognized.

Die genannten Umschaltmittel, die in Fig. I als elektromechanische Umschalter gezeigt sind, sind durch elektronische Mittel, wie diskrete Bauelemente oder integrierte Schaltkreise, ersetzbar.The switching means mentioned, which are shown in Fig. I as electromechanical switches, are through electronic means, such as discrete components or integrated circuits, can be replaced.

Die Zählstufen der Ringzähler können auf verschiedene Art. beispielsweise als bistabile Kippstufen in diskreter Technik oder als )-K-Master-Slave-Flipflops in integrierter Schaltkreistechnik ausgeführt sein.The counting stages of the ring counter can be used in various ways. For example, as bistable multivibrators in discrete technology or as) -K master-slave flip-flops in integrated circuit technology.

An die vorgesehene Fehler-Registriereinrichtung ist zur Überwachung des Betriebs bzw. zur Bewertung der Betriebsqualität eine sogenannte Güte-Zähleinrichtung anschließbar.The provided error registration device is used to monitor the operation or to evaluate the Operating quality a so-called quality counting device can be connected.

Hierzu 2 Blatt ZeichnungenFor this purpose 2 sheets of drawings

Claims (6)

Patentansprüche:Patent claims: 1. Schaltungsanordnung zur Steuerung und Überwachung der Abfrage von Signalquellen mit individuellen Signalleitungen, bestehend aus zu einem Ringzähler zusammengeschalteten Zählstufen, deren Ausgänge außer an die abzufragenden Signalquellen zusätzlich an Eingänge eines Fehlerdetektors geführt sind, in dem zumindest festgestellt wird, ob einer oder zwei oder mehr Ausgänge des Ringzählers ein Abfragesignal führen und bei der bei Auftreten von zwei oder mehr Abfragesignalen eine Fehlermeldung erzeugt wird, dadurch gekennzeichnet, daß die Ausgänge von mindestens zwei in der Zählordnung benachbarten Zählstufen (z. B. Ki, K 2) des Ringzählers (RZ) mit Eingängen von mindestens einem Verknüpfungselement (z. B. G1/2) verbunden sind, daß bei gleichzeitigem Auftreten von zwei oder mehr Abfragesignalen mindestens ein Umschaltmittel (z.B. Ui) betätigbar ist, daß solche Zählstufen (z.B. Ki) ausschaltbar sind und in folgenden Zählzyklen übersprungen werden, die eine kleinere Zählordnung haben, als diejenige Zählstufe (z. B. K 2), die das Betätigen eines oder mehrerer Umschaltmittel (z. B. LM) veranlaßt.1.Circuit arrangement for controlling and monitoring the interrogation of signal sources with individual signal lines, consisting of counting stages interconnected to form a ring counter, the outputs of which, in addition to the signal sources to be interrogated, are also led to inputs of an error detector, in which it is at least determined whether one or two or more Outputs of the ring counter carry an interrogation signal and an error message is generated when two or more interrogation signals occur, characterized in that the outputs of at least two adjacent counting stages (e.g. Ki, K 2) of the ring counter (RZ) are connected to inputs of at least one logic element (e.g. G 1/2), that when two or more interrogation signals occur at the same time, at least one switching means ( e.g. Ui) can be actuated so that such counting levels (e.g. Ki) can be switched off and in the following Counting cycles are skipped, which have a smaller counting order than those ever some counting level (e.g. B. K 2), which causes the actuation of one or more switching means (z. B. LM). 2. Schaltungsanordnung nach Anspruch 1 mit einem Fehlerdetektor, der in an sich bekannter Weise auch eine Fehlermeldung erzeugt, wenn kein Abfragesignal auftritt, dadurch gekennzeichnet, daß bei Lieferung einer Fehlermeldung über eine Fehlermeldeader (F) der Ringzähler (RZ) mit Rücksetzsignalen über an die Zählstufen (K 1, K 2, K 3 ... Kn) individuell angeschlossene Rücksetzadern (RL X,RL2,RL3...RLri)in eine bestimmbare Ausgangszählstellung zu versetzen ist.2. Circuit arrangement according to claim 1 with an error detector which also generates an error message in a manner known per se if no interrogation signal occurs, characterized in that when an error message is delivered via an error message head (F) the ring counter (RZ) with reset signals via to the Counting levels (K 1, K 2, K 3 ... Kn) individually connected reset wires (RL X, RL2, RL3 ... RLri) must be set to a definable initial counting position. 3. Schaltungsanordnung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß ein erster Ringzähler (RZi) und ein zweiter Ringzähler (RZ2) vorgesehen sind, daß die Ausgänge des ersten Ringzählers (\ZA 1, XZA 2, \ZA 3 ... \ZA n) auf Eingänge eines ersten Fehlerdetektors (FD X) und auf erste Eingänge von individuellen Verknüpfungsschaltgliedern (VS 1, VS2, VS3 ...VSn) eines Verknüpfungsschalters (VS) geführt sind, daß die Ausgänge des zweiten Ringzählers (2ZA 1, 2ΖΛ2, 2ZA3 ... 2ZAn) auf einen zweiten Fehlerdetektor (FD 2) und auf zweite Eingänge der Verknüpfungsschaltglieder (VSi, VS2,VS3... VSn) des Verknüpfungsschalters (VS) geführt sind, daß für den ersten Ringzähler (RZi) eine erste Taktleitung (TX) und für den zweiten Ringzähler (RZ 2) eine zweite Taktleitung (T2) vorgesehen ist, daß für den ersten Fehlerdetektor (FD X) eine erste Fehlermeldeader (Fl) und für den zweiten Fehlerdetektor (77D 2) eine zweite Fehlermeldeader (F2) vorgesehen ist, daß der erste Ringzähler (RZi) über eine erste Rücksetzleitung (XRL) und über eine erste Umschaltleitung (XLJL) und der zweite Ringzähler (RZ 2) über eine zweite Rücksetzleitung (2RL) und über eine zweite Umschaltleitung (2UL) an eine zentrale Steuereinrichtung (ZST) angeschlossen sind, daß die Ausgänge (ZA 1, ΖΛ 2, ZA 3 ... ZA n) der Verknüpfungsschaltglieder (V51, V52, VS3, ... VSn) des Verknüpfungsschalters (VS)m\t einer ersten Gruppe von Eingängen eines Identifizierers (JD) verbunden sind, daß die Signalouellen (A X, A 2. A 3 ... A ri) mit einer zweiten Gruppe von Eingängen des Identifizierers (JD) verbunden sind und daß der Identifizierer (JD) über eine Identifizier-Meldeader (J) mit der zentralen Steuereinrichtung (ZST) verbunden ist, dem auch die erste und die zweite Fehlermeldeader (Fi, F2) und die erste und die zweite Taktleitung (Ti, T2) zugeführt sind.3. Circuit arrangement according to claim 1 or 2, characterized in that a first ring counter (RZi) and a second ring counter (RZ2) are provided that the outputs of the first ring counter (\ ZA 1, XZA 2, \ ZA 3 ... \ ZA n) to inputs of a first error detector (FD X) and to first inputs of individual logic switching elements (VS 1, VS2, VS3 ... VSn) of a logic switch (VS) are carried out so that the outputs of the second ring counter (2ZA 1, 2ΖΛ2 , 2ZA 3 ... 2ZAn) to a second error detector (FD 2) and to second inputs of the logic switching elements (VSi, VS2, VS3 ... VSn) of the logic switch (VS) are performed that for the first ring counter (RZi) one first clock line (TX) and for the second ring counter (RZ 2) a second clock line (T2) is provided that for the first error detector (FD X) a first error message (F1) and for the second error detector (7 7 D 2) one second error message (F2) is provided that the first ring counter (RZi) has a first reset line (XRL) and via a first switchover line (XLJL) and the second ring counter (RZ 2) via a second reset line (2RL) and via a second switchover line (2UL) to a central control device (ZST) that the outputs ( ZA 1, ΖΛ 2, ZA 3 ... ZA n) of the logic switching elements (V51, V52, VS3, ... VSn) of the logic switch (VS) are connected to a first group of inputs of an identifier (JD) that the signal sources (AX, A 2. A 3 ... A ri) are connected to a second group of inputs of the identifier (JD) and that the identifier (JD) is connected to the central control device (ZST ) via an identifier message reader (J) ) is connected, to which the first and the second error message headers (Fi, F2) and the first and the second clock line (Ti, T2) are fed. 4. Schaltungsanordnung nach Anspruch 3, dadurch gekennzeichnet, daß der erste Ringzähler (RZi) und/oder der zweite Ringzähler (RZ2) in Betrieb zu setzen ist und daß durch die zentrale Steuereinrichtung (ZST) aufgrund von bewerteten Fehlermeldungen bestimmbar ist, ob der erste Ringzähler (RZX) oder der zweite Ringzähler (RZ 2) wirksam oder unwirksam zu schalten ist4. Circuit arrangement according to claim 3, characterized in that the first ring counter (RZi) and / or the second ring counter (RZ2) is to be put into operation and that the central control device (ZST) can be determined on the basis of evaluated error messages whether the first Ring counter (RZX) or the second ring counter (RZ 2) is to be activated or deactivated 5. Schaltungsanordnung nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß in der zentralen Steuereinrichtung (ZST) ein Zähleinrichtung vorgesehen ist und daß mit dieser Zähleinrichtung die Takt-Impulse abzählbar sind, die erforderlich sind, um den in Betrieb befindlichen Ringzähler (RZ, RZi, RZ2) einen vollständigen Zyklus ausführen zu lassen.5. Circuit arrangement according to one of the preceding claims, characterized in that a counting device is provided in the central control device (ZST) and that with this counting device the clock pulses can be counted which are necessary to the ring counter in operation (RZ, RZi , RZ2) to run a complete cycle. 6. Schaltungsanordnung nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß die zentrale Steuereinrichtung (ZST) eine Fehler-Registriereinrichtung (FR) hat.6. Circuit arrangement according to one of the preceding claims, characterized in that the central control device (ZST) has an error registration device (FR) .
DE19762613927 1976-03-31 1976-03-31 Circuit arrangement for controlling and monitoring the query of signal sources with individual signal lines Expired DE2613927C3 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19762613927 DE2613927C3 (en) 1976-03-31 1976-03-31 Circuit arrangement for controlling and monitoring the query of signal sources with individual signal lines

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19762613927 DE2613927C3 (en) 1976-03-31 1976-03-31 Circuit arrangement for controlling and monitoring the query of signal sources with individual signal lines

Publications (3)

Publication Number Publication Date
DE2613927A1 DE2613927A1 (en) 1977-10-06
DE2613927B2 DE2613927B2 (en) 1978-04-06
DE2613927C3 true DE2613927C3 (en) 1978-11-30

Family

ID=5974084

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19762613927 Expired DE2613927C3 (en) 1976-03-31 1976-03-31 Circuit arrangement for controlling and monitoring the query of signal sources with individual signal lines

Country Status (1)

Country Link
DE (1) DE2613927C3 (en)

Also Published As

Publication number Publication date
DE2613927A1 (en) 1977-10-06
DE2613927B2 (en) 1978-04-06

Similar Documents

Publication Publication Date Title
EP0007579B1 (en) Circuit arrangement for monitoring the state of signalling systems, especially traffic light signalling systems
DE3033071A1 (en) PROCESS CALCULATOR
DE2647367A1 (en) Multiple redundant process controller - has detector stages to continuously monitor performance of each unit to indicate single or double malfunction
DE2602197C3 (en) Switching method and circuit arrangement for carrying out the method for telecommunications switching systems, in particular telephone switching systems with searchers for receiving information
DE2613927C3 (en) Circuit arrangement for controlling and monitoring the query of signal sources with individual signal lines
DE2217665C3 (en) Circuit arrangement for telecommunications, in particular telephone switching systems, with at least two computers for alternating control of switching processes
DE2728942B1 (en) Method for automatic fault location determination in telecommunication systems, each consisting of at least one central and several decentralized devices, in particular telephone switching systems
DE2023117A1 (en) Fail-safe control system for the transmission of digital information
DE2705190C3 (en) Circuit arrangement for monitoring signal lines in telecommunication systems, in particular telephone systems
DE3202025C2 (en) Device for the operational control of thyristors of a high voltage valve
DE102012009896A1 (en) Safety device for control and safe shutdown of electrically driven machines, initiates shutdown of all devices during cut-off of one device such that activation of safety outputs of all components allows only start command on a device
DE1513297B2 (en) CIRCUIT ARRANGEMENT FOR DETECTION OF L OR O SIGNAL ERRORS FOR AT LEAST ONE TWO-CHANNEL CONTROL CIRCUIT
DE2449634A1 (en) INFORMATION COLLECTION SYSTEM
DE1108747B (en) Method and circuit arrangement for registering faulty states which occur in message processing systems
DE2753442C2 (en) Circuit arrangement for an indirectly controlled switching system, in particular telephone switching system
DE2219090C3 (en) Circuit arrangement for telecommunications, in particular telephone systems, in which data is entered from subscriber stations into a memory of a computer
DE1126938B (en) Circuit arrangement for the central control of switching devices by means of two similar, parallel-acting control devices in centralized telecommunication switching systems, in particular telephone switching systems
DE2831960C2 (en) Safety device for the receiving-side evaluation circuit of a data transmission system with information that is mutually exclusive
DE3147125C1 (en) Circuit arrangement for telecommunications systems, in particular telephone switching systems, with a test and seizure circuit
DE2315750C2 (en) Circuit arrangement for telecommunications switching systems centrally controlled by computers, in particular telephone switching systems
DE2019795A1 (en) Data processing system with input / output devices
DE966311C (en) Circuit arrangement for zoning of codes for telecommunication, in particular telephone systems with a central facility
DE3413361C2 (en)
DE2803948A1 (en) Computer controlled telephone PBX - uses differentiation between faulty data critical for system control operation and faulty data of non-critical nature
DE2401555A1 (en) DEVICE FOR MONITORING INDUSTRIAL PLANTS

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
8320 Willingness to grant licences declared (paragraph 23)
8339 Ceased/non-payment of the annual fee