DE2454233A1 - Variable delay circuit has input sample and hold circuit - and output gate is gated after delay following sampling - Google Patents

Variable delay circuit has input sample and hold circuit - and output gate is gated after delay following sampling

Info

Publication number
DE2454233A1
DE2454233A1 DE19742454233 DE2454233A DE2454233A1 DE 2454233 A1 DE2454233 A1 DE 2454233A1 DE 19742454233 DE19742454233 DE 19742454233 DE 2454233 A DE2454233 A DE 2454233A DE 2454233 A1 DE2454233 A1 DE 2454233A1
Authority
DE
Germany
Prior art keywords
delay
hold circuit
circuit
sample
pulses
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE19742454233
Other languages
German (de)
Inventor
Juergen Dipl Ing Heitmann
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Robert Bosch GmbH
Original Assignee
Robert Bosch GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Robert Bosch GmbH filed Critical Robert Bosch GmbH
Priority to DE19742454233 priority Critical patent/DE2454233A1/en
Publication of DE2454233A1 publication Critical patent/DE2454233A1/en
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/26Time-delay networks
    • H03H11/265Time-delay networks with adjustable delay

Landscapes

  • Pulse Circuits (AREA)

Abstract

The variable delay circuit consists of a sample and hold circuit (2) --to which the input signal (1) is applied. The sample and hold circuit's output is passed to a gate (7) whose own output passes over an LP filter to the output terminal (9). The sampling pulses (4) are applied directly to the sample and hold circuit via a pulse shaper (3) and over an electrically-controlled phase shifter (5) to the gate. The delay between the sample and hold circuit's sampling pulses and the gate's gating pulses may be introduced by a monostable multivibrator (10). The advantage lies in simplicity.

Description

System zur einstellbaren Verzögerung von elektrischen Signalen Die Erfindung betrifft ein System zur einstellbaren Verzögerung von elektrischen-S nalen.System for the adjustable delay of electrical signals The The invention relates to a system for the adjustable delay of electrical signals.

In vielen Bereichen der Nachrichtentechnik, z. B. bei der Videotechnik, äber auch in der Elektroakustik, ist es erforderlich, Signale zu verzögern, wobei die Verzögerungszeit durch elektrische Großen beeinflußbarsein wird. Häufig genügt eine Verzögerung, die kleiner ist als die Perioden- -dauer der zu verzögernden Signale.In many areas of communications engineering, e.g. B. in video technology, But also in electroacoustics, it is necessary to delay signals, whereby the delay time will be influenced by electrical variables. Often enough a delay that is smaller than the period duration of the signals to be delayed.

Die bekannten Einrichtungen zur Verzögerung von elektrischen Signalen, beispielsweise Leitungsnachbildungen oder Laufzeitketten, bedeuten einen hohen Aufwand und sind damit für verschiedene Anwendungsgebiete zu teuer.The known devices for delaying electrical signals, For example, line replicas or transit time chains mean a lot of effort and are therefore too expensive for various areas of application.

Der Erfindung liegt daher die Aufgabe zugrunde, ein einfaches System zur Verzögerung der elektrischen Signale anzugeben.The invention is therefore based on the object of a simple system to specify the delay of the electrical signals.

Die Erfindung ist dadurch gekennzeichnet, daß die zu verzögernden Signale einer Abtast- und Halteschaltung zugeführt werden, die von Abtastimpulsen angesteuert wird, daß an den Ausgang der Abtast- und Halte schaltung eine Torschaltung angeschlossen ist, diemit gegenüber den Abtastimpulsen verzögerten Impulsen angesteuert wird und daß der Torschaltung ein Tiefpaß nachgeschaltet wird.The invention is characterized in that the to be delayed Signals to a sample and hold circuit are fed by sampling pulses is controlled that a gate circuit at the output of the sample and hold circuit is connected, which is driven with pulses delayed with respect to the sampling pulses and that the gate circuit is followed by a low-pass filter.

Eine Weiterbildung der Erfindung sieht vor, daß die Verzögerung der Abtastimpulse mit Hilfe eines elektrisch steuerbaren Phasenschiebers, vorzugsweise eines monostabilen Multivibrators, erfolgt.A development of the invention provides that the delay of the Sampling pulses with the aid of an electrically controllable phase shifter, preferably a monostable multivibrator.

Die Erfindung wird anhand der Figuren näher erläutert.The invention is explained in more detail with reference to the figures.

Von diesen zeigt: Fig. 1 eine erfindungsgemäße Schaltungsanordnung und Fig. 2 Spannungszeitdiagramme der bei der Schaltungsanordnung nach . 1 auftretenden Signale.Of these: FIG. 1 shows a circuit arrangement according to the invention and FIG. 2 voltage timing diagrams in the circuit arrangement according to FIG. 1 occurring Signals.

Die zu verzögernden Signale werden der Schaltungsanorndnung nach Fig. 1 bei 1 zugeführt und gelangen in eine hbtast- und Halteschaltung. 2, deren Funktion hinlänglich bekannt und hier nicht genauer beschrieben werden muß. Die bei 1 zugeführten Signale sind beispielsweise in Form einer etwa sinusförmigen Schwingung in Zeile 1 der Fig. 2 dargestellt. Der Abtast- und -halte schaltung 2 werden Abtastimpulse entsprechend der Zeile c in Fig. 2 zugeführt. Die Ausgangsspannung der Abtast- und italteschaltung 2 eist dann die in Zeile b der Fig. 2 dar-Destellte Form auf.The signals to be delayed are assigned to the circuit arrangement according to FIG. 1 at 1 and get into a hbtast- and hold circuit. 2, their function well known and need not be described in more detail here. The supplied at 1 Signals are, for example, in the form of an approximately sinusoidal oscillation in a row 1 of FIG. The sample and hold circuit 2 are sampling pulses supplied in accordance with line c in FIG. The output voltage of the sampling and Italteschaltung 2 eist the form shown in line b of FIG. 2.

Bei der Schaltungsanordnung nach Fig. 1 werden die Abt astimpulse mit Hilfe eines Impulsformers 3 als einer bei 4 zugeführten Wechselspannung-Abtastfrequenz geformt. Diese i.rechselspannung ist in Zeile e der Fig. 2 dargestellt.In the circuit arrangement of FIG. 1, the sampling pulses are astimpulse with the aid of a pulse shaper 3 as an alternating voltage sampling frequency supplied at 4 shaped. This i.rechsel tension is shown in line e of FIG.

Ihre Frequenz ist entsprechend dem Abtasttheorem mindestens doppelt so groß wie die höchste zu übertragende Frequenz des zu verzögernden Signals. Die bei 4 zugeführte Wechselspannung wird mit Hilfe des Phasenschiebers 5, der elektrisch steuerbar ist, verzögert, so daß die in Zeile f der Fig. 2 dargestellte Wechselspannung entsteht. Aus ihr werden wiederum mit Hilfe eines Impulsformers 6 Impulse geformt, deren Verzögerung mit Hilfe der Phasenschieberschaltung 5 einstellbar ist.According to the sampling theorem, their frequency is at least twice as large as the highest transmitted frequency of the signal to be delayed. the at 4 supplied alternating voltage is with the help of the phase shifter 5, the electrical is controllable, delayed, so that the alternating voltage shown in line f of FIG arises. In turn, 6 pulses are formed from it with the help of a pulse shaper, the delay of which can be set with the aid of the phase shifter circuit 5.

Während des Auftretens der in Zeile d dargestellten verzögerten Impulse ist die Torschaltung 7 (Fig. 1) leitend.During the occurrence of the delayed pulses shown in line d the gate circuit 7 (Fig. 1) is conductive.

An ihrem Ausgang stehen die in Zeile g der Fig. 2 dargestellten amplitudenmodulierten Impulse an. Durch den Tiefpaß 8 werden die durch die Abtastung hinzugekommenen Signalanteile herausgefiltert, so daß am Ausgang 9 der Schaltungsanordnung nach Fig. 1 die in Zeile a darestellte siunusförmige Spannung ansteht, die in ihrer hurvellforn dem zugeführten signal entspricht, jedoch verzögert ist.The amplitude-modulated ones shown in line g of FIG. 2 are at their output Impulses. Through the low pass 8 are added by the scan Signal components filtered out, so that at the output 9 of the circuit arrangement after Fig. 1 shows the sinusoidal voltage shown in line a, which in its hurvell form corresponds to the input signal, but is delayed.

Zur Verzögerung der die Torschaltung 7 ansteuernden Impulse gegenüber den Abtastimpulsen stehen dem Fachmann verschiedene Kittel zur Verfügung. Die Torschaltung 7 soll von Impulsen angesteuert werden, die vom Impulsformer 6 abgegeben werden und mit Hilfe einer bei 11 zugeführten Steuerspannung impulsphasenmoduliert sind. So kann anstelle des Phasenschiebers für sinusförmige Spannungen ein monostabiler flultivibrator 10 verwendet werden, der beispielsweise in Fig. 1 gestrichelt dargestellt ist, an den Ausgang des Impulsformers 3 angeschlossen wird und aus den Abtastimpulsen Impulse formt, deren Breite der gewünschten Verzögerung entspricht.To delay the pulses driving the gate circuit 7 opposite Various gowns are available to those skilled in the art for the sampling pulses. The gate circuit 7 is to be controlled by pulses that are emitted by the pulse shaper 6 and are pulse phase modulated with the aid of a control voltage supplied at 11. Instead of the phase shifter for sinusoidal voltages, a monostable Flultivibrator 10 can be used, which is shown in phantom in FIG. 1, for example is connected to the output of the pulse shaper 3 and from the sampling pulses Forms pulses whose width corresponds to the desired delay.

Das erfindungsgemäße System ist unter anderem mit Erfolg zum Ausgleich von Zeitfehlern von Signalen, welche beispielsweise von einem Magnetband abgenommen werden, anwendbar, insbesonder bei der Wiedergabe von Tonsignalen.The system according to the invention is, among other things, successfully compensating of timing errors of signals, which are taken, for example, from a magnetic tape can be used, especially when reproducing audio signals.

Claims (3)

Patentansprüche: Patent claims: 21) System zur einstellbaren Verzögerung von elektrischen Signalen, dadurch gekennzeichnct, daß die zu verzögernden Signale einer Abtast- und Halte schaltung (2) zugeführt werden, die von Abtastimpulsen angesteuert wird, daß an den Ausgang der Abtast-Halteschaltung (3) eine Torschaltung (7) angeschlossen ist, die mit gegenüber den Abtastimpulsen verzögerten Impulsen angesteuert wird und daß der Torschaltung (7) ein Tiefpaß (8) nachgeschaltet wird.21) System for adjustable delay of electrical signals, characterized in that the signals to be delayed have a sample and hold circuit (2) are supplied, which is driven by sampling pulses that on the output of the sample and hold circuit (3) is connected to a gate circuit (7), which is controlled with pulses delayed with respect to the sampling pulses and that the gate circuit (7) is followed by a low-pass filter (8). 2. System nach -4nspruch 1, dadurch gekennzeichnet, daß die Verzögerung der Abtastimpulse mit Hilfe eines elektrisch steuerbaren Phasenschiebers (5) erfolgt. 2. System according to -4nspruch 1, characterized in that the delay the sampling pulses takes place with the aid of an electrically controllable phase shifter (5). 3. System nach Anspruch 1, dadurch gekennzeichnet, daß die Verzögerung der Abtastimpulse mit Hilfe eines monostabilen Multivibrators (10) erfolgt. 3. System according to claim 1, characterized in that the delay the sampling pulses are carried out with the aid of a monostable multivibrator (10).
DE19742454233 1974-11-15 1974-11-15 Variable delay circuit has input sample and hold circuit - and output gate is gated after delay following sampling Withdrawn DE2454233A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19742454233 DE2454233A1 (en) 1974-11-15 1974-11-15 Variable delay circuit has input sample and hold circuit - and output gate is gated after delay following sampling

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19742454233 DE2454233A1 (en) 1974-11-15 1974-11-15 Variable delay circuit has input sample and hold circuit - and output gate is gated after delay following sampling

Publications (1)

Publication Number Publication Date
DE2454233A1 true DE2454233A1 (en) 1976-08-19

Family

ID=5930928

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19742454233 Withdrawn DE2454233A1 (en) 1974-11-15 1974-11-15 Variable delay circuit has input sample and hold circuit - and output gate is gated after delay following sampling

Country Status (1)

Country Link
DE (1) DE2454233A1 (en)

Similar Documents

Publication Publication Date Title
DE3715237C2 (en)
DE3587081T2 (en) FREQUENCY OR FREQUENCY REVERSE MODULATED BURST SIGNAL GENERATOR.
DE1951863A1 (en) Digitally operated pulse ratio modulator
DE1437173B2 (en) CIRCUIT ARRANGEMENT FOR DEMODULATION OF FREQUENCY SWITCHED DIGITAL TEKEGRAPHY SIGNALS
DE2712024A1 (en) CIRCUIT ARRANGEMENT FOR REGENERATING SYNCHRONOUS SIGNALS
DE3007502A1 (en) CIRCUIT FOR PROCESSING A DIGITAL SIGNAL
DE2629403A1 (en) DEVICE FOR TIME DELAYING ANALOGUE INFORMATION INPUT SIGNAL
DE2338766B2 (en) Demodulator for frequency-modulated electrical oscillations
DE2514529A1 (en) DIGITAL DECODING SYSTEM
DE2366083C2 (en) Method and device for compensating brief interruptions in a video signal
DE2551785C3 (en) Circuit arrangement for generating a frequency-modulated signal
DE2726440C2 (en) Echo cancellation circuit for video signals
DE2646737C3 (en) AUXILIARY REGENERATION CIRCUIT FOR A COLOR TV RECEIVER
DE2454233A1 (en) Variable delay circuit has input sample and hold circuit - and output gate is gated after delay following sampling
DE2951134A1 (en) CIRCUIT ARRANGEMENT FOR OBTAINING A SCAN
DE2453723A1 (en) CIRCUIT ARRANGEMENT OF A BROADBAND FREQUENCY DISCRIMINATOR
DE2937715C2 (en) Multiburst test signal generator with variable start
DE2254967C3 (en) Method for transmitting an analog signal with reduced bandwidth and circuit arrangement for carrying out the method
DE3345295A1 (en) FM DEMODULATOR CIRCUIT
DE3937055C2 (en)
DE3713225C1 (en) Video device with a recording medium
DE1951146A1 (en) Phase comparator
DE2447484C2 (en) Pulse generator
DE1424492A1 (en) Signal processing device
DE1437173C (en) Circuit arrangement for the demodulation of frequency-shift keyed digital telegraphy signals

Legal Events

Date Code Title Description
8141 Disposal/no request for examination