DE2429139C3 - Interpolation arrangement for filling in the diagonally opposite empty corners of dot matrix characters - Google Patents
Interpolation arrangement for filling in the diagonally opposite empty corners of dot matrix charactersInfo
- Publication number
- DE2429139C3 DE2429139C3 DE19742429139 DE2429139A DE2429139C3 DE 2429139 C3 DE2429139 C3 DE 2429139C3 DE 19742429139 DE19742429139 DE 19742429139 DE 2429139 A DE2429139 A DE 2429139A DE 2429139 C3 DE2429139 C3 DE 2429139C3
- Authority
- DE
- Germany
- Prior art keywords
- field
- period
- matrix
- delay
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/22—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
- G09G5/24—Generation of individual character patterns
- G09G5/28—Generation of individual character patterns for enhancement of character form, e.g. smoothing
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Television Systems (AREA)
- Controls And Circuits For Display Device (AREA)
Description
Die Erfindung betrifft eine Interpolationsanordnung zum Auffüllen der diagonal gegenüberliegenden leeren Ecken an Übergängen von horizontalen zu vertikalen durch Matrixpunkte gebildeten Zcichcnteilen von Punktmatrixzeichen, die auf einem Bildschirm in verschachtelten Halbbildverfahrjn dargestellt werden, wobei jeder Matrixpunkt aus zwei übereinanderliegenden Halbbildsegmcnten besteht.The invention relates to an interpolation arrangement for filling in the diagonally opposite one empty corners at transitions from horizontal to vertical drawing parts formed by matrix points of dot matrix characters which are displayed on a screen in interlaced field processes, Each matrix point consists of two superimposed field segments.
Ein Mangel der Punktmatrixzeichen ist es, daß, obwohl die vertikal und die horizontal verlaufenden Striche über die volle Breite und Höhe eines Elements gezogen werden können, die Diagonalteile der Zeichen grob gezackte Kanten aufweisen und ihre mittlere Breite nur das 1/Vlfache dermittleren Breite der horizontal und vertikal verlaufenden Striche ist (vorausgesetzt, daß die Elemente quadratisch sind), was zu einer Helligkeitseinbuße von etwa 30% führt. Dieser Marigell ist visuell bemerkbar.One shortcoming of the dot matrix characters is that, though the vertical and horizontal lines over the full width and height of an element can be drawn, the diagonal parts of the characters have roughly jagged edges and their middle Width only 1 / Vl times the average width of the horizontal and vertical strokes (assuming the elements are square) is what leads to a reduction in brightness of around 30%. This Marigell is visually noticeable.
Aus der US-PS 3573789 ist es bekannt, diesen Mangel durch einen Intcrpolationsvorgang auszuschalten, bei dem die in den Ecken einander gegenüberstehenden Viertel der Elemente an jeder Seite eines Diagonalteils ausgefüllt werden. Eine solche Methode ist möglich, weil jedes Element tatsächlich aus Segmenten zweier Abtastzeilen besteht; ein Virrtelelement wird von einem Impuls in nur einer Zeile und von der halben Dauer eines Impulses ausgefüllt, der einem vollständigen Segment entspricht; diese Dauer wird als Punktperiode bezeichnet. Die bekannten Interpolationsmethoden sind auf Zeilcnabtastwiedergaben beschränkt, wie sie bei Datenanzeigegeräten benutzt werden.From US-PS 3573789 it is known to eliminate this deficiency by an integration process, with the quarter of the elements on each side facing each other in the corners of a diagonal part. Such a method is possible because each element is actually consists of segments of two scan lines; a virrtelelement is transformed from an impulse into only one Line and filled in by half the duration of a pulse corresponding to a complete segment; this duration is called the point period. The known interpolation methods are on line scan reproductions as used on data display devices.
Der Erfindung liegt die Aufgabe zugrunde, ein Gerät anzugeben, das bei der Darstellung mit verschachtelten Halbbildern verwendbar ist, wodurch es mög-The invention is based on the object of specifying a device which, when displayed, is interleaved with Fields can be used, which makes it possible
»5 Hch wird, verbesserte Punktmatrixzeichen auf Monitoren und Empfängern abzubilden, die nach Rundfunkfernsehnormen arbeiten.“5 Hch, improved dot matrix characters on monitors and to map receivers operating to broadcast television standards.
Die Erfindung ist dadurch gekennzeichnet, daß durch eine erste Schaltung zum Erkennen derartiger Übergänge, der das Fernsehsignal zugeführt wird und die drei Verzögerungsvorrichtungen enthält, die das Fernsehsignal um eine Matrixpunktperiode, um eine Zeilenperiode bzw. um eine Zeilenperiode plus eine Matrixperiode verzögern und die ferner ein Schaltnetz enthält, das die Ausgangssignalc der Verzögerungsvorrichtungen verknüpft, und durch eine zweite Schaltung, die abhängig von der Richtung des Übergangs halbe Halbbildsegmente in die Zeilen des ersien Halbbildes und in die um eine Zeile iperiode verzögerten Zeilen des zweiten Halbbildes an den Übergangsstellen einblendet.The invention is characterized in that a first circuit for recognizing such Transitions to which the television signal is fed and which contains the three delay devices that make up the TV signal by one matrix point period, one line period or one line period plus one Delay matrix period and which further includes a switching network which combines the output signals c of the delay devices, and by a second Circuit that, depending on the direction of transition, half field segments into the lines of the ersien Field and in the one line delayed period Lines of the second field fade in at the transition points.
Als Ausführungsbeispiele der Erfindung werden nachstehend zwei Ausbildungsformen an Hand von Zeichnungen beschrieben, die folgendes darstellen:As exemplary embodiments of the invention, two forms of embodiment are shown below on the basis of Drawings that show:
Fig. 1 a einen Buchstaben »S« in einer 7x5-Matrix, Fig. 1a shows a letter "S" in a 7x5 matrix,
Fig. 1 b den gleichen Buchstaben mit um eine Zeilenpcriode verzögerten ungeraden Zeilen und mit interpolierten Viertelelemcntcn, die zur Verbesserung des Zeichenbildes hinzugefügt sind,Fig. 1b the same letter with a line period delayed odd lines and with interpolated quarter elements that improve are added to the drawing image,
Fig. 2 a eine rechte Diagonale (die nach rechts oben verläuft) während eines geradzahligen Halbbildes,Fig. 2a is a right diagonal (the top right runs) during an even field,
Fig. ibcinc rechte Diagonale während eines ungeradzahligen Halbbildes,Fig. Ibcinc right diagonal during an odd one Field,
Fig. 3a eine linke Diagonale während eines geradzahligen Halbbildes,3a shows a left diagonal during an even Field,
Fig. 3b eine linke Diagonale während eines ungeradzahligen Halbbildes,Figure 3b is a left diagonal during an odd one Field,
Fig. 4 ein Blockschaltbild einer ersten Ausführungsform der Erfindung,4 is a block diagram of a first embodiment the invention,
Fig. 5 ein Blockschaltbild einer zweiten Ausführungsform der Erfindung.Fig. 5 is a block diagram of a second embodiment the invention.
In den Fig. la und Ib geben die starken Linien die Punktclemcnte an, die durch horizontal verlaufendc dünnere Linien in I lalbbild-Segmente unterteilt sind, die zu einem geradzahligen Halbbild (A) bzw. einem ungeradzahügen Halbbild (H) gehören. Fig. Ib zeigt, daß das Zeichen nicht verzerrt wird.In FIGS. 1 a and 1 b, the strong lines indicate the point clusters which are divided into field segments by horizontally running thinner lines which belong to an even-numbered field (A) and an odd-numbered field (H) , respectively. Fig. Ib shows that the character is not distorted.
wenn im Originalsignal (Fig. la) clie /i-Zeilen vor den /!-Zeilen in jedem Element kommen, d. h. über den /l-Zeilen liegen, wenn die ß-Zeilen um eine Zeile verzögert werden; das Zeichen ist lediglich um den halben Zeilenabstand in einem Teilbild nach unten verschoben.if in the original signal (Fig. la) there are clie / i lines the /! lines come in each element, d. H. above the / l-lines, if the ß-lines by one line be delayed; the character is only half the line spacing down in a field postponed.
In Fig. Ib sind die Viertelelemente (= halbe Halbbild-Segmente), die schraffiert eingezeichnet sind, erforderlich, um die Wiedergabe der Diagonalteile zu verbessern. Die Viertelelemente 10 sind beispielsweise einander über Eck gegenübergestellt in einer rechten Diagonalen, während die Viertelelemente Il in einer linken Diagonalen mit ihren Ecken einander gegenüberstehen.In Fig. Ib the quarter elements (= half field segments), which are shown hatched are required to improve the reproduction of the diagonal parts. The quarter elements 10 are for example opposite each other across the corner in a right diagonal, while the quarter elements Il stand in a left diagonal with their corners facing each other.
Eine rechte Diagonale nach Fig. Ib ist in den Fig. 2a und 2b genauer untersucht. Vier die Diagonale
definierende Halbbild-Segmente sind mit I bis 4 bezeichnet. Die erscheinenden Segmente sind
schraffiert, und die hinzuzufügenden Viertelelemente sind kreuzweise schraffiert. Folgende relativen Verzögerungen
sind vorgenommen:
Segment 1: nicht verzögert;
Segment 2: um die Punktperiode verzögert;
Segment 3: um die Zeilenperiode verzögert;
Segment 4: um die ZeilenperiodeA right diagonal according to FIG. Ib is examined in more detail in FIGS. 2a and 2b. Four field segments defining the diagonal are denoted by I to 4. The segments that appear are hatched, and the quarter elements to be added are cross-hatched. The following relative delays have been made:
Segment 1: not delayed;
Segment 2: delayed by the dot period;
Segment 3: delayed by the line period;
Segment 4: around the line period
plus die Punktperiode verzögert.plus the point period delayed.
Man erkennt auch, daß die folgenden Verknüpfungen eine rechte Diagonale definieren:
Segment 1: kein Impuls;
Segment 2: Impuls vorhanden;
Segment 3: Impuls vorhanden;
Segment 4: kein Impuls.You can also see that the following links define a right diagonal:
Segment 1: no pulse;
Segment 2: pulse present;
Segment 3: pulse present;
Segment 4: no pulse.
Entsprechend wird nach den Fig. 3a und 3b eine linke Diagonale definiert durch:
Segment 1: Impuls vorhanden;
Segment 2: kein Impuls;
Segment 3: kein Impuls;
Segment 4: Impuls vorhanden.Correspondingly, according to FIGS. 3a and 3b, a left diagonal is defined by:
Segment 1: pulse present;
Segment 2: no pulse;
Segment 3: no pulse;
Segment 4: pulse present.
Ferner ist gemäß Fig. 2a und 2b für die Anzeige einer rechten Diagonale die Hinzufügung eines Viertelelements in Segment 1 (das Echtzeitelcment) in einem /1-Halbbild und in Segment 4 in einem /J-HaIbbild erforderlich. Gemäß Fig. 3a und 3b ist für die Anzeige einer linken Diagonalen ein Viertelelement in den Segmenten 2 und 3 erforderlich.Furthermore, according to FIGS. 2a and 2b, the addition of a quarter element is for the display of a right diagonal in segment 1 (the real-time element) in a / 1 field and in segment 4 in a / J half image necessary. According to FIGS. 3a and 3b, a quarter element is used for the display of a left diagonal required in segments 2 and 3.
Eine Schaltung, die den obengenannten Forderungen entspricht, ist in Fig. 4 wiedergegeben. Auf den Leitungen 1 bis 4 laufen die Signale für die Segmente T bis i, die oben definiert sind, und auf den Leitungen I bis 4 laufer: die entsprechenden invertierten Signale, UND-Glieder 15 bzw. 16 zeigen die linke bzw. d'e rechte Diagonale gemäß den oben angeführten Verknüpfungen an. Da die in den Halbbildern /I und B erforderlichen Wirkungen sich unterscheiden, werden drei Umschalter 12, 13 und 14 benutzt und synchron mit Halbbildfrequenz geschaltet. A circuit which meets the above requirements is shown in FIG. The signals for the segments T to i, which are defined above, run on lines 1 to 4, and the corresponding inverted signals, AND gates 15 and 16 show the left and d'e, respectively, on lines I to 4 right diagonal according to the links above. Since the effects required in the fields / I and B differ, three changeover switches 12, 13 and 14 are used and switched synchronously with the field frequency.
Zunächst soll Fig. 2a, Halbbild A einer rechten Diagonalen betrachtet werden, für die ein Viertelpunkt in das erste Halbsegment des Segments 1 eingeschaltet werden muß. Nach Fig. 4 wird dieses Erfordernis durch das Ausgangssignal der Stufe 16 (rechte Diagonale) erfüllt, die ein UND-Glied 17 auslöst, das ein Taktgeber-Rechtecksignal durchläßt, dessen Periode der Punktperiode ist und das während der ersten Hälfte der Periode wahr ist. Der dadurch erzeugte Viertelpunktimpuls wird durch ein ODER-Glied 18 dem Hauptsigrml überlagert. Aus einem weiter unten erläuterten Grunde ist in der Bahn des Hauptsignals eine Ein-Punkt-Verzögerung 19 erforderlich. Eine weitere Ein-Punkt-Verzögerung 20 zwischen dem Schalter 14 und dem UND-Glied 17 kompensiert die Wirkung der Verzögerung 19.First of all, Fig. 2a, field A of a right diagonal should be considered, for which a quarter point in the first half segment of segment 1 must be switched on. According to Fig. 4, this requirement is met by the output signal of stage 16 (right diagonal), which triggers an AND gate 17, which passes a clock square-wave signal whose period is the dot period and which is true during the first half of the period. The quarter point pulse thus generated is superimposed on the main signal by an OR gate 18. A one-point delay 19 is required in the trajectory of the main signal for a reason explained below. A further one-point delay 20 between the switch 14 and the AND element 17 compensates for the effect of the delay 19.
Fig. 2b zeigt, daß im Halbbild ß einer rechten Diagonale ein Viertelelement in der letzten Segmenthälfte des Segments 4 addiert werden muß. DazuFig. 2b shows that in field ß a right diagonal a quarter element in the last half of the segment of segment 4 must be added. In addition
ίο schaltet das UND-Glied 16 ein UND-Glied 21 über den Schalter 13 für Halbbild ß durch, so daß das invertierte Taktgebersignal hindurchlaufen kann, das wahr ist in der letzten Hälfte einer Punkt-Periode. Zwischen dem Schalter 13 und dem UND-Glied 21ίο switches the AND element 16 to an AND element 21 the switch 13 for field ß so that the inverted clock signal can pass through, the is true in the last half of a point period. Between the switch 13 and the AND gate 21
'5 besteht keine Verzögerung, aber der Schalter 12 wählt nun den Ausgang der Ein-Zeilen-Verzögerung 22 (Signal 3), und das Hauptsignal am ODER-Glied 18 hat eine Gesamtverzögerung von einer Zeilenperiode plus einer Punkt-Periode; das Signal aus dem UND-There is no delay, but switch 12 selects now the output of the one-line delay 22 (signal 3), and the main signal at the OR gate 18 has a total delay of one line period plus one dot period; the signal from the AND
ao Glied 21 setzt daher, wie verlangt, den Viertelpunkt in das Element 4.ao member 21 therefore sets the quarter point, as required in element 4.
Die Vorbedingungen für eine linke D«agonale lassen sich kurz folgendermaßen zusammenfassen:
Halbbild A, Fig. 3 a: UND-Glied 15 schaltet überThe preconditions for a left agonal can be briefly summarized as follows:
Field A, Fig. 3a: AND gate 15 switches over
»5 den Schalter 13 das UND-Glied 21 durch, wodurch ein Viertclpunkt in die letzte Hälfte des Segments 2 gesetzt wird, weil im Hauptpfade nur die Verzögerung 19 wirksam ist.5 the switch 13 the AND gate 21 through, whereby a quarter point in the last half of the segment 2 is set because only delay 19 is effective in the main path.
Halbbild ö, Fig. 3b: UND-Glied 16 schaltet über den Schalter 14 das UND-Glied 17 durch, wodurch ein Viertelpunkt in die erste Hälfte des Segments 3 gesetzt wird, weil in dem Hauptpfad die Verzögerungen 22 und 19 liegen, die Verzögerung 20 aber die Wirkung der Verzögerung 19 aufhebt.Field ö, Fig. 3b: AND gate 16 switches through the switch 14, the AND gate 17, whereby a quarter point is placed in the first half of segment 3 because the delays in the main path 22 and 19 lie, but delay 20 cancels the effect of delay 19.
Man sieht, daß im Halbbild A die UND-Stufen 15 bzw. 16 einen Viertelpunkt in der ersten bzw. der
zweiten Hälfte eines Segments veranlassen, während im Halbbild B die UND-Glieder 15 bzw. 16 einen
Viertelpunkt in der zweiten bzw. der ersten Hälfte veranlassen; daher sind die Schalter 13 und 14 erforderlich.
Diese Schalter können weggelassen werden, wenn das Schalten auf der Eingangsseite der Detektor-UND-Glieder
erfolgt, wobei in Halbbild A die UND-Glieder 15 bzw. 16 Detektoren für die linke
bzw. rechte Diagonale sind, während in Halbbild B die UND-Glieder 15 bzw. 16 Detektoren für die
rechte bzw. linke Diagonale sind. Es erweist sich, daß damit eine Vereinfachung insofern verbunden ist als
der Schalter 12 und die Verzögerung 19 nicht mehr erforderlich sind. In Fig. 5 ist diese Schaltung mit lediglich
zwei Schaltern 23 und 24 gezeigt. Die Schaltung zeigt, daß zu den UND-Gliedern 15 und 16 folgende
Eingangssignale führen:
UMD-Jlicd 15, Halbbild A: It can be seen that in field A the AND stages 15 and 16 cause a quarter point in the first and the second half of a segment, while in field B the AND gates 15 and 16 respectively cause a quarter point in the second and the first Cause half; therefore switches 13 and 14 are required. These switches can be omitted if the switching takes place on the input side of the detector AND elements, whereby in field A the AND elements 15 and 16 are detectors for the left and right diagonal, respectively, while in field B the AND elements 15 and 16 detectors for the right and left diagonal, respectively. It turns out that this is associated with a simplification insofar as the switch 12 and the delay 19 are no longer required. In FIG. 5 this circuit is shown with only two switches 23 and 24. The circuit shows that the following input signals lead to AND gates 15 and 16:
UMD-Jlicd 15, field A:
1 2 3 4 = linke Diagonale;
UND-GJied 15, Halbbild B:
12 3 4 = rechte Diagonale;
UND-GJied 16, Halbbild A:
12 3 4 = rechte Diagonale;1 2 3 4 = left diagonal;
AND-GJied 15, field B:
12 3 4 = right diagonal;
AND-GJied 16, field A:
12 3 4 = right diagonal;
UND-Glied 16, Halbbild B:
12 3 4 = linke Diagonale.AND gate 16, field B:
12 3 4 = left diagonal.
Eine der Hin-Punkt-Vcrzügerungen. die Verzögerung 25, die (wie in Fig. 4) zum Erzeugen der Eingangsgrößen für die Detektor-UND-Glieder benutzt wird, und der zugeordnete Schalter 23 übernehmen nun auch die Funktion des Schalters 12 und der Verzögerung 19 aus Fig. 4.One of the outward point advances. the delay 25, which (as in FIG. 4) is used to generate the input variables for the detector AND elements is, and the associated switch 23 now also take over the function of switch 12 and the delay 19 from FIG. 4.
Hierzu 2 Blatt ZeichnungenFor this purpose 2 sheets of drawings
Claims (4)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19742429139 DE2429139C3 (en) | 1974-06-18 | 1974-06-18 | Interpolation arrangement for filling in the diagonally opposite empty corners of dot matrix characters |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19742429139 DE2429139C3 (en) | 1974-06-18 | 1974-06-18 | Interpolation arrangement for filling in the diagonally opposite empty corners of dot matrix characters |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2429139A1 DE2429139A1 (en) | 1976-02-05 |
DE2429139B2 DE2429139B2 (en) | 1977-07-21 |
DE2429139C3 true DE2429139C3 (en) | 1978-04-13 |
Family
ID=5918308
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19742429139 Expired DE2429139C3 (en) | 1974-06-18 | 1974-06-18 | Interpolation arrangement for filling in the diagonally opposite empty corners of dot matrix characters |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE2429139C3 (en) |
-
1974
- 1974-06-18 DE DE19742429139 patent/DE2429139C3/en not_active Expired
Also Published As
Publication number | Publication date |
---|---|
DE2429139A1 (en) | 1976-02-05 |
DE2429139B2 (en) | 1977-07-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2822785C2 (en) | Video trick effects generator | |
DE2533404C3 (en) | Method and device for interleaving two successive partial images of a charge pattern | |
DE3907118C2 (en) | Circuit arrangement for expanding a control signal in video signal processing | |
DE3114275C2 (en) | ||
DE2622869A1 (en) | CHARACTER GENERATOR FOR DISPLAYING CHARACTERS ON A RASTER IMAGE DEVICE | |
DE2055639B2 (en) | Method for correcting shading distortions in a video signal and circuitry for performing this method | |
DE2824561A1 (en) | LINE COUNTER CONVERTER | |
EP0318757A2 (en) | Television receiver with a device for suppressing flicker disturbances | |
DE2737722A1 (en) | VIDEO CONTROL UNIT | |
DE4107826C3 (en) | Control signal broadener | |
DE3207028C2 (en) | Arrangement for improving the contrast of a quantized pulse-shaped video signal | |
DE3015541A1 (en) | TELEVISION SIGNAL CIRCUIT ARRANGEMENT | |
DE2350018C3 (en) | Image analyzer | |
DE2261228C2 (en) | Method and circuit arrangement for suppressing the comb effect when recording video signals corresponding to the interlaced method on cinema film | |
DE2048349C3 (en) | Color television camera with multiple image pickup tubes | |
DE3444836A1 (en) | Method for converting a video signal | |
DE2949020B1 (en) | Process for eliminating interline flickering when displaying alphanumeric characters and graphic symbols on a monitor and circuitry for carrying out the process | |
DE2131311A1 (en) | IMAGE TRANSFER SYSTEM | |
DE2114296C3 (en) | Device for converting television signals from one line standard into another line standard | |
DE2429139C3 (en) | Interpolation arrangement for filling in the diagonally opposite empty corners of dot matrix characters | |
DE2438478C2 (en) | Device for generating interrogation pulses for image transmission | |
DE69121454T2 (en) | TV signal converter | |
DE2224146A1 (en) | Method and device for the simultaneous transmission of different television pictures on a common channel | |
DE69018340T2 (en) | Image display device and video signal processing circuit. | |
DE19717140A1 (en) | Video picture format conversion method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C3 | Grant after two publication steps (3rd publication) | ||
8339 | Ceased/non-payment of the annual fee |