DE2240414A1 - SQUARE WAVE GENERATOR WITH VARIABLE FREQUENCY OUTPUT - Google Patents

SQUARE WAVE GENERATOR WITH VARIABLE FREQUENCY OUTPUT

Info

Publication number
DE2240414A1
DE2240414A1 DE19722240414 DE2240414A DE2240414A1 DE 2240414 A1 DE2240414 A1 DE 2240414A1 DE 19722240414 DE19722240414 DE 19722240414 DE 2240414 A DE2240414 A DE 2240414A DE 2240414 A1 DE2240414 A1 DE 2240414A1
Authority
DE
Germany
Prior art keywords
wave generator
square wave
generator according
counting
bistable element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19722240414
Other languages
German (de)
Inventor
Gerald Keith Knight
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
British Hovercraft Corp Ltd
Original Assignee
British Hovercraft Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by British Hovercraft Corp Ltd filed Critical British Hovercraft Corp Ltd
Publication of DE2240414A1 publication Critical patent/DE2240414A1/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B21/00Generation of oscillations by combining unmodulated signals of different frequencies
    • H03B21/01Generation of oscillations by combining unmodulated signals of different frequencies by beating unmodulated signals of different frequencies
    • H03B21/02Generation of oscillations by combining unmodulated signals of different frequencies by beating unmodulated signals of different frequencies by plural beating, i.e. for frequency synthesis ; Beating in combination with multiplication or division of frequency
    • H03B21/025Generation of oscillations by combining unmodulated signals of different frequencies by beating unmodulated signals of different frequencies by plural beating, i.e. for frequency synthesis ; Beating in combination with multiplication or division of frequency by repeated mixing in combination with division of frequency only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/64Generators producing trains of pulses, i.e. finite sequences of pulses
    • H03K3/72Generators producing trains of pulses, i.e. finite sequences of pulses with means for varying repetition rate of trains

Landscapes

  • Manipulation Of Pulses (AREA)
  • Control Of Stepping Motors (AREA)
  • Control Of Ac Motors In General (AREA)

Description

BRITISH HOVERCRAFT CORPORATION LIMITED, of Yeovil, Somerset,BRITISH HOVERCRAFT CORPORATION LIMITED, of Yeovil, Somerset,

"Rechteckwellenqenerator mit veränderlichem Frequenzausgana""Square wave generator with variable frequency output"

Die Erfindung bezieht sich auf Rechteckwellengeneratoren mit veränderlichem Frequenzausgang und insbesondere auf deren Anxtfendung für die Geschwindigkeitssteuerung und die Auswahl gewünschter Geschwindigkeitsabgaben, die exakt aiif der konstanten, gewählten Geschwindigkeit bleiben o The invention relates to square wave generators with variable frequency output and in particular to their application for speed control and the selection of desired speed outputs that remain exactly at the constant, selected speed or the like

Ein Beispiel für Einrichtungen, bei denen ein Antrieb genau konstante Geschwindigkeit erforderlich ist, ist die Aufzeichnung eines Registriergerätes. Der überwiegende Teil der zur Verfügung stehenden Registriergeräte verwendet einen Synchronmotorantrieb .mit fest vorgegebener Drehzahl, die Genauigkeit der Drehzahl eines Synchronmotors hängt jedoch von der Stabilität der elektrischen Speisefrequenz, mit der der Motor angetrieben ist, ab; da bei den meisten Speisenetzen die Frequenz bekanntlich schwankt, muß eine Zeitmarke auf dem Diagramm vorgesehen werdeno Es ist bei Registriergeräten auch erforderlich, daß die Bewegungsgeschwin· digkeit des Diagramms von einer exakten Drehzahl zur anderenAn example of equipment requiring precisely constant speed drive is the recording of a recorder. The majority of the recording devices available use a synchronous motor drive with a fixed speed, but the accuracy of the speed of a synchronous motor depends on the stability of the electrical supply frequency with which the motor is driven; as the frequency varies at most feed networks is well known, a time stamp must o be provided on the diagram, it is also necessary in recording devices that Bewegungsgeschwin · speed of the diagram of an exact speed to the other

-2--2-

309818/1005309818/1005

ORIGfNAL INSPECTEDORIGfNAL INSPECTED

22404U'22404U '

Β/ρ 7493 -2- 14. Äug» 1972 W/gΒ / ρ 7493 -2- Aug 14 »1972 W / g

geändert wird; diese Forderung wird üblicherweise durchs. Verwendung M^es mechanischen Getriebe-. Tfii.!l>„ Es ergibt .steh derhalb eine Beschränkung für die wählbarer Geschwindigkeiten, wenn nicht ein kompliziertes Getriebe mit veränderlicher Drehzahl verwendet wird. Vorstehend i st beispielsweise auf ein Registrj ergerät bezug genommen worden, dir Erfindung ist jedoch nicht auf Registriergeräte beschränkt und kann für bellebia^ an dere Einrichtungen verwendet werden, bei denen ein Antrieb konstanter Geschwindigkeit bzw. konstanter Drehzahl oder aber eine Auswahl von Geschwindigkeiten bzv/. Drehzahlen über einen Antrieb erforderlich , ohne daß die Getriebeanordnungen notwendig werden.will be changed; this requirement is usually carried out. Use M ^ es mechanical transmission. Tfii.! L> “It results .therefore there is a limitation for the selectable speeds, if not a complicated gear with changeable Speed is used. The foregoing is for example reference has been made to a registration device, but the invention is not limited to recorders and can be used for bellebia ^ an Their facilities are used in which a drive is constant Speed or constant speed or a selection of speeds or /. Speeds via a drive required, without the gear arrangements being necessary.

Es ist bekannt, daß Frequenzänderungen in der Speisung eines Synchronmotors die Drehzahl dieses Motors verändern, so daß bei einer unbegrenzt veränderlichen Frequenz, die mit einer ausgewählten, auf die Drehzahl bezogene Frequenz stabilisiert werden kann, jede gewünschte konstante Drehzahl am Motorausgang erhalten werden kann.It is known that frequency changes in the supply of a synchronous motor change the speed of this motor, so that at an infinitely variable frequency, which with a selected, on the Speed related frequency can be stabilized at any desired constant speed at the engine output can be obtained.

Gemäß der Erfindung wird vorgeschlagen, daß ein Rechteckwellengenerator mit veränderlichem Frequenzausgang einen Oszillator mit eingeprägter Frequenz, eine Vielzahl von Auswahl schaltern und eine Zähl-Abfühl schal tung auf v/eist, wobei, der Oszillator mit eingeprägter Frequenz reversible Synchronzähler speist, und wobei der veränderliche Frequenzausgang, dessen Frequenz auf den Auswahlschaltern ausgewählfc wird, aus der Zähl-Abfühlschaltunq entnommen wird.According to the invention it is proposed that a square wave generator with variable frequency output an oscillator with impressed frequency, a variety of selection switches and a counting sensor switching to v / eist, where, the oscillator with impressed frequency reversible synchronous counter feeds, and wherein the variable frequency output, the frequency of which is selected on the selector switches is taken from the counting sensing circuit.

Gemäß weiterer Erfindung wird ein Rechteckwellengernerator mit veränderlichem Frequenzausgang -vorgeschlagen, der als Geschwindigkeits- bzw. Drehzahlsteuerung verwendbar ist.According to another invention, a square wave generator with variable Frequency output -proposed, which is used as speed resp. Speed control is usable.

Nachstehend wird die Erfindxmg i.n Verbindung mit der Zeichnuna ?»nhan^ eines Ausführüngsbeispiele? erläutert, das ein Blockschaltbild der erfindungsgemäßen Schaltung darstellt.In the following the invention will be used in connection with the drawing of an exemplary embodiment? explains a block diagram of the represents circuit according to the invention.

3098 18/10053098 18/1005

22404H22404H

F/r 7493 ' -3- 14. Aune 1972 W/aF / r 7493 '-3- 14. Aun e 1972 W / a

Eine Vielzahl synchrone^, binärcodie^ter Dezimalzähler Il weisen jevte'ils zwei. Eingänge 12 auf, von denen einer aus einem NAND-Gatter IF zum Aufwärtszähl en und der andere aus einem NAND-Gatter 16 zum Abwärtszählen stammt. Die beiden NAND-Gatter 15 und 16, die den Ausgang eines PaktgebeiS 14 gattern>werden aus dem Ausgang eines bistabilen Elementes 26 gesteuert, auf das nachstehend τη?*ττ eingegangen wird.A large number of synchronous, binary coded decimal counters II assign jevte'ils two. Inputs 12 on, one of which from a NAND gate IF for counting up and the other from one NAND gate 16 for counting down originates. The two NAND gates 15 and 16, which gate the output of a package 14> are excluded the output of a bistable element 26 controlled to the hereinafter τη? * ττ is discussed.

Die Vielzahl von binärcodierten Dezimalzählern 11 rind in Ka^kari» geschaltet und jeder Zähler v;ei st· vier'Ausgänge 13 auf, die ir binärc^dierter Dezim^lform vorliegen. Eine Vielzahl rron Dezimaldeccdierern 17 und zwar jeweils einer für jed^n Zähler 11,The multitude of binary-coded decimal counters 11 are connected in ka ^ kari »and each counter v; ei has four outputs 13 which are in binary-coded decimal form. A variety rr on Dezimaldeccdierern 17 and respectively a Jed for ^ n counter 11

aus dem zugeordneten Zähler mit den VierZählerausgängen ei st. Jede1" Dezimalcode, erer 17 besitzt 10 Ausgänge, die ausfrom the assigned counter with the four counter outputs. Each 1 "decimal code, erer 17 has 10 outputs that come from

Decodierer in eine Aur-wählschalteranordnung IB vom Dekaden— eingeführt werden,und zwer jeweils ^ine Schalteranordmjng IRDecoder in an AUR selector switch arrangement IB from the decade are introduced, and two switch arrangements IR

ipden Decodierer 17, wobei ein Ausqana des Decodierer? in zehn ■ 'ipden decoder 17, being an Ausqana of the decoder? in ten ■ '

der Pfade 0-9 der Dekadenschalt^rs eingeführt werden.the paths 0-9 of the decade switches are introduced.

Π·? e Nullen aus jedem Dekadenschalter 18 werden dur^h Inverter "■i.nvor-tiert und in ein erstes Gatter 20. eingeführt. Auch die A'.i"r;anqe aus den .Schleifern 21 der DekadenFchalter 18 wurden Inverter 22 invertiert und in ein zweiter: Gatter 23 eingefüht.Π ·? e zeros from each decade switch 18 become inverters "■ integrated and introduced into a first gate 20. Also the A'.i "r; anqe from the grinding machines 21 of the decade switches 18 became Inverter 22 inverted and inserted into a second: gate 23.

Die Ausiänne der er et er und >.woJi ten Grtt^i" 20 und 23 werden in ein cVi-hter: Gatter 24 eingeführt, dessen Ausgang über ein monostabilen Element 25 geführt wird, dessen Ausgann einem bistn^ilen Element 26 zuneführ+ wirn. Dadurch, daß der Ausgang dos r.-ittors 24 über das monor.tabTle Element 25 in das bistabile t ?6 neführt vn'^d, wird die Interferenz verringert.The Ausiänne he et it and> .w Oji th Grtt ^ i "20 and 23 are in a CVI hter: imported gate 24 whose output is fed via a monostable element 25 whose Ausgann wirn a bistn ^ ilen element 26 Zune guiding + . the fact that the output dos r.-ittors 24 via the monor.tabTle element 25 in the bistable t? 6 neführt vn ^ d, the interference is reduced.

bei don Aufgänge des bistabilen Elementen 26 wird in pin NAND-Gatter 28 und '^r ander-e in ein weiteres hiptabiles E] pTfinnf 27 οίγπαγ."^1' r-i", der^n /tisr'än^P' ^ip erste Phar;p und Hie iiinorfipv.j-p ov.r4.^ Ph a "^ d^1- M^t"- r da i~^t ell P-H, w^lch^0 ?ijim An-at the emergence of the bistable element 26 in pin NAND gate 28 and '^ r other-e in another hiptable E] pTfinnf 27 οίγπαγ. "^ 1 'ri", the ^ n / tisr'än ^ P '^ ip first Phar; p and Hie iiinorfipv.jp ov . r 4. ^ Ph a "^ d ^ 1 - M ^ t" - r da i ~ ^ t ell P - H, w ^ lch ^ 0 ? ijim An

309818/100G BAD OR1S1NAL 309818 / 100G BAD OR1S1NAL

Β/π 7493 -4- 14. Aug. 1972 W/gΒ / π 7493 -4- Aug 14, 1972 W / g

tr±oh eipps Inverters für die Erzeugung einer 115V-Wechsels^an^ung verwendet wird, um einen Zweiphasen-Synchronmotor anzuteLben. Weder der Inverter noch der Motor sind in der Zeichnung dargestellt. tr ± oh eipps inverter is used for the generation of a 115V alternating ^ voltage to use a two-phase synchronous motor. Neither the inverter nor the motor are shown in the drawing.

eile Ausgänge aus dem ersten bistabilen Element 26 werden NAND-Gattern 15 und 16 zur Steuerung des Schaltens für das Avi-Tv.'ärtszählen oder das Abwärtszählen eingeführt.rush outputs from the first bistable element 26 are NAND gates 15 and 16 to control switching for the Avi-Tv. Counting up or down counting introduced.

r Ausgang der zweiten. Phase wird dadurch erhalten, daß die NAND-Funktion eines Ausganges der b#iden bistabilen Elemente 26 und 27f der durch das NAND-Gatter 28 erzeugt wirH, mit der NAND-Funktion des zweiten Ausganges der beiden bistabilen EIe-* "innte 26 und 27, der durch das NAND-Gatter 29 erzeugt wird, kombiniert wird, wobei die Ausgänge der beiden Gatter 2R und 29 einem weiteren NAND-ßatter 30 auflegeben werden, dessen Aurgang durch den Inverter 31 invertiert wird,w9urch ein Ausgang der zweiten Phase und der invertierten zweiten Phare gebildet wird.r output of the second. Phase is obtained in that the NAND function of an output of the two bistable elements 26 and 27 f generated by the NAND gate 28 is H , with the NAND function of the second output of the two bistable elements 26 and 27, generated by the NAND gate 29 is combined with the outputs of the two gates 2R and 29 a further be auflegeben 30 NAND ßatter whose Aurgang is inverted by the inverter 31, 9urch w an output of the second phase and forming the inverted second phase.

Die Ausgänge der ersten und zweiten Phase weisen die gleiche Pr^guenz auf, und zwar dadurch bedingt, daß die erste Phase aus dem zweiten bistabilen Element 27 erhalten wird» Wenn ein Ausgang der doppelten vorgewählten Frequenz als zusStzliche Einspeisung erforderlich ist, kann dies aus dem ersten bistabilen Element 26 erhalten werden·The outputs of the first and second phases are the same Pr ^ guence on, due to the fact that the first phase from the second bistable element 27 is obtained "If a Output of double the selected frequency as an additional one Feeding is required, this can be obtained from the first bistable element 26

Damit gewährleistet ist, daß die Zählr- und die beiden bistabil len Elemente 26 und 27 jedesmal dann richtig rückgeretzt wer·» den, wenn der Frequenzänderungsgenerator angeschaltet ist, ist ©ine Anfangseinsteilschaltung vorgesehen, die ein NAND-Gatter und den Zeitkonstanten-Eingang aufweist, wobei der Aiisgang des Gattern 3? jeden der Zähler 11 und den beiden bistabilen Element ten 26 und 27 aufgegeben wird, ..This ensures that the counter and the two are bistable len elements 26 and 27 are then correctly reset each time · » that, when the frequency change generator is turned on, an initial setting circuit is provided which is a NAND gate and the time constant input, the output of the Gates 3? each of the counters 11 and the two bistable elements ten 26 and 27 is abandoned, ..

308818/1005308818/1005

Β/ρ 7493 -5- 14. Aug. 197? W/gΒ / ρ 7493 -5- 14 Aug. 197? W / g

Die Gleirhstromeinspeisungen für den R'-chteckwellengen^rato1-werden aus dem Net?, umgeformt uric* für "dreiLeiter stabilisiert;The sliding current feeds for the square wave gen ^ rato 1 - are stabilized from the net ?, transformed uric * for "three conductors;

Io 1? Volt-Gleichspannung für den Taktgeber,Io 1? Volt direct voltage for the clock generator,

2. 5 VoIt-Gleichsnannung für allo logischen Elemente, 3ο 38 VoI t-Gleirhsnannung für die Invertersteuerunnen, dir» ihrerseits d^n Zweiphasen-Synchronmotor von 115 V-Wor-bselspannung antreiben. 2. 5 VoIt direct voltage for allo logical elements, 3ο 38 VoI t trailing voltage for the inverter controls, which in turn drive the two-phase synchronous motor of 115 V word voltage.

Vorstehende Angaben sind für die spezielle Schaltiang gem"ß vorliegender Erfindimg bestimmt, es können jodoch andere rtibilisierte Gleichspannungen für unterschiedliche Arten von logischen Elementen, Invertern, Taktgebern, Zählern und Decodierern erforderlich werden.The above information is for the special Schaltiang according to The present invention determines that there may be others sensitized DC voltages for different types logic elements, inverters, clocks, counters and decoders.

Im Betrieb wird die gewünschte Frequenz auf den Auswahl schaltanordnungen ausgewählt, und die elektrische Ei nspeisiino ?,um Antrieb wird zusammen mit dem Taktgeber eingeschaltet. Wenn die Einrichtung eingeschaltet 'ist, läuft der Taktgeber kontinuierlich und die Anfanqsoinstellschaltung gewährleistet, daß die ZählrichtungsschaltuVig ein Vorwärts zähl en der Zähler durchführt.In operation, the desired frequency is selected on the switching arrangements selected, and the electric egg nspeisiino? to order The drive is switched on together with the clock. When the device is on, the clock runs continuous and the initial setting circuit guaranteed, that the counting direction switch counts upwards Counter performs.

Die Zählunq wird fortgesetzt, bis der Zählwert,der auf den AuswnHlschalteranordnungen 18 gewählt worden ist, erreicht ist. Ist der vorgewählte Zählwert erreicht, reversiert die Zähl-Abfühlschn"1 tung, die Inverter 19 und 22 sowie NAND-Gatter 2^,23 und 24 aufweist, die Zählrichtimg über die Zählrichtungsschaltiang, die die NAND-Gatter 15 und 16 enthält, so daß die Dezimalzählnr rückwärts zählen. Die Zähl-Abfühlschaltung registriert dann, wenn ein Zählwert von null erreicht worden ist, und reversiert die Dezimalzähler, so daß diese wieder vorwärtszählen, wobei das zykltche Aufwärts- und Abwärtszählen kontinuierlich fortgesetzt wird, bis die Energie abgeschaltet wird.The counting continues until the count value selected on the selection switch assemblies 18 is reached. If the preselected count value reaches the count Abfühlschn "reversed 1 tung, the inverters 19 and 22 and NAND gate 2 ^, 23 and 24 having the Zählrichtimg on the Zählrichtungsschaltiang that includes the NAND gates 15 and 16 so that The count sensing circuit then registers when a count of zero has been reached and reverses the decimal counters so that they count up again, with the cyclical up and down counting continued until the power is switched off.

3098 18/10053098 18/1005

224041A224041A

Β/ρ 7493 -6- 14. Aug. 1972 W/gΒ / ρ 7493 -6- Aug 14, 1972 W / g

Im Falle des dargestellten und erläuterten Ausführungsbeispi ■^ind vier Auswahl schalter vom Dekadentyp vorgesehen i es kann jedoch jede beliebige Anzahl verv/endet wurden, um die Unterscheidung von newünschten Freguen?;en zu erzielen. Dar Zählen ist auch nicht auf dek^derartige Zähler beschränkt, beispielsweise können auch Merkode-Zähler verwendet werden. Desweiteren ist die Erfindung nicht auf eine Eirrichtuna zur Steuerung von Antri°bsgeschwindigkei ten beschränkt, säs knnn vielmehr auch für jed^ rndere Einrichtung verwendet werden, bei der selektive digitale Freqnensen erforderlich sind.In the case of the illustrated and explained exemplary embodiment, four selection switches of the decade type are provided, but any number can be used in order to distinguish between new desired benefits. Counting is also not restricted to such counters, for example Merkode counters can also be used. Furthermore, the invention is not to ten Eirrichtuna for controlling Antri ° bsgeschwindigkei limited SAES Knnn rather also be used for Jed ^ r ther device, are required in the selective digital Freqnensen.

309818/1005309818/1005

Claims (1)

Β/ρ 7493 -7- ta. Augo 1972 W/gΒ / ρ 7493 -7- ta. Aug o 1972 W / g P aten tansnrücheP aten tansnruche Rechteckwellenge^nerator mit veränderlichem Frequenzaüsganq, gekennzeichnet durch, einen Oszillator (14) mit eingeprägter Frequenz, Auswahlschaltern (18) und einer Zähl-Abfühlschaltung (19-25), wobei der Oszillator (14) reversible Synchronzähler speist, und wobei der Ausgang veränderlicher Frequenz, dessen Frequenz an den Auswählschaltern (IR) oevählt wird, au? der Zähl-Abfühlschaltung entnommen wird. square wave generator with variable frequency output, characterized by an oscillator (14) with impressed frequency, selection switches (18) and a counting sensing circuit (19-25), the oscillator (14) feeding reversible synchronous counters, and the output being variable Frequency, the frequency of which is selected at the selector switches (IR). taken from the counting sensing circuit. 2ο Rechteckwellengenerator nach Anspruch 1, dadurch gekennzeichnet, daß die reversiblen Synchronzähler (11,17) durch eine Zählrichtungsvorrichtung reversierbar sind. 2 ο square wave generator according to claim 1, characterized in that the reversible synchronous counters (11, 17) are reversible by a counting device. 3. Rechteckvjellengenerator nach Anspruch 1, dadurch gekennzeichnet, daß die reversiblen Synchronzähler (11,17) eine Vielzahl von Sätzen von logischen Zählern (11) und logischen Decodierer« (17) aufweisen.3. Rectangular wave generator according to claim 1, characterized in that that the reversible synchronous counter (11,17) a plurality of sets of logical counters (11) and logical Decoder «(17) have. 4. Rechteckwellengenerator nach Anspruch 1, dadurch gekennzeichnet, daß die Auswählschäter (IB) Dekaden-Schalter sind.4. Square wave generator according to claim 1, characterized in that that the selector switches (IB) are decade switches. 5. Rechteckwellengenerator nach Anspruch 1, dadurch gekennzeichnet, daß die Zähl-Abfühlschaltüng logische Gatter (20, 23,24) und logische Inverter (19,22) aufweist.5. Square wave generator according to claim 1, characterized in that that the counting sensing circuit logic gates (20, 23,24) and logic inverters (19,22). 6. Rechteckwellengenerator nach Anspruch 2, dadurch gekennaächnet, daß die Zählrichtungsvorrichtung logische Gatter (15,16) aufweist, die aus einem bistabilen Element (26) steuerbar sind.6. Square wave generator according to claim 2, characterized thereby, that the counting device has logic gates (15, 16) which consist of a bistable element (26) are controllable. 7. Rechteckwollengenerator nach Anspruch 6,1 dadurch gekennzeichnet, daß das bistabile Element (26) eine Phasenausgangseinrichtung'' (27-31) speist.7. Rectangular wave generator according to claim 6, 1 characterized in that the bistable element (26) feeds a phase output device '' (27-31). 8. Rer-hteckwrii lengenerator nach Anspruch 7, dadurch geVenn-8. Rer-hteckwrii lengenerator according to claim 7, characterized by daß die Phasenausgangscinrichtung ein weiterer bista-that the phase output device is a further bista- 309818/1005309818/1005 Β/ρ 7493 -8- 14. Aug. 1972 W/gΒ / ρ 7493 -8- Aug 14, 1972 W / g Mies Element (27), logische Gatter (28, 19, 30) und einen Inverter (31) aufweist»Bad element (27), logic gates (28, 19, 30) and one Inverter (31) has » 9. Rechteckwellengenerator nach Anspruch 7 und 8, dadurch gekennzeichnet, daß das weitere bistabile Element (27) einen ersten Phasenausgang erzeugt, und daß das bistabile Element (26), das bistabile Element (27), die logischen Gattfr <28, 29,30) und der Inverter (31) einen zweiten Phasenausgang erzeugen. ■ '; : ■■.,.' ■ ! '''■■';,.' 9. Square wave generator according to claim 7 and 8, characterized in that the further bistable element (27) generates a first phase output, and that the bistable element (26), the bistable element (27), the logic Gattfr <28, 29.30 ) and the inverter (31) generate a second phase output. ■ '; : ■■.,. ' ■ ! '''■■';,.' 10. Rechteckwellengenerator nach Anspruch 1 oder einem der Vorstehenden Ansprüche, gekennzeichnet durch eine Anfangs- : einstellschaltung.10. Square wave generator according to claim 1 or one of the preceding claims, characterized by an initial : setting circuit. 11. Rechteckwellengenerator nach Anspruch 10, dadurch gekennzeichnet, daß die Anfangs-Einstellschaltung ein logisches Gatter (32) aufweist, das von einem Zeitkonstantenkreis gesteuert wird.11. Square wave generator according to claim 10, characterized in that that the initial setting circuit is a logical Gate (32) which is controlled by a time constant circuit. 12. Rechteckwellengenerator nach Anspruch 1 oder einem der forstehenden Ansprüche, gekennzeichnet durch die Verwendung zur Änderung der Drehzahl von Synchronmotoren.12. Square wave generator according to claim 1 or one of the preceding claims, characterized by the use for changing the speed of synchronous motors. 13. Rechteckwellengenerator nach Anspruch 12, gekennzeichnet durch die Verwendung des Synchronmotors als Konstanidrehzahlantrieb·-für ein Registrierger.lt. ■ ' . ν13. Square wave generator according to claim 12, characterized by using the synchronous motor as a constant speed drive · -for a registration device ■ '. ν 3 09818/10053 09818/1005
DE19722240414 1971-10-13 1972-08-17 SQUARE WAVE GENERATOR WITH VARIABLE FREQUENCY OUTPUT Pending DE2240414A1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
GB4763471A GB1395899A (en) 1971-10-13 1971-10-13 Square wave generators with variable frequency output

Publications (1)

Publication Number Publication Date
DE2240414A1 true DE2240414A1 (en) 1973-05-03

Family

ID=10445715

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19722240414 Pending DE2240414A1 (en) 1971-10-13 1972-08-17 SQUARE WAVE GENERATOR WITH VARIABLE FREQUENCY OUTPUT

Country Status (5)

Country Link
JP (1) JPS4847750A (en)
CA (1) CA966558A (en)
DE (1) DE2240414A1 (en)
FR (1) FR2157323A5 (en)
GB (1) GB1395899A (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2110015A (en) * 1981-11-16 1983-06-08 Int Standard Electric Corp Disk drive system
GB2132838A (en) * 1982-12-15 1984-07-11 Griffiths Mavis Synchronous electric motor control
CN109030927A (en) * 2018-06-28 2018-12-18 常州机电职业技术学院 Multi-path voltage inspection circuit

Also Published As

Publication number Publication date
JPS4847750A (en) 1973-07-06
FR2157323A5 (en) 1973-06-01
CA966558A (en) 1975-04-22
GB1395899A (en) 1975-05-29

Similar Documents

Publication Publication Date Title
DE19838433C5 (en) Rotation detector
DE2837187C2 (en)
DE2521355C3 (en) Speed control system
EP0762625A1 (en) Electric drive
DE3325610A1 (en) BRUSHLESS DC MOTOR
DE3328370A1 (en) METHOD AND DEVICE FOR REGULATING A DC MOTOR
EP0035150B1 (en) Process and arrangement to produce a three-phase alternating current by inversion
DE69711266T2 (en) Rotor angle position transmitter for electrical machines
DE2240414A1 (en) SQUARE WAVE GENERATOR WITH VARIABLE FREQUENCY OUTPUT
DE2361649C3 (en) Scanning device for an electric copy control device
DE2143470C3 (en) Electronic code converter
DE68902866T2 (en) INTERFACE CODING DEVICE FOR WAVE ANGLE.
DE2203528B2 (en) Clock pulse generator for a knitting machine
DE1762408C3 (en) Digital-to-analog converter
DE1925917C3 (en) Binary pulse frequency multiplier circuit
EP0287053A2 (en) Method and circuit arrangement for the digital tuning of a control frequency
DE2430104A1 (en) NUMERICAL CONTROL SYSTEM
DE2461501A1 (en) CONTROL SYSTEM FOR CONTROLLING AN AC FEED CURRENT
DE2008839B2 (en) Inkjet pens
DE1297150B (en) Shift register with controlled silicon diodes as storage element
EP0321564A1 (en) Rectifier-type electric drive
EP0140161B1 (en) Load angle-dependent current control for a stepping motor
DE2241349A1 (en) CIRCUIT ARRANGEMENT FOR THE GENERATION OF EQUAL LONG PULSES DISPATCHED BY 180 DEGREES
DE2413540C3 (en) Arrangement for frequency doubling of rectangular pulse trains
EP0207408B1 (en) Method of controlling the phase angle of the output-voltage or current of an inverter, and device for carrying it out

Legal Events

Date Code Title Description
OHJ Non-payment of the annual fee