DE2224127A1 - Circuit, in particular for use in battery operated clocks - Google Patents

Circuit, in particular for use in battery operated clocks

Info

Publication number
DE2224127A1
DE2224127A1 DE19722224127 DE2224127A DE2224127A1 DE 2224127 A1 DE2224127 A1 DE 2224127A1 DE 19722224127 DE19722224127 DE 19722224127 DE 2224127 A DE2224127 A DE 2224127A DE 2224127 A1 DE2224127 A1 DE 2224127A1
Authority
DE
Germany
Prior art keywords
divider
output signal
circuit
oscillator
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19722224127
Other languages
German (de)
Inventor
Michael John Bishops Cleeve Cheltenham; Chappell Terence Roy Brockworth; Gloucestershire Rogers (Großbritannien)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Smiths Group PLC
Original Assignee
Smiths Group PLC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Smiths Group PLC filed Critical Smiths Group PLC
Publication of DE2224127A1 publication Critical patent/DE2224127A1/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/354Astable circuits
    • H03K3/3545Stabilisation of output, e.g. using crystal
    • GPHYSICS
    • G04HOROLOGY
    • G04FTIME-INTERVAL MEASURING
    • G04F5/00Apparatus for producing preselected time intervals for use as timing standards
    • G04F5/04Apparatus for producing preselected time intervals for use as timing standards using oscillators with electromechanical resonators producing electric oscillations or timing pulses
    • G04F5/06Apparatus for producing preselected time intervals for use as timing standards using oscillators with electromechanical resonators producing electric oscillations or timing pulses using piezoelectric resonators

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Oscillators With Electromechanical Resonators (AREA)

Description

Dipl.-Ing.Dipl.-Ing.

Rudolf BusselmeierRudolf Busselmeier

Dipl.-Ing.Dipl.-Ing.

Rolf CharrierRolf Charrier PatentanwältePatent attorneys

•900 Au«-«burn Sl · Poitfach 342 Rehlingenstraße β• 900 Au «-« burn Sl · Poitfach 342 Rehlingenstrasse β

PoiUcheckkonto ι M U η c h t η Nr. 74S PoiUcheckkonto ι MU η cht η No. 74S 3 »

6093/22/Gg/sr6093/22 / Gg / sr

89 Augeburg, den 15· Mai 197289 Augeburg, May 15, 1972

Smiths Industries LimitedSmiths Industries Limited

CrickIewood Works
GB - London, N. W. 2
Großbritannien
CrickIewood Works
GB - London, NW 2
Great Britain

Schaltkreis, insbesondere zur Verwendung in batteriebetriebenen Uhren. Circuit, in particular for use in battery operated clocks.

Die Erfindung betrifft einen insbesondere zur Verwendung in batteriebetriebenen Uhren vorgesehenen Schaltkreis,bestehend aus einem mit einem Oszillator gekoppelten Teiler, der eine Frequenzteilung des Oszillatorausgangssignales vornimmt.The invention relates to one particularly intended for use in battery-operated clocks Circuit consisting of a divider coupled to an oscillator, which divides the frequency of the oscillator output signal undertakes.

Bei vorbekannten Schaltkreisen dieser Art sind binäre Teiler vorgesehen, welche das Ausgangssignal hoher Frequenz des Oszillators teilen. Solch© binäre Teiler benötigen im allgemeinen zwei phasenverschoben©In previously known circuits of this type, binary dividers are provided, which the output signal share the high frequency of the oscillator. Such binary dividers generally require two phase-shifted

209849/1086209849/1086

6p93/22/Gg/sr - 2 - 15· Mai 19726p93 / 22 / Gg / sr - 2-15 May 1972

Eingangssignale. Das Ausgangssignal des Oszillators wird deshalb meistens einer Modifizierung unterworfen, um so dem Teiler sowohl modifizierte wie auch nicht modifizierte Signale zuzuleiten. Weil diese beiden Arten von Eingangssignalen ausgeglichen werden müssen, werden im allgemeinen wenigstens die nicht modifizierten Signale einem impulsformenden Verstärker bevor sie an den Teiler gelangen.Input signals. The output signal of the oscillator is therefore usually subjected to a modification, so as to feed both modified and unmodified signals to the splitter. Because these two Types of input signals that need to be compensated will generally be at least the unmodified ones Signals to a pulse-shaping amplifier before they reach the divider.

Werden solche Schaltkreise in batteriebetriebenen Uhren verwendet, dann tritt der -benötigte Stromverbrauch als zu beherrschendes Kriterium auf. Diesbezüglich ist für die vorbekannten Schaltkreise der vorgenannten Art davon auszugehen, daß die Kapazitäten von Oszillator und Teiler den anteilsmäßig größten Stromverbrauch benötigen. Wenn also diese Kapazitäten verringert werden können, dann kann auch der Stromverbrauch des gesamten Schaltkreises auf einem niedrigen Wert gehalten werden.If such circuits are used in battery-operated clocks, the required power consumption occurs as the criterion to be controlled. In this regard, for the previously known circuits of the aforementioned type assume that the capacities of the oscillator and divider require the proportionally largest power consumption. So if these capacities can be reduced, then so can the power consumption of the whole Circuit can be kept at a low value.

Damit der Oszillator mit der geforderten Genauigkeit arbeitet, muß für seine Kapazität ein gewisser Mindestwert vorgegeben werden* Es ist im allgemeinen nicht möglich, diesen Mindestwert weiter zu verringern. Weiterhin, ist für den Teiler feststellbar, daß auch er eine gewisse Mindestkapazität, nämlich diejenige an seinem Eingang, besitzt, die nicht weiter reduziert werden kann. Es ist deshalb für die bekannten Schaltkreise feststellbar, daß sie einerseits für den Betrieb des Oszillators eine bestimmte Mindestkapazität benötigen und andererseits im Falle des Teilers eine bestimmte Mindestkapazität besitzen, deren jeweiligerIn order for the oscillator to work with the required accuracy, a certain amount must be used for its capacity Minimum value can be specified * It is generally not possible to further reduce this minimum value. Furthermore, it can be determined for the divider that it also has a certain minimum capacity, namely the one on its entrance, which cannot be further reduced. It is therefore for the known circuits it can be determined that, on the one hand, they require a certain minimum capacity for the operation of the oscillator and on the other hand, in the case of the divider, have a certain minimum capacity, their respective

209849/ 1086209849/1086

6093/22/Gg/sr - 3 - · 156093/22 / Gg / sr - 3 - · 15

7272

Wert nicht weiter unterschritten werden kann. Dadurch ergibt sich ein bestimmter Wert für den Stromverbrauch, der maßgebend ist für die Lebensdauer der Batterie.Value cannot be fallen below any further. This results in a certain value for the power consumption, which is decisive for the service life of the battery.

Der Erfindung liegt die Aufgabe zugrunde, den von solchen Schaltkreisen benötigten Stromverbrauch zu reduzieren, um so eine verlängerte Lebensdauer der Batterie zu ermöglichen.The invention is based on the object of Such circuits required to reduce power consumption, so as to extend the life of the battery to enable.

Diese Aufgabe wird erfindungsgemäß dadurch gelöst, daß die Kopplung zwischen dem Teiler und dem Oszillator so gewählt ist, daß wenigsten ein Teil der die kontinuierliche, frequenzgenaue Schwingung des Oszillators bestimmenden Kapazität durch die Eingangskapazität des Teilers geliefert wird.According to the invention, this object is achieved by that the coupling between the divider and the oscillator is chosen so that at least part of the continuous, frequency-accurate oscillation of the oscillator determining capacitance through the input capacitance of the Divider is delivered.

Mit dieser erfindungsgemäßen. Maßnahme ist es möglich, die Gesamtkapazität der Schaltung zu reduzieren und damit auch den benötigten Stromverbrauch. Diese Verringerung der Gesamtkapazität läßt sich bei den bekannten Schaltkreisen deshalb nicht erreichen, weil dort, wie vorerwähnt, Wechselrichter oder Inverter und impulsformende Verstärker vorgesehen sind, welche eine Entkopplung von Teiler und Oszillator bedingen.With this invention. Measure it is possible to reduce the total capacity of the circuit and thus also the required power consumption. This reduction the total capacity cannot be achieved in the known circuits because there, how previously mentioned, inverters or inverters and pulse-shaping amplifiers are provided, which decoupling of divider and oscillator.

Ein Ausführungsbeispiel des erfindungsgemäßen Schaltkreises ist in der beigefügten Zeichnung in seinem Schaltbild gezeigt.An embodiment of the invention Circuit is shown in the accompanying drawing in its circuit diagram.

Der in seiner Gesamtheit mit 10 bezeichnete Schwingkreis umfaßt einen temperaturabhängigen Kristall 11, an welchen zwei Leitungen 12 und 13 mit positivemThe oscillating circuit designated in its entirety by 10 comprises a temperature-dependent crystal 11, on which two lines 12 and 13 with positive

209849/1086209849/1086

6O93/22/Gg/sr - 4 - I5. Mai 19726O93 / 22 / Gg / sr - 4 - I5. May 1972

Potential bzw. mit Erdpotential angelegt sind. Zwischen die Leitungen ist in bekannter - Weise ein erster Transistor lk mit p-Leitfähigkeit und ein zweiter Transistor 15 mit n-Leitfähigkeit geschaltet. 16 bezeichnet einen Ladewiderstand, 17 einen an den Ausgang des Kristalls angelegten Kondensator., und 18.einen im Nebenschluß zu dem Kristall liegenden Rege!kondensator.Potential or ground potential. A first transistor Ik with p-conductivity and a second transistor 15 with n-conductivity are connected in a known manner between the lines. 16 denotes a charging resistor, 17 a capacitor connected to the output of the crystal, and 18 a regulating capacitor connected to the crystal.

Der Schwingkreis 10 gibt sein Ausgangssignal über die Leitung 19 an den in seiner Gesamtheit mit 20 bezeichneten Teiler ab. Das Ausgangssignal des Schwingkreises liefert hoch- und niedrigwertige Potentiale, welche etwa den Potentialen in den Leitungen 12 und entsprechend. The resonant circuit 10 emits its output signal via the line 19 to the divider designated in its entirety by 20. The output signal of the resonant circuit supplies high and low-value potentials, which are approximately the potentials in lines 12 and correspondingly.

Der Teiler 20 besitzt ein Teilungsverhältnis von drei und ist in seiner Wesentlichkeit in der nicht vorveröffentlichten Patentanmeldung P21 5Ö 127*1 beschrieben. Der Teiler besteht aus sechs Transistoren 21 bisThe divider 20 has a division ratio of three and is in its essentiality in the not previously published Patent application P21 5Ö 127 * 1 described. The divider consists of six transistors 21 to

26 mit einer p-Leitfähigkeit und sechs Transistoren26 with a p-conductivity and six transistors

27 bis 32 mit einer n-Leitfähigkeit. Die drei getrennten Stufen A, B und C liefern Kapazitäten, die durch die Kondensatoren 33, Jk und 35 dargestellt sind. Deren Ausgangssignale treten in den Leitungen AQ, B0 und CQ auf.27 to 32 with an n-conductivity. The three separate stages A, B and C provide capacitances, which are represented by the capacitors 33, Jk and 35. Their output signals appear on lines A Q , B 0 and C Q.

Der Schwingkreis 10 ist mit Ausnahme seines Kristalls 11 und seines Kondensators l8 zusammen mit der Teilerschaltung 20 auf einem einzigen Metalloxydhalbleiterplättchen ausgebildet. Die einzigen Anschlüsse an dieses Plättchen sind für die an eine Spannungsquelle angelegtenThe resonant circuit 10 is with the exception of its crystal 11 and its capacitor 18 together with the divider circuit 20 on a single metal oxide semiconductor plate educated. The only connections on this plate are for those connected to a voltage source

209849/ 1086209849/1086

9 9 9 L 1 9 6093/22/Gg/sr - 5 - 15. Mai 19729 9 9 L 1 9 6093/22 / Gg / sr - 5 - May 15, 1972

Leitungen 12 und 13 vorgesehen, welche den Kondensator 18 und den Kristall 11 mit dem Schwingkreis 10 verbinden. Ein weiterer Anschluß ist für die Ausgangsleitung C_ der Teilerschaltung vorgesehen, um so eine Verbindung mit einem nicht gezeigten Indexsystem zu ermöglichen.Lines 12 and 13 are provided which connect the capacitor 18 and the crystal 11 to the resonant circuit 10 connect. Another connection is provided for the output line C_ of the divider circuit, in order to enable a connection with an index system not shown.

Die mit einem Teilungsverhältnis von drei versehene Teilerschaltung 20 arbeitet wie folgt. Wird davon ausgegangen, daß anfangs in der Leitung 19 eine niedrigerSpannung vorliegt, dann sind die Ausgangsspannungen in den drei Auegangsleitungen AQ,B_ und CQ der drei Kondensatoren A, B und C hoch bzw. niedrig bzw. hoch. Die Transistoren 21, 22, 23, 26, 27 und sind dann in Einschaltrichtung vorgespannt, während die übrigen Transistoren 24, 25, 29, 30, 3I und 32 gesperrt sind. Der nachfolgende Impuls in der Leitung 19 wird dann ein Öffnen der Transistoren 30, 31 und und gleichzeitig ein Sperren der Transistoren 21, 22 und 23 bewirken. Weil dann also beide Transistoren 27 und 30 geöffnet sind, wird die Ausgangsspannung in der Leitung AQ auf einen niedrigen Wert abfallen. Dadurch werden die Transistoren 25 und 28 geöffnet bzw. gesperrt, was ein Öffnen der Transistoren 21, 22 und und gleichzeitig ein Sperren der Transistoren 30, 31 und 32 zur Folge hat. Indem die beiden Transistoren 22,und 25 gleichzeitig geöffnet sind, wird die Ausgangsspannung in der Leitung BQ ansteigen. Dadurch wird der Transistor 26 gesperrt und der Transistor 29 geöffnet.The dividing circuit 20 provided with a division ratio of three operates as follows. If it is assumed that there is initially a low voltage in the line 19, then the output voltages in the three output lines A Q , B_ and C Q of the three capacitors A, B and C are high or low or high. The transistors 21, 22, 23, 26, 27 and are then biased in the switch-on direction, while the remaining transistors 24, 25, 29, 30, 3I and 32 are blocked. The subsequent pulse in the line 19 will then cause the transistors 30, 31 to open and, at the same time, the transistors 21, 22 and 23 to be blocked. Because both transistors 27 and 30 are then open, the output voltage on line A Q will drop to a low value. As a result, the transistors 25 and 28 are opened or blocked, which results in the opening of the transistors 21, 22 and, at the same time, the blocking of the transistors 30, 31 and 32. By the two transistors 22 and 25 being open at the same time, the output voltage on line B Q will increase. As a result, the transistor 26 is blocked and the transistor 29 is opened.

Wenn die Teilerschaltung 20 ihr nächste Eingangssignal von dem Schwingkreis 10 erhält, dann werden die Transistoren 30, 31 und 32 geöffnet und gleichzeitigWhen the divider circuit 20 receives its next input signal from the resonant circuit 10, then the Transistors 30, 31 and 32 open and at the same time

209849/1086209849/1086

6093/22/Gg/sr - 6 - 15. Mai 19726093/22 / Gg / sr - 6 - May 15, 1972

die Transistoren 21, 22 und 23 gesperrt. Die Transistoren 29 und 32 sind dann also beide geöffnet, was ein Abfallen der Ausgangsspannung in der Leitung C„ zur Folge hat. Dadurch wird der Transistor 2k geöffnet und der Transistor 27 gesperrt. Die Ausgangsspannung in der Leitung Aq wird dann also wieder ansteigen.the transistors 21, 22 and 23 blocked. The transistors 29 and 32 are then both open, which results in a drop in the output voltage in the line C ". As a result, the transistor 2k is opened and the transistor 27 is blocked. The output voltage in line Aq will then rise again.

In der nachfolgenden Tabelle ist die Arbeitsweise der Teilerschaltung 20 in Abhängigkeit von der Anwesenheit eines hochwertigen oder niedrigwertigen Eingangssignals in der Leitung 19 für die drei Leitungen A0,B0 und C0 aufgeführt. Die Ziffern "1" und "Q" stehen dabei jeweils für ein hochwertiges bzw. ein niedrigwertiges Spannungssignal.The following table shows the mode of operation of the divider circuit 20 as a function of the presence of a high-value or low-value input signal in the line 19 for the three lines A 0 , B 0 and C 0 . The numbers "1" and "Q" each stand for a high-value and a low-value voltage signal.

B0 C0 B 0 C 0

Leitung 19Line 19 A0 A 0 00 11 11 00 00 00 11 00 00 11 11 11 00 11

0 10 1

0 ί 10 ί 1

1 1 1 0 1 0 0 0 0 11 1 1 0 1 0 0 0 0 1

Zu der vorstehenden Tabelle sei. erklärend angefügt, daß der oben für die Beschreibung der Arbeitsweise vorausgesetzte Anfangszustand die Werte in der ersten Reihe dieser Tabelle erfaßt.Regarding the table above. added explanatory that the above for the description of the operation presupposed initial state the values in the first Number of this table.

Der Ausgang der Teilerschaltung 20 kann folglich an einer der Leitungen AQ, BQ oder CQ abgegriffen werden, also nicht nur an der Leitung C0, wie dies in der Zeichnung festgehalten ist. The output of the divider circuit 20 can consequently be tapped on one of the lines A Q , B Q or C Q , that is to say not only on the line C 0 , as is shown in the drawing.

- 7 - ■- 7 - ■

209849/1086209849/1086

6O93/22/Gg/sr - 7 - 15· Mai 19726O93 / 22 / Gg / sr - 7-15 May 1972

Wie bereits erwähnt, bildet der Kondensator 17 ein Element des Schwingkreises 10. Er ist maßgebend für die Aufrechterhaltung des Schwingungszustandes' des Kristalls 11, wobei für ihn erkennbar eine Parallelschaltung mit der Eingangskapazität der Teilerschaltung 20 gewählt ist. Die Kapazität des Kondensators 17 kann deshalb auf einen Wert verringert werden, der geringer ist als die für eine befriedigende Arbeitsweise des Schwingkreises 10 normalerweise benötigte Kapazität, weil ja der Schwingkreis bei dieser Schaltung eine, zusätzliche Kapazität erhält, die von der Eingangskapazität des Teilers geliefert wird.As already mentioned, the capacitor 17 forms an element of the resonant circuit 10. It is decisive for maintaining the oscillation state of the crystal 11, whereby a parallel connection can be seen for him with the input capacitance of the divider circuit 20 is selected. The capacitance of the capacitor 17 can therefore be reduced to a value which is lower than that for a satisfactory operation of the Resonant circuit 10 normally required capacity, because the resonant circuit in this circuit is an additional one Capacitance supplied by the input capacitance of the divider.

Die vorbeschriebene Schaltung kann ohne Beeinträchtigung des Erfindungsgedankens eine Reihe von Abänderungen in Einzelheiten erfahren. So kann beispielsweise der beschreibene Schwingkreis 10 ohne weiteres durch einen anders aufgebauten Schwingkreis ersetzt werden, sofern dieser an seinem Ausgang einen Kondensator zur Aufrechterhaltung einer frequenzgenauen Schwingung besitzt. Weiterhin kann die Betriebsweise des Teilers 20 durch Vorsehen weiterer Teilerstufen bzw· Teilerschaltungen verbessert werden.The circuit described above can be modified in a number of ways without affecting the inventive concept learn in details. For example, the described Resonant circuit 10 can easily be replaced by a differently constructed resonant circuit, provided that this has a capacitor at its output to maintain a frequency-accurate oscillation. Farther The mode of operation of the divider 20 can be improved by providing further divider stages or divider circuits will.

So ist beispielsweise eine Schaltung ohne weiteren denkbar, bei welcher der vorbeschriebene Teiler 20 der erste einer Reihenschaltung von mehreren gleichen oder ungleichen Teilern ist. Der Schwingkreis 10 kann dabei an mehrere Teiler mit unterschiedlichen Teilungsverhältnissen angelegt sein, die parallel zueinander geschaltet sind. Die Ausgänge dieser verschiedenen Teiler sind dabei dann an eine Koinzidenzeinrichtung angeschlossen, um ein Ausgangesignal von einer Frequenz zu liefern, welches einemFor example, a circuit is conceivable without any further in which the above-described divider 20 of the first is a series connection of several equal or unequal dividers. The resonant circuit 10 can be applied to several dividers with different division ratios, which are connected in parallel to one another. The outputs of these different dividers are then connected to a coincidence device in order to generate an output signal of a frequency which one

209849/1086209849/1086

6O93/22/Gg/sr - 8 - 15. Mai 19726O93 / 22 / Gg / sr - 8 - May 15, 1972

beliebig erwünschten, unterteilten Vielfachen der Oszillatorfrequenz entspricht.corresponds to any desired, subdivided multiples of the oscillator frequency.

Natürlich kann der bzw. jeder Teiler auch mehr als drei Teilerstufen besitzen, also beispielsweise fünf, sieben oder noch mehr Teilerstufen, wie dies in der bereits erwähnten Patentanmeldung P 21 58 127.1 grundsätzlich dargelegt ist. Andererseits muß hier festgehalten werden, daß als Teiler nicht nur solche nach dieser nicht vorveröffentlichten Patentanmeldung in Betracht kommen, vielmehr können beliebige Teiler eingesetzt werden, selbst solche mit nur einer Teilungsstufe. Of course, the or each divider can also have more than three divider stages, for example five, seven or even more divider stages, as described in the aforementioned patent application P 21 58 127.1 is basically set out. On the other hand, it must be noted here that not only such divisors are used according to this unpublished patent application come into consideration, rather any dividers can be used, even those with only one division level.

Bin Schwingkreis der anhand der beigefügten Zeichnung erläuterten Art benötigt zur Lieferung eines Ausgangssignals mit einer Frequenz von etwa 1 Megahertz einen Strom von etwa 10 Microampere. Bin auf ein Signal etwa dieser Größenordnung ansprechender Teiler benötigt zur Erzeugung eines Ausgangssignals mit einer Frequenz von etwa 1 Hertz etwa denselben Stromverbrauch. Wird der Schaltkreis nach der Lehre der vorliegenden Erfindung gestaltet, dann kann dadurch die Größe des Kondenaators 17 so weitgehend verringert werden, daß der Gesamtverbrauch auf etwa 12 bis 13 Microampere reduziert wird.Am an oscillating circuit based on the attached drawing described type needed to deliver an output signal with a frequency of about 1 megahertz a current of about 10 microamps. I need dividers that respond to a signal of this magnitude to generate an output signal with a frequency of about 1 Hertz about the same power consumption. Will the Circuit designed in accordance with the teachings of the present invention can reduce the size of the capacitor 17 can be so largely reduced that the total consumption is reduced to about 12 to 13 microamps.

ANSPRUCHE J. 9 - J. 9 -

209849/ 1086209849/1086

Claims (1)

89 Augsburg, den 15. Mai 197289 Augsburg, May 15, 1972 ANSPRUCHEEXPECTATIONS l.J Schaltkreis, insbesondere zur Verwendung in batteriebetriebenen Uhren, bestehend aus einem mit einem Oszillator gekoppelten Teiler, der eine Frequenzteilung des Oszillatorausgangssignales vornimmt, dadurch gekennzeichnet , daß die Kopplung zwischen dem Teiler und dem Oszillator so gewählt ist, daß wenigstens ein Teil der die kontinuierliche, frequnezgenaue Schwingung dee Oszillators bestimmenden Kapazität durch die Eingangskapazität des Teilers geliefert wird.l.J circuit, especially for use in battery-powered clocks, consisting of a with a Oscillator-coupled divider which divides the frequency of the oscillator output signal, characterized in that the coupling between the divider and the oscillator is chosen so that at least part of the continuous, frequency-accurate Oscillation of the oscillator determining capacitance is supplied by the input capacitance of the divider. 2* Schaltkreis nach Anspruch 1, dadurch gekennzeichnet , daß der Oszillator einen frequenzbestimmenden Schaltkreis mit einer Kapazität aufweist, an welche das impulsförmige Ausgangssignal des Oszillators angelegt ist und weiterhin der Teiler zur Teilung dieses Ausgangssignals. 2 * circuit according to claim 1, characterized in that the oscillator has a frequency-determining Having circuit with a capacitance to which the pulsed output signal of the oscillator is applied and the divider continues to divide this output signal. Schaltkreis nach Anspruch 1 oder 2, dadurch gekennzeichnet , daß der Teiler mehrere miteinander verbundene Stufen aufweist, von denen jede zwei Eingänge für Eingangesignale unterschiedlicher Spannungspotentiale und einen Schaltkreis zur Umwandlung dieser unterschiedlichen Eingangssignale in ein Ausgangssignal aufweist, welches in Abhängigkeit· von den unterschiedlichen Höhen der EingangssignaleCircuit according to Claim 1 or 2, characterized in that the divider comprises several together having connected stages, each of which has two inputs for different input signals Voltage potentials and a circuit to convert these different input signals into has an output signal which, as a function of the different levels of the input signals - 10 -- 10 - 209849/1086209849/1086 222A127222A127 6O93/22/Gg/sr - 10 - 15. Mai 19726O93 / 22 / Gg / sr - 10-15 May 1972 ein erstes oder ein zweites Potential besitzt, wobei der eine der beiden Eingänge jeder Stufe mit dem Ausgangssignal einer anderen Stufe und der andere Eingang mit dem Ausgangssignal des Oszillators gespeist wird*has a first or a second potential, one of the two inputs of each stage with the output signal of another stage and the other input with the output signal of the oscillator is fed * 4« Schaltkreis nach Anspruch 3» dadurch gekennzeichnet, daß jeder Schaltkreis aller Stufen des Teilers so aufgebaut ist, daß er sein Ausgangssignal nur dann ändert, wenn die Eingangssignale gleiches Potential aufweisen.4 «circuit according to claim 3» characterized in that that each circuit of all stages of the divider is so constructed that it has its output signal only changes when the input signals have the same potential. 5· Schaltkreis nach Anspruch 4, dadurch gekennzeichnet , daß jeder Schaltkreis aller Stufen des Teilers so aufgebaut ist, daß er sein Ausgangssignal nur dann ändert, wenn die Eingangssignale das bestimmte erste oder zweite Potential aufweisen.5 · Circuit according to Claim 4, characterized in that each circuit of all stages of the divider is constructed in such a way that it only changes its output signal when the input signals have the specific first or second potential. 6· Schaltkreis nach einem oder mehreren der Ansprüche 3 bis 5« dadurch gekennzeichnet , daß jeder Schaltkreis aller Stufen des Teilers zwei Schaltteile mit komplementären Transistoren aufweist und jeder Schaltteil zwei Transistoren enthält, die jeweils von einem Eingangssignal der beiden Eingänge gesteuert werden.6 · Circuit according to one or more of Claims 3 to 5, characterized in that that each circuit of all stages of the divider has two switching parts with complementary transistors and each switching part contains two transistors, each from an input signal of the two inputs being controlled. 7. Schaltkreis nach einem oder mehreren der Ansprüche 3 bis 6, dadurch gekennze ichnet , daß jede Stufe de* Teilers durch ein Transistorelement aus einem Metalloxydmetallhalblexter besteht.7. Circuit according to one or more of claims 3 to 6, characterized in that each stage of the divider consists of a metal oxide metal semi-complex through a transistor element. 209849/1086209849/1086 6093/22/Gg/sr - 11 - 15* Mai 19726093/22 / Gg / sr - 11-15 * May 1972 8. Schaltkreis nach einem oder mehreren der Ansprüche 1 bis 7« dadurch gekennzeichnet, daß der Teiler in Reihe mit weiteren Teilern geschaltet ist, wobei sein Eingang mit dem Ausgangssignal des Oszillators und der jeweilige Eingang aller weiteren Teilermit d®m Ausgangssignal des jeweils vorhergehenden Teilers gespeist werden und wobei das Ausgangssignal am letzten Teiler der Teilerreihe als Ausgangssignal des Schaltkreises verwertet wird.8. Circuit according to one or more of claims 1 to 7 «characterized in that that the divider is connected in series with further dividers, its input with the output signal of the oscillator and the respective input of all further dividers with the output signal of the each previous divider are fed and the output signal at the last divider of the series of divisors is used as the output signal of the circuit. 9· Schaltkreis nach einem oder mehreren der Ansprüche 1 bis 7« dadurch gekennzeichnet , daß der Teiler in Reihe mit weiteren Teilern geschaltet ist, wobei sein Eingang mit dem Ausgangssignal des Oszillators gespeist und alle einzelnen Teiler so aufgebaut und geschaltet sind, daß sie jeweils eine Frequenzteilung des Ausgangssignals des Oszillators vornehmen, welches von dem durch die einzelnen Teiler frequenzgetexlten Signal abweicht, wobei der Ausgang jedes Teilers mit dem Eingang einer Koinzidenzeinrichtung gekoppelt ist, welche das zu verwertende Ausgangssignal des Schaltkreises liefert»9 · Circuit according to one or more of Claims 1 to 7, characterized in that that the divider is connected in series with further dividers, its input with the output signal of the oscillator and all the individual dividers are so constructed and connected that they each make a frequency division of the output signal of the oscillator, which of the by the individual Divider frequency-texted signal deviates, the output of each divider with the input of a coincidence device coupled which is the one to be recovered The output signal of the circuit provides » 10. Schaltkreis nach Anspruch 3» dadurch gekennzeichnet, daß jeder Schaltkreis aller Stufen des Teilers zwei logische Gatter aufweist, von denen jedes eine logische Addition der jeweils angelegten Eingangsspannungen vornimmt und das jeweilige Ausgangssignal in einen Spannungswert umwandelt, der dem Reziprokwert der logischen Addition der Eingangsspannungen entspricht, und daß Mittel vorgesehen sind, die das jeweilige Ausgangssignal, auf einem Wert halten, welcher durch das eine der beiden logischen Gatter bestimmt ist und eine Umschaltung erst dann vorgenommen wird, wenn das andere der beiden Gatter betätigt wird. '10. Circuit according to claim 3 »characterized in that each circuit of all stages of the divider has two logic gates, each of which is a logical addition of the respectively applied Makes input voltages and the respective output signal is converted into a voltage value which corresponds to the reciprocal of the logical addition of the input voltages, and that means are provided, which hold the respective output signal at a value which is determined by one of the two logic gates is determined and a switchover is only made when the other of the two gates is actuated will. ' 20 9 849/108620 9 849/1086 LeerseiteBlank page
DE19722224127 1971-05-20 1972-05-17 Circuit, in particular for use in battery operated clocks Pending DE2224127A1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
GB1616071A GB1394821A (en) 1971-05-20 1971-05-20 Electrical systems for producing oscillating signals

Publications (1)

Publication Number Publication Date
DE2224127A1 true DE2224127A1 (en) 1972-11-30

Family

ID=10072248

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19722224127 Pending DE2224127A1 (en) 1971-05-20 1972-05-17 Circuit, in particular for use in battery operated clocks

Country Status (4)

Country Link
DE (1) DE2224127A1 (en)
FR (1) FR2138807B1 (en)
GB (1) GB1394821A (en)
IT (1) IT957945B (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3126978A1 (en) * 1980-07-08 1982-04-01 Citizen Watch Co., Ltd., Tokyo Electronic timer (timepiece) having an improved response of the primary frequency divider

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3126978A1 (en) * 1980-07-08 1982-04-01 Citizen Watch Co., Ltd., Tokyo Electronic timer (timepiece) having an improved response of the primary frequency divider

Also Published As

Publication number Publication date
FR2138807A1 (en) 1973-01-05
FR2138807B1 (en) 1973-07-13
GB1394821A (en) 1975-05-21
IT957945B (en) 1973-10-20

Similar Documents

Publication Publication Date Title
DE69312305T2 (en) Voltage boosters, especially for non-volatile memories
DE3689296T2 (en) Output circuit with level stabilization.
DE69805670T2 (en) Delay circuit with pulse shaping
DE69223102T2 (en) Reliable level shifter circuit
DE1945420B2 (en) Digital integration synchronization switching network
DE3727035C2 (en)
DE2158127A1 (en) Divider circuit
DE68925856T2 (en) Logical Bicmos circuit
EP0225960A1 (en) CMOS inverter chain
DE2110654A1 (en) Peak detector circuit
DE69721940T2 (en) Level shift circuit
DE3838940A1 (en) CIRCUIT WITH TEST FUNCTION CIRCUIT
DE69001669T2 (en) THRESHOLD DETECTOR PROTECTED FROM NOISE.
DE69416554T2 (en) Ring oscillator circuit for voltage controlled oscillator with frequency independent duty cycle
DE68917444T2 (en) ECL-CMOS converter with a single supply voltage.
DE69113414T2 (en) Integrated constant current supply.
DE2224127A1 (en) Circuit, in particular for use in battery operated clocks
DE2649356A1 (en) SIGNAL AMPLIFIER FOR INTEGRATED CIRCUITS
DE112018005269T5 (en) DIFFERENTIAL CHARGE PUMP
DE2245855A1 (en) DRIVER CIRCUIT WITH FIELD EFFECT TRANSISTOR
DE69120218T2 (en) Frequency divider circuit
DE69804286T2 (en) Divider circuit for dividing by even numbers
DE3144513C1 (en) Circuit arrangement in MOS technology for generating a subsequent clock from at least one set clock
EP0218071B1 (en) Adder cell for a carry ripple adder of the cmos technique
DE1512368A1 (en) Switching arrangement for receiving and converting signals