DE2209898C3 - Circuit arrangement for a phase reversing stage - Google Patents
Circuit arrangement for a phase reversing stageInfo
- Publication number
- DE2209898C3 DE2209898C3 DE19722209898 DE2209898A DE2209898C3 DE 2209898 C3 DE2209898 C3 DE 2209898C3 DE 19722209898 DE19722209898 DE 19722209898 DE 2209898 A DE2209898 A DE 2209898A DE 2209898 C3 DE2209898 C3 DE 2209898C3
- Authority
- DE
- Germany
- Prior art keywords
- transistor
- phase
- emitter
- output
- circuit arrangement
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/26—Push-pull amplifiers; Phase-splitters therefor
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Description
Die Erfindung betrifft eine Schaltungsanordnung für eine Phasenumkehrstufe.The invention relates to a circuit arrangement for a phase reversal stage.
Phasenumkehrstufen werden verwendet entweder zur einfachen Phasenumkehr eines Signals oder zum Erzeugen von zwei um 180° gegeneinander phasenverschobenen Signalen, also von zwei Gegentaktsignalen aus einem eintaktigen Eingangssignal. Man kann dies beispielsweise bewerkstelligen mit Hilfe eines Differenzverstärkers, der im allgemeinen aus zwei Transistoren besteht, die an ihren Emittern zusammengeschaltet sind und einen gemeinsamen Emitterwiderstand besitzen. Für diese Art der Anwendung eines Differenzverstärkers ist der Eingang des einen Transistors auf Bezugspotential gelegt; der Eingang des anderen Transistors führt das Eingangssignal. An den Kollektoren der beiden Transistoren können dann zwei gegentaktige Ausgangssignale abgenommen werden. Beide Transistoren sind dabei in Emitterschaltung betrieben. Das bedeutet, daß Verzerrungen in Kauf genommen werden müssen.Phase reversal stages are used either for simple phase reversal of a signal or for Creation of two 180 ° out of phase with each other Signals, i.e. two push-pull signals from a single-ended input signal. One can do this for example accomplish with the help of a differential amplifier, which generally consists of two transistors connected together at their emitters and have a common emitter resistance. For this type of application a differential amplifier the input of one transistor is connected to reference potential; the entrance of the other Transistor carries the input signal. At the collectors of the two transistors two push-pull output signals can be picked up. Both transistors are emitter-connected operated. This means that distortions have to be accepted.
Der vorliegenden Erfindung liegt die Aufgabe zugrunde, eine Schaltungsanordnung für eine Phasenumkehrstufe anzugeben, die möglichst verzerrungsarm arbeitet.The present invention is based on the object of a circuit arrangement for a phase reverser stage specify that works with as little distortion as possible.
Zur Lösung dieser Aufgabe wird eine Schaltungsanordnung für eine Phasenumkehrstufe angegeben, die erfindungsgemäß dadurch gekennzeichnet ist, daß die Basen zweier Transistoren miteinander verbunden sind und über einen Widerstand an Versorgungspotential liegen, daß der Emitter des ersten Transistors mit einer Quelle für ein Eingangssignal und über einen ohmschen Widerstand mit dem Bezugspotential verbunden ist, daß der Emitter des zweiten Transistors über einen Kondensator und parallel dazu über einen ohmschen Widerstand mit dem Bezugspotential verbunden ist, daß Versorgungspotentiale über Arbeitswiderstände an die Kollektoren und Basen angeschlossen sind und daß der Kollektor des zweiten Transistors zu einem Ausgang für ein Ausgangssignal führt, dessen Phase der des Eingangssignals entgegengesetzt ist.To solve this problem, a circuit arrangement for a phase inversion stage is specified which according to the invention is characterized in that the bases of two transistors are connected to one another and via a resistor to supply potential, that the emitter of the first transistor with a Source for an input signal and connected to the reference potential via an ohmic resistor that the emitter of the second transistor via a capacitor and in parallel with it via an ohmic one Resistance is connected to the reference potential that supply potentials via load resistors to the Collectors and bases are connected and that the collector of the second transistor to an output for carries an output signal whose phase is opposite to that of the input signal.
Eine erfindungsgemäße Schaltungsanordnung erzeugt aus einem Eingangssignal ein Ausgangssign&l, das exakt um 180° phasenverschoben ist gegenüber dem Eingangssignal. So entstehen dabei im Vergleich zuA circuit arrangement according to the invention generates an output signal & l from an input signal which is exactly 180 ° out of phase with the input signal. So thereby arise in comparison to
ίο einer Phasenumkehrstufe mit einem Differenzverstärker ungleich viel weniger Verzerrungen. Für den Fall, daß zu dem Ausgangssignal ein dazu gegentaktiges Ausgangssignal benötigt wird, ist der Kollektor des ersten Transistors mit einem entsprechenden Ausgang verbunden. Dieser Ausgang führt ein Ausgangssignal inίο a phase inversion stage with a differential amplifier much less distortion. In the event that there is a push-pull to the output signal Output signal is needed is the collector of the first transistor with a corresponding output tied together. This output carries an output signal in
gleicher Größe wie das dem Kollektor des zweiten Transistors entnommene und mit gleicher Phase wie das Eingangssignal.same size as that taken from the collector of the second transistor and with the same phase as that Input signal.
Anhand eines in der Zeichnung dargestellten Ausf Öhrungsbeispiels soll die Erfindung näher erläutert werden.The invention is to be explained in more detail using an exemplary embodiment shown in the drawing will.
Die Basis eines npn-Transistors 1 ist mit der Basis eines npn-Transistors 2 verbunden und führt über einen ohmschen Widerstand 3 zu einer Klemme mit einem positiven Versorgungspotential. Die Kollektoren beider Transistoren führen jeweils über einen ohmschen Widerstand 4 bzw. 5 ebenfalls zu einer Klemme mit einem positiven Versorgungspotential. Der Emitter des Transistors 1 ist über einen Kondensator 6 und in Reihe dazu über einen ohmschen Widerstand 7 mit einem Generator 8 verbunden, wobei der ohmsche Widerstand 7 den Generatorinnenwiderstand darstellt. Außerdem führt der Emitter des Transistors 1 über einen ohmschen Widerstand 9 zum Bezugspotential. Der Emitter des Transistors 2 ist über einen ohmschen Widerstand 10 und parallel dazu über einen Kondensator 11 mit dem Bezugspotential verbunden. Der Kollektor des Transistors 1 führt über einen Kondensator 12 zu einem Ausgang 13; der Kollektor des Transistors 2 über einen Kondensator 14 zu einem Ausgang 15.The base of an npn transistor 1 is connected to the base of an npn transistor 2 and leads through a Ohmic resistance 3 to a terminal with a positive supply potential. Both collectors Transistors each also lead to a terminal via an ohmic resistor 4 or 5 a positive supply potential. The emitter of transistor 1 is through a capacitor 6 and in series connected to a generator 8 via an ohmic resistor 7, the ohmic resistor 7 shows the generator internal resistance. In addition, the emitter of transistor 1 leads through an ohmic one Resistance 9 to the reference potential. The emitter of the transistor 2 is connected via an ohmic resistor 10 and connected in parallel to this via a capacitor 11 to the reference potential. The collector of the transistor 1 leads via a capacitor 12 to an output 13; the collector of transistor 2 via a Capacitor 14 to an output 15.
Die Emitterwiderstände 9 und 10 bestimmen zusammen mit den Vorspannungen die Emittergleichströme der Transistoren 1 und 2. Über den Kondensator 6 wird vom Generator 8 an den Emitter des Transistors 1 ein Eingangssignal gelegt. Dieses erzeugt im Transistor 1 einen Emitterwechselstrom und einen Basiswechsel-. strom. Der Basiswechselstrom des Transistors 1 steuert die Basis des Transistors 2. Die Basiswechselströme beider Transistoren 1 und 2 sind gleich groß, aber von entgegengesetzter Phase. Aus diesem Grund hat der Kollektorwechselstrom des Transistors 2 eine entgegengesetzte Phase zu der des Emitterwechselstroms des Transistors 1. Der Kollektorstrom des Transistors 1 hat dieselbe Phase wie der Emitterwechselstrom des Transistors 1. Der Emitter des Transistors 2 ist über den Kondensator 11 für die Signalfrequenz geerdet. An den beiden Ausgängen 13 und 15 stehen Ausgangssignale gleicher Größe zur Verfügung. Das Ausgangssignal des Ausgangs 13 ist gleichphasig mit dem Eingangssignal, das über den Kondensator 6 an den Emitter des Transistors 1 gelegt ist; das Ausgangssignal des Ausgangs 15 ist dagegen um 180° phasenverschoben. Es steht damit an den Ausgängen 13 und 15 ein Gegentaktausgangssignal zur Verfugung.The emitter resistors 9 and 10 together with the bias voltages determine the emitter direct currents of the transistors 1 and 2. Via the capacitor 6 is from the generator 8 to the emitter of the transistor 1 Input signal. This generates an alternating emitter current and an alternating base current in the transistor 1. current. The base alternating current of transistor 1 controls the base of transistor 2. The base alternating currents Both transistors 1 and 2 are of the same size, but of opposite phase. Because of this, the The alternating collector current of the transistor 2 has an opposite phase to that of the alternating emitter current of the Transistor 1. The collector current of transistor 1 has the same phase as the alternating emitter current of the Transistor 1. The emitter of transistor 2 is grounded via capacitor 11 for the signal frequency. To the output signals of the same size are available at both outputs 13 and 15. The output signal of the Output 13 is in phase with the input signal, which is sent via capacitor 6 to the emitter of the Transistor 1 is placed; the output signal of the output 15, however, is phase shifted by 180 °. It This means that a push-pull output signal is available at outputs 13 and 15.
Hierzu 1 Blatt Zeichnungen1 sheet of drawings
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19722209898 DE2209898C3 (en) | 1972-03-01 | 1972-03-01 | Circuit arrangement for a phase reversing stage |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19722209898 DE2209898C3 (en) | 1972-03-01 | 1972-03-01 | Circuit arrangement for a phase reversing stage |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2209898A1 DE2209898A1 (en) | 1973-09-06 |
DE2209898B2 DE2209898B2 (en) | 1980-05-22 |
DE2209898C3 true DE2209898C3 (en) | 1982-04-08 |
Family
ID=5837597
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19722209898 Expired DE2209898C3 (en) | 1972-03-01 | 1972-03-01 | Circuit arrangement for a phase reversing stage |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE2209898C3 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2804064C3 (en) * | 1978-01-31 | 1985-12-05 | Siemens Ag, 1000 Berlin Und 8000 Muenchen | Amplifier circuit arrangement for aperiodic signals |
-
1972
- 1972-03-01 DE DE19722209898 patent/DE2209898C3/en not_active Expired
Non-Patent Citations (1)
Title |
---|
NICHTS-ERMITTELT |
Also Published As
Publication number | Publication date |
---|---|
DE2209898B2 (en) | 1980-05-22 |
DE2209898A1 (en) | 1973-09-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE10020933B4 (en) | ASK modulator and communication device with an ASK modulator | |
DE2363959C3 (en) | Multivibrator | |
DE69516341T2 (en) | Voltage-current transformer for operation with a low supply voltage | |
DE2804064B2 (en) | Amplifier circuit arrangement for aperiodic signals | |
DE2438473A1 (en) | TRANSISTOR CIRCUIT | |
DE2209898C3 (en) | Circuit arrangement for a phase reversing stage | |
EP0133618B1 (en) | Monolithic integrated transistor high-frequency quartz oscillator circuit | |
EP0021085A2 (en) | Monolithically integratable transistor amplifier | |
DE2544000C3 (en) | Converter for converting a one-sided input signal into a push-pull output signal | |
DE2142817C3 (en) | DC coupled amplifier | |
DE2132293A1 (en) | Differential amplifier | |
DE2010282C3 (en) | Digital-to-analog converter | |
DE3875963T2 (en) | FAST ANALOGUE MULTIPLIER ABSOLUTE VALUE DETECTOR. | |
DE2209899C3 (en) | Amplifier circuit with four bipolar transistors of the same type | |
DE3611548A1 (en) | Current mirror circuit | |
DE2319517C3 (en) | Zero crossing detector | |
DE4101577A1 (en) | Transconductance amplifier, e.g. for variable limit frequency filter - has seven current mirrors and two PNP input transistors providing inverting and non=inverting inputs | |
DE1297698C2 (en) | MODULATOR CIRCUIT FOR CONVERTING MODULATING SIGNALS WITH THE HELP OF A CARRIER VOLTAGE | |
DE2613652A1 (en) | Bridge amplifier assembly with two differential amplifiers - has one amplifier output connected to input of other and with gain of unity | |
DE2950177C2 (en) | Integrable double push-pull modulator | |
DE2413540C3 (en) | Arrangement for frequency doubling of rectangular pulse trains | |
DE2344192C3 (en) | Circuit arrangement for amplifying the difference between direct and alternating voltages | |
DE2422534C3 (en) | Circuit for demodulating an amplitude-modulated high-frequency oscillation | |
DE1814887A1 (en) | Transistor amplifier circuit | |
DE2102594C3 (en) | Electrical pulse amplifier circuit with adjustable gain |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OD | Request for examination | ||
C3 | Grant after two publication steps (3rd publication) | ||
8339 | Ceased/non-payment of the annual fee |