DE2063579B2 - Codierbare Halbleiteranordnung - Google Patents

Codierbare Halbleiteranordnung

Info

Publication number
DE2063579B2
DE2063579B2 DE2063579A DE2063579A DE2063579B2 DE 2063579 B2 DE2063579 B2 DE 2063579B2 DE 2063579 A DE2063579 A DE 2063579A DE 2063579 A DE2063579 A DE 2063579A DE 2063579 B2 DE2063579 B2 DE 2063579B2
Authority
DE
Germany
Prior art keywords
conductors
fusible
conductor
semiconductor
column
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE2063579A
Other languages
English (en)
Other versions
DE2063579C3 (de
DE2063579A1 (de
Inventor
Edward Joseph Cranbury N.J. Boleky (V.St.A.)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Corp
Original Assignee
RCA Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by RCA Corp filed Critical RCA Corp
Publication of DE2063579A1 publication Critical patent/DE2063579A1/de
Publication of DE2063579B2 publication Critical patent/DE2063579B2/de
Application granted granted Critical
Publication of DE2063579C3 publication Critical patent/DE2063579C3/de
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5382Adaptable interconnections, e.g. for engineering changes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S148/00Metal treatment
    • Y10S148/02Contacts, special
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S148/00Metal treatment
    • Y10S148/055Fuse
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S148/00Metal treatment
    • Y10S148/085Isolated-integrated
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S148/00Metal treatment
    • Y10S148/122Polycrystalline
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S148/00Metal treatment
    • Y10S148/15Silicon on sapphire SOS

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Emergency Lowering Means (AREA)
  • Read Only Memory (AREA)
  • Fuses (AREA)

Description

Die vorliegende Erfindung betrifft eine Halbleiteranordnung gemäß dem Oberbegriff des Patentanspruchs I.
Aus der GB-PS 1135 992 ist eine Haltleiteranordnung bekannt, welche einen Satz von Spaltenleitern und einen Satz von Zeilenleiterpaaren, die die Spaltenleiter kreuzen und mit diesen eine x-y-Matrix bilden, enthält. Zwischen jeden Spaltenleitcr und jedes Zeilenleiterpaar ist ein Halbleiterschaltungselement, nämlich eine Diode, geschaltet. Dabei ist die eine Klemme der Diode mit dem zugehörigen Spaltenleiter und die andere Klemme der Diode über zwei Schmelzleiter mit je einem Zeilenleiter des zugehörigen Paares verbunden. Die Verbindung jeder Diode mit drei Leitern, nämlich einem Spaltenleiter und zwei Schmelzleitern, die jeweils zu einem Zeilenleiter des zugehörigen Paares führen und zwischen diesen Zeilenleitern in Reihe miteinander liegen, hat den Zweck, die Verwendungsmöglichkeit der Matrix zu erhöhen.
Üblicherweise bestehen bei derartigen Halbleiteranordnungen die Schmelzleiter aus demselben Material wie die Zeilenleiter. /.. B. aus Aluminium oder Gold, und die als Schmelzleiter vorgesehenen Leiterteile haben einen verringerten Querschnitt. Eine solche Anordnung hat jedoch den Nachteil, daß verhältnismäßig hohe Schmelzströme benötigt werden, weil die Schmelzleiter wegen der hohen elektrischen Leitfähigkeit der verwendeten Metalle einen sehr kleinen Querschnitt haben müssen, damit man den für das Entstehen der zum Schmelzen erforderlichen Stromwärme henötigten hohen elektrischen Widerstand erhält. Herstellungsbedingt besteht jedoch eine untere Grenze für den Querschnitt der Schmelzleiter, die nicht unterschritten werden darf, da sonst die Reproduzierbarkeit der Schmelzleiter von Bauelement zu Bauelement nicht mehr gewährleistet ist Bei Verwendung von Materials lien hoher Leitfähigkeit, wie Aluminium und dgL besteht das Problem darin, daß der elektrische Widerstand dieser Materialien bei dieser unteren Grenze des Querschnitts immer noch so groß ist, daß hohe Schmelzströme erforderlich sind.
Um eine solche Matrix zu codieren, d. h. um Information in ihr zu speichern, werden die Beziehungen bestimmter Schaltungskomponenten zur Matrix geändert, z. B. werden die betreffenden Schaltungselemente von der Matrix abgetrennt. Zum Abschalten eines gewünschten Schaltungselementes von der Matrix läßt man einen zum Schmelzen oder »Durchbrennen« des betreffenden Schmelzleiters ausreichenden Strom durch das betreffende Schaltungselement und den mit ihm in Reihe geschalteten Schmelzleiter fließen.
jo Nachteilig an siner solchen Anordnung ist es, daß die Schmelzleiter sowohl als nach Wunsch zu unterbrechende Abschaltglieder als auch als elektrische Leiter für die Schaltungselemente, die in der Matrix verbleiben, arbeiten müssen. Wenn man für die Schmelzleiter
J5 Materialien verwendet, die sich als elektrische Anschlußleiter eignen, haben die Schmelzleiter einen verhältnismäßig kleinen Widerstand. Bei den bekannten Anordnungen dieser Art werden daher verhältnismäßig große Schmelzströme benöiigt. Btr Verwendung großer Schmelzströme tritt andererseits das Problem auf, daß der Stromfluß durch das mit dem Schmelzleiter in Reihe geschaltete Halbleiter-Schaltungselement dessen Eigenschaften vor dem Durchbrennen des Schmelzleiters so ändern kann, daß das Durchbrennen des Schmelzleiters verhindert wird. Beispielsweise kann ein PN-Übergang des Schaltungselements durch einen großen Strom in einen großen Widerstand verwandelt werden, der die Amplitude des Stromes dann sofort so weit herabsetzt, daß der Strom nicht mehr zum
r>o Durchbrennen des Schmelzleiter ausreicht. Das Halbleiter-Schaltungselement verbleibt dann aber in der Matrix. Hohe Schmelzströme bedingen außerdem hohe Spannungen an der Reihenschaltung aus dem Schmelzleiter und dem Halbleiter-Schaltungselement. Hohe Spannungen können bekanntlich jedoch zur Folge haben, daß durch andere, dem abzuschaltenden Schaltungselement parallelgeschaltete Elemente ein zum Ansprechen des Schmelzleiters ausreichender Strom fließt. In diesem Falle werden dann Schallungs-
M) elemente von der Matrix abgeschaltet, die in der Matrix verbleiben sollten.
Der vorliegenden Erfindung liegt din Aufgabe zugrunde, eine Halbleiteranordnung der eingangs genannten Art anzugeben, die ohne Gefahr für die Halbleiter-Schaltungselemente codiert werden kann.
Diese Aufgabe wird gemäß der Erfindung durch eine Halbleiteranordnung der eingangs genannten Art mit den kennzeichnenden Merkmalen des Anspruchs I
gelost.
Die Halbleiteranordnung gemäß der Erfindung läßt sich mit verhältnismäßig kleinen Strömen codieren, so daß keine Gefahr einer Fehlcodierung oder einer Schädigung von Halbleiterbauelementen besteht.
Die Zeilen und Spalten der Matrix müssen nicht notwendigerweise rechtwinklig aufeinanderstellen oder geradlinig sein, sondern die Erfindung eignet sich auch für andere Le:terformen und -anordnungen.
Weiterbildungen und Ausgestaltungen der Erfindung sind in den Unteransprüchen gekennzeichnet
Im folgenden werden Ausführungsbeispiele der Erfindung an Hand der Zeichnung näher erläutert, es zeigt
F i g. 1 eine Draufsicht auf eine Halbleiteranordnung gemäß einem Ausführungsbeispiel der Erfindung,
F i g. 2 einen vergrößerten Schnitt längs der Linie 2-2 in Fig. 1,
F i g. 3 eine Schnittansicht eines Substrates, auf das bei der Erläuterung der Herstellung der Halbleiteranordnung gemäß F i g. i und 2 Bezug genommen wird,
Fig.4 eine Draufsicht auf das Substrat bei einem späteren Verfahrensschritt,
F i g. 5 und 6 Schnitte des Substrates in einer Ebene A-Am Fig.4,gesehen in Pfeilrichiung, während zweier weiterer Verfahrensschritte, und
F i g. 7 eine Draufsicht auf das Substrat während eines folgenden Verfahrensschrittes.
Die Erfindung wird im folgenden am Beispiel von Halbleiteranordnungen erläutert, die in Speicherwerken von Computern Verwendung finden können und als Festwertspeicher bezeichnet werden. Die Erfindung läßt sich jedoch auch auf andere Halbleiteranordnungen, z. B. andere Datenspeicher, Verknüpfungsschaltungen u. a. m. anwenden.
In den Fig. I und 2 ist als Ausführungsbeispiel der Erfindung ein Festwertspeicher 10 dargestellt, der ein flaches Substrat 12 enthält, das bei dem vorliegenden Ausführungsbeispiel aus einem Isoliermaterial, /. B. Saphir, besteht. Das Substrat 12 kann je nach der herzustellenden Halbleiteranordnung aus verschiedenen Materialien bestehen, z. B. Mctdf, Keramik, Halbleitermaterial und dgl. Auf der einen Seite 14 des Substrats 12 befindet sich eine Vielzahl von Halbleiter-Schaltungselementen 16, bei dem vorliegenden Beispiel Dioden, die in Zeilen und Spalten angeordnet sind.
Die Dioden 16 bestehen jeweils aus einem Teil von länglichen Streifen 18 au:. Halbleitermaterial, die auf der Seile 14 des Substrats 12 angeordnet sind. Bei dem vorliegenden Beispiel enthalten die Streifen 18 N-Ieitendes Silicium. Kreisförmige Zonen 20 der Streifen 18 sind P-Ieitenu dotiert und bilden mit dem Rest des betreffenden Streifens dementsprechend einen PN-Übergang 22 für die betreffende Diode 16.
Die Streifen 18 stellen Spaltenleilcr für die Dioden 16 dar und enden jeweils in einem verbreiterten Teil 24, der einen Teil eines Anschlußflecks 26 bildet. Die Spaltenleiter 18 und ihre verbreiterten Teile 24 sind mit einer Schichr28 aus einem Isoliermaterial, z. B. Siliciumdioxid, Siliciumnitrid und dgl. überzogen. An den Anschlußflekken 26 sind feine Drähte 30 befestigt.
Die Spaltenleiter 18 werden durch eine Anzahl von Metallstreifen 32 gekreuzt, von denen sie durch die Schicht 28 isoliert sind. Die Streifen 32 enden jeweils in einem verbreiterten Teil 34, der einen Teil eines Anschlußflecks 36 bildet, leder Anschlußfleck 36 enthält eine Schicht 18' aus Siixium, eine Abdcckschicht 28' aus dem Bleichen Material wie die Schicht 28 und den verbreiterten Teil 34 der die Metallstreifen 32 bildenden Schicht.
Die Metallstreifen 32 bilden Zeilenleiter für die
Dioden 16, mit denen sie über Schmelzleiter 42 verbunden sind, die durch Fenster in der Isolierschicht 28 führen und an die P-Zonen 20 der Dioden 16 angeschlossen sind.
Der in den F i g. 1 und 2 dargestellte Festwertspeicher 10 ist normalerweise in einem nicht dargestellten
ίο Gehäuse montiert, dessen Anschlußklemmen mit den an die Anschlußflecken 26 und 36 angeschlossenen dünnen Drähten 30 bzw. 40 verbunden sind. Solche Gehäuse sind bekannt, so daß sich ihre Erläuterung erübrigt.
Festwertspeicher und ihre Anwendung sind z. B. in derUS-PS33 77 513 genauer beschrieben.
Die Halbleiteranordnung 10 kann wie folgt hergestellt werden: Man geht von einem dünnen, ebenen Substrat 12 (Fig.3) aus Saphir aus, auf dessen einer Seite 14 eine dünne Schicht 44 aus N-Ieitend doti ;rtem Silicium epitaktisch gezüchtet wird
Durch übliche Abdeck- und Ätzverfahren wird dann die Siliciumschicht 44 teilweise entfernt, so daß das in Fig.4 dargestellte Muster aus longitudinal und im Abstand voneinander verlaufenden Spaltenleitern 18 und den Bereichen 24 und 18' für die Anschlußflecke 26 und 36 (F i g. 1) verbleiben.
In jedem Spaltenleiter 18 wird dann der Leitungstyp von im Abstand voneinander angeordneten kreisförmigen Zonen 20 in den P-Typ umgekehrt.
jo Anschließend werden die Spaltenleiter 18 und die Anschlußfleckbereiche 18' mit Schichten 28 bzw. 28' aus Isoliermaterial überzogen. Bei diesem Beispiel enthalten die Schichten 28 und 28' Siliciumdioxid. Durch die Schichten 28 und 28' werden dann Fenster 46 geätzt, um
r> einen Teil der Oberfläche der P-Zonen 20 der Spaltenleiter 18 und einen Teil der Oberfläche der Anschlußclemente 18' frei zu legen. Entsprechende Fenster können auch bei den Anschlußflecken 24 vorgesehen werden.
Die ganze Oberfläche des Werkstückes wird dann mit e iier Schicht 50 (Fig.6) aus Metall, z.B. Aluminium, Gold, Nickel oder dgl. überzogen. Von der Metallschicht 50 reichen Teile 52 durch die Öffnungen 46 in der Isolierschicht 28 und bedecken die vorher freigelegten Teile der Oberfläche der P-Zonen 20 und der Spaltenleiter 18. Außerdem reichen Teile 54 der Metallschicht 50 durch die Fenster 46 in der Isolierschicht 28' und bedecken die vorher freigelegten Teile der Oberfläche der Anschlußfleckbereiche 18'.
ίο Durch bekannte Maskier- und Ätzverfahren werden dann Teile der Metallschicht 50 entfernt, so daß das in Fig. 7 dargestellte Muster aus querverlaufenden Zeilen'»itern 32 entsteht, die einen verbreiterten Teil 34 aufweisen, der einen Teil der nun fertigen Anschlußflekke 36 bilden. Die Teile 52 der Metallschicht, die durch die Isolierschicht 28 reichen und Kontakt mit den P-Zonen 20 der Streifen 18 machen, bleiben ebenfalls erhalten, sie sind jedoch von den die Zeilenleker bildenden Zeileiiieitern 32 durch einen Zwischenraum
bo 56 getrennt.
Zur Überbrückung der Zwischenräume W wird die gesamte Oberfläche des Werkstücks anschließend mit einem für die Schmelzleiter geeigneten Material überzogen, auf das noch näher eingegangen wird. Das Schmelzleitermaterial kann z. B. durch Aufdampfen oder Aufsprühen oder irgendein anderes geeignetes Verfahren aufgebracht werden. Durch bekannte Maskier- und Ätzverfahren wird dann die Schmelzleiter-
materialschicht bis auf die Schmelzleiter 42 (I'ig. I) entferni, die die verschiedenen Zeilenleiter 32 und die Teile 52 der Metallschicht verbinden und teilweise überdecken. Die Schmelzleiter 42 verbinden bei diesem Ausführungsbeispiel die zugehörigen Dioden mit der Matrix.
Anschließend werden die Anschlußdrähte 30 und 40 mit den Anschlußflecken 26 bzw. 36 verbunden, z. B. durch ein Ultraschall-Schweißverfahren; und die Halbleiteranordnung wird dann in dem vorgesehenen Gehäuse montiert.
Vor oder nach der Montage der in der beschricnencn Weise hergestellten Halbleiteranordnung im Gehäuse wird sie codiert, d.h. es wird Information in ihr gespeichert, indem bestimmte Dioden von der Matrix abgeschaltet werden. Hierfür wird jeweils /w ischcn den Spaltenleiter 18 und den Zcilenleitcr 32. /wischen die Material
Die Tabelle zeigt, daß Metalle, wie Chrom. Aluminium und Gold, die sich gut für elektrische Leitungen eignen, wegen ihres niedrigen lläihcnwiderstandes W,
Ilachenwider· Ciülc/iihl F
sinne! /?,
(<)hm/a)
1.3 12,1
1,1 12,95
0,7 14.5
03 14,5
0,b 16,8
0,24 21,1
0,16 24.3
UIt. UL M t-t
gelegt, die einen Strom erzeugt, der /um Durchbrennen des der betreffenden Diode zugeordneten Schmelzleiters 42 ausreicht.
Bei den Halblciteranordnungen gemäß der Erfindung ist der zum Durchbrennen der Schmelzleiter 42 erforderliche Schmelzstrom wesentlich kleiner als bei den entsprechenden bekannten Anordnungen.
In der folgenden Tabelle ist eine Anzahl von Materialien mit einer zugehörigen Gütezahl F aufgeführt, die proportional der Stromdichte ist. welche zum Schmelzen eines Schmelzleiters 42 aus dem betreffenden Material benötigt wird. Die Gütezahl /ist durch die Formel
Γ=(<> ■ T)"
definiert, in der ο die elektrische Leitfähigkeit des Materials in {ιιΩ ■ cm) ' und 7"dic Schmelztemperatur des Materials in C bedeuten.
Ir der Tabelle ist ferner der Flächenwiderstand #. ledes Materials in Ohm/; fur eine Schicht mit einer Dicke von 100 nm angegeben. In der Tabelle bedeutet η die Dotierungsstoffkonzentration pro cm1, wobei n.\ eine Akzeptordotierung und n» eine Donatordotierung bedeuten. Das Zeichen -f bedeutet polykristallines Materia! während das Zeichen § monokristallines Material bedeutet.
Material Flächenwider- Gütezahl F
stand ff,
(OhnVc)
S\(n = O) 2.4 χ 1010 0.77XlO-4
Ge(n=O) 43XiO6 1,42χ ΙΟ"3
S\(nD=\ x 102")- 170-85 0,91 -U9
SiCnD= Ix 10»)« 85 U9
Ge(VJD=I x 1020)* 85-40 1.08-133
Ge(nA =1x102O)? 40 133
Si(/M = 5xl02O)- 25-50 1.68-238
Si(ViO= 5 x 1020)« 25 238
GeC/7D=5xlO2O)- 30-15 1.77-23
Ge(/u = 5xl0»)* 15 23
Si^ = I χ 1021)+ 26-13 234-331
Si(Vj4=I χ ΙΟ2')? 13 331
Pb 22 350
In 05 357
Sn !,1 433
Cd 0.7 6,87
Zn 0.6 830
Schmelzen von Sthmelzlcilern aus diesen Materialien hohe Stromdichlcn benötigt werden, wie sich aus der großen Gütezahl /' ergibt. Als Materialien für Schmelzleiter eignen sich am besten Silicium. Germanium. Indium. Blei und Zinn.
Sowohl Indium als auch Zinn haben einen verhältnismäßig niedrigen Schmelzpunkt. Sie eignen sich zwar für Schmelzleiter, infolge ihrer niedrigen Schmelzpunkte sind el' *<? Materialien jedoch für Halblcilcranordnungcn der hier beschriebenen Art unzweckmäßig, da diese llalbleiteranordnungen häufig nach der Bildung der Schmelzleiter 42 im Zuge der veitcren Verarbeitung Temperaturen ausgesetzt werden, die über den Schmelztemperaturen dieser Materialien liegen.
Blei eignet sich gut für Schmelzleiter, da sowohl seine Gütezahl F als auch sein Flächenwiderstand /?, klein sind. Ein kleiner Flächenwiderstand ist wichtig, um einen niedrigen Widerstand der Anordnung zu gewährleisten. wenn die intakten Schmelzleiter 42 als Verbindungsleiter für die in die Matrix eingeschaltet bleibenden Rauelemente dienen. Bei Verwendung von Blei muß man jedoch besonders darauf achten, daß die Schmelzleiter nicht beschädigt werden, da Blei sehr weich ist. und außerdem ist eine sorgfältige Verarbeitung nötig, um ein einwandfreies Haften der aus Blei bestehenden Schmelzleiter 42 an der darunter liegenden Siliciumdioxidschichl und dgl. sicherzustellen.
Eigenleitendes oder undotiertes Silicium und Germanium, sowohl in monokristalliner als auch polykristalliner Form, haben außergewöhnlich kleine Gütezahlen F. Diese Materialien eignen sich jedoch wegen ihres hohen Flächenwiderstandes /?., nicht für Anordnunge.. der beschriebenen Art. Wenn man diese Materialien jedoch geeignet dotiert, läßt sich ein Kompromiß zwischen einem ausreichend niedrigen Widerstand, wie er erforderlich ist, wenn die Schmelzleiter 42 als Anschlüsse dienen, und einer ausreichend niedrigen Gütezahl F bezüglich des Schmelzverhaltens bzw. niedrigen Schmelzströmen finden. Welche Dotierung man im speziellen Falle verwendet, hängt von der herzustellenden Halbleiteranordnung ab.
Das polykristalline oder monokristalline Silicium oder Germanium für die Schmelzleiter 42 sollte im allgemeinen entartet dotiert sein, d. h. die Konzentration an Akzeptor- oder Donatoratomen sollte über
1 χ 1020 Atome/cm3 betragen. Vorzugsweise enthalten Schmelzleiter« aus diesen Materialien Dotierungsstoffe in Konzentrationen zwischen δχΙΟ20 und
2 χ ΙΟ2' Atomen/cmJ für Silicium und zwischen 1 χ 102° ,und 5 χ 1020 Atomen/cm3 für Germanium.
Monokristallines und polykristallines Silicium und Germanium sind außerdem besonders gut als Schmelzleiter geeignet, da diese Materialien mit den Anordnungen der hier beschriebenen Art sowie den bekannten Verfahren zum Aufbringen solcher Materialien auf Einrichtungen dieser Art gut verträglich sind.
Die Eigenschaften von Schmelzleitern aus Silicium oder Germanium hängen zwar etwas davon ab, ob das Material monokristallin oder polykristallin ist, die Materialwahl wird jedoch im allgemeinen durch die herzustellende Einrichtung bestimmt, insbesondere durch das .Substratmaterial, auf das die Schmelzleiter aufgebracht werden müssen. Es ist z. B. möglich, Silicium in Form eines Einkristalls unmittelbar auf Saphir epitaktisch zu züchten, unmittelbar auf Siliciumdioxid läßt es sich jedoch nur in polykristalliner Form niederschlagen.
Es wurde ferner gefunden, daß der Schmelzstrom für ein vorgegebenes Material invers zur Wärmeleitfähigkeit und der Dicke des Materials ist, auf dem sich der Schmelzleiter befindet.
Bei dem beschriebenen Ausführungsbeispiel befinden sich die Schmelzleiter 42 auf einer z. B. aus Siliciumoxid bestehenden Isolierschicht 28. Die Isolierschicht 28, deren Dicke in der Größenordnung von 500 ηm liegt und vorzugsweise noch größer ist, hat eine niedrige Wärmeleitfähigkeit, so daß der zur Unterbrechung der Schmelzleiter 42 erforderliche Strom entsprechend niedrig ist.
Bei pinem speziellen Ausführungsbeispiel besteht das Substrat 12 aus Saphir und ist 0,25 mm dick. Die Siliciumschicht 18 und 18' haben eine Dicke von lOOOnm und sind mit Phosphor in einer Konzentration von I χ IO17 Atomen/cm1 dotiert. Die P-Zonen 20 der ) Halbleiterdioden sind mit 1 χ 1020 Boratomen/cm3 dotiert. Die Siliciumdioxidschichten 28 und 28' haben eine Dicke von 500 nm. Die Metallschicht 34 besteht aus oder enthält Aluminium und ist mindestens 1000 nm dick. Die Anschlußflecke 26 und 36 sind 75 χ 75 um2
in groß.
Die Schmelzleiter 42 bestehen bei dieser Ausführungsform aus Beschichten mit einer Dicke von 300 ηm, einer Bicite von 10 um und einer Länge von 50 (im. Der Schmelzstrom für diese Schmelzleiter
r> beträgt 55 mA bei einer Umgebungstemperatur von 300C. Beim Schmelzen eines ausgewählten Schmelzleiters fließt der Schmelzstrom durch die Spaltenleitcr 18 und Zeilenleiter 32. Die Spaltenleitcr 18 bestehen zwar aus Halbleitermaterial, sie erwärmen sich jedoch wegen
.'» ihres großen Querschnitts und des dementsprechend kleinen Widerstandes nicht nennenswert. Bei dem erwähnten Ausführungsbeispiel sind die Spaltenleiter 18 z. B. 1000 nm dick und 50 μιη breit.
Bei einer bekannten Halbleiteranordnung des bc-
i-, schriebenen Typs, bei der jedoch die Schmelzleiter 42 aus Aluminiumschichten mit einer Dicke von 100 nm. einer Breite von 10 μπι und einer Länge von 50 μιη bestanden, ist bei einer Umgebungstemperatur von 30°C ein Schmelzstrom von 275 mA erforderlich.
Hierzu 3 Blatt Zeichnungen

Claims (6)

Patentansprüche:
1. Codierbare Halbleiteranordnung mit einer Anzahl von in einer Matrix, d. h. in Zeilen und Spalten angeordneten Halbleiter-Schaltungselementen, die sich auf einem Substrat befinden und durch mindestens drei Leiter, nämlich Spaltenleiter, Zeilenleiter und Schmelzleiter, einer Schaltungsanordnung zugeordnet sind, wobei jeweils ein Zeilenleiter end mehrere Schmelzleiter in Reihe geschaltet sind, dadurch gekennzeichnet, daß die Schmelzleiter (42) aus einem Material mit einer niedrigeren Schmelzgütezahl (Quadratwurzel aus dem Produkt von elektrischer Leitfähigkeit und Schmelztemperatur) und einem höheren spezifischen elektrischen Widerstand als das Material der Zeilenleiter (32) bestehen und einen kleineren Querschnitt haben als die Spaltenleiter (18), und daß vorgegebene Schmelzleiter unterbrochen sind.
2. Halbleiteranordnung nach Anspruch I, dadurch gekennzeichnet, daß die Schmelzleiter (42) aus stark dotiertem Silicium, stark dotiertem Germanium, Indium, Blei oder Zinn bestehen.
3. Halbleiteranordnung nach Anspruch 2, dadurch gekennzeichnet, daß die Zeilenleiter (32) aus Aluminium, Gold oder Nickel bestehen.
4. Halbleiteranordnung nach Anspruch 2 oder 3, dadurch gekennzeichnet, daß die Spaltenleiter (18) aus Silicium bestehen.
5. Halble:'eranordnung nach Anspruch 1, dadurch gekennzeichnet, daß der Spaltenleiter (18) aus Silicium, der Schmelzleiter (42) aus stark dotiertem Silicium und der Zcilcr.leiter (32) aus Aluminium bestehen.
6. Halbleiteranordnung nach einem der Ansprüche 1 bis 5, dadurch gekennzeichnet, daß ein Teil jedes Spaltenleitcrs (18) mit einer Schicht (28) aus einem schlecht wärmeleitenden und elektrisch isolierenden Material überzogen ist, und daß verschiedene der Schmelzleiter (42) auf verschiedenen dieser Schichten (28) angeordnet sind.
DE2063579A 1970-01-02 1970-12-23 Codierbare Halbleiteranordnung Expired DE2063579C3 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US1370A 1970-01-02 1970-01-02

Publications (3)

Publication Number Publication Date
DE2063579A1 DE2063579A1 (de) 1971-07-15
DE2063579B2 true DE2063579B2 (de) 1979-05-31
DE2063579C3 DE2063579C3 (de) 1980-01-24

Family

ID=21689487

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2063579A Expired DE2063579C3 (de) 1970-01-02 1970-12-23 Codierbare Halbleiteranordnung

Country Status (14)

Country Link
US (1) US3699395A (de)
JP (1) JPS495599B1 (de)
AT (1) AT311092B (de)
BE (1) BE761172A (de)
CS (1) CS163239B2 (de)
DE (1) DE2063579C3 (de)
ES (1) ES196297Y (de)
FR (1) FR2075108A5 (de)
GB (1) GB1309310A (de)
MY (1) MY7600090A (de)
NL (1) NL7019075A (de)
NO (1) NO129878B (de)
SE (1) SE370143B (de)
ZA (1) ZA706960B (de)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BE794202A (fr) * 1972-01-19 1973-05-16 Intel Corp Liaison fusible pour circuit integre sur substrat semi-conducteur pour memoires
JPS5097286A (de) * 1973-12-25 1975-08-02
GB1445479A (en) * 1974-01-22 1976-08-11 Raytheon Co Electrical fuses
US4042950A (en) * 1976-03-01 1977-08-16 Advanced Micro Devices, Inc. Platinum silicide fuse links for integrated circuit devices
FR2422224A1 (fr) * 1978-04-06 1979-11-02 Radiotechnique Compelec Memoire morte programmable a diodes semiconductrices
DE2625089A1 (de) * 1976-06-04 1977-12-15 Bosch Gmbh Robert Anordnung zum auftrennen von leiterbahnen auf integrierten schaltkreisen
DE2842085A1 (de) * 1978-09-27 1980-05-08 Siemens Ag Modular aufgebautes datenverarbeitungssystem fuer funktionsgebundenen einsatz
DE3001522A1 (de) * 1980-01-17 1981-07-30 Bosch Gmbh Robert Elektrisches verbindungssystem fuer gleichrichter
JPS5763854A (en) * 1980-10-07 1982-04-17 Toshiba Corp Semiconductor device
JPS5846174B2 (ja) * 1981-03-03 1983-10-14 株式会社東芝 半導体集積回路
US4442449A (en) * 1981-03-16 1984-04-10 Fairchild Camera And Instrument Corp. Binary germanium-silicon interconnect and electrode structure for integrated circuits
JPS5758783Y2 (de) * 1981-08-13 1982-12-15
DE3276981D1 (en) * 1981-10-09 1987-09-17 Toshiba Kk Semiconductor device having a fuse element
US4814853A (en) * 1981-10-28 1989-03-21 Tokyo Shibaura Denki Kabushiki Kaisha Semiconductor device with programmable fuse
US4598462A (en) * 1983-04-07 1986-07-08 Rca Corporation Method for making semiconductor device with integral fuse
US4454002A (en) * 1983-09-19 1984-06-12 Harris Corporation Controlled thermal-oxidation thinning of polycrystalline silicon
JPH0740101B2 (ja) * 1985-04-23 1995-05-01 旭硝子株式会社 薄膜トランジスタ
US5367208A (en) * 1986-09-19 1994-11-22 Actel Corporation Reconfigurable programmable interconnect architecture
US5909049A (en) * 1997-02-11 1999-06-01 Actel Corporation Antifuse programmed PROM cell
JPH1125829A (ja) * 1997-07-04 1999-01-29 Yazaki Corp 温度ヒューズ及び車両用ワイヤハーネスの異常検出装置
US6549035B1 (en) 1998-09-15 2003-04-15 Actel Corporation High density antifuse based partitioned FPGA architecture
US6507264B1 (en) 2000-08-28 2003-01-14 Littelfuse, Inc. Integral fuse for use in semiconductor packages
US6709980B2 (en) * 2002-05-24 2004-03-23 Micron Technology, Inc. Using stabilizers in electroless solutions to inhibit plating of fuses
US7485944B2 (en) * 2004-10-21 2009-02-03 International Business Machines Corporation Programmable electronic fuse
DE102005024347B8 (de) * 2005-05-27 2010-07-08 Infineon Technologies Ag Elektrisches Bauteil mit abgesichertem Stromzuführungsanschluss
US7986212B2 (en) * 2007-05-15 2011-07-26 Yazaki Corporation Fuse
US20100164677A1 (en) * 2008-12-29 2010-07-01 Chin-Chi Yang Fuse
WO2016035659A1 (ja) 2014-09-05 2016-03-10 横浜ゴム株式会社 空気入りタイヤ
US9837770B2 (en) * 2014-11-25 2017-12-05 Honeywell International Inc. Fusible link cable harness and systems and methods for addressing fusible link cable harnesses
DE112017007194B4 (de) 2017-03-07 2021-04-29 The Yokohama Rubber Co., Ltd. Luftreifen

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA752985A (en) * 1967-02-14 J. Rayno Paul Fuse device
US3028659A (en) * 1957-12-27 1962-04-10 Bosch Arma Corp Storage matrix
US3378920A (en) * 1966-01-26 1968-04-23 Air Force Usa Method for producing an interconnection matrix
US3377513A (en) * 1966-05-02 1968-04-09 North American Rockwell Integrated circuit diode matrix
US3401317A (en) * 1966-07-11 1968-09-10 Int Rectifier Corp Fused semiconductor device
FR1529672A (fr) * 1967-03-24 1968-06-21 Lignes Telegraph Telephon Perfectionnements aux éléments de protection du type fusible
YU32377B (en) * 1967-05-30 1974-10-31 Olivetti General Electric Spa Integralni sklop za elektronska strujna kola u cvrstom stanju
US3564354A (en) * 1968-12-11 1971-02-16 Signetics Corp Semiconductor structure with fusible link and method

Also Published As

Publication number Publication date
ES196297U (es) 1975-03-01
FR2075108A5 (de) 1971-10-08
JPS495599B1 (de) 1974-02-07
AT311092B (de) 1973-10-25
DE2063579C3 (de) 1980-01-24
CS163239B2 (de) 1975-08-29
DE2063579A1 (de) 1971-07-15
SU362553A3 (de) 1972-12-13
ZA706960B (en) 1971-07-28
US3699395A (en) 1972-10-17
SE370143B (de) 1974-09-30
NO129878B (de) 1974-06-04
BE761172A (fr) 1971-05-27
ES196297Y (es) 1975-08-01
NL7019075A (de) 1971-07-06
GB1309310A (en) 1973-03-07
MY7600090A (en) 1976-12-31

Similar Documents

Publication Publication Date Title
DE2063579C3 (de) Codierbare Halbleiteranordnung
DE3141967C2 (de)
DE1933731C3 (de) Verfahren zum Herstellen einer integrierten Halbleiterschaltung
DE2300847C3 (de) Halbleiterfestwertspeicher
DE2017642C3 (de) Programmierbarer Festwertspeicher
DE1955221A1 (de) Integrierte Halbleiter-Schaltkreise
DE2101609B2 (de) Kontaktanordnung fuer ein halbleiterbauelement
DE1284517B (de) Integrierte Halbleiterschaltung
DE1210488B (de) Verfahren zum Herstellen von Halbleiter-bauelementen, insbesondere von Tunnel-Diodenbzw. Esaki-Dioden, mit im Halbleiterkoerper eingebettetem PN-UEbergang
DE2363120B2 (de) Sonnenzellenanordnung
DE2450901A1 (de) Halbleitervorrichtung mit ein grosses seitenverhaeltnis aufweisenden pn-uebergaengen und verfahren zur herstellung
DE2226613B2 (de) Schutzvorrichtung fuer einen isolierschicht-feldeffekttransistor
DE69226223T2 (de) Kontaktausrichtung für Festwertspeicher
DE2151632A1 (de) Halbleiterbauteil mit schmelzbaren Verbindungen
DE3021042C2 (de) Widerstandselement mit hoher Durchbruchsspannung für integrierte Schaltungen
DE1041161B (de) Flaechentransistoranordnung
DE3413885C2 (de)
DE2725265A1 (de) Halbleiter-leuchtanzeigevorrichtung
DE102021202308A1 (de) Halbleitervorrichtung
DE2702451B2 (de) Halbleiteranordnung
DE2608813C3 (de) Niedrigsperrende Zenerdiode
DE2247911C2 (de) Monolithisch integrierte Schaltungsanordnung
DE2855816C2 (de) Integrierte Halbleiterschaltungsanordnung mit einer Schottky-Sperrschichtdiode
DE2215850A1 (de) Schutzdiodenanordnung fuer gitterisolierte feldeffekttransistoren
DE2408402A1 (de) Verfahren zur herstellung integrierter schaltungen bzw. nach einem solchen verfahren hergestellte integrierte halbleiterschaltungseinheit

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
EHJ Ceased/non-payment of the annual fee