DE2050648C3 - Display device - Google Patents

Display device

Info

Publication number
DE2050648C3
DE2050648C3 DE2050648A DE2050648A DE2050648C3 DE 2050648 C3 DE2050648 C3 DE 2050648C3 DE 2050648 A DE2050648 A DE 2050648A DE 2050648 A DE2050648 A DE 2050648A DE 2050648 C3 DE2050648 C3 DE 2050648C3
Authority
DE
Germany
Prior art keywords
display device
buffer
decoder
display
digit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE2050648A
Other languages
German (de)
Other versions
DE2050648A1 (en
DE2050648B2 (en
Inventor
Tsutomu Kawasaki Kanagawa Makino
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of DE2050648A1 publication Critical patent/DE2050648A1/en
Publication of DE2050648B2 publication Critical patent/DE2050648B2/en
Application granted granted Critical
Publication of DE2050648C3 publication Critical patent/DE2050648C3/en
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/302Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements characterised by the form or geometrical disposition of the individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/04Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions
    • G09G3/06Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions using controlled light sources
    • G09G3/10Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions using controlled light sources using gas tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Digital Computer Display Output (AREA)

Description

Die Erfindung betrifft ein Anzeigegerät entsprechend dem Oberbegriff des Anspruchs 1.The invention relates to a display device according to the preamble of claim 1.

Aus der Telefunken-Zeitung, Jahrgang 40 (1967), Heft 1/2, Seiten 44 bis 49, ist ein Ziffernanzeigegerät dieser Art bekannt, bei dem die Anzeigeelemente einer einzigen Anzeigevorrichtung von einer einzigen Signalquelle mittels eines Dekadenzählers sequentiell erregt werden. Bei Ausbildung dieses Geräts mit mehreren Signalquellen und mehreren Anzeigevorrichtungen steigt der scbaltungstechnische Aufbau entsprechend.From the Telefunken newspaper, year 40 (1967), issue 1/2, pages 44 to 49, a digit display device is this Art known in which the display elements of a single display device from a single signal source sequentially excited by means of a decade counter. When training this device with several Signal sources and several display devices, the circuit structure increases accordingly.

Durch die Erfindung wird die Aufgabe gelöst, day Anzeigegerät der eingangs genannten Art so zu gestalten, daß der Schaltungsaufwand gering gehalten wird. Hierzu werden die im kennzeichnenden Teil desThe invention solves the problem of providing a display device of the type mentioned at the beginning design that the circuit complexity is kept low. For this purpose, the in the identifying part of the

Anspruchs 1 angegebenen Merkmale vorgeschlagen.Claim 1 specified features proposed.

Bei Verwendung mehrerer Signalquellen und mehrerer Anzeigevorrichtungen wird derart vorgegangen, daß die ersten Zwischenspeicher, von denen jeder einer Anzeigevorrichtung zugeordnet ist, sequentiell abgefragt und die entsprechende Anzeigecodesignale des einzigen Decodieren in den zweiten Zwischenspeichern gespeichert werden. Wenn alle Zwischenspeicher gefüllt sind, werden diese gemeinsam aktiviert, so daß die entsprechenden Anzeigeelemente der verschiedenen Anzeigevorrichtungen angesteuert werden. Der verringerte schaltungstechnische Aufwand ergibt sich dadurch, daß nur ein einziger Decoder erforderlich istWhen using several signal sources and several display devices, the procedure is as follows: that the first buffers, each of which is assigned to a display device, queried sequentially and the corresponding single decoding indication code signals in the second latches get saved. When all the buffers are filled, they are activated together so that the corresponding display elements of the various display devices are controlled. Of the reduced circuit complexity results from the fact that only a single decoder is required

Die Erfindung wird nachstehend anhand der F i g. 1 bis 4 beispielsweise erläutert Es zeigtThe invention is illustrated below with reference to FIGS. 1 to 4, for example, it shows

Fig. 1 eine perspektivische Darstellung einer Gasentladungsanzeigeröhre, 1 shows a perspective illustration of a gas discharge display tube,

Fig.2 eine Vorderansicht eines Teils der Röhre in Fig. l.undFIG. 2 is a front view of part of the tube in FIG Fig. 1. and

Fig.3, 4A und 4B Schaltbilder verschiedener Ausführungsformen des Anzeigegeräts.Fig. 3, 4A and 4B circuit diagrams of various Embodiments of the display device.

Fig.) zeigt eine Gasentladungs-Anzeigeröhre, wobei jede Ziffer in zeitlicher Aufeinanderfolge angezeigt wird. Eine Isolierstofftafel 1 aus Glas, Keramik oder dgl. trägt auf einer Seite Elektrodeneinheiten 2a, 26,2c und 2d für vier Ziffern. Jede Einheit besteht aus 16 Elektrodenelementen, die beispielsweise durch stromfreien Niederschlag, durch Elektroniederschlag, durch Photoätzung oder dgl. hergestellt sind.Fig.) Shows a gas discharge indicator tube, each digit being displayed in chronological order. An insulating board 1 made of glass, ceramic or the like. Has electrode units 2a, 26, 2c and 2d for four digits on one side. Each unit consists of 16 electrode elements, which are produced, for example, by means of electroless deposition, by electronic deposition, by photoetching or the like.

Die Elektrodeneinheiten 2a bis 2d wirken zusammen als Kathode 3. In diesem Falle sind die entsprechenden Elektrodenelemente der einzelnen Elektrodeneinheiten 2a bis 2d miteinander verbunden und an 16 Anschlüsse 10a bis 10p angeschlossen. Elektroden Sa bis Sd liegen den Elektrodenelementen der einzelnen Elektrodeneinheiten 2a bis 2d jeweils gegenüber. Jede der Elektroden 5a bis 5</ist somit für alle Elektrodenelemente einer der Elektrodeneinheiten 2a bis 2rf gemeinsam. Die gemeinsamen Elektroden Sa bis Sd sind verhältnismäßig transparente, dünne Schichten, die aus Zinnoxyd oder dgl. bestehen und auf einer aus Glas oder dgl. hergestellten transparenten Isolierstoffplatte 4 durch Photoätzung oder ein ähnliches Verfahren an den Stellen ausgebildet sind, die den zugehörigen Elektrodeneinheiten 2a bis 2d entsprechen (vgl. F i g. 2). Die gemeinsamen Elektroden Sa bis 5c/sind mit Anschlüssen 9a bis 9</ verbunden. Die so gebildete Anode 6 und die Kathode 3 sind derart zusammengebaut, daß die Elektrodeneinheiten 2a bis 2d den gemeinsamen Elektroden Sa bis 5c/mit einem Abstand von 2 bis 5 mm gegenüber liegen; Abschirmungen 7 aus Isolierstoff sind zwischen benachbarten Elektroden- bzw. Anzeigeeinheiten 2a bis 2dvorgesehen. Die Elektroden 3 und 6 sind in einem dicht abgeschlossenen Glasrohr 8 angeordnet, das ein für die Gasentladungsanzeige geeignetes Gas enthält Durch das eine Ende des Glasrohres 8 sind die vier Anodenanschlüsse 9a bis 9c/und die 16 Kathodenanschlüsse 10a bis 10p hindurchgeführt.The electrode units 2a to 2d work together as a cathode 3. In this case, the corresponding electrode elements of the individual electrode units 2a to 2d are connected to one another and connected to 16 connections 10a to 10p. Electrodes Sa to Sd are opposite the electrode elements of the individual electrode units 2a to 2d, respectively. Each of the electrodes 5a to 5 </ is thus common for all electrode elements of one of the electrode units 2a to 2rf. The common electrodes Sa to Sd are relatively transparent, thin layers which are made of tin oxide or the like and are formed on a transparent insulating material plate 4 made of glass or the like by photoetching or a similar method at the locations which the associated electrode units 2a to 2d correspond (see FIG. 2). The common electrodes Sa to 5c / are connected to terminals 9a to 9 </. The anode 6 thus formed and the cathode 3 are assembled in such a way that the electrode units 2a to 2d face the common electrodes Sa to 5c / at a distance of 2 to 5 mm; Shields 7 made of insulating material are provided between adjacent electrode or display units 2a to 2d . The electrodes 3 and 6 are arranged in a tightly sealed glass tube 8 which contains a gas suitable for the gas discharge indicator. The four anode connections 9a to 9c / and the 16 cathode connections 10a to 10p are passed through one end of the glass tube 8.

Bei Benutzung dieser Anzeigeröhre wird irgendeiner der Anodenanschlüsse 9a bis 9c/von einer Stromquelle E gespeist, während die Kathodenanschlüsse 10 bis 10p derjenigen Elektrodenelemente, die den anzuzeigenden Buchstaben oder Ziffern entsprechen, selektiv mit Masse verbunden werden; dadurch stellt sich eine Gasentladung zwischen der Kathode 3 und der Anode 6 ein, wodurch die gewünschten Buchstaben bzw. Ziffern angezeigt werden.When this display tube is used, any one of the anode terminals 9a to 9c / is fed from a power source E , while the cathode terminals 10 to 10p of those electrode elements corresponding to the letters or digits to be displayed are selectively connected to the ground; as a result, a gas discharge occurs between the cathode 3 and the anode 6, whereby the desired letters or numbers are displayed.

Ein Ausführungsbeispiel der Erfindung wird nun imAn embodiment of the invention is now shown in

einzelnen erläutert Zur Anzeige mehrerer Reihen in zeitlicher Aufeinanderfolge sind drei Gasentladungs-Anzeigeröhren in drei Reihen angeordnet Jede dieser drei Anzeigeröhren enthält 11 Anzeigeelektrodeneinheiten für 11 Ziffern bzw. Buchstaben; jede dieser Elektrode- s einheiten enthält wie oben erläutert 16 Elektrodenelemente. Fig.3 zeigt die ersten Zwischenspeicher 11a, 116 und Uc entsprechend einer ersten, zweiten und dritten Reihe Der Zwischenspeicher Ha entsprechend der ersten Reihe enthält ein Schieberegister 12 und ein ·" Schieberegister 13. Das Schieberegister 12 besitzt eine Bitlänge, die gleich oder kleiner als die Ziffern der Anzeigeröhre ist, beispielsweise eine Länge von 11 Bits. Das Schieberegister 13 besitzt eine Bitlänge entsprechend der des Kodes, beispielsweise eine Länge von ■> 6 Bits. Diese Schieberegister 12 und 13 verschieben den Kode von Binärziffersignalen, der durch eine Tastatur synchron mit Taktimpulsen eingegeben wird. Die Kodes einer Länge von 6 Bits werden vom Schieberegister 13 den Eingangsanschlüssen von 6 parallelen UND-GIie-20 Each of these three display tubes contains 11 display electrode units for 11 digits or letters; As explained above, each of these electrode units contains 16 electrode elements. 3 shows the first buffers 11a, 116 and Uc corresponding to a first, second and third row. The buffer Ha corresponding to the first row contains a shift register 12 and a shift register 13. The shift register 12 has a bit length which is equal to or less than The shift register 13 has a bit length corresponding to that of the code, for example a length of> 6 bits. These shift registers 12 and 13 shift the code of binary digit signals which are synchronized by a keyboard with The codes with a length of 6 bits are fed from the shift register 13 to the input terminals of 6 parallel AND gates 20

dem 14a, 146 14/ zugeführt Die verbleibendendem 14a, 146 14 / supplied The remaining

Einganganschlüsse der UND-Glieder 14a bis 14/ sind miteinander verbunden und an einen Takteingang 15a angeschlossen. Die Ausgangsanschlüsse der 6 UND-Glieder 14a bis 14/sind mit den 6 Eingangsanschlüssen eines Dekoders 17 über ODER-Glieder 16a bis 16/ verbunden. Der Dekoder 17 wandelt die ihm an seinen Eingangsanschlüssen zugeführten Binärziffersignale in entsprechende Signale einer Länge von 16 Bit um. Die Zwischenspeicher 116 und Hc entsprechend der ■"> zweiten und dritten Reihe sind in gleicher Weise wie das Register Ha entsprechend der ersten Reihe aufgebaut Den jeweiligen Anschlüssen 15a, 156 und 15c der Anzeigeregister Ha, 116 und Hc werden Taktsignale nacheinander zugeführt so daß die Binärziffersignale " einer Länge von 6 Bit, die in die jeweiligen Anzeigeregister 13 eingegeben werden, in zeitlicher Aufeinanderfolge dem Dekoder 17 zugeführt werden.Input connections of the AND elements 14a to 14 / are connected to one another and to a clock input 15a connected. The output connections of the 6 AND gates 14a to 14 / are connected to the 6 input connections of a decoder 17 via OR gates 16a to 16 / connected. The decoder 17 converts it to his Binary digit signals fed to the input terminals into corresponding signals having a length of 16 bits. the Buffer 116 and Hc according to the ■ "> The second and third rows are structured in the same way as the register Ha corresponding to the first row The respective terminals 15a, 156 and 15c of the display registers Ha, 116 and Hc are given clock signals one after the other so that the binary digit signals "with a length of 6 bits, which are in the respective display register 13 are input to the decoder 17 in chronological order.

16 Ausgargsanschlüsse 18a bis 18p des Dekoders 17 entsprechend den 16 Elektrodenelementen der An- -tu zeigeröhren sind mit den Eingangsanschlüssen von 16 UND-Gliedern 19a bis 19p eines zweiten Zwischenspeichers 21a für die Anzeige der ersten Reihe verbunden. Die anderen Eingangseinschlüsse der UND-Glieder 19a bis 19p sind miteinander verbunden und an den -15 Takteingang 15a angeschlossen. Die Ausgangsanschlüsse der UND-Glieder 19a bis 19psind mit einem Register 20a einer Länge von 16 Bit verbunden. Weitere Zwischenspeicher 21 b und 21c für die zweite und dritte Reihe sind in gleicher Weise wie der Zwischenspeicher mi 21a für die erste Reihe aufgebaut. Die in den Zwischenspeicher 21a, 216 und 21c gespeicherten Signale werden über nicht veranschaulichte Schaltkreise den Kathodenanschlüssen 10a bis 10p (Fig. 1) der Anzeigeröhre für jede Reihe zugeführt; die den Kodes >s entsprechenden Elektrodenelemente werden selektiv an Masse gelegt Zur Speisung der Anoden für die erste, zweite und dritte Reihe in zeitlicher Aufeinanderfolge ist gemeinsam für die Anoden 6 der ersten, zweiten und dritten Reihe eine Speisequelle 22 für die Anzeigeröh- wi ren vorgesehen (vgl. F i g. 4A und 4B). Wenn beispielsweise die gemeinsame Anode 5a in der ersten Reihe, die gemeinsame Anode Sb in der zweiten Reihe und die gemeinsame Anode 5c in der dritten Reihe miteinander verbunden sind, so sind auch die weiteren gemeinsamen Anoden in den einzelnen Reihen in einer um eine Ziffer bzw. einen Buchstaben verschobenen Aufeinanderfolge miteinander verbunden und an Anodenanschlüsse 23a bis 23Jt angeschlossen. Diese Anschlüsse liegen an den Ausgängen der Anodenstromquelle 22, so daß den Anschlüssen 23a bis 23* Anodenspeiseimpulse zugeführt werden. Die Impulsbreite der Anodenspeiseimpulse wird durch die Zeit bestimmt, in der die Kodes, entsprechend den als nächsten anzuzeigenden Buchstaben oder Ziffern, in den Schieberegistern 12 und 13 verschoben und von neuem in den Zwischenspeichern 21a bis 216 der Kathodenspeisung gespeichert werden; ferner hängt die Impulsbreite auch noch von den Eigenschaften der Anzeigeröhre selbst ab. Ferner werden die gemeinsamen Anoden 5a bis 5k der einzelnen Reihen in Sprüngen von beispielsweise 3 Ziffern gespeist Zu diesem Zweck ist eine Zeitschaltung 24 vorgesehen, die die Anodenstromqtielle 22 steuert16 output connections 18a to 18p of the decoder 17 corresponding to the 16 electrode elements of the indicator tubes are connected to the input connections of 16 AND gates 19a to 19p of a second buffer memory 21a for the display of the first row. The other input terminals of the AND gates 19a to 19p are interconnected and connected to the -15 clock input 15a. The output terminals of the AND gates 19a to 19ps are connected to a register 20a having a length of 16 bits. Other latches 21b and 21c as the latches are the second and third row constructed mi 21a for the first row in the same manner. The signals stored in the latches 21a, 216 and 21c are applied to the cathode terminals 10a to 10p (Fig. 1) of the display tube for each row through circuits not shown; the electrode elements corresponding to the codes> s are selectively grounded. To feed the anodes for the first, second and third rows in chronological order, a supply source 22 for the indicator tubes is provided for the anodes 6 of the first, second and third rows (see Figs. 4A and 4B). If, for example, the common anode 5a in the first row, the common anode Sb in the second row and the common anode 5c in the third row are connected to one another, the other common anodes in the individual rows are also one letter shifted sequence connected to each other and connected to anode terminals 23a to 23Jt. These connections are at the outputs of the anode current source 22, so that anode feed pulses are fed to the connections 23a to 23 *. The pulse width of the anode feed pulses is determined by the time in which the codes, corresponding to the letters or digits to be displayed next, are shifted in the shift registers 12 and 13 and are again stored in the buffers 21a to 216 of the cathode feeder; furthermore, the pulse width also depends on the properties of the display tube itself. Furthermore, the common anodes 5a to 5k of the individual rows are fed in steps of, for example, 3 digits

Im folgenden wird die Wirkungsweise dieses Ausführungsbeispieles erläutertThe following is the mode of operation of this embodiment explained

Bei Betätigung einer nicht darge'.,^llten Taste wird das entsprechende Binärziffernsignal nur einer Länge von 6 Bits in den Zwischenspeicher lla eingeschrieben und synchron mit dem Taktimpuls in das Schieberegister 13 verschoben und darin gespeichert. Wird dem Anschlt? 15a das Taktsignal zugeführt, so wird das Signal des Schieberegisters 13 in ein Signal mit einer Länge von 16 Bit für die Speisung der Kathode umgewandelt und im Register 20a des Zwischenspeichers 21a gespeichert Dadurch wird die Kathode 3 der Anzeigeröhre für die erste Reihe entsprechend dem ersten Buchstaben bzw. der ersten Zahl ausgewählt. Wenn nacheinader den Anschlüssen 156 und 15c Taktsignale entsprechend der Zeitdauer einer Verschiebung zugeführt werden, werden in gleicher Weise die Kathoden 3 der zweiten und dritten Reihe ausgewählt. In diesem Falle sind die Signale, die in den Zwischenspeichern 216 und 21c der zweiten und dritten Reihe gespeichert werden, derart, daß das Signal in den Zwischenspeicher 21 b dem zweiten Buchstaben bzw. der zweiten Ziffer in der zweiten Reihe entspricht, während das Signal in den Zwischenspeicher 21c dem dritten Buchstaben bzw. der dritten Ziffer entspricht Nachdem die vorbestimmten Signale in allen Zwischenspeichern 21a, 216 und 21c für alle Reihen gespeichert sind, wird der Speiseimpuls von der durch die Zeitschaltung 24 gesteuerten Anodenstromquelle 22 dem Anschluß 23a zur Anodenspeisung zugeführt. Infolgedessen werden die vorbestimmten Buchstaben bzw. Zahlen gleichzeitig in der ersten Stelle der ersten Reihe, in der zweiten Stelle der zweiten Reihe und in der dritter! Stelle der dritten Reihe angezeigt. Nachdem dann andere Signale in den Zwischenspeichern 21a, 216 und 21c gespeichert wurden, wird der A."ioaenr;peiseimpuls über den Anschluß 23c der gemeinsamen Elektrode 5c der ersten Reihe, der gemeinsamen Elektrode i>/ der zweiten Reihe und der gemeinsamen Elektrode Sg der dritten Reihe zugeführt, um die gewünschte Anzeige zu bewirken. Synchron mit der aufeinanderfolgenH»n Speicherung in den Zwischenspeichern 21a, 216 und 21c werden die Anodenspeiseimpulse nacheinander den Anschlüssen 23a bis 23k zugeführt, so daß alle Stellen jeder Reihe in zeitlicher Aufeinanderfolge und in Sprüngen von 3 Stellen angezeigt werden. Gute Ergebnisse lassen sich erzielen, wenn der Taktimpuls 2 ^is und ier Anodenspeiseimpuls 288 μβ beträgt. When a key is not shown, the corresponding binary digit signal is only 6 bits long written into the buffer memory 11a and shifted into the shift register 13 in synchronism with the clock pulse and stored therein. Will the connection? 15a is supplied with the clock signal, the signal of the shift register 13 is converted into a signal with a length of 16 bits for the supply of the cathode and stored in the register 20a of the buffer 21a or the first number selected. When the terminals 156 and 15c are sequentially supplied with clock signals corresponding to the time duration of a shift, the cathodes 3 of the second and third rows are selected in the same way. In this case, the signals that are stored in latches 216 and 21c of the second and third rows, such that the signal in the buffer 21b corresponds to the second letter and the second number in the second row, while the signal in the intermediate memory 21c corresponds to the third letter or the third digit.After the predetermined signals have been stored in all the intermediate memories 21a, 216 and 21c for all rows, the feed pulse from the anode power source 22 controlled by the timer circuit 24 is fed to the connection 23a for anode supply. As a result, the predetermined letters or numbers are simultaneously in the first digit of the first row, in the second digit of the second row and in the third! Position of the third row. Then, after other signals have been stored in the latches 21a, 216 and 21c, the input pulse is transmitted via the terminal 23c of the common electrode 5c of the first row, the common electrode 5c of the second row and the common electrode Sg of the In synchronism with the successive H »n storage in the buffers 21a, 216 and 21c, the anode feed pulses are successively applied to the connections 23a to 23k, so that all positions in each row are sequentially and in jumps from 3 digits are displayed Good results can be achieved if the clock pulse 2 ^ is and 1 anode feed pulse is 288 μβ.

Hierzu 3 Blatt ZeichnungenFor this purpose 3 sheets of drawings

Claims (6)

Patentansprüche:Patent claims: 1. Anzeigegerät mit im Zeitmultiplexbetrieb arbeitenden mehrstelligen Anzeigevorrichtungen mit jeweils mehreren einer Ziffernstelle bzw. einem Zeichen zugeordneten Elektrodenelementen, einem Decoder zur Umwandlung von Binärziffernsignalen in Anzeigecodesignale, einem eingangsseitigen ersten Zwischenspeicher vor dem Decoder und einem zweiten Zwischenspeicher zwischen dem Decoder iu und der Anzeigevorrichtung, dadurch gekennzeichnet, daß für den Betrieb mehrerer mehrstelliger Anzeigevorrichtungen ein gemeinsamer Decoder (17) vorgesehen ist, dem je Anzeigevorrichtung ein erster Zwischenspeicher (Ha, 116. i.s lic) vorgeschaltet und ein zweiter Zwischenspeicher (21a, 216,2Ic)nachgeschaltet sind, daß die Ansteuerung des Decoders über die ersten Zwischenspeicher und dementsprechend die Eingabe der Anzeigecodesgnale in die zweiten Zwischenspeicher sequentiell in Zeitmultiplexbetrieb erfolgt und daß die Anschaltung der einzelnen Ziffernstellen an die zweiten Zwischenspeicher für die verschiedenen Anzeigevorrichtungen im Parallelbetrieb erfolgt1. Display device with multi-digit display devices working in time-division multiplexing, each with a plurality of electrode elements assigned to a digit or a character, a decoder for converting binary digit signals into display code signals, a first buffer on the input side in front of the decoder and a second buffer between the decoder iu and the display device, thereby characterized in that a common decoder (17) is provided for the operation of several multi-digit display devices, upstream of which a first buffer (Ha, 116. is lic) and a second buffer (21a, 216, 2Ic) are connected for each display device of the decoder via the first buffer and, accordingly, the input of the display code signals into the second buffer takes place sequentially in time-division multiplex operation and that the connection of the individual digits to the second buffer for the different nen display devices takes place in parallel operation 2. Anzeigegerät nach Anspruch 1, dadurch 2i gekennzeichnet, daß die eisten Zwischenspeicher (lla, 116,11 c) Ausgangsschieberegister (13) und mit diesen verbundenen Verknüpfungsglieder (14) zur Übertragung von Binärziffersignalen zu dem Decoder (17) aufweisen. ·νι 2. A display device according to claim 1, characterized 2i that the Eisten buffer (lla, 116.11 c) output shift register (13) and having associated with these link members (14) for transmitting Binärziffersignalen to the decoder (17). · Νι 3. Anzeigegerät nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß die zw hen Zwischenspeicher (21a, 216, 21c; Verknüpfungsglieder (19) zur Aufnahme der Anzeigesigna.' von dem Decoder (17) aufweisen. ls 3. A display device according to claim 1 or 2, characterized in that the zw hen latch (21a, 216, 21c, have link members (19) for receiving the Anzeigesigna 'from the decoder (17) ls.. 4. Anzeigegerät nach Anspruch 2 oder 3, gekennzeichnet durch einen Taktimpulsgenerator zur Übertragung von Taktimpulsen zu den Verknüpfungsgliedern (14,19).4. Display device according to claim 2 or 3, characterized by a clock pulse generator for the transmission of clock pulses to the logic elements (14,19). 5. Anzeigegerät nach einem der Ansprüche 2 bis 4, ·"> dadurch gekennzeichnet, daß die Verknüpfungsglieder (14,19) der ersten und/oder zweiten Zwischenspeicher (Ha, 116, 1Ic 21a, 216, 2\c) aus UND-Gliedern bestehen.5. Display device according to one of claims 2 to 4, · "> characterized in that the logic elements (14, 19) of the first and / or second buffers (Ha, 116, 1Ic 21a, 216, 2 \ c) consist of AND elements exist. 6. Anzeigegerät nach einem der Ansprüche 2 bis 5, dadurch gekennzeichnet, daß die Verknüpfungsglieder (14) der ersten Zwischenspeicher (Ha, 116, lic) zu Gruppen zusammengefaßt sind, deren Anzahl der Kapazität der Ausgangsschieberegister (13) entspricht J"6. Display device according to one of claims 2 to 5, characterized in that the logic elements (14) of the first buffers (Ha, 116, lic) are combined into groups, the number of which corresponds to the capacity of the output shift register (13) J "
DE2050648A 1969-10-16 1970-10-15 Display device Expired DE2050648C3 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP44082794A JPS4912767B1 (en) 1969-10-16 1969-10-16

Publications (3)

Publication Number Publication Date
DE2050648A1 DE2050648A1 (en) 1971-05-06
DE2050648B2 DE2050648B2 (en) 1978-04-27
DE2050648C3 true DE2050648C3 (en) 1985-07-18

Family

ID=13784294

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2050648A Expired DE2050648C3 (en) 1969-10-16 1970-10-15 Display device

Country Status (7)

Country Link
US (1) US3715744A (en)
JP (1) JPS4912767B1 (en)
CA (1) CA940618A (en)
DE (1) DE2050648C3 (en)
FR (1) FR2066080A5 (en)
GB (1) GB1325165A (en)
NL (1) NL7015217A (en)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3879723A (en) * 1972-12-21 1975-04-22 Transign Inc Destination sign system using liquid crystal display devices
US4125830A (en) * 1974-02-02 1978-11-14 Texas Instruments Incorporated Alphanumeric display system
US3918041A (en) * 1974-08-05 1975-11-04 Roger A Mao Multiplex display system
USD242822S (en) * 1974-09-03 1976-12-21 Micon Industries Electroluminescent character R
USD242821S (en) * 1974-09-03 1976-12-21 Micon Industries Electroluminescent character X
USD242824S (en) * 1974-09-03 1976-12-21 Micon Industries, a California Corporation Electroluminescent character B
USD242741S (en) * 1974-09-03 1976-12-14 Micon Industries Electroluminescent character D
USD242823S (en) * 1974-09-03 1976-12-21 Micon Industries, a California Corporation Electroluminescent character K
DE2451237C2 (en) * 1974-10-29 1985-10-10 Texas Instruments Deutschland Gmbh, 8050 Freising Circuit arrangement for controlling a display device which contains a plurality of display segments and is used to display various characters
JPS5911916B2 (en) * 1976-05-25 1984-03-19 株式会社日立製作所 Display data synthesis circuit
JPS5310168U (en) * 1976-07-09 1978-01-27
AU499808B1 (en) * 1978-05-18 1979-05-03 Ypsilantis, John Alphanumeric display
US4404554A (en) * 1980-10-06 1983-09-13 Standard Microsystems Corp. Video address generator and timer for creating a flexible CRT display
US4982345A (en) * 1989-01-23 1991-01-01 International Business Machines Corporation Interactive computer graphics display system processing method for identifying an operator selected displayed object
US6305110B1 (en) * 1998-11-13 2001-10-23 Sheldon Chang Interchangable modular programmable neon sign

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3194003A (en) * 1963-11-13 1965-07-13 Vogel And Company P Solid state electronic timepiece
US3453384A (en) * 1965-12-07 1969-07-01 Ibm Display system with increased manual input data rate

Also Published As

Publication number Publication date
DE2050648A1 (en) 1971-05-06
FR2066080A5 (en) 1971-08-06
JPS4912767B1 (en) 1974-03-27
GB1325165A (en) 1973-08-01
US3715744A (en) 1973-02-06
NL7015217A (en) 1971-04-20
DE2050648B2 (en) 1978-04-27
CA940618A (en) 1974-01-22

Similar Documents

Publication Publication Date Title
DE2050648C3 (en) Display device
DE2604238C2 (en) Liquid crystal display
DE2230733C3 (en) Electronic digital clock
DE2455235C2 (en) Method and device for error detection in time division switching systems
DE2606946B2 (en) DISPLAY DEVICE FOR NUMERICAL INFORMATION
DE2364253A1 (en) CIRCUIT ARRANGEMENT FOR MICROPROGRAMMED DATA PROCESSING DEVICES
DE2002011A1 (en) System for making letters visible on a screen
DE2347731C3 (en) System for the transmission and reception of pieces of information on a time division basis
DE2234362C3 (en) Device for processing digital symbol information for displaying texts on a picture monitor
DE2045970A1 (en) Drive display device and display method
DE2163312C2 (en) Circuit arrangement for time channel implementation
DE3789978T2 (en) Control circuit for a liquid crystal display.
DE2924526C2 (en)
DE2524129B2 (en) PROGRAMMABLE TIME CONTROL UNIT FOR CONTROLLING LOGICAL CIRCUITS
DE2530034A1 (en) COUNTER FOR COUNTING CLOCK SIGNALS
DE1524513B2 (en) Display device
DE2017879B2 (en) Free access memory array
DE2939553A1 (en) CIRCUIT ARRANGEMENT FOR CONTROLLING A MULTI-DIGIT LIQUID CRYSTAL DISPLAY
DE2747018C3 (en) Method and arrangement for converting three-digit binary code words into two-digit ternary code words with pulse code modulation
DE1599080B2 (en) NUMBER DISPLAY DEVICE FOR DISPLAYING A MULTI-DIGIT NUMBER
DE2039758C3 (en) Process for converting analog values into digital values as well as analog-digital converter for carrying out the process
DE2023740C3 (en) Device for multiplex coding and decoding of two-valued signals
DE1932716C3 (en) Circuit arrangement for outputting a number of data signals, in particular formed by switching indicators, from a PCM transmission point of a PCM telecommunications network
DE2328039C3 (en) Data entry device
DE2415050C3 (en) Electronic desk calculator

Legal Events

Date Code Title Description
8281 Inventor (new situation)

Free format text: ITO, TAKAMAWA, TOKIO/TOKYO, JP MAKINO, TSUTOMU, KAWASAKI, KANAGAWA, JP

C3 Grant after two publication steps (3rd publication)