DE2010048A1 - Bistable circuit - Google Patents

Bistable circuit

Info

Publication number
DE2010048A1
DE2010048A1 DE19702010048 DE2010048A DE2010048A1 DE 2010048 A1 DE2010048 A1 DE 2010048A1 DE 19702010048 DE19702010048 DE 19702010048 DE 2010048 A DE2010048 A DE 2010048A DE 2010048 A1 DE2010048 A1 DE 2010048A1
Authority
DE
Germany
Prior art keywords
transistor
circuit
output
collector
flop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19702010048
Other languages
German (de)
Other versions
DE2010048B2 (en
DE2010048C3 (en
Inventor
Hartmut 7151 Kleinaspach Scheffler
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Bosch Telecom GmbH
Original Assignee
Licentia Patent Verwaltungs GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Licentia Patent Verwaltungs GmbH filed Critical Licentia Patent Verwaltungs GmbH
Priority to DE19702010048 priority Critical patent/DE2010048C3/en
Priority claimed from DE19702010048 external-priority patent/DE2010048C3/en
Publication of DE2010048A1 publication Critical patent/DE2010048A1/en
Publication of DE2010048B2 publication Critical patent/DE2010048B2/en
Application granted granted Critical
Publication of DE2010048C3 publication Critical patent/DE2010048C3/en
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electronic Switches (AREA)

Description

Bistabile Schaltung Gegenstand der Erfindung ist eine bistabile Kippschaltung, die am Ende eines ersten Eingangssignales in ihrem zweiten Schaltzustand und am Beginn eines zweiten Eingangseignais in ihrem ersten Schaltzustand umschaltet. Bistable circuit The subject of the invention is a bistable trigger circuit, at the end of a first input signal in their second switching state and on The beginning of a second input signal switches to its first switching state.

Eine in der beschriebenen Art wirkende Schaltung ist geeignet zur Lösung bestimmter Aufgaben der Fernwirktechnik. Sie kann z.B. dazu verwendet werden, bei der Prüfung einzelner Streckenverstärker einer Nachrichtenverbindung durch eine Überwachungsstelle eine die Verstärker nacheinander ansteuernde Steuerfrequenz nach dem Ende der Prüfung eines Verstärkers zum nächsten Verstärker weiterzuschalten.A circuit acting in the manner described is suitable for Solving certain tasks in telecontrol technology. It can e.g. be used to when checking individual line amplifiers of a communication link by a Monitoring point according to a control frequency that drives the amplifiers one after the other switch to the next amplifier at the end of the test of one amplifier.

Die erfindungsgemäße bistabile, am Ende eines ersten Eingangssignales und am Beginn eines zweiten Eingangssignales umschaltende Kippschaltung, bestehend aus einer durch das erste Eingangsignal ansteuerbaren Steuerschaltung und einer dieser nachgeschalteten, in ihrem gundsätzlichen Aufbau bekannten, bistabilen Ausgangs-Kippschaltung mit zwei zueinander komplementären Transistoren ist dadurch gekennzeichnet, daß die Steuerschaltung einen über seine Basis ansteuerbaren, zum erstangesteuerten Transistor der Ausgangs-Kippschaltung komplementären Transistor enthält, der während der Dauer des ersten Eingangssignales leitend gehalten wird, daß der Kollektorkreis des Transistors der Steuerschaltung die Reihenschaltung von zumindest zwei Widerständen enthält, die einen ersten Basiespannungsteiler für den erstangesteuerten Transistor der Ausgangs-Kippschaltung bilden, wobei der leitende Transistor der Steuerschaltung den erstangesteuerten Transistor der Ausgangs-Kippschaltung leitend steuert, daß der Kollektorkreis des erstangesteuerten Transistors der Ausgangs-Kippschaltung eine Reihenschaltung aus drei Widerständen enthält, daß der dem Kollektor des erstangesteuerten Transistors der Auagangs-Kippschaltung nächstgelegene Abgriff dieser Reihenschaltung mit dem Kollektor des Transistors der Steuerschaltung und der zweite Abgriff dieser Reihenschaltung mit der Basis des zweiten Transistors der Ausgangs-Kippgehaltung verbunden sind, wodurch bei leitenden Transistor der Steuerschaltung und leitenden, erstangesteuerten Transistor der Ausgangskippschaltung der Kollektorstrom des erstangesteuerten Transistors der Ausgangskippschaltung der Kollektorstrom des erstangesteuerten Transistors der Ausgangs-Kippschaltung über den ersten Kollektorvorwiderstand dieses Transistors und die Kollektor-Emitter-Strecke des Transistors der Steuerschaltung fließt, und dabei die Spannungsverteilung in der Reihenschaltung der Widerstände im Kollektorkreis des eztangesteuerten Transistors der Ausgangs-Kippschaltung derart ist, daß der zweite Transistor der Ausgangs Kippschaltung gesperrt bleibt, wobei nach dem Unterbrechen des ersten Eingangssignales gesperrtem Transistor der Steuerschaltung durch den Kollektorstrom des erstangesteuerten Transistors der Ausgangs-Kippschaltung über den zweiten Abgriff der Reihenschaltung von Widerständen im SollektorkreSs dieses Transistors der zweite Transistor der Ausgangs-Kippschaltung leitend gesteuert wird, der seinerseits in bekannter Weise durch seinen Kollektorstrom über einen zweiten Basisspannungsteiler den erstangesteuerten Transistor leitend hält, womit die Ausgangs-Kippschaltung ihren zweiten Schaltzustand, in dem beide Transistoren leitend sind, erreicht, und daß durch das zweite Eingangssignal in an sich bekannter Weise die Ausgangs-gippschaltung in ihren ersten Schaltzustand, in dem keiner der beiden Transistoren leitet, zurückgesetzt werden kann.The bistable according to the invention, at the end of a first input signal and flip-flop switching at the beginning of a second input signal, consisting of a control circuit controllable by the first input signal and one of these downstream, known in their basic structure, bistable output flip-flop with two mutually complementary transistors is characterized in that the control circuit a controllable via its base, to the first controlled Transistor of the output flip-flop contains complementary transistor, which during the duration of the first input signal is kept conductive that the collector circuit of the transistor of the control circuit, the series connection of at least two resistors containing a first base voltage divider for the first-driven transistor of the output flip-flop, the conductive transistor being the control circuit the first driven transistor of the output flip-flop controls that the collector circuit of the first-driven transistor of the output flip-flop a series circuit of three resistors contains that of the collector of the first controlled Transistor of the output flip-flop closest tap of this series circuit with the collector of the transistor of the control circuit and the second tap of this Series connection with the base of the second transistor of the output latch are connected, whereby with conductive transistor of the control circuit and conductive, first-driven transistor of the output flip-flop the collector current of the first-driven one Transistor of the output trigger circuit the collector current of the first activated Transistor of the output flip-flop via the first collector series resistor of this Transistor and the collector-emitter path of the transistor of the control circuit flows, and thereby the voltage distribution in the series connection of the resistors in the collector circuit of the eztangesteuerten transistor of the output flip-flop circuit like this is that the second transistor of the output flip-flop remains blocked, wherein after the interruption of the first input signal, the transistor of the control circuit is blocked by the collector current of the first driven transistor of the output flip-flop via the second tap of the series connection of resistors in the SollektorkreSs this transistor, the second transistor of the output flip-flop is controlled to be conductive is, in turn, in a known manner by its collector current via a second base voltage divider keeps the first-driven transistor conductive, with which the output flip-flop has its second switching state in which both transistors are conductive, achieved, and that by the second input signal in per se known Set the output flip-flop to its first switching state in which none of the both transistors conducts, can be reset.

Die Erfindung wird nachstehend an Hand eines Stromlaufplanei näher erläutert. Die Figur zeigt in strichpunktierten Rahmen die Steuerschaltung SS und die AusgaM ippschaltung AS.The invention is explained in more detail below with the aid of a circuit diagram explained. The figure shows the control circuit SS and in dash-dotted frames the output switch AS.

Die Ausgangs-Kippschaltung AS enthält zwei zueinander komplementäre Transistoren Ts2 und Ts3, von denen der Transistor Ts2 über eine erste Steuerleitung S1 durch die Steuerschaltung SS als erster ansteuerbar ist. Der Transistor Ts1 der Steuerschaltung SS ist komplementär zum erstangesteuerten Transistor Ts2 der Ausgangs-Kippschaltung AS. Durch ein; in der gezeigten Schaltung positives Signal über den Eingang Lt uird der Transistor Ts1 leitend gesteuert, so daß zunächst ein Strom über die in Reihe geschalteten Kollektorvorwiderstände Ri, Ra, die Steuerleitung S1 und den Widerstand R3 fließt. Diese Wider stände bilden zugleich den Basisspannungsteiler für den Transistor Ts2 der Ausgangs-Kippschalutng AS. Daher erhält bei leitendem Transistor Ts1 der Transistor Ts2 Basisstrom und wird ebenfalls leitend gesteuert. Der Kollektorkreis des Transistors Ts2 enthält die Reihenschaltung von drei Widerständen R5, R6 und R7. Der dem Kollektor des Transistors Ts2 der Ausgangs-Kippschaltung nächstgelegene Abgriff zwischen den Widerständen R5 und R6 dieser Reihenschaltung ist über ei weite Steuerleitung S2 verhunden mit dem Kollektor des Transistors T.' 1 der Steuerschaltung. Der zweite Abgriff @ischen den Widerständen R6 und R7 der Reihenschaltung ist rbunden mit der Basis des zweiten Transistors Ts3 der Ausangs-Kippschaltung. Bei leitenden Transistoren Ts1 und Ts2 ließt der Kollektorstrom des Transistors -Ts2 über den Kollektorvorwiderstand R5, die zweite Steuerleitung 52 und die Kollektor-@itter-Strecke des Transistors TsI. Zugleich schließt der leitende Transistor Tsl die Widerstände R6 und R7 im Kollek;torkreis des Transistors Ts2 kurz, so daß der zweite Transistor Ts3 der Ausgangs-Kippschaltung keinen Basisstrom erhält und daher gesperrt bleibt. Beim Unterbrechen des Eingangssignales E1 sperrt der Transistor Ts1, wird der Kurzschlaß der Widerstände R6 und R7 aufgehoben, fließt der Kollektorstrom des Transistors Ts2 über die in Reihe geschalteten Widerstände R5, R6 und R7 und wird dabei der zweite Transistor Ts3 der Ausgangs-Kippschaltung leitend gesteuert. Der leitende Transistor Ts3 hält in bekannter Weise durch seinen Kollektorstrom über die Widerstände R4 und R3y die einen zweiten Basisspannungsteiler für den ersten Transistor Ts2 der Ausgangs Kippschaltung bilden, diesen Transistor leitend. Damit hat die Ausgangs-Kippschaltung AS ihren zweigen Schaltzustand, in dem beide Transistoren Ts2 und Ts3 leitend sind, erreicht. Der Strom über den Transistor Ts3 liefert ein Ausgangssignal, durch das beispielsweise, wie in der Figur angedeutet, ein Relais erregt werden kann. Das Zurückschalten der Ausgangs-Kippschaltung in ihren ersten Schaltzustand, in dem keiner der zwei Transistoren leitet, kann beispielswei3e lurch ein positives Signal über den Eingang E2 an die Basis des Transistors Ts2 erfohen, oder es kann dazu die Speisespannung kurzzeitig unterbrochen werden.The output flip-flop AS contains two mutually complementary Transistors Ts2 and Ts3, of which the transistor Ts2 has a first control line S1 can be controlled first by the control circuit SS. The transistor Ts1 the The control circuit SS is complementary to the transistor Ts2 of the output flip-flop which is activated first AS. Through a; in the circuit shown positive signal via the input Lt uird the transistor Ts1 is turned on, so that initially a current through the series connected collector resistors Ri, Ra, the control line S1 and the resistor R3 flows. These resistors also form the base voltage divider for the transistor Ts2 of the output Kippschalutng AS. Therefore, when the transistor Ts1 is on, the Transistor Ts2 base current and is also controlled to be conductive. The collector circuit of the transistor Ts2 contains the series connection of three resistors R5, R6 and R7. The one closest to the collector of the transistor Ts2 of the output flip-flop The tap between the resistors R5 and R6 of this series circuit is over a wide area Control line S2 connected to the collector of transistor T. ' 1 of the control circuit. The second tap between the resistors R6 and R7 of the series circuit is r-connected to the base of the second transistor Ts3 of the output flip-flop. At senior Transistors Ts1 and Ts2 read the collector current of the transistor -Ts2 through the Collector series resistor R5, the second control line 52 and the collector @ itter path of the transistor TsI. At the same time it closes conductive transistor Tsl the resistors R6 and R7 in the collector; gate circuit of the transistor Ts2 short, so that the second transistor Ts3 of the output flip-flop does not receive any base current and therefore remains locked. When the input signal E1 is interrupted, the transistor blocks Ts1, if the short-circuiting of the resistors R6 and R7 is canceled, the collector current flows of the transistor Ts2 via the series-connected resistors R5, R6 and R7 and the second transistor Ts3 of the output flip-flop is controlled to be conductive. The conductive transistor Ts3 holds in a known manner due to its collector current Via the resistors R4 and R3y the a second base voltage divider for the first Form transistor Ts2 of the output flip-flop, this transistor is conductive. In order to the output flip-flop AS has its branch switching state in which both transistors Ts2 and Ts3 are conductive, reached. The current through the transistor Ts3 supplies a Output signal through which, for example, as indicated in the figure, a relay can be excited. Switching the output flip-flop back to its first Switching state in which neither of the two transistors conducts can, for example, fail a positive signal via input E2 to the base of transistor Ts2, or the supply voltage can be briefly interrupted for this purpose.

Die bisher beschriebene grundsätzliche Schaltung erfordert ür ein einwandfreies Arbeiten ein sorgfältiges Bemessen alier Bauelemente und eina gleichbleibende Speisespannung. Dieser Nachteil kann durch einige zusätzliche Bauelemente vollstädig behoben werden.The basic circuit described so far requires a flawless work a careful dimensioning of all components and a constant Supply voltage. This Disadvantage can be due to some additional components be completely resolved.

Durch einen dritten Widerstand R1 im Kollektorkreis des Transistors Ts1 nächst dem Kollektor dieses Transistors und in Reihe zum ersten Basisspannungsteiler des Transistors Ts2 und einen Kondensator C zwischen dem Kollektor des Transistors Tst nächstgelegenen Abgriff der Reihenschaltung von Widerständen R1, R2 und dem Emitter des Transistors Ts2, wobei der Kondensator bei leitendem Transistor Tst der Steuerschaltung aufgeladen wird, wird erreicht, daß bei sperrendem Transistor Tsl nach dem Unterbrechen des ersten Eingangssignales Et der Transistor Ts2 noch solange leitend gehalten wird, bis der Transistor Ts3 sicher leitend gesteuert ist und nun seinerseits den Transistor Ts2 leitend hält.Through a third resistor R1 in the collector circuit of the transistor Ts1 next to the collector of this transistor and in series with the first base voltage divider of the transistor Ts2 and a capacitor C between the collector of the transistor Tst closest tap of the series connection of resistors R1, R2 and the Emitter of the transistor Ts2, the capacitor when the transistor Tst the control circuit is charged, it is achieved that with the transistor blocking Tsl after the interruption of the first input signal Et the transistor Ts2 still is kept conductive until the transistor Ts3 is safely controlled to be conductive and now in turn keeps the transistor Ts2 conductive.

Durch eine in Richtung zum Transistor Tsi leitende Diode D1 in Reihe zum Widerstand R1 zwischen dem Kollektor des Transistors Tst und dem Kondensator C wird erreicht, daß die Ladungsenergie des Kondensators voll für Lieferung des Basisstromes für den Transistor Ts2 zur Verfügung steht, und daß nicht die Ladespannung des Kondensators über zweite Steuerleitung S2 des Fliessen eines Stromes über den Basisspannungs teiler R6, R7 zunächst verhindert und damit das Leitendsteuern des Transistors Ts3 verzögert. Für die Aufgabe der Schaltung ist es ohne Bedeutung, daß durch die Zeitkonstante Rt.C beim Beginn des ersten Eingangssignales der Transistor Ts2 verzögert leitend gesteuert wird.By a diode D1 conducting in the direction of the transistor Tsi in series to resistor R1 between the collector of transistor Tst and the capacitor C it is achieved that the charge energy of the capacitor is full for delivery of the Base current for the transistor Ts2 is available, and that not the charging voltage of the capacitor via the second control line S2 of the flow of a current via the Base voltage divider R6, R7 initially prevented and thus the leading control of the Transistor Ts3 delayed. For the task of the circuit it is of no importance that by the time constant Rt.C at the beginning of the first input signal the transistor Ts2 is controlled to be conductive with a delay.

Durch eine in die Steuerleitung 52 einefügte, in Richtung zum Transistor Tsl leitende Diode D2 wird eine wirksame Reihenschaltung des ersten Basisspannungsteiler (R1) R2, R3 des Transistors Ts2 und des Basisspannungsteiler R6, R7 des Transistors Ts3 verhindert, durch die beispielsweise durch Störspannungspitzen über der Speisespannung die AuAgangs-Kippschaltung ungewollt in ihren zweiten Schaltzustand geschaltet werden könnte.By an inserted into the control line 52, in the direction of the transistor Tsl conductive diode D2 becomes an effective series connection of the first base voltage divider (R1) R2, R3 of the transistor Ts2 and the base voltage divider R6, R7 of the transistor Ts3 prevented by, for example, interference voltage peaks above the supply voltage the output multivibrator can be switched to its second switching state inadvertently could.

Eine weitere Diode D3 zwischen der zweiten Steuerleitung tun und der Basis des Transistors Ts3 kompensiert die Schwellenspannung der Diode D2, so daß bei leitendem Transistor Ts1 der Transistor Ts3 sicher gesperrt bleibt.Do another diode D3 between the second control line and the Base of transistor Ts3 compensates for the threshold voltage of diode D2, so that when the transistor Ts1 is conductive, the transistor Ts3 remains safely blocked.

Solange die Ausgangs-Kippschaltung AS ihren zweiten Schaltzustand hat, könnte ein auf den Eingang E1 gelangendes Störsignal den Transistor Ts1 leitend steuern, und dieser über die zweite Steuerleitung S2 den Transistor Ts3 sperren und das @@@ gangssignal für kurze Zeit unterbrechen. Dies kann dadurch verhindert werden, daß im zweiten Schaltzustand der Ausgangs Kippschaltung, z.B. durch einen Kontakt des nachgeschalteten Relais, der Eingang El kurzgeschlossen wird.As long as the output flip-flop AS is in its second switching state has, an interference signal arriving at input E1 could make transistor Ts1 conductive control, and this block the transistor Ts3 via the second control line S2 and interrupt the @@@ gang signal for a short time. This can prevent this be that in the second switching state of the output flip-flop, e.g. by a Contact of the downstream relay, the input El is short-circuited.

Claims (5)

PatentansprücheClaims 1) Bistabile, am Ende eines ersten Eingangssignals und am Beginn eines zweiten Eingangssignals umschaltende Kippschaltung, bestehend aus einer durch das erste Eingangssignal ansteuerbaren Steuerschaltung und einer dieser nachgeschalteten, in ihrem grundsätzlichen Aufbau bekannten, bistabilen Ausgangs-Kippschaltung mit zwei zuienander komplementären Transistoren, dadurch gekennzeichnet, daß die Steuerschaltung (SS) einen über seine Basis ansteuerbaren, zum erstangesteuerten Transistor (Ts2) der Ausgangs-kippschaltung (AS) komplementären Transiautor (Ts1) enthält, der wahrend der Dauer des ersten Eingangssignales (E1) leitend gehalten wird, daß der Kollektorkreis des Transistors (Ts1) der Steuerschaltung die Reihenschaltung von zumindest zwei Widerstanden (R2, R3) enthält, die einen ersten Basisspannungsteiler für den er stange.1) Bistable, at the end of a first input signal and at the beginning of a second input signal switching flip-flop, consisting of a through the first input signal controllable control circuit and one of these downstream, bistable output flip-flop circuit, which is known in its basic structure two mutually complementary transistors, characterized in that the control circuit (SS) a controllable via its base, to the first controlled transistor (Ts2) the output flip-flop (AS) contains complementary Transiautor (Ts1), the during the duration of the first input signal (E1) is kept conductive that the collector circuit of the transistor (Ts1) of the control circuit, the series connection of at least two Contains resistors (R2, R3), which have a first base voltage divider for the he pole. steuerten Transistor (T2) der Ausgangs-Kippschaltung (AS) bilden, wobei der leitende Transistor (Ts1) der Steuerschaltung (SS) den erstangesteuerten Transistor (Ts2) der Ausgangs-Kippschaltung (AS) leitend steuert, daß der Kollektorkreis erstangesteuerten Transistors (TJ2) der Ausgangs. controlled transistor (T2) form the output multivibrator (AS), wherein the conductive transistor (Ts1) of the control circuit (SS) is the first activated The transistor (Ts2) of the output flip-flop (AS) controls that the collector circuit is conductive first-driven transistor (TJ2) of the output. Kippschaltung (AS) eine Reihenschaltung aus drei Widerständen (RS, R6, R7) enthält, daß der dem Kollektor des erstangesteuerten Transistors (Tg2) der Ausgangs-Kippschaltung nächetgelegene Abgriff dieser Reihenschaltung (R5, R6) mit dem Kollektor des Transistors (Tsl) der Steuerschaltung (SS) und der zweite Abgriff dieser Reihenschaltung (R6, R7) mit der Basis des zweiten Transistors (Ts3) der Ausgangs-Kippschaltung (AS) verbunden sind, wodurch bei leitendem Transistor (Ts1) der Steuerschaltung (SS) und leitendem, erstangesteuerten Transistor (Ts2) der Ausgangs-Kippschaltung (AS) der Kollektorstrom des erstangesteuerten Transistors (Ts2) der Ausgangs-Kippschaltung (AS) über den ersten Kollektorvorwiderstand (R5) dieses Transistors und die Kollektor-Emitter-Strecke des Transistors (Ts1) der Steuerschaltung (S5) fließt, und dabei die Spannungsverteilung in der Reihenschaltung der Widerstände (R5, R6, R7) im Kollektorkreis des erstangesteuerten Transistors (Ts2) der Ausgangs-Kippschaltung (AS) derart ist, daß der zweite Transistor (Ts3) der Ausgangs-Kippschaltung gesperrt bleibt, wodurch bei nach dem Unterbrechen des ersten Eingangssignales gesperrtem Transistor (Tst) der Steuerschaltung (SS) durch den Kollektorstrom des erstangesteuerten Transistors (Ts2) der Ausgangs-Kippschaltung über den zweiten Abgriff der Reihenschaltung Von Widerständen im Kollektorkreis dieses Transistors der zweite Transistor (Ts3) der Ausgangs~Kippschaltung leitend gesteuert wird, der keiner seite. in bekannter Weise durch seinen Kollektorstrom über einen zweiten Basisspannungsteiler (R3, R4) den ersta£esteuerten Transistor (Ts2) leitend hält, womit die Ausgang-Kippschaltung (AS) ihren zweiten Schaltzustand, in dem beide Transistoren (Ts2, Ts3) leitend sind, erreicht, und daß durch das zweite Eingangssignal (E2) in an sich bekannter Weise die Ausgangs-kippschaltung in ihren ersten Schaltzustand, in dem keiner der beiden Transistoren(Ts2, Ts3) leitet, zurückgesetzt werden kann. Toggle circuit (AS) a series connection of three resistors (RS, R6, R7) contains that the collector of the first-driven transistor (Tg2) of the Output toggle switch next to this series connection (R5, R6) to the collector of the transistor (Tsl) of the control circuit (SS) and the second Tapping of this series circuit (R6, R7) with the base of the second transistor (Ts3) the output flip-flop (AS) are connected, which means that the transistor is conductive (Ts1) of the control circuit (SS) and conductive, first-controlled transistor (Ts2) of the output flip-flop (AS) is the collector current of the first-controlled transistor (Ts2) of the output trigger circuit (AS) via the first collector series resistor (R5) this transistor and the collector-emitter path of the transistor (Ts1) of the control circuit (S5) flows, and thereby the voltage distribution in the series connection of the resistors (R5, R6, R7) in the collector circuit of the first-controlled transistor (Ts2) of the output multivibrator (AS) is such that the second transistor (Ts3) of the output flip-flop is blocked remains, whereby locked after the interruption of the first input signal Transistor (Tst) of the control circuit (SS) through the collector current of the first driven Transistor (Ts2) of the output multivibrator via the second tap of the series circuit Of resistors in the collector circuit of this transistor, the second transistor (Ts3) of the output flip-flop is controlled conductive, neither side. in familiar Way through its collector current via a second base voltage divider (R3, R4) keeps the controlled transistor (Ts2) conductive, with which the output flip-flop (AS) their second switching state in which both transistors (Ts2, Ts3) are conductive, achieved, and that by the second input signal (E2) in a manner known per se the Output multivibrator in its first switching state in which neither of the two transistors (Ts2, Ts3) is conducting, can be reset. 2) Bistabile Kippschaltung nach Anspruch 1, dadurch gekennzeichnet, daß der Kollektorkreis des Transistors (Ts1) der Steuerschaltung (SS) die Reihenschalutng von drei Widerständen (R1, R2, R3) enthält, daß der dem Kollektor des Transistors (Ts1) der Steuerschaltung (SS) nächstgelegene Abgriff dieser Reihenschaltung (R1, R2) mit dem Emitter des erstangesteuerten Transistors (Ts2) der Ausgangs-kippschaltung (AS) verbunden ist über einen Kondensator (C), dessen Ladung nach dem Sperren des Transistors (Ts1) der Steuerschaltung den erstangesteuerten Transistor (Ts2) der Ausgangs-kippschaltung (AS) bis zum sicheren Leitendsteuer@ des zweiten Transistors (Ts3) der Ausgangs-kippschaltung (AS) der Ausgangs-kippschaltung (AS) leitend hält.2) bistable trigger circuit according to claim 1, characterized in that that the collector circuit of the transistor (Ts1) of the control circuit (SS) is the series circuit of three resistors (R1, R2, R3) that contains the collector of the transistor (Ts1) the control circuit (SS) closest tap of this series circuit (R1, R2) to the emitter of the first-controlled transistor (Ts2) of the output trigger circuit (AS) is connected via a capacitor (C) whose charge after the The transistor (Ts1) of the control circuit is the first-controlled transistor (Ts2) of the Output flip-flop (AS) up to the safe master control @ of the second transistor (Ts3) of the output trigger circuit (AS) keeps the output trigger circuit (AS) conductive. Bistabile Kippschaltung nach Anspruch 1, dadurch gekennzeichnet, daß in die Verbindung zwischen dem dem Kollektor des erstangesteuerten Transistors (Ts2) der Ausgangs-kippschaltung nächstgelegenen Abgriff der Reihenschaltung von Wiedrständen (R5, R6) und dem Kollektor des Transistors (Ts1) der Steuerschaltung (SS) eine in Richtung zu diesem Transistor durchlässige, einen Reihestrom über den erseten Basisspannungsteiler des erstangesteuerten Transistors (Ts2) und den Basisspannungsteiler des zweiten Transistors (Ts3) der Ausgangs-kippschaltung (AS) verhindernde Diode (D2) und in die Verbindung zwischen den dem Kollektor des erstangesteuerten Transistors (T2) der Ausgangs-kippschaltung nächstgelegenen Abgriff der Reihensohaltung von Wjderständen (R5, R6) und der Basis des zweiten Transistors (Ts3) der Aus gangs-kippschaltung AS ein in Richtung zu dieser Baste leitende und die Schwellenspannung der erstgenannten Diode (D2) kompensierende Diode (D3) eingefügt ist. Bistable multivibrator according to Claim 1, characterized in that that in the connection between the the collector of the first driven transistor (Ts2) the tap closest to the output trigger circuit in the series circuit of Resistors (R5, R6) and the collector of the transistor (Ts1) of the control circuit (SS) a series current through the transistor that is permeable towards this transistor replaced base voltage divider of the first driven transistor (Ts2) and the base voltage divider of the second transistor (Ts3) of the output trigger circuit (AS) preventing diode (D2) and in the connection between the the collector of the first-controlled transistor (T2) of the output trigger circuit closest to the tap the series of resistors (R5, R6) and the base of the second transistor (Ts3) the output flip-flop AS a conductive and in the direction of this bast the threshold voltage of the first-mentioned diode (D2) compensating diode (D3) inserted is. 4) Bistabile Kippschaltung nach Anspruch 2, dadurch gekennzeichnet, daß in die Verbindung zwischen dem Kondensator (C) und dem Kollektor des Transistors (Ts1) der Steuerschaltung (SS) eine in Richtung tu dies.. Transistor leitende und ein verzögertes Leitendsteuern des zweiten Transistors (Ts3) der Ausgangs-kippschaltung (AS) infolge der ladespannung des Kondensators (C) verhindernde Diode (D1) eingefügt ist.4) bistable trigger circuit according to claim 2, characterized in that that in the connection between the capacitor (C) and the collector of the transistor (Ts1) the control circuit (SS) one in the direction do this .. transistor conductive and a delayed conduction of the second transistor (Ts3) of the output flip-flop (AS) due to the charging voltage of the capacitor (C) preventing diode (D1) inserted is. 5) Bistabile Kippschaltung nach Anspruch 1, dadurch gekennzeichnet, daß bei leitend gesteuerten zweiten Transistor (Ts3) der Ausgangs-kippschaltung (AS) der erste Eingang (E1) der bistabile Iippschaltung kurzgeschlossen und dadurch das Leitendsteuern des Transistors (Ts1) der Steuerschaltung (SS) und damit das Sperren des zweiten Transistors (Ts3) der Ausgangs-kippschaltung infolge von Störsignalen verhindert wird.5) bistable trigger circuit according to claim 1, characterized in that that when the second transistor (Ts3) of the output flip-flop is switched on (AS) the first input (E1) of the bistable flip circuit short-circuited and thereby the conductive control of the transistor (Ts1) of the control circuit (SS) and thus the Blocking of the second transistor (Ts3) of the output trigger circuit due to interference signals is prevented. L e e r s e i t eL e r s e i t e
DE19702010048 1970-03-04 Bistable toggle switch Expired DE2010048C3 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19702010048 DE2010048C3 (en) 1970-03-04 Bistable toggle switch

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19702010048 DE2010048C3 (en) 1970-03-04 Bistable toggle switch

Publications (3)

Publication Number Publication Date
DE2010048A1 true DE2010048A1 (en) 1971-09-16
DE2010048B2 DE2010048B2 (en) 1977-02-24
DE2010048C3 DE2010048C3 (en) 1977-10-13

Family

ID=

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2352194A1 (en) * 1973-10-18 1975-04-24 Licentia Gmbh Testing method for line repeaters - involves exciting them one-by-one, irrespective of direction of their insertion

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2352194A1 (en) * 1973-10-18 1975-04-24 Licentia Gmbh Testing method for line repeaters - involves exciting them one-by-one, irrespective of direction of their insertion

Also Published As

Publication number Publication date
DE2010048B2 (en) 1977-02-24

Similar Documents

Publication Publication Date Title
DE1242703B (en) Control circuit for turning on and off telephone answering and call recording devices
DE1130922B (en) Device for monitoring the upper and lower limit values of a DC voltage level
DE1032317B (en) Gate control for a bistable circuit
DE2408254C3 (en) Overload protection device for an electrical load
DE2010048A1 (en) Bistable circuit
DE1176188B (en) Circuit arrangement for converting amplitude-modulated pulses into width-modulated pulses
DE2010048C3 (en) Bistable toggle switch
DE2325881A1 (en) PROCEDURE AND CIRCUIT ARRANGEMENT FOR SWITCHING A SEMICONDUCTOR SWITCH ON AND OFF IN THE ZERO PASSAGE OF THE AC OPERATING VOLTAGE
DE1229156B (en) Scanning device for time division multiplex systems
DE2431006A1 (en) Pulse controlled on-off switch - has two junction field-effect transistors whose drain-source paths are used for switching
AT239321B (en) Circuit arrangement for reporting the loop current reductions in telephone exchanges that characterize the start of voting
DE2001812A1 (en) Bistable circuit
DE2420509C3 (en) Circuit arrangement of an electronic relay with switching function
DE2013000C3 (en) Circuit arrangement for converting a direct current symbol into a carrier-frequency alternating current symbol occupying a limited frequency band
AT236146B (en) Circuit arrangement for an electronic digital amplifier
DE1231290B (en) Monostable transistor multivibrator for generating pulses of long duration
DE1947700C3 (en) Device with a comparison stage in the form of a bistable trigger circuit
DE2220144C3 (en) Switching arrangement with a light barrier system as a signal transmitter
DE1537266C (en) Electronic switch for switching through and optionally switching off a signal in the same direction
DE1274642B (en) Bistable multivibrator with complementary transistors
AT223399B (en) Electrical circuit with groups of relays actuated with current pulses
DE2001812C3 (en) Bistable circuit
DE1127944B (en) Circuit arrangement for an electronic digital amplifier
DE880003C (en) Circuit arrangement for the automatic selection of the more favorable of the two message transmission paths
DE953180C (en) Tube circuit for the common amplification of a usable frequency band and a signal frequency as well as for the simultaneous control of a relay by the signal frequency

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
E77 Valid patent as to the heymanns-index 1977
EF Willingness to grant licences
8327 Change in the person/name/address of the patent owner

Owner name: AEG-TELEFUNKEN NACHRICHTENTECHNIK GMBH, 7150 BACKN

8327 Change in the person/name/address of the patent owner

Owner name: ANT NACHRICHTENTECHNIK GMBH, 7150 BACKNANG, DE

8339 Ceased/non-payment of the annual fee