DE1487816C - Arrangement for synchronizing the operation of a receiving device - Google Patents
Arrangement for synchronizing the operation of a receiving deviceInfo
- Publication number
- DE1487816C DE1487816C DE1487816C DE 1487816 C DE1487816 C DE 1487816C DE 1487816 C DE1487816 C DE 1487816C
- Authority
- DE
- Germany
- Prior art keywords
- synchronization
- coincidence
- frequency
- supplied
- arrangement
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 230000001360 synchronised Effects 0.000 claims description 11
- 238000011156 evaluation Methods 0.000 claims description 4
- 230000000875 corresponding Effects 0.000 claims description 3
- 230000000737 periodic Effects 0.000 claims description 3
- 230000001105 regulatory Effects 0.000 claims description 2
- 230000005540 biological transmission Effects 0.000 claims 2
- 230000004069 differentiation Effects 0.000 claims 1
- 230000004907 flux Effects 0.000 claims 1
- 230000002123 temporal effect Effects 0.000 claims 1
- 230000001702 transmitter Effects 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 1
- 238000004513 sizing Methods 0.000 description 1
Description
3 43 4
andere mechanische Vorrichtung geliefert wird. Es auf der eine Zeicheneinrichtiing 24 befestigt ist. Die handelt sich dabei also nicht um die Regelung eines Teile 22 und 24 sind in Bildtelegratieeinrichtungen Motors auf eine konstante Drehzahl oder um die Er- üblich und werden nur zur Veranschaulichimg eines zeugung des Phasengleichlaufs zweier Impulsfolgen Gerätes gezeigt, das mit Hilfe der Anordnung gernäß eventuell unterschiedlicher Frec|iienz, sondern um die 5 der Erfindung synchronisiert werden kann. An der Gleichlaufsteuerung zweier motorgetriebener mecha- Trommel 20 ist eine Nockenscheibe 26 angebracht, nischer Vorrichtungen, wobei eventuelle Drehzahl- die den einpoligen Umschalter 28 betätigt, so daß die Schwankungen in Kauf genommen werden können, Stellungen des normalerweise geschlossenen Kontaksolange beide Drehzahlen übereinstimmen. Hierbei tes 27 und des normalerweise geöffneten Kontaktes 29 ist der über einen Frequenzteiler gesteuerte Antriebs- io zwischen den Winkelstellungen der Trommel voii 354 motor mit einem Impulsgeber verbunden, der lokal bis 6° bezüglich einem festen Bezugswert umgekehrt periodische Impulse erzeugt. Das Ausgangssignal der werden, wodurch eine Kontaktzeit von li,l msec Koinzidenzauswertung dient zur Änderung der Mo- entsteht. Der bewegbare Kontakt des Schalters 28 ist tordrehzahl durch Änderung des Teilverhältnisses mit einer Niederspannungsquelle 30 verbunden und des Frequenzteilers um einen bestimmten Faktor, der 15 führt diese Spannung in Abhängigkeit von der Stelentsprechend dem riichtkoinzidenten Zustand zwi- lung der Trommel 20 entweder dem normalerweise sehen den lokal erzeugten, der Arbeitsgeschwindig- geschlossenen Kontakt 27 oder dem normalerweise keit des Motors entsprechenden Impulsen und den geöffneten Kontakt 29 zu.other mechanical device is supplied. It is attached to a drawing device 24. the So this is not about the regulation of a part 22 and 24 are in Bildtelegratieeinrichtungen Motor at a constant speed or around the usual and are only used for illustrative purposes generation of the phase synchronism of two pulse trains device shown that, with the help of the arrangement, like possibly different Frec | iienz, but can be synchronized to the 5 of the invention. At the Synchronous control of two motor-driven mechanical drum 20, a cam disk 26 is attached, Nischer devices, with any speed which actuates the single pole changeover switch 28, so that the Fluctuations can be accepted, positions of the normally closed contact length both speeds match. Here tes 27 and the normally open contact 29 is the drive between the angular positions of the drum 354 controlled by a frequency divider motor connected to a pulse generator that reverses locally up to 6 ° with respect to a fixed reference value periodic pulses generated. The output signal of the are, resulting in a contact time of li, l msec Coincidence evaluation is used to change the Mo- arises. The movable contact of the switch 28 is gate speed connected by changing the partial ratio with a low voltage source 30 and of the frequency divider by a certain factor, the 15 leads this voltage depending on the position accordingly the directional coincident state between the drum 20 or the normal see the locally generated, the working speed closed contact 27 or the normally speed of the motor corresponding pulses and the open contact 29 to.
extern erzeugten Synchronisierungssignalen bemessen Ankommende Signale werden an der Klemme 32externally generated synchronization signals are measured. Incoming signals are measured at terminal 32
ist. Hierzu ist lediglich ein einziges Steuersignal er- 20 aufgenommen. Sie .enthalten innerhalb einesis. For this purpose, only a single control signal is recorded. They. Contain within a
forderlich. 333'/.)-msec-Intervalls mindestens ein Synchroni-conducive. 333 '/.) Msec interval at least one synchronization
Die Anordnung nach der Erfindung kann vorteil- sierungssignal von 4,2 msec Dauer. Eine Synchroni-The arrangement according to the invention can provide an advantage signal of 4.2 msec duration. A synchronous
haft derart weiter ausgebildet sein, daß ein mehrstufi- siertrennschaltung 34 trennt die Synchronisierungs-so that a multi-stage separation circuit 34 separates the synchronization
ger Frequenzteiler vorgesehen ist, dessen erste Stufe signale von den anderen ankommenden Informations-ger frequency divider is provided, the first stage signals from the other incoming information
bei Koinzidenz jeweils von den Synchronisierungs- 25 Signalen. Die Schaltung 34 ist so bemessen, daß siein the event of coincidence, from the synchronization signals in each case. The circuit 34 is sized so that it
Signalen zurückgestellt wird. Ferner kann die Anord- die Synchronisierungssignale aufnimmt. Sie kann einSignals is reset. Furthermore, the arrangement can receive the synchronization signals. She can be a
nung nach der Erfindung insbesondere für einen Sen- Tonsieb, ein Amplitudensieb od. ä. enthalten. Tritttion according to the invention, in particular for a tone screen, an amplitude screen or the like. Kick
deempfänger bei geringern Aufwand zweckmäßig so das Synchronisierungssignal als Gleichspannungspegeldeempfänger with less effort expediently so the synchronization signal as a DC voltage level
aufgebaut sein, daß eine Steuereinrichtung vorgese- auf, so kann unter Umständen auf die Synchroni-be set up so that a control device is provided, so under certain circumstances the synchronizing
hen ist, die einen Sendezustand und einen Empfangs- 30 siertrennschaltung 34 verzichtet werden,hen is that a transmit state and a receive 30 siertrennleitung 34 are dispensed with,
zustand hat, daß im Sendezustand bei Koinzidenz Das Synchronisierungssignal wird einem Einganghas the state that in the transmit state at coincidence The synchronization signal is an input
eines Impulses mit dem Ausgangssignal mindestens eines Und-Gatters 36 und eines Und-Gatters 38 zuge-a pulse with the output signal of at least one AND gate 36 and one AND gate 38
der letzten Stufe des Frequenzteilers ein Synchroni- führt. Der andere Eingang des Und-Gatters 36 ist mitthe last stage of the frequency divider a synchronizing leads. The other input of the AND gate 36 is with
sierungssignal nach außen abgegeben wird und daß dem normalerweise geöffneten Kontakt 29 und dersierungssignal is issued to the outside and that the normally open contact 29 and the
im Empfangszustand eine Beeinflussung des Teilver- 35 andere Eingang des Und-Gatters 38 mit dem nor-In the receiving state, an influencing of the 35 other input of the AND gate 38 with the normal
hältnisses des Frequenzteilers in Abhängigkeit von malerweise geschlossenen Kontakt 27 des Schalters 28Ratio of the frequency divider as a function of the contact 27 of the switch 28 that has been closed
Koinzidenz oder Nichtkoinzidenz der Synchrdnisie- verbunden. Die Spannung der Spannungsquelle 30 istCoincidence or non-coincidence of the synchronicity connected. The voltage of the voltage source 30 is
rungssignale mit den Impulsen erfolgt. so gewählt, daß'sie der »1 «-Spannung der verschie-signals with the impulses. chosen so that they match the "1" voltage of the different
Weitere Merkmale und vorteilhafte Eigenschaften denen im Gerät vorhandenen Logikschaltungen ent-Further features and advantageous properties are similar to those of the logic circuits in the device.
einer Anordnung nach der Erfindung ergeben sich aus 40 spricht. Demgemäß erhält man abhängig davon, oban arrangement according to the invention emerges from 40 speaks. Accordingly, depending on whether or not
der folgenden Beschreibung eines Ausführungsbei- die vordere Flanke des Synchronisierungsimpulsesof the following description of one embodiment, the leading edge of the synchronization pulse
spiels in einem Faksimileempfänger und in einem Fak- innerhalb oder außerhalb des 11,1-msec-Schaltinter-game in a facsimile receiver and in a fac- inside or outside the 11.1 msec switching inter-
similesendeempfänger an Hand der Figuren. Es zeigt valls des Schalters 28 liegt, entweder am Ausgang dessimile transceiver on the basis of the figures. It shows valls of the switch 28, either at the output of the
Fig. 1 einen nach der Erfindung arbeitenden Fak- Und-Gatters 36 oder des Und-Gatters 38 ein Signal,Fig. 1 a working according to the invention and-gate 36 or the AND-gate 38 a signal,
sirnileempfänger, 45 In Reihe mit dem Ausgang der Synchronisiertrenn-sirnile receiver, 45 in series with the output of the synchronized separation
F i g. 2 einen nach der Erfindung arbeitenden Fak- schaltung 34 kann ein Kondensator 40 geschaltetF i g. In a faccircuit 34 operating according to the invention, a capacitor 40 can be connected
similesendeempfänger. werden, so daß der Synchronisierungsimpuls differen-simile transceiver. so that the synchronization pulse differs
In Fig. 1 ist ein 3840-Hz-OsziIlatordargestellt,der ziert wird und die Und-Gatter 36 und 38 nur auf die ein billiger Stimmgabeloszillator mit einer Genauig- vordere Flanke des empfangenen Synchronisierungskeit von ±0,05% sein kann. Der Ausgang des 50 impulses ansprechen. Der Ausgang des Und-Gatters Oszillators K) ist mit einem sechsstufigen Frequenz- 36 ist mit dem Setz-Eingang des Flip-Flops 42 verteiler 12 verbunden, der aus sechs üblichen zur Ver- bunden, mit dessen Rückstelleingang der Ausgang des fügungstehenden Flip-Flop-Schaltungen aufgebaut ist, Und-Gatters 38 verbunden ist. Daher wird das Flipdie in der üblichen Weise zur Bildung einer Teilerkette Flop 42 in den »!«-Zustand gekippt, wenn das Synals Zähler zusammengeschaltet sind. Die an der Klem- 55 chronisierungssignal während des Betätigungsinterme»0«derStufe 6 auftretende 60-Hz-Rechteckschwin- valls des Schalters 28 eintrifft, oder in den »Ik-Zugung wird durch den Endverstärker 14 verstärkt und stand gekippt, wenn es außerhalb dieses Intervalls dem Motor 16 zugeführt. Der Motor 16 sollte ein eintrifft. Die Elemente 36, 38, 40 und 42 können ge-Synchronmotor mit an den Polkanten erweitertem meinsam durch eine erhältliche Gatter-Flip-Flop-Luftspalt und vorzugsweise ein Zweipol-Motor mit 60 Schaltung gebildet werden.In Fig. 1, a 3840 Hz oscillator is shown, which is adorned and the AND gates 36 and 38 can only be a cheap tuning fork oscillator with an accurate leading edge of the received synchronization of ± 0.05%. Address the output of the 50 pulse. The output of the AND gate oscillator K) is connected to a six-stage frequency distributor 12 with the set input of the flip-flop 42; Circuits is constructed, AND gate 38 is connected. The Flipdie is therefore toggled into the "!" State in the usual way to form a divider chain Flop 42 when the Synals counters are connected together. The 60 Hz square wave of switch 28 that occurs at the clamping signal during the actuation interval “0” of stage 6 arrives, or in the “Ik-train is amplified by the output amplifier 14 and is toggled when it is outside this interval supplied to the motor 16. The engine 16 should arrive. The elements 36, 38, 40 and 42 can be formed jointly by an available gate flip-flop air gap and preferably a two-pole motor with 60 switching.
einem Permanentmagnetrotor sein, damit eine ein- Der »O«-Zustand des Flip-Flops 42 ist ein Zeichen deutige Beziehung zwischen der Stellung der Motor- für den Nichtsynchronzustand. Der »0«-Ausgang ist achse und der Phasenlage der dem Motor vom Ver- mit einem Verstärker 44 verbunden, der eine Anstärker 14 zugefiihrten Spannung gegeben ist. Ein zeigelampe 46 für ilen Nichtsynchronzustand auf-Satz Zahnräder 18 koppelt den Motor 16 mit einer 65 leuchten läßt. Der gleiche Ausgang des Flip-Flops 42 Bikltelegrafietronune! 20, die mit 180U/niin, d.h. ist auch mit einem Eingang des Und-Gatters 48 verniit 1A1Ii der Motorgeschwindigkeit gedieht wird. Die b""den. (lossen iind'-rer Hiiwanu mit dem Ausgang Zahnräder 18 drehen auch eine Führungsspindel 22, eines weiteren Und-Gatters 50 verbunden ist. Die vierThe "O" state of the flip-flop 42 is a sign of a clear relationship between the position of the motor for the non-synchronous state. The "0" output is connected to the axis and the phase position of the motor from the amplifier 44, to which an amplifier 14 is supplied voltage. An indicator lamp 46 for ilen non-synchronous state on-set of gears 18 couples the motor 16 with a 65 light. The same output of the flip-flop 42 Bikltelegrafietronune! 20, which is rotated with 180U / niin, ie is also connected to an input of the AND gate 48, 1 A 1 Ii of the motor speed. The b "" den. (Losen iind'-rer Hiiwanu with the output gears 18 also turn a lead screw 22, another AND gate 50 is connected. The four
5 65 6
Eingänge des Und-Gatters 50 sind mit den »!«-Aus- Änderung der Teilerfrequenz des Teilers können gangen der Stufen 3, 4, 5 und 6 der Teilers 12 ver- auch verschiedene bekannte Rückkopplungs- und bunden. Sind die Stufen 3,4,5 und 6 im Zustand »1«, Gatterschaltungen verwendet werden. Ebenso kann was dem Zählerstand 60 entspricht, so gibt das Und- die Anzahl der Stufen, denen Rückstellimpulse zuGatter 50 ein Ausgangssignal ab, das wegen des 5 geführt werden, geändert werden, obwohl es ergleichzeitigen Vorhandenseins des Signals am »0«- wünscht ist, daß mindestens die erste Stufe oder vor-Ausgang des Flip-Flops 42 durch das Und-Gatter48 zugsweise die erste und die zweite Stufe zurückgegelangt. Das Signal vom Und-Gatter 48 gelangt durch stellt werden. Die Zahnräder 18 sollten so dimensiodas Oder-Gatter 52 und über den Kondensator 54 niert sein, daß sie die Geschwindigkeit des Motors 16 an die Rückstelleingänge der Stufen 1, 2 und 3 des io um einen ganzzahligen Faktor untersetzen, so daß Teilers 12. Alle Stufen des Teilers werden dadurch eine eindeutige Beziehung zwischen Winkelstellung auf »0« gestellt, und der Teiler 12 teilt bei dieser Be- des Motors und der angetriebenen Einrichtung, beitriebsweise statt durch den Faktor 64 durch den Fak- spielsweise ein Mehrfachkommutator usw. an Stelle tor 61 und liefert an den Motor 16 eine Frequenz einer Bildtelegrafieaufzeichnungstrommel, gegeben von etwa 63 Hz. . *5 ist. Statt Zahnrädern können Ketten, ZahnriemenThe inputs of the AND gate 50 are marked with the "!" The stages 3, 4, 5 and 6 of the divider 12 also went through various known feedback and bound. If the stages 3, 4, 5 and 6 are in the "1" state, gate circuits are used. Likewise can what corresponds to the counter reading 60, then the and gives the number of stages to which reset pulses are to gate 50 an output signal that is due to the 5 can be changed, although it is simultaneous Presence of the signal at "0" - is desired that at least the first stage or pre-output of the flip-flop 42 through the AND gate 48, the first and second stages are returned. The signal from AND gate 48 is passed through. The gears 18 should be so dimensiodas OR gate 52 and via the capacitor 54 that it increases the speed of the motor 16 reduce the reset inputs of stages 1, 2 and 3 of the io by an integer factor so that Divider 12. All stages of the divider are thereby a clear relationship between angular position is set to "0", and the divider 12 divides the motor and the driven device, operating mode instead of a factor of 64, a multiple commutator, etc. instead gate 61 and supplies to the motor 16 a frequency of an image telegraph recording drum of about 63 Hz.. * 5 is. Instead of gears, chains and toothed belts can be used
Innerhalb von weniger als 7 Sekunden bewirkt der od. ä. benutzt werden. Die Nockenscheibe 26 und jetzt mit 5°/o größerer Geschwindigkeit laufende der Schalter 28 können durch andere Anordnungen Motor 16, daß die Trommel 20 das ankommende zur Erzeugung eines elektrischen Signals in Ab-Synchronisierungssignal einholt, so daß eine Über- hängigkeit von der Stellung einer mechanischen Eineinstimmung des Synchronisierungssignals mit dem 20 richtung ersetzt werden. In der dargestellten Schalnormalerweise geöffneten Kontakt 29 des Schalters 28 tung sind Und- und Oder-Gatter verwendet. Für statt mit dem normalerweise geschlossenen Kontakt 27 den'Fachmann ist es auch klar, daß Nand- und Noreintritt. Diese Übereinstimmung wird vom Und-Gat- Gatter oder andere bekannte Logikschaltungen beter 36 ausgewertet, wodurch das Flip-Flop 42 in den nutzt werden können.Within less than 7 seconds the od. Ä. Be used. The cam 26 and The switch 28, which is now running at 5% greater speed, can be achieved by other arrangements Motor 16 that the drum 20 is the incoming to generate an electrical signal in down synchronization signal catches up, so that there is an excess of the position of a mechanical agreement of the synchronization signal can be replaced with the 20 direction. In the shown scarf normally open contact 29 of the switch 28 device, AND and OR gates are used. for instead of the normally closed contact 27 it is also clear that north and north is entering. This match is bettered by the AND gate or other known logic circuit 36 evaluated, whereby the flip-flop 42 can be used in the.
»1 «-Zustand zurückgestellt wird. Ist das Flip-Flop 25 Fig. 2 zeigt eine etwas gegenüber der in Fig. 1
42 im »1 «-Zustand, so wird die Anzeigelampe 46 ge- dargestellten Anordnung abgewandelte Schaltung, die
löscht, und die Ausgangsimpulse des Und-Gatters 50 besonders für die Verwendung in einem Sendeempkönnen
nicht mehr durch das Und-Gatter 48 gelan- fänger geeignet ist. Die beiden zwei Eingänge aufgen,
wodurch das normale Teilerverhältnis von 64 des weisenden Und-Gatter 48 und 56 aus F i g. 1 sind
Teilers 12 wieder hergestellt wird. Es wird jetzt 30 durch drei Eingänge aufweisende Und-Gatter 48a
Koinzidenz zwischen den ankommenden Synchroni- und 56 a ersetzt. Die dritten Eingänge dieser Gatter
sierungssignalen und dem »1 «-Signal des Flip-Flops sind zusammen über einen Schalter 80 mit der Span-42
im Und-Gatter 56 festgestellt, dessen Ausgangs- nungsquelle 30 verbunden. Der Schalter 80. hat entsignal
über das Oder-Gatter 52 an die Rückstellein- sprechend dem Betrieb als Sender oder Empfänger
gänge der ersten drei Stufen des Teilers 12 gelangt. 35 zwei Stellungen. In der dargestellten oder Empfänger-Bei
dieser Betriebsweise wird der Teiler 12 durch ein stellung ist der Schalter 80 geschlossen und führt
eintreffendes Synchronisierungssignal auf Null ge- Spannung von der Spannungsquelle 30 zu den Gatstellt.
Solange der Zählerstand des Teilers über 56 tern 48 a und 56 a, wodurch diese Gatter in genau
aber weniger als-7 ist, stellt das eintreffende Synchro- derselben Weise arbeiten, wie die in Fig. 1 gezeigten,
nisierungssignal alle Stufen des Teilers 12 in den Zu- 40 In der Sendestellung des Schalters 80 wird den
stand »0«. Auf diese Weise kann die Phasenlage der Gattern 48a und 56a nicht die notwendige Spannung
dem Motor 16 zugeführten Spannung innerhalb 1 Hz zugeführt, wodurch diese Gatter unwirksam gemacht
des 3840-Hz-Oszillators 10 oder innerhalb 7a4 Hz von werden und der Teiler 12 wie ein üblicher durch 64
60 Hz reguliert werden. Das entspricht einem Stel- teilender Frequenzteiler arbeitet. Bei dieser Betriebslungsfehler
der Trommel 20 von etwa V20000. Irgend- 45 weise dreht der Motor 16 mit einer dauernd konweiche
nachträglichen Abweichungen des Oszillators stanten Geschwindigkeit. In F i g. 2 ist ferner ein
10 von der genauen Phasenbeziehung bezüglich dem drei Eingänge aufweisendes Und-Gatter 82 dargeeintreffenden
Synchronisierungssignal werden auf die stellt, das Übereinstimmungen der Signale an den
gleiche Weise von jedem Synchronisierungssignal »0«-Ausgängen der Stufen 5 und 6 des Teilers und
korrigiert. Die Abwesenheit eines Synchronisierungs- 50 dem Schließen des normalerweise geöffneten Kontaksignals
bewirkt keine Rückstellung des Flip-Flops in tes 29 des Schalters 28 anzeigt,
den »0«-Zustand, und der Motor 16 arbeitet weiter Am Ausgang des Gatters 82 tritt einmal während
mit Vm der Oszillatorfrequenz, bis wieder ein Syn- jeder Umdrehung der Trommel 20 ein Impuls von
chronisierungssignal empfangen wird. Tritt ein großer 4,2 msec Länge auf, der sehr genau mit der Stellung
Synchronisierungsverlust ein, so wird das Flip-Flop 55 der Trommel zusammenhängt. Dieser Impuls dient
42 in den »(!«-Zustand gekippt, und der Motor 16 als Sendersynchronisierungssignal und kann im
läuft scheller, und der vorstehend beschriebene Vor- Oder-Gatter 84 mit geeigneten Bildsignalen oder
gang wiederholt sich. anderen Informationssignalen zusammengefaßt wer-"1" status is reset. If the flip-flop 25, FIG. 2 shows a somewhat "1" -state compared to that in FIG the AND gate 48 is no longer suitable for use in a transmitter. The two two inputs give up, whereby the normal division ratio of 64 of the pointing AND gate 48 and 56 from FIG. 1 are divider 12 is restored. It is now replaced by three inputs having AND gates 48a coincidence between the incoming synchronism and 56a. The third inputs of this gate sizing signals and the "1" signal of the flip-flop are determined together via a switch 80 with the span 42 in the AND gate 56, the output source 30 of which is connected. The switch 80. has received the signal via the OR gate 52 to the reset input corresponding to the operation as transmitter or receiver gears of the first three stages of the divider 12. 35 two positions. In the illustrated or receiver mode of operation, the divider 12 is closed by setting the switch 80 and leads the incoming synchronization signal to zero voltage from the voltage source 30 to the gate. As long as the count of the divider is above 56 tern 48 a and 56 a, which means that these gates are exactly but less than -7, the incoming synchronization signal works in the same way as the nization signal shown in FIG. 1 in all stages of the divider 12 in 40 When switch 80 is in the send position, the status is "0". In this way the phase position of the gates 48a and 56a cannot supply the necessary voltage to the motor 16 within 1 Hz, whereby these gates are made ineffective of the 3840 Hz oscillator 10 or within 7a4 Hz and the divider 12 as a normal one regulated by 64 60 Hz. This corresponds to a digit dividing frequency divider works. At this operating error of the drum 20 of about V2000 0 . Somehow the motor 16 rotates at a constant speed that is constant after the oscillator has deviated from it. In Fig. 2 is also a 10 of the exact phase relationship with respect to the three-input AND gate 82, the incoming sync signal is corrected to represent the correspondence of the signals at the same way from each sync signal "0" outputs of stages 5 and 6 of the divider . The absence of a synchronization 50 to the closing of the normally open contact signal does not result in a reset of the flip-flop in tes 29 of the switch 28,
the "0" state, and the motor 16 continues to work. At the output of the gate 82, the oscillator frequency occurs once again during with Vm, until a pulse of the chronization signal is received again every revolution of the drum 20. If a long 4.2 msec length occurs, which occurs very precisely with the loss of synchronization position, then the flip-flop 55 of the drum is related. This pulse is used 42 in the "(!") State, and the motor 16 as a transmitter synchronization signal and can run faster, and the above-described before-or-gate 84 repeats itself with suitable image signals or other information signals.
Es sind viele Änderungen der in F i g. 1 dargestell- den. Das Ausgangssignal dieses Oder-Gatters wirdThere are many changes to the techniques shown in FIG. 1 shown. The output signal of this OR gate becomes
ten erfindungsgemäßen Anordnung möglich. Die An- 60 der Senderklemme 86 zugeführt, von wo es zurth arrangement according to the invention possible. The An 60 is fed to the transmitter terminal 86, from where it is sent to the
zahl der Stufen oder das Teilerverhältnis des Teilers Klemme 32 der entfernten Einrichtung übertragennumber of stages or the division ratio of the divider terminal 32 of the remote device
12 können ebenso wie die Frequenz des Oszillators wird. Diese auf diese Weise mit der Einrichtung gc-12 can as well as the frequency of the oscillator will. This is done in this way with the facility
10 und der Motor 16 in weiten Grenzen geändert maß Fig. 2 synchronisierte Einrichtung kann gleich10 and the motor 16 changed within wide limits measured Fig. 2 synchronized device can be the same
werden. Diese Änderungen sollten so vorgenommen der in Fig. 2 sein. Fig. 2 zeigt deutlich, wie diewill. These changes should be made as in FIG. Fig. 2 clearly shows how the
werden, daß der Teiler 12 die Oszillatorfrequcnz auf 65 erfindungsgemäße Anordnung ohne aufwendige undbe that the divider 12 the oscillator frequency on 65 inventive arrangement without complex and
eine geeignete ganze Zahl teilt, um die gewünschte unwirtschaftliche Verdopplung in Sender und Emp-Arbeitsfrcquenz für den Motor 16 zu erhalten. Zur fänger verwendet werden kann.divides a suitable whole number in order to achieve the desired uneconomical doubling in transmitter and reception work frequency for the engine 16. Can be used for catchers.
Hierzu 1 Blatt Zeichnungen1 sheet of drawings
Claims (3)
Einstellung jeweils ein unterschiedliches Teilverhält- Im Gegensatz zu diesen bekannten Verfahren ernis zur Folge hat. Mit dieser Anordnung ist jedoch 65 möglicht die Erfindung die Gleichlaufsteuerung einer keine Synchronisierung des Antriebsmotors mittels durch einen Motor angetriebenen mechanischen Vor-Synchronisienmgssignalen möglich, die von außen richtung mit einem ihr von außen zugeführten perizugeführt werden. odischen Synchroiiisierungssignal, welches durch eineThe invention relates to an arrangement for being synchronized. A comparison of these pulse series causes the operation of a receiving device to be chronological, 45 the change in the basic frequency of a generator which supplies synchronization signals through a generator with a constant frequency. It is also known to be driven by a frequency divider with variable, automatic control of the phase position of an electric division-fed drive motor for example German Auslegeschrift 1 186 540), from for synchronizing two facsimile devices with one another, the rotary movement of the motor shaft periodic imander. . Pulse to derive, the phase position of which is compared to the comparison pulses a measure for the respective phase position is already an arrangement for synchronizing an animal motor shaft, these periodic pulses with drive device known, through which the synchronism 55 as comparison pulses periodically specified synvon image transmission devices, electrical clocks to compare chronimpulses and from this a rule u. Like. To be regulated. With this known voltage and an order from this by differentiation, an additional circuit auxiliary voltage can be obtained from a frequency standard, with an arrangement for dividing the frequency supplied by the frequency standard, the control voltage and the auxiliary voltage, the rotational frequency being connected downstream. This number and phase position of the motor shaft via a divider circuit controls the electric generator that is to be synchronized and which feeds the motor. The control can be done by traveling. The rule spaiinurig can be changed by a Spansonan / .circle, whose different parameters are obtained.
Setting in each case a different partial ratio- In contrast to this known method, this has a consequence. With this arrangement, however, the invention enables the synchronization control of no synchronization of the drive motor by means of mechanical pre-synchronization signals driven by a motor, which are supplied from the outside direction with an externally supplied device. odischen synchronization signal, which by a
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69702811T3 (en) | Stabilization of an electronic circuit for controlling the mechanical movement of a time measuring device | |
DE2104622B2 (en) | PROCEDURE AND CIRCUIT ARRANGEMENT FOR SYNCHRONIZATION OF SIGNALS | |
DE1487816B2 (en) | ARRANGEMENT FOR SYNCHRONIZING THE OPERATION OF A RECEIVING DEVICE | |
DE1960079B2 (en) | Arrangement for synchronizing the movement of a rotating image and recording medium in a facsimile machine | |
DE1487816C (en) | Arrangement for synchronizing the operation of a receiving device | |
DE1462500B2 (en) | Method and circuit arrangement for frequency and phase control of a first signal using a second signal | |
DE2616398B1 (en) | CIRCUIT ARRANGEMENT FOR REGULATING THE PULSE RESULT FREQUENCY OF A SIGNAL | |
DE3832330C2 (en) | Circuit arrangement for deriving horizontal-frequency and critical-frequency pulses | |
DE2544235A1 (en) | CIRCUIT ARRANGEMENT FOR PHASEING A SERVO DRIVE FOR A ROTATING SYSTEM | |
DE2748075A1 (en) | CIRCUIT ARRANGEMENT FOR REDUCING THE SINGLE-PHASE TIME OF A PHASE CONTROL LOOP TO THE PHASE POSITION OF INPUT SIGNALS | |
DE2155600C3 (en) | Synchronizing arrangement for a television scanner | |
DE2747448C2 (en) | ||
DE939333C (en) | Device for separating synchronization and signal pulses with pulse code modulation | |
DE1437154B2 (en) | Circuit arrangement for synchronizing the speed of a synchronous motor to the frequency of a reference oscillator | |
DE2831225C2 (en) | Circuit for generating the mixed sync signal of a standardized television signal | |
DE2013445C3 (en) | Synchronizer | |
DE3633024C2 (en) | Circuit arrangement for the phase synchronization of two clock pulse sequences | |
DE1258463B (en) | Digital counter arrangement, which contains several counter stages, the inputs of which are supplied with input pulses from a common input line via gate circuits | |
DE1910333A1 (en) | Frequency synthesizer with numerically controlled sampling voltage | |
DE2929531C2 (en) | Method for synchronizing two data stations | |
DE2163552B2 (en) | CIRCUIT ARRANGEMENT FOR GENERATING SIMPLICITY OF SAMPLE PULSES AND MESSAGE BITS | |
DE1762874C3 (en) | Method and circuit arrangements for receiver synchronization in digital data transmission systems | |
DE2407816C3 (en) | Phase sensitive motion detector | |
DE1462500C (en) | Method and circuit arrangement for frequency and phase control of a first signal by a second signal | |
DE1166906B (en) | Method for determining and keeping constant the speed ratio of two electric drives |