DE1437713C - Binary data receiving circuitry - Google Patents

Binary data receiving circuitry

Info

Publication number
DE1437713C
DE1437713C DE1437713C DE 1437713 C DE1437713 C DE 1437713C DE 1437713 C DE1437713 C DE 1437713C
Authority
DE
Germany
Prior art keywords
circuit
output
input
sequence
delay
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
Other languages
German (de)
Inventor
Etienne Antibes Lemiere Jean Cagnes Mer Alpes Maritimes Gorog, (Frank reich)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Publication date

Links

Description

1 .:-■ 2 :■·■■1.: - ■ 2: ■ · ■■

Diese Zusatzerfindung betrifft eine Empfangs- Schaltung (Σ) und eine dritte monostabile Kippschalschaitungsanordnung zur Durchführung des Ver- tung spwie über ein Jntegrationsglied niit dem Eingang fahrens nach Patent 1 293 186, gemäß dem die zur einer dritten UNJD-Sehaltung (Σ") verbunden ist, daß Übertragung bestimmte Patenfolge oder eine ays der zweite Eingang 4e? dritten UND-Schaltung (Σ") dieser gebildete Signalfolge als spiegelbildliche Folge 5 mit dem Ausgang eines Niederfrequenzgenerators (BF) wiederholt wird und jedem aus der zu übertragenden verbunden ist, daß der Ausgang der dritten UND-Folge gebildeten Doppelimpuls ein diskreter Wert Schaltung (Σ") auf den Eingang der Impulsauswahleines zusätzlichen Signalparameters zugeordnet wird, schaltung führt, und daß an den Ausgang der Oszilladerart, daß als zusätzliche Signalparameter Spannungs- torschaltung ein Inverter geschaltet ist, dessen Ausgang pegel gewählt werden, daß die zu übertragende binäre io auf eine in die Verbindung zwischen dem Ausgang der Bitfolge in eine quaternäre Folge umgewandelt wird, zweiten monostabilen Kippschaltung und dem Einderen Elemente die Werte -P1, -P2, ^B1, .+Pe g<*ng dej; ersten ,UND-Schaltung geschaltete dritte annehmen, wobei der Ausgang des Übertragungs- ODER-Schaltung führt, und daß der Ausgang dieser kanals auf die empfängerseitige Parallelschaltung eines ODER-Schaltung mit dem zweiten Eingang der zwei-Verzögerers und eines Inverters führt und die Ausgänge 15 ten UND-Schaltung (Z1) verbunden ist.
dieser Schaltmittel mit den Eingängen eines Summierers Als Vorteil der Erfindung ergibt sich eine genau verbunden sind, an dessen Ausgang die zu übertragen- definierte Taktfolge zum Abtasten des empfangenen den Daten abgegriffen werden. Signals zu bestimmten ausgewählten Zeitpunkten, so
This additional invention relates to a receiving circuit (Σ) and a third monostable Kippschaitungsanordnung to carry out the processing sp as via an integration element with the input drive according to patent 1 293 186, according to which the is connected to a third UNJD-Sehision (Σ ") that transmission specific sequence of data or ays the second input 4 e ? third AND circuit (Σ ") of this signal sequence formed as a mirror image sequence 5 with the output of a low frequency generator (BF) is repeated and each of the to be transmitted is connected that the Output of the third AND sequence formed double pulse a discrete value circuit (Σ ") is assigned to the input of the pulse selection of an additional signal parameter, circuit leads, and that at the output of the oscillator type that an inverter is connected as an additional signal parameter voltage gate circuit, whose Output level can be selected so that the binary io to be transferred to one in the connec ng is converted into a quaternary sequence between the output of the bit sequence, the second monostable multivibrator and the one of its elements have the values -P 1 , -P 2 , ^ B 1 ,. + Pe g <* ng dej; accept first, AND circuit connected third, the output of the transmission OR circuit leads, and that the output of this channel leads to the receiver-side parallel circuit of an OR circuit with the second input of the two delay and an inverter and the outputs 15 th AND circuit (Z 1 ) is connected.
this switching means with the inputs of an adder. An advantage of the invention results in a precisely connected, at the output of which the defined clock sequence for sampling the received data is tapped. Signal at certain selected times, so

Gegenstand des Haviptpatents j§t ein Verfahren gur daß sich eine optimale Abtastung des empfangenenSubject of the Haviptpatents j§t a method gur that an optimal sampling of the received

Übertragung binärer Daten unter Ermöglichung einer 20 Signals erreichen läßt.Transmission of binary data while enabling a 20 signal to be achieved.

erhöhten Bitfolgefrequenz, die über die durch die Ein Ausführungsbeispiel der Erfindung wird imincreased bit repetition rate that is greater than that provided by the An embodiment of the invention is in

Höhe der Trägerfrequenz normalerweise ohne zusatz- folgenden an Hand der Zeichnungen erläutert. Es zeigtThe level of the carrier frequency is usually explained on the basis of the drawings without the following. It shows

liehe Vorkehrungen gegebene Grenze hinausgeht. Fig. la das Blockschaltbild des empfängerseitigenborrowed precautions goes beyond the limit. Fig. La the block diagram of the receiver side

Es ist die Aufgabe der vorliegenden Zusatzerfindung, Demodulators,It is the task of the present additional invention, demodulator,

einen Taktgeber zu nennen, der zur Entschlüsselung 25 Fig. Ib die Signalfolge an verschiedenen Punktento call a clock, the decryption 25 Fig. Ib the signal sequence at different points

der übertragenen Nachrichten die Abtastung der der Schaltung gemäß F i g. 1 a,of the transmitted messages, the scanning of the circuit according to FIG. 1 a,

empfangenen Signalfolge zu bestimmten ausgewählten Fig. Ic die Änderung der Signalfolge während derreceived signal sequence to certain selected Fig. Ic the change in the signal sequence during the

Zeitpunkten ermöglicht. Diese Aufgabe wird dadurch Übertragung,Points in time. This task is thereby transferred,

gelöst, daß an den Ausgang des Summierers ein Takt- F i g. 2 die Signale an verschiedenen Punkten dersolved that at the output of the adder a clock F i g. 2 the signals at different points of the

geber angeschlossen ist, dessen zu ausgewählten Zeit- 30 Schaltung gemäß Fig. la,encoder is connected, the selected time 30 circuit according to Fig. la,

punkten U erscheinende Impulse auf die nachgeschal- F i g. 3 die abzutastenden Signale,points U appearing impulses on the downstream F i g. 3 the signals to be sampled,

tete bekannte Abtastschaltung geführt sind. F i g. 4 das Blockschaltbild des Taktgebers undTete known sampling circuit are performed. F i g. 4 the block diagram of the clock generator and

Eine Ausführungsmöglichkeit ist dadurch gekenn- F i g. 5 die Signale an verschiedenen Punkten derOne possible implementation is thereby identified. 5 the signals at different points of the

zeichnet, daß der Ausgang des Summierers mit dem Schaltung gemäß F i g, 4.shows that the output of the summer with the circuit according to F i g, 4.

Eingang eines Gleichrichters verbunden ist, an dessen 35 Im folgenden wird die Empfangsschaltungsanord-The input of a rectifier is connected to the 35.

Ausgang zwei Schwellwertdetektoren angeschlossen nung näher beschrieben. Das AusführungsbeispielTwo threshold value detectors connected output described in more detail. The embodiment

sind, deren Ausgänge an der gemeinsamen ersten bezieht sich auf eine Übertragung nach dem 4-Pegel-whose outputs at the common first refers to a transmission according to the 4-level

ODER-Schaltung liegen, daß eine mit dem Ausgang Verfahren, wie es auch als Beispiel im HauptpatentOR circuit lie that one with the output method, as it is also as an example in the main patent

dieser ODER-Schaltung verbundene erste UND-Schal- benutzt wird. Im folgenden seien die Grundzüge desthis OR circuit connected first AND switch is used. The following are the main features of the

tung über eine erste monostabile Kippschaltung mit 40 im Hauptpatent beschriebenen, Verfahrens noch einmaldevice via a first monostable multivibrator with 40 described in the main patent, method again

einer Oszillatorschaltung verbunden ist und daß der kurz erläutert.an oscillator circuit is connected and that the briefly explained.

Ausgang der OsziUatQrech.altun| über, einen, ersten ; . , Auf der Empfängerseite treten die durch die EIe-Verzögerer mit dem Eingang einer Impulsauswahl- inente^, B, C, D verkörperten Daten in der Reihenschaltung verbunden ist, deren Ausgänge über eine folge A, B, —A, —B, C, D, C, —D, E... auf.
zweite monostabile..Kippschaltung einerseits an dem. 45, Jede? dieser Elemente kann verschiedene diskrete zweiten Eingang''def ersten 'UND-Schaltung liegen Werte annehmen, beispielsweise die Spannungswerte und andererseits die gewünschten Abtastimpulse +3 V, +1 V, —1 V, —3 V, während in den ursprüngliefern. liehen Zeichen die Werte 0 bzw. 1 durch die beiden
Output of the OsziUatQrech.altun | about, one, first ; . On the receiver side, the data embodied by the EIe delay with the input of a pulse selection element ^, B, C, D is connected in the series circuit, the outputs of which via a sequence A, B, -A, -B, C, D, - C, —D, E ... on.
second monostable .. flip-flop circuit on the one hand. 45, each? These elements can assume different discrete second input "def first" AND circuit values, for example the voltage values and, on the other hand, the desired sampling pulses +3 V, +1 V, -1 V, -3 V, while in the original ones. lent characters the values 0 and 1 respectively through the two

Wird vor der eigentlichen Datenfolge eine Folge von Spannungswerte — V bzw. + V repräsentiert werden. Synchronisierimpulsen' gesendet^ist-ei ;zweckmäßig, W ^Vier binäre Grundwerte a,hio,dvieidenza A^?2a+b daß der Ausgang des zweiten Schwellwertdetektors; \ und Ά f= 2 c + d zusammengefaßt. Die so entstandemit dem Eingang einer Abstimmschaltung verbunden nen 4-Pegel-Elemente A, B, C, D, E... werden in der ist, deren Ausgang auf den Eingang des zweiten Ver- oben beschriebenen Weise übertragen,
zögerers führt,~und daß der~Äüs"gäng des zweiten Ver- Wie im Hauptpatent dargelegt, besitzt diese Art der zögerers einerseits mit dgrn; gingang der Impuls,ausr; 53 Verschlyssel^g bfjspn^eri gute Eigenschaften für die wahlschaltung verbunden ist, andererseits auf den Fernübertragung. In. F ig, Ic ist als Beispiel die ÜberEingang einer zweiten logischen ODER-Schaltung tragung der Elemente A, B,'—A, —B als Kurve α geführt ist, welche zwischen der ersten UND-Schaltung dargestellt, während die Kurve b das am Empfängerund der ersten monostabilen Kippschaltung angeordnet eingang Re in F i g. 1 a auftretende Signal repräsentiert, ist. 60 in Zeile /der Fig. Ib sind noch einmal die Daten in
A sequence of voltage values - V or + V will be represented before the actual data sequence. Synchronization pulses' sent ^ is-ei; expedient, W ^ Four binary basic values a, hio, dvieidenza A ^? 2a + b that the output of the second threshold value detector; \ and Ά f = 2 c + d combined. The resulting 4-level elements A, B, C, D, E ... connected to the input of a tuning circuit are transmitted in the manner whose output is transferred to the input of the second method described above,
As explained in the main patent, this type of hesitator has, on the one hand , the impulse, from r ; 53 encryption, good properties for the selection circuit In Fig. 1c, the example of the input of a second logical OR circuit carrying the elements A, B, '- A, - B is shown as curve α, which is shown between the first AND circuit , while curve b represents the signal occurring at the receiver and the first monostable multivibrator input Re in FIG. 1 a. 60 in line / in FIG

Soll der Taktgeber durch das übertragene Signal der Folge, wie sie am Empfängereingang Re eintreffen,If the clock is to be generated by the transmitted signal of the sequence as it arrives at the receiver input Re,

selbst synchronisiert werden, ist es zweckmäßig, daß aufgezeigt. Die Redundanz der beschriebenen Über-are synchronized themselves, it is appropriate that indicated. The redundancy of the described over-

der Ausgang der Gleichrichterschaltung mit den tragungsart ist wesentlich höher als diejenige einerthe output of the rectifier circuit with the type of load is much higher than that of a

parallelgeschalteten Eingängen eines dritten Schwell- einfachen Übertragung der einzelnen Datenelemente,parallel inputs of a third threshold - simple transmission of the individual data elements,

wertdetektors und eines vierten Schwellwertdetektors 65 Diese erhöhte Redundanz kommt einer wirkungsvollenvalue detector and a fourth threshold value detector 65. This increased redundancy is an effective one

verbunden ist, deren Ausgänge auf eine gemeinsame Entschlüsselung der Daten auf der Empfängerseiteis connected, the outputs of which point to a common decryption of the data on the receiving end

vierte ODER-Schaltung führen, daß der Ausgang der zugute. Zu diesem Zweck passieren die auf dem Emp-fourth OR circuit cause the output of the benefit. For this purpose, the

vierten ODER-Schaltung über eine zweite UND- f ängereingang Re ankommenden Daten der Form Λ,fourth OR circuit via a second AND catcher input Re incoming data of the form Λ,

3 43 4

(Fi g. Ib) einen Verzögerer De mit einer Verzögerung?- Die vorstehende Bemerkung, daß die Pegel ±3 V zeit von 2 Θ, wobei Θ die zeitliche Dauer eines Elemen- oder ± V am häufigsten zu den Zeitpunkten ti erreicht tes A bedeutet, ZeileN in Fig. Ib zeigt das Aus- werden, macht sieh auf dem Schirm als maximale gangssignal des Verzögerers De. Parallel' zu diesem Kurvendiehte bei den Ordinaten ± 3 V und - i V Verzögerer 1st ein Inverter Iv geschaltet, an dessen S und für die Abszissen x/, die den Zeitpunkten ti entAusgang Signale erscheinen, wie sie Zeile A^ in Fi g, Ib sprechen, bemerkbar, ν ·
zeigt. In einem Summierer Σ' werden diese beiden ' /■ · _ ι *·· · _ ι « ο · %
Signale zu einem Ausgangssignal Q addiert, das der U-* W * — I, ?> » · · J
Zeile O in Fig. Ib entspricht.' ' (/= 2 für ι = 2, 6, 10 ...)
Die Vorrichtungen Iv, De und Σ' verarbeiten das io (J = 3 für ι = 3, 7, 11 ...)
tatsächlich empfangene, der Kurveb γοη Fig. lc (/== 4 für/ = 4, 8., 12 .,.)
entsprechende Signal; Fig. 2 zeigt, daß die resultierende tatsächliche Wellenform Ft der theoretischen In der Zwischenzeit macht sich die Nichtüber- ResultanteF'τ entspricht, die man erhalten würde, schreitung der Pegel 0 und ±2 Vzu den Zeitpunkten.ti wenn das ursprüngliche Signal vollständig übertragen 15 auf dem Schirm dadurch bemerkbar, daß die Kurven- und umgeformt würde. Die Figur gilt für den Fall der verteilung, die eine maximale Amplitudendichte für Übertragung von vier Elementen^, B, C, D mit den die Abszissenpunktexj bei den Pegeln ±3 F* und folgenden Pegeln: ± V anzeigt, Zonen mit geringeren Amplitudenwerten ^ _ 13 y. η _ _3 y. Q _ ij y. η _ ι jy zwischen den genannten Punkten erreicht, die um die r5istdas im in diesem FaIUn ^auftretende ' 20 Abszissen der Tegel 0 und ±2V' kpnzentriert sind Sienal (F i e IaI Wegen des Gesamtaussehens des Diagramms wird Rs ist das an β auftretende Signal, Jiene 1^. verminderten Amplituden als »Lücke« Fr ist das an y auftretende Signal, bezeichnet. Dieser Ausdruck wird nachstehend benutzt. Ft ist das an Q auftretende Signal, wie im folgenden erläutert wird, ist die Möglichkeit _. T , ,. „, , ,. , 25 des Ablesens der Signalpegel z.u den Zeitpupkten U Die Impulsdiagramme Γ geben die entsprechen- realisiert durch eine 6 elenische Torschaltung. Die den theoretischen Signale wieder. gelieferten Torimpulse können auf einem Oszillo-Aus F i g. 1 b, Zeile O, geht hervor, daß die in ihrer graphenschirm dargestellt werden. Das Torsignal ist Amplitude verdoppelten Elemente Ä, B', C, D' zu in F i g. 3 durch die Kurve Φ schematisch angedeutet, den Zeitpunkten tlt t2, tp tA am Ausgang β des Sum- 3° Fig. 4 stellt das Bloekdiagramm des Taktgebers mierers Σ' auftreten. Zwischen den Zeitpunkten J1 dar, der diese Torimpulse abgibt. Der Taktgeber be- und ta sowie zwischen /? und /4 Jiegt ein Intervall ä0, steht grundsätzlich aus einem Gleichrichter 1, der das dessen Länge gleich der Länge @ eine? Datenelements über £ empfangene Signal gleichrichtet, aus einem ist. Dagegen sind t% und t3 durch ein Intervall dm ge- ersten Schwellwertdetektor 2 für einen Schwellwert trepnt, das gleich 3 Θ ist. Die Zeitpunkte U müssen 35 von -j- 3 V und einem zweiten Schweljwertdetekto.r 3 unbedingt genau bestimmt sein. Ein golgher Takt- für den Sehwellwert + % V"· Die beiden Detektoren 2 geber für das Abtasten der Ausgangssignale des und 3 speisen eine erste ODER-Schaltung 4, deren Summierers,Σ' (Fig, la) an dessen AusgangQ wird Ausgangssignal durch eine erste UND-SqhaltungS nachstehend beschrieben! und schließlich durch eine zweite ODER-Schaltung 6 Zu jedem Zeitpunkt ti oder in unmittelbarer Nähe 4° zu einem m.gnostabilen Multivibrator MSl gelangt, dieses Zeitpunktes U hat das epipfangene Signal Ft' der mit einer Oszillatorschaltung 7 gekoppelt, ist, ,an das theoretisch immer die Werte ± IF' bzw! ±3 V' deren Ausgang 8 periodische Rephteckimjpulse^fentannehmen müßte, die . abw§}ehenden Werte ± k V stehen. Dieser Ausgang 8 jst mjt eineiri ersten^Ver^öge^ j??w· ±fc3F, wenn die Sendeseite EJeniente mit den rer8a gekoppelt, dessen Ausgangsimpulse?zu.gjrier Werten ±IF bzw,^ dz 3 F abgjbt undί wenn während 45 Impuisauswahlschaltung 10 njit den: .beeiden\J Ausder gesamten tJbertVagung ein yerst^rkijngs- oder gangen 11 ψιά 12 gelangen. Diese sind an eineii'Jzwei-· Dämpfijqgsfaktgr fc auftritt.^^^ Weiter, weicht zu diesen ten mpnostabijen Multivibrator MS2%ngßSchlps$6xi; Zeitpunkten if<;das empfangene Signal immer stark dessen Ausgang J4 den zweiteii Eingang1 fpiridie qtiy$ vqn 0 oder % 2 F' ab: Zu allen ■ anderen Zeitpunkten, UHD-Schaltung 5^bildet^ Ver5filiiederie<:Blp'c^e! r f!und die von U verscfiieden sindj ist^^d^s1 'Überpcjireitea des ?o Verbindungen sind "gestrichelt .teingezeiC^et^^ie Pegels ^ V'ytel me,hr vom Zufall abhängig, wie auch stejlen eine Abstimmschaltung 15 dar spwie 'ejp
der PegeV % 3 F' ebenfalls viel' seltener erreicht wird. zögerungsschaltung 17, deren .Ausgang 18 yäu
An' diQseu punkten werden dje PegelO ;oder ±2F' Inipuls^uswahlschältungiO ijnd^^ den'zweitgii'
überschritten,1 während das bei H niemalsder Fall ist. der zweiten ODER-Scnaltung6 füJirti'pieSS
" Die,se wichtige Feststellung jäßt sich auf dem Schirm 55 tungen müssen: (jann;: in den Taktgeber J: eiiig^fia^t eines Oszillographen darstellep, wie es Fi g. 3 schema- werden falls einer Nachricht eine SynphronisieriτμήΗ tis.ch zeigt. Es sei angenommen', 'daß eine, epipfapgene Start-Impulsfolge vorausgeht. Einige Scliaitungepfiind Nachricht, die sendoseitig durqj; eine Folge von EIe- auch striphpunktiert gez.eichnet. Sie !ώΰ880ίν^:Stelle menten 'AxB gebildet wird, die Werte '+$V/4- F, — F der gestrichelten Schaltung dann; eingesetzt wercjejii — 3 F in zufälliger Form annimmt. Die empfangenen 60 wenn das Anstoßen des Taktgebers lind ßeiiae Sy;n-Signale werden auf dgmOszillographenschirm ange- chronisation durch die Nachricht selbst'eingeleltef zeigt, wobei die verschiedenen Weilenzüge einen ersten werden sollen. ; -. .: :;!J;"t ''H a(':.':iil}^ Teil der Nachricht,; d^nn einen1 zweiten' Teil von Fig. 5 zeigt die Form und die Größe, d^r^än 'vergleicher Dauer," dann ieinen dritten Teil usw. darstellen. gchieqenen Punkten der: Anordnungl;währesnd, ^d^s
(Fi g. Ib) a delay De with a delay? - The above remark that the level ± 3 V time of 2 Θ, where Θ means the duration of an element or ± V most often reached at the times ti tes A , Line N in Fig. Ib shows the switching off, makes see on the screen as the maximum output signal of the delay De. Parallel to this curve, an inverter Iv is connected at the ordinates ± 3 V and - i V delay, at whose S and for the abscissa x /, the signals appear at the points in time ti ent output signals, as shown in line A ^ in Fi g, Ib speak, noticeable, ν
indicates. In a summer Σ 'are these two' / ■ · _ ι * · · _ ι «ο ·%
Signals added to an output signal Q , which the U- * W * - I,?> »· · J
Line O in Fig. Ib corresponds to. ''(/ = 2 for ι = 2, 6, 10 ...)
The devices Iv, De and Σ ' process the io (J = 3 for ι = 3, 7, 11 ...)
actually received, the curve b γοη Fig. lc (/ == 4 for / = 4, 8., 12.,.)
corresponding signal; Fig. 2 shows that the resulting actual waveform Ft corresponds to the theoretical. Meanwhile, the non-over-resultant F'τ corresponds to that would be obtained if the levels exceeded 0 and ± 2 V at the times .ti when the original signal was complete transferred 15 noticeable on the screen in that the curve and would be reshaped. The figure applies to the case of the distribution which shows a maximum amplitude density for the transmission of four elements ^, B, C, D with the abscissa points xj at levels ± 3 F * and the following levels: ± V , zones with lower amplitude values ^ _ 13 y. η _ _3 y. Q _ ij y. η _ ι jy reached between the points mentioned, which are centered around the r5ist the '20 abscissa of the Tegel 0 and ± 2V' occurring in this case (F ie IaI Because of the overall appearance of the diagram, Rs is the signal occurring at β , J ie ? Ne 1 ^. Reduced amplitudes called the "gap" Fr is the signal appearing at y. This expression will be used below. Ft is the signal appearing at Q , as will be explained in the following, the possibility is _. T,. ",., 25 of reading the signal level at the Zeitpupkten U the pulse diagrams Γ give the corresponding realized by a 6 ele 4 ° African gate. the theoretical signals. delivered gate pulses can on a Oscillo-off Fig. 1b, line O, shows that they are shown in their graph screen. The gate signal is amplitude-doubled elements , B ', C, D' to in Fig. 3 indicated schematically by the curve Φ, the times t lt t 2 , t p t A at the output β de s Sum- 3 ° Fig. 4 shows the block diagram of the clock generator Σ ' occur. Between the times J 1 , which emits these gate pulses. The clock be and t a as well as between / ? and / 4 If there is an interval ä 0 , there is basically a rectifier 1, which has its length equal to the length @ a? Rectifies data element via £ received signal, from one is. In contrast, t % and t 3 step through an interval d m of the first threshold value detector 2 for a threshold value which is equal to 3 Θ . The times U must be precisely determined by -j- 3 V and a second Schweljwertdetekto.r 3. A golgher clock for the visual threshold value + % V "· The two detectors 2 generators for sampling the output signals of the and 3 feed a first OR circuit 4 whose adder, Σ ' (Fig, la) at the output Q is output signal through a first AND-equilibrium S is described below! and finally through a second OR circuit 6 at each point in time ti or in the immediate vicinity 4 ° to a m.gnostable multivibrator MS1 , this point in time U has the epip-caught signal Ft ' of an oscillator circuit coupled 7, whose output would have to the theoretically always the values ± IF 'or! ± 3 V ^ fentannehmen 8 periodic Rephteckimjpulse that. abw§} before ligands values ± k V are. This output 8 JST mjt eineiri first ^ Ver ^ öge ^ j ?? w ± fc3F, if the transmitting end EJeniente is coupled to the rer8a, whose output pulses? To .gjrier values ± IF or ^ dz 3 F andί if during 45 pulse selection circuit 10 njit the : .beeiden \ J A yerst ^ rkijngs from the entire tJbertVagung - or walked 11 ψιά 12 get. These are due to a twofold damping factor. ^^^ Next, we move to these th mpnostabijen multivibrator MS2% ngßSchlps $ 6xi; Times if <; the received signal always strong whose output J4 the two input 1 fpiridie qtiy $ vqn 0 or % 2 F ': At all ■ other times, UHD circuit 5 ^ forms ^ Ver5filiiederie <: Blp'c ^ e ! r f! and the U is verscfiieden sindj ^^ d ^ s1 'Überpcjireitea of? o compounds are "dashed .teingezeiC et ^ ^^ ^ ie level V'ytel me, hr by chance depends on how well stejlen a tuning circuit 15 is spwie' EJP
the PegeV % 3 F 'is also reached much' less often. delay circuit 17, whose output 18 yäu
At 'diQseu points the levelO; or ± 2F' Inipuls ^ selection circuitiO ijnd ^^ den'zweitgii '
exceeded 1 while this is never the case with H. of the second OR circuit 6 füJirti'pieSS
"This, this important statement must be made on the screen: (jann ;: in the clock J: eiiig ^ fia ^ t of an oscilloscope display, as shown in Fig. 3 schema- if a message is a SynphronisieriτμήΗ tis.ch It is assumed 'that' is preceded by an 'epipfapgene start impulse sequence. Some Scliaitungepfiind messages, which are durqj on the sendo side; a sequence of EIe is also drawn with stripes. They ! ώΰ880ίν ^ : position menten ' A x B is formed the values ' + $ V / 4- F, - F of the dashed circuit then; inserted wercjejii - 3 F in random form. The received 60 if the triggering of the clock generator seiiae Sy; n signals are synchronized on the oscilloscope screen the message selbst'eingeleltef shows, the different Because trains are to be a first; -:... "ΐ; J;" t '' H a ( ':': iil} ^ part of the message ,; d ^. nn 1 second a 'part of FIG. 5 shows the shape and the size d ^ r ^ AEn comparator duration, "then ICreate n represent third part, etc. gchieqenen points of : arrangement l ; during, ^ d ^ s

am Ausgang ψ des Gleichrichters 1 auf. Der Schwellwertdetektor 2 (Schwellwert 3 V) liefert die Impulse 2', der Schwellwertdetektor 3 (Schwellwert V) Impulse 3'. Die Impulse 4' kommen vom Ausgang der ersten ODER-Schaltung 4. Während nun die Oszillatorschaltung? im Betrieb ist und mit der Periode Θ schwingt (die gleich der Dauer eines Datenelements ist), gibt sie über die Leitung 8 das Signal 8' ab, das nach seiner Verzögerung durch den ersten Verzögerer 8a (Kurve9' in Fig. 5) die Impulsauswahlschaltung 10 betätigt. Dieser Wähler veranlaßt durch seine Impulse 12' und 11' (F i g. 5) den zweiten Multivibrator MS2 zur Abgabe der Torsignale 14' (Fig. 5). Diese Signale wiederum wählen über die erste'UND-Schaltung 5 Impulse 4' (Fig. 5) aus, von denen nur die Impulse 5' zu dem ersten Multivibrator MSl weitergeleitet werden und dadurch den Taktgeber synchronisieren. Wie man sieht, bleiben beim Auftreten einer geringfügigen Signalverschiebung die entsprechenden Impulse trotzdem stehen und könnenat the output ψ of the rectifier 1. The threshold value detector 2 (threshold value 3 V) delivers the pulses 2 ', the threshold value detector 3 (threshold value V) delivers pulses 3'. The pulses 4 'come from the output of the first OR circuit 4. While the oscillator circuit? is in operation and oscillates with the period Θ (which is equal to the duration of a data element), it emits the signal 8 'via the line 8, which after its delay by the first delay 8a (curve 9' in FIG. 5) the pulse selection circuit 10 actuated. With its pulses 12 'and 11' (FIG. 5), this selector causes the second multivibrator MS2 to output the gate signals 14 '(FIG. 5). These signals in turn select pulses 4 '(FIG. 5) via the first' AND circuit 5, of which only the pulses 5 'are passed on to the first multivibrator MS1 and thereby synchronize the clock generator. As you can see, if a slight signal shift occurs, the corresponding impulses still stop and can

den Oszillator 7, den sie rückstellen, speisen. Über die Ausgangsschaltung 20 ermöglichen es die Torsignale 14' (Fig. 5) das SignalΓτ auf die Werte2Ä, 2B' ... hin abzutasten und so die ursprünglichen Datenelemente A, B ... wiederherzustellen. .the oscillator 7, which they reset, feed. Via the output circuit 20, the gate signals 14 '(FIG. 5) enable the signal Γ τ to be sampled for the values 2A, 2B' ... and thus the original data elements A, B ... to be restored. .

Nun seien das Anstoßen und die Neueinstellung des Taktgebers betrachtet und zunächst der Fall einer vor der Nachricht gesendeten Impulsfolge. In diesem Falle werden die Abstimmschaltung 15 und der zweite Verzögerer 17 benutzt; und zwar speist der Verzögerer über die Leitung 18 über den Impulswähler 10 und über die zweite ODER-Schaltung 6 den monostabilen Multivibrator AiSl. Die Impulsfolge kann so gewählt werden, daß das Empfangssignal die Werte ±3 V nur zu den Zeiten U überschreitet, während der die Torsignale auftreten, so daß die Nachricht auf diese Art durchgelassen wird. Die Folge, bestehend aus A = +3 V, B = +3 V, C = D = -3 V, die in der Reihenfolge A, B, —A, —B, C, D gesendet wird, nimmt dann die folgenden Werte an:Let us now consider the initiation and resetting of the clock and, first of all, the case of a pulse train sent before the message. In this case, the tuning circuit 15 and the second delay 17 are used; namely, the delay feeds via the line 18 via the pulse selector 10 and via the second OR circuit 6 the monostable multivibrator AiSl. The pulse sequence can be chosen so that the received signal exceeds the values ± 3 V only at the times U during which the gate signals occur, so that the message is allowed through in this way. The sequence, consisting of A = +3 V, B = +3 V, C = D = -3 V, which is sent in the order A, B, -A, -B, C, D , then takes the following values on:

+3V+ 3V +3K+ 3K -3 V -3 V —3 V-3 V —3 V -3 V .—3 V . - 3 V +3V+ 3V +3V...+ 3V ... AA. -■- ■ -B.-B. c.c. DD. —c—C -D-D

Aufon der Empfängerseite tretenthe recipient side 3 V 3 V 3 V 3 V 00 im Ausgang α desin the output α des -3 V -3 V Summierers Σ' dieSummierers Σ ' the 00 folgenden Signale auf:the following signals: 3 V3 V 3 V 3 V ...0... 0 00 2A'2A ' 25'25 ' -C -A' -C -A ' 00 2C2C -3 V -3 V -E' -C
= -A'-C
-E ' -C
= -A'-C
PP. 2E' = 2A'2E '= 2A' 2F' = 2B'2F '= 2B'
-D' -B'-D '-B' 2D'2D ' F' —D' - F '—D'
= -B'-D'= -B'-D '

. Diese Signale überschreiten die Werte ±3 V nur 35 kommenden Impulse auf den ersten Multivibrator MSl dann, wenn die Werte 2A, 25, 2 C, 2D auftreten, wie und den Oszillator 7 geführt werden. Die erste UND-es Kurve L3 in F i g. 5 zeigt. Das gleichgerichtete Schaltung 5 bleibt so lange in Bereitschaft, bis die Signal Z/3, das am Ausgang des Gleichrichters 1 er- Schaltung 21 ein Signal vom Oszillator? empfängt, scheint, erreicht die Schwellwertdetektoren 2 und 3 In diesem Augenblick gibt die Schaltung 21 kein sowie die. erste ODER-Schaltung 4. Vom zweiten 40 Signal mehr ab. Dann empfängt der Oszillator? alle Schwellwertdetektor 3 wird das Signal der Abstimm- zu unbestimmtenZeiten auftretenden Impulse, woschaltung 15 zugeführt, welche auf eine Schwingungs- durch er jzwar !angestoßen, aber .!verschoben wird, dauer von 4Θ eingestellt ist. Die Zellen 16' bzw. 18' Wenn.die Schaltung21 abfällt,, arbeitet das gesamte in F i g. 5 stellen die. rAusgangssignale der Abstimm- System nur mit den von der Impulsauswahlschaltung 10 einrichtung 15 .bzw. .des Verzögerers 17 in Fig. 4 45 abgegebenen ;Torsignalen.. Diese .Torsignale, die in dar. Diese Inipulse, die um 4Θ voneinander getrennt bezug ,aiif/^jdie^uber^gene^.Signiile^in,.zufälliger and, beeinflussen',und synchronisieren den Oszillator 7, Reihenfolge-'erecheine^.ixeten.zu/Zeitpunkten auf, Während desVAnsprechens des Oszillators erscheinen die von .'-den ^Zeiten, fr.abweichen und in., denen ein an den .Ausgängenil.bzw.' Ϊ2 der Impulsauswahl- Überschreiten'rder^Schwellwerte,sehr"selten ist Daschaltüng 10 dietVorsignale 11' bzw. 12' (Fig. 5). 50 durch wirid/de]i|Oszfta^^ . These signals exceed the values ± 3 V only 35 impulses coming to the first multivibrator MS1 when the values 2A, 25, 2 C, 2D occur and the oscillator 7 is guided. The first AND curve L3 in FIG. 5 shows. The rectified circuit 5 remains in readiness until the signal Z / 3, the circuit 21 at the output of the rectifier 1, a signal from the oscillator? receives, appears, reaches the threshold detectors 2 and 3 At this moment the circuit 21 does not give any as well as the. first OR circuit 4. More from the second 40 signal. Then the oscillator receives? all threshold value detector 3 is the signal of the tuning pulses occurring at indefinite times, supplied to circuit 15, which is set to an oscillation through it jzwar! but.! shifted, duration of 4Θ. The cells 16 'and 18', respectively, when the circuit 21 drops out, the whole in FIG. 5 represent the. rOutput signals of the voting system only with the device 15 .bzw by the pulse selection circuit 10. . of the retarder 17 in FIG. 4 45 delivered ; Gate signals .. These gate signals, which are shown in. These pulse pulses, which are separated from each other by 4Θ, aiif / ^ jdie ^ uber ^ gene ^ .Signiile ^ in, "random and" influence ", and synchronize the oscillator 7, sequence- 'erecheine ^ .ixeten. to / times, while the oscillator is responding, the times that deviate from .'- the ^ times, fr. Ϊ2 of the impulse selection exceeding 'thresholds, very "rarely is Daschaltüng 10 the t pre-signals 11' or 12 '(Fig. 5). 50 by wirid / de] i | Oszfta ^^

Diese Torsignale treten aber nicht unbedingt zu den wiederum*;:die^ Aüsgängssignale/. der Impulsauswahlgewünschten' Zeitpunkten", auf. Daher werden die schaltungJLÖ ,weiter, vefschobQn werden., Sobald aber Impulse 18' dem Oszillator 7 zugeführt; der dann .die ein .Ausgangssignal ^der- Impiüsauswahlschaltung 10 Impulse Ii' und 12' im richtigen Augenblick (im Ver- ... zum". Zeitpunkt ti},: erscheintj? \,bleibt ■ idas System f auf gleicK zu den Signalen) erscheinen läßt -.,'* '":'.'.!"' 55 dieserTStelliing!,stellen,^die;iinmerhm:umdenBetrag(9 j. Es ist jedoch möglich, den Taktgeber anzustoßen verschoben; sein kann.f. Jetzt ^tasten ein dritter mono? und zu synchronisieren, ohne daß anfangs eine defi- stabiler^Multivibrator.MS3,-ein,dritter,;bzwi"vierter nierte Taktfolge gesendet wird. In diesem Fall wird der SchwellwertdetektorM ,,bzw^^J^sowieTeine., vierte Taktgeber durch das übertragene Signal selbst syn- ODER-Schaltung 24 .die^Signale in'bezug auf ;die chronisiert, wobei ein Verlust des ersten Teils der In- 60 Werte .^2 F^ bzw.. 0. ab. ,Wenn die Ausgangssignale formation in Kauf genommen werden muß. In diesem der „ Impulsaüswahlschaltung 10. nicht, richtig einge-FaIl müssen die.in F i g. 4 strichpunktierten Einheiten stellt ,sind,,,"werden.,während\ 'des.,.Auftretens dieser in die Schaltung aufgenommen werden. Solange auf Aüsgängssignale einige Amplituden,deri.Betrag0 und der Leitung8 kein Ausgangssignal vom Oszillator? ,,, '+2V{.,überschreiten,,wäÜend'dieser-Effekt nicht auferscheint, .hält;: die ; Schaltung 21 über eine dritte 65 tritt,riwenn" die AüsgÄgssignäle^der, ImpulsäuswählpDER-Schaltung 19' sowohl die erste UND-Schal- "schaltung 10 .richtig ,eingesteU^sind'^ig! 3). \Die tung 5 als auch die zweite UND-Schaltung Σ in Bereit- erwähnte Schwellwertuberschreitüng dient zum.^Ver- f scHaft, wodurch die von der ersten ODER-Schaltung 4 schieben der Ausgangssignäle^^der'* Impulsauswahl-These gate signals do not necessarily occur with the turn * ;: the ^ exit signals /. Therefore the circuit will be shifted further, but as soon as pulses 18 'are fed to the oscillator 7, which then receives the one output signal from the pulse selection circuit 10 pulses Ii' and 12 'at the right moment (in the ... at ". time ti} ,: appearsj? \, remains ■ i the system f at the same time as the signals) lets appear -., '*'": '.'.! "'55 thisTStelliing! , put, ^ die; inmerhm: shifted by the amount (9 j. However, it is possible to trigger the clock generator; can be. f . Now ^ key a third mono? and synchronize without initially using a defrostable ^ multivibrator. MS3 , -a, third,;. bzwi "fourth-defined clock sequence is sent in this case, the SchwellwertdetektorM is ,, or ^^ J ^ sowieTeine, fourth clock by the transmitted signal itself OR circuit 24 syn ^ .the signals in '. referring to ; which chronizes, whereby a loss of the first part of the In- 60 values. ^ 2 F ^ or .. 0. ab., If the output signals fo rmation must be accepted. In this case, the “pulse selection circuit 10. Not correctly set, the. In FIG. 4 dot-dash units are ,,, "are., While \ 'the.,. Occurrence of these are included in the circuit. As long as some amplitudes, the amount 0 and the line 8 no output signal from the oscillator? ,,,' + 2 V {. , Exceed ,, while this effect does not appear,. Lasts ;: the; circuit 21 via a third 65 occurs when "the output signals ^ of the pulse selection circuit 19 'both the first AND switch" circuit 10 .correct, establishedU ^ are '^ ig! 3). \ The device 5 as well as the second AND circuit Σ in Ready-mentioned threshold exceeding serves to. ^ f scHaft, whereby the of the first OR circuit 4 shift the output signals ^^ the '* pulse selection-

schaltung 10 um eine Zeiteinheit. Wenn zufällige Überschreitungen der Schwellwerte 0 und +2 V[ auftreten, beispielsweise durch Rauschen, muß ein Übersteigen der Schwellwerte verhindert werden, damit ein falsches Ausgangssignal der Impulsauswahlschaltung vermieden wird. Daher wird das Ausgangssignal der Impulsauswahlschaltung 10 nur dann verschoben, wenn das Überschreiten der Schwellwerte in mehreren charakteristischen Zeitpunkten U auftritt. Und zwar geschieht das durch Einschalten eines Integrations- ίο gliedes 25 hinter den dritten monostabilen Multivibrator. Eine dritte UND-Schaltung Σ" tastet dann in bestimmten Zeitabständen mittels eines Niederfrequenzgenerators BF das Integrationsglied 25 ab. Der Ausgang der UND-Schaltung Σ" wird dann der Impulsauswahlschaltung 10 zugeführt, die die Verschiebung der Torsignale in der oben beschriebenen Weise vollführt.circuit 10 by a unit of time. If the threshold values 0 and +2 V [ are accidentally exceeded, for example due to noise, the threshold values must be prevented from being exceeded in order to avoid an incorrect output signal from the pulse selection circuit. The output signal of the pulse selection circuit 10 is therefore shifted only when the threshold values are exceeded in several characteristic times U. This is done by switching on an integration element 25 behind the third monostable multivibrator. A third AND circuit Σ " then scans the integration element 25 at certain time intervals by means of a low frequency generator BF . The output of the AND circuit Σ" is then fed to the pulse selection circuit 10, which shifts the gate signals in the manner described above.

Claims (4)

Patentansprüche: aoClaims: ao 1. Empfangsschaltungsanordnung zur Durchführung des Übertragungsverfahrens für binäre Daten nach Patent 1 293 186, gemäß dem die zur Übertragung bestimmte Datenfolge oder eine aus dieser gebildete Signalfolge als spiegelbildliche Folge wiederholt wird und jedem aus der zu übertragenden Folge gebildeten Doppelimpuls ein diskreter Wert eines zusätzlichen Signalparameters zugeordnet wird, derart, daß als zusätzliche Signalparameter Spannungspegel gewählt werden, daß die zu übertragende binäre Bitfolge in eine quaternäre Folge umgewandelt wird, deren Elemente die Werte -P1, -P2, +Pi, +P2 annehmen, wobei der Ausgang des Übertragungskanals auf die empfängerseitige Parallelschaltung eines Verzögerers und eines Inverters führt und die Ausgänge dieser Schaltmittel mit den Eingängen eines Summierers verbunden sind, an dessen Ausgang die zu übertragenden Daten abgegriffen werden, dadurch gekennzeichnet, daß an den Ausgang des Summierers (Σ') ein Taktgeber angeschlossen ist, dessen zu ausgewählten Zeitpunkten U erscheinende Impulse auf die nachgeschaltete bekannte Abtastschaltung geführt sind.1.Receiving circuit arrangement for carrying out the transmission method for binary data according to Patent 1,293,186, according to which the data sequence intended for transmission or a signal sequence formed from it is repeated as a mirror image sequence and a discrete value of an additional signal parameter is assigned to each double pulse formed from the sequence to be transmitted is, in such a way that voltage levels are selected as additional signal parameters that the binary bit sequence to be transmitted is converted into a quaternary sequence, the elements of which assume the values -P 1 , -P 2 , + Pi, + P2, the output of the transmission channel being on the receiver-side parallel connection of a delay and an inverter and the outputs of these switching means are connected to the inputs of an adder, at the output of which the data to be transmitted are tapped, characterized in that a clock is connected to the output of the adder (Σ '), whose too selected At times U appearing pulses are fed to the downstream known sampling circuit. 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß der Ausgang des Summierers 1) mit dem Eingang eines Gleichrichters (1) verbunden ist, an dessen Ausgang zwei Schwellwertdetektoren (2 und 3) angeschlossen sind, deren Ausgänge an einer gemeinsamen ersten ODER-Schaltung (4) liegen, daß eine mit dem Ausgang dieser ODER-Schaltung (4) verbundene erste UND-Schaltung (5) über eine erste monostabile Kippschaltung (MSl) mit einer Oszillatorschaltung (7) verbunden ist und daß der Ausgang der Oszillatorschaltung (7) über einen ersten Verzögerer (8 a) mit dem Eingang einer Impulsauswahlschaltung (10) verbunden ist, deren Ausgänge über eine zweite monostabile Kippschaltung (MST) einerseits an dem zweiten Eingang der ersten UND-Schaltung (S) liegen und andererseits die gewünschten Abtastimpulse liefern.2. Circuit arrangement according to claim 1, characterized in that the output of the adder 1 ) is connected to the input of a rectifier (1), at the output of which two threshold value detectors (2 and 3) are connected, the outputs of which are connected to a common first OR Circuit (4) that a first AND circuit (5) connected to the output of this OR circuit (4) is connected to an oscillator circuit (7) via a first monostable multivibrator (MS1) and that the output of the oscillator circuit ( 7) is connected via a first delay (8 a) to the input of a pulse selection circuit (10), the outputs of which are connected to the second input of the first AND circuit (S) via a second monostable multivibrator (MST) and the desired sampling pulses deliver. 3. Schaltungsanordnung nach den Ansprüchen 1 und 2, dadurch gekennzeichnet, daß der Ausgang des zweiten Schwellwertdetektors (3) mit dem Eingang einer Abstimmschaltung (15) verbunden ist, deren Ausgang auf den Eingang des zweiten Verzögerers (17) führt, und daß der Ausgang des zweiten Verzögerers (17) einerseits mit dem Eingang der Impulsauswahlschaltung (10) verbunden ist, andererseits auf den Eingang einer zweiten logischen ODER-Schaltung (6) geführt ist, welche zwischen der ersten UND-Schaltung (S) und der ersten monostabilen Kippschaltung (MSl) angeordnet ist.3. Circuit arrangement according to claims 1 and 2, characterized in that the output of the second threshold value detector (3) is connected to the input of a tuning circuit (15), the output of which leads to the input of the second delay (17), and that the output of the second delay (17) is connected on the one hand to the input of the pulse selection circuit (10), on the other hand to the input of a second logical OR circuit (6) which is connected between the first AND circuit (S) and the first monostable multivibrator ( MSl) is arranged. 4. Schaltungsanordnung nach den Ansprüchen 1 und 2, dadurch gekennzeichnet, daß der Ausgang der Gleichrichterschaltung (1) mit den parallelgeschalteten Eingängen eines dritten Schwellwertdetektors (22) und eines vierten Schwellwertdetektors (23) verbunden ist, deren Ausgänge auf eine gemeinsame vierte ODER-Schaltung (24) führen, daß der Ausgang der vierten ODER-Schaltung (24) über eine zweite UND-Schaltung (Σ) und eine dritte monostabile Kippschaltung (MS3) sowie über ein Integrationsglied (25) mit dem Eingang einer dritten UND-Schaltung (Σ") verbunden ist, daß der zweite Eingang der dritten UND-Schaltung (Σ") mit dem Ausgang eines Niederfrequenzgenerators (BF) verbunden ist, daß der Ausgang der dritten UND-Schaltung (Σ") auf den Eingang der Impulsauswahlschaltung (10) führt und daß an den Ausgang der Oszillatorschaltung (T) ein Inverter (21) geschaltet ist, dessen Ausgang auf eine in die Verbindung zwischen dem Ausgang der zweiten monostabilen Kippschaltung (MST) und dem Eingang der ersten UND-Schaltung (S) geschaltete dritte ODER-Schaltung (19) führt, und daß der Ausgang dieser ODER-Schaltung (19) mit dem zweiten Eingang der zweiten UND-Schaltung (Σ) verbunden ist.4. Circuit arrangement according to claims 1 and 2, characterized in that the output of the rectifier circuit (1) is connected to the parallel inputs of a third threshold detector (22) and a fourth threshold detector (23), the outputs of which are connected to a common fourth OR circuit (24) lead that the output of the fourth OR circuit (24) via a second AND circuit (Σ) and a third monostable multivibrator (MS3) and via an integration element (25) to the input of a third AND circuit (Σ ") is connected that the second input of the third AND circuit (Σ") is connected to the output of a low frequency generator (BF) that the output of the third AND circuit (Σ ") leads to the input of the pulse selection circuit (10) and that an inverter (21) is connected to the output of the oscillator circuit (T) , the output of which is connected to a connection between the output of the second monostable multivibrator (MST) and the input of the e rsten AND circuit (S) connected third OR circuit (19) leads, and that the output of this OR circuit (19) is connected to the second input of the second AND circuit (Σ) . Hierzu 1 Blatt Zeichnungen 109508/99.For this 1 sheet of drawings 109508/99.

Family

ID=

Similar Documents

Publication Publication Date Title
DE895310C (en) Externally controlled or self-excited circuit for the delivery of a series of periodic pulses, e.g. for television purposes
DE879718C (en) Device on the receiving side of a time division multiplex system with pulse code modulation
DE2537937C2 (en) Synchronization circuit which enables the reception of pulses contained in a disturbed input signal by determining a favorable sampling time
DE2705780C3 (en) Repeater for receiving and transmitting data signals
DE1291770B (en) Subscription television system and associated transmitter and receiver accessory
DE2529995C3 (en) Synchronization method for the use of a color in a TDMA communication system
DE1116749B (en) Method for obfuscating message signals
DE3340553C2 (en)
DE3343455A1 (en) CIRCUIT ARRANGEMENT FOR DETECTING THE VERTICAL BLANK GAPS IN AN IMAGE SIGNAL
DE1437713C (en) Binary data receiving circuitry
DE1437713B2 (en) RECEIVING CIRCUIT ARRANGEMENT FOR BINARY DATA
DE2228069C3 (en) Method and device for suppressing interference in frequency-modulated signals
DE2300762B2 (en) Arrangement for the recovery of the information from an encoded message
DE2456178A1 (en) CIRCUIT ARRANGEMENT FOR AN AUTOMATIC GAIN CONTROL FOR CODED DATA
DE3528086A1 (en) GENERATOR FOR BURST KEY PULSE
DE3832330C2 (en) Circuit arrangement for deriving horizontal-frequency and critical-frequency pulses
DE845218C (en) Multiplex transmission device
DE2521797B2 (en) CIRCUIT ARRANGEMENT FOR HORIZONTAL SYNCHRONIZATION IN A TELEVISION RECEIVER
DE939333C (en) Device for separating synchronization and signal pulses with pulse code modulation
DE1083310B (en) Device for the encryption or decryption of television signals
DE955607C (en) Coding procedure for telecommunication systems working with code pulses
DE2923911C2 (en) Circuit arrangement for generating sync pulses for the vertical deflection stage in television receivers
DE2247833C2 (en) Circuit arrangement for counting telephone charge units and displaying them in currency units
DE1512242C (en) Circuit arrangement for generating pulses with a low pulse frequency by means of a high-frequency input signal
DE1762503C3 (en) Circuit arrangement for evaluating and recognizing a specific character string