DE1233008B - Discriminator circuit - Google Patents

Discriminator circuit

Info

Publication number
DE1233008B
DE1233008B DE1965J0029520 DEJ0029520A DE1233008B DE 1233008 B DE1233008 B DE 1233008B DE 1965J0029520 DE1965J0029520 DE 1965J0029520 DE J0029520 A DEJ0029520 A DE J0029520A DE 1233008 B DE1233008 B DE 1233008B
Authority
DE
Germany
Prior art keywords
transistors
signal sequence
discriminator circuit
emitters
reference point
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE1965J0029520
Other languages
German (de)
Inventor
Dipl-Ing Fritz Haberl
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Airbus Defence and Space GmbH
Original Assignee
Messerschmitt Bolkow Blohm AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Messerschmitt Bolkow Blohm AG filed Critical Messerschmitt Bolkow Blohm AG
Priority to DE1965J0029520 priority Critical patent/DE1233008B/en
Priority to GB4739066A priority patent/GB1161563A/en
Priority to FR85249A priority patent/FR1502366A/en
Publication of DE1233008B publication Critical patent/DE1233008B/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K9/00Demodulating pulses which have been modulated with a continuously-variable signal
    • H03K9/04Demodulating pulses which have been modulated with a continuously-variable signal of position-modulated pulses
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06GANALOGUE COMPUTERS
    • G06G7/00Devices in which the computing operation is performed by varying electric or magnetic quantities
    • G06G7/12Arrangements for performing computing operations, e.g. operational amplifiers
    • G06G7/14Arrangements for performing computing operations, e.g. operational amplifiers for addition or subtraction 
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06GANALOGUE COMPUTERS
    • G06G7/00Devices in which the computing operation is performed by varying electric or magnetic quantities
    • G06G7/12Arrangements for performing computing operations, e.g. operational amplifiers
    • G06G7/18Arrangements for performing computing operations, e.g. operational amplifiers for integration or differentiation; for forming integrals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06GANALOGUE COMPUTERS
    • G06G7/00Devices in which the computing operation is performed by varying electric or magnetic quantities
    • G06G7/12Arrangements for performing computing operations, e.g. operational amplifiers
    • G06G7/18Arrangements for performing computing operations, e.g. operational amplifiers for integration or differentiation; for forming integrals
    • G06G7/184Arrangements for performing computing operations, e.g. operational amplifiers for integration or differentiation; for forming integrals using capacitive elements

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)
  • Control Of Motors That Do Not Use Commutators (AREA)

Description

Diskriminatorschaltung Die Erfindung bezieht sich auf eine vielseitig anwendbare Diskriminatorschaltung zur Bildung eines Signals, das einem Mittelwert eines Signals proportional ist, welches aus einer Signalfolge mit Hilfe einer weiteren Signalfolge ausgetastet ist. Beispielsweise ist die Diskriminatorschaltung als Selektions-Diskriminator mit Halteglied für getastete Regelung anwendbar, und zwar sowohl als Zeitdiskriminator als auch als Amplitudendiskriminator.Discriminator circuit The invention relates to a versatile Applicable discriminator circuit for the formation of a signal which has an average value of a signal is proportional, which is composed of a signal sequence with the help of another Signal sequence is blanked. For example, the discriminator circuit is used as a selection discriminator with holding element for keyed control applicable, both as a time discriminator as well as an amplitude discriminator.

Der Erfindung liegt die Aufgabe zugrunde, einen relativ schnell arbeitenden Diskriminator geringen Leistungsbedarfs zu schaffen, der sich mit niedrigem Gesamtaufwand realisieren läßt.The invention is based on the object of a relatively fast working To create a discriminator with a low power requirement and a low overall cost can be realized.

Bei einer eingangs genannten Diskriminatorschaltung wird die Erfindung in einer Kombination von Merkmalen gesehen, die dadurch gekennzeichnet ist, daß zwei gleichsinnig in Reihe geschalteten komplementären Transistoren gegen einen Bezugspunkt entgegengesetzte Basisvorspannungen zugeführt sind, daß ihre miteinander verbundenen Kollektoren an einem Belag eines Kondensators angeschlossen sind, dessen anderer Belag mit dem Bezugspunkt verbunden ist, daß die Emitter der beiden Transistoren an die entgegengesetzten Pole einer Konstantstromquelle angeschlossen sind, daß ein von einer Signalfolge gesteuerter Schalter vorgesehen ist, mit dem die an den Emittern der beiden Transistoren durch die Konstantstromquelle aufgebaute Spannung kurzschließbar ist, und daß ferner den beiden Emittern der Transistoren eine andere Signalfolge zugeführt ist.In the case of a discriminator circuit mentioned at the outset, the invention seen in a combination of features, which is characterized in that two complementary transistors connected in series in the same direction against one Reference point opposite base biases that their are fed to each other connected collectors are connected to a coating of a capacitor, whose other coating is connected to the reference point that the emitters of the two transistors are connected to the opposite poles of a constant current source that a controlled by a signal sequence switch is provided with which the to Voltage built up by the constant current source emitters of the two transistors can be short-circuited, and that the two emitters of the transistors are also different Signal sequence is supplied.

Die beschriebene Schaltung arbeitet als Zeitdiskriminator, wenn gemäß einer Weiterbildung der Erfindung zwei von einer auszutastenden Signalfolge wechselweise betätigte Schalter vorgesehen sind, von denen jeder an den Emitter eines Transistors und den Massebezugspunkt angeschlossen ist, wobei in einer vorteilhaften Weiterbildung der Erfindung die Schalter mit Transistoren realisiert sind.The circuit described works as a time discriminator if according to According to a further development of the invention, two of a signal sequence to be scanned alternately actuated switches are provided, each of which is connected to the emitter of a transistor and the ground reference point is connected, in an advantageous further development of the invention, the switches are implemented with transistors.

In einer anderen Weiterbildung der Erfindung sind an die Emitter der beiden Transistoren die Ausgangsleitungen einer Gegentaktschaltung angeschlossen, die Ströme führen, deren Summe einen konstanten Wert hat und deren Differenz direkt proportional -einer am Eingang der Gegentaktschaltung angelegten , Signalspannung ist.In another embodiment of the invention, the emitters are the the output lines of a push-pull circuit are connected to both transistors, carry the currents, the sum of which has a constant value and the difference of which is direct proportional - a signal voltage applied to the input of the push-pull circuit is.

Bei einer zweckmäßigen Weiterbildung dieser Ausbildungsform des Diskriminators besteht die Gegentaktschaltung aus zwei in Serie geschalteten Widerständen, die mit ihren äußeren Anschlüssen an ; den Emittern der beiden Transistoren angeschlossen sind, wobei die auszutastende Impulsfolge am Bezugspunkt der Diskriminatorschaltung und der Mitte dieser beiden Widerstände zugeführt ist. Die Widerstände sind dabei zweckmäßig von den Emitter-Kollektor-Strecken zweier komplementärer Transistoren gebildet.In an expedient further development of this form of training of the discriminator the push-pull circuit consists of two resistors connected in series, the with their external connections; connected to the emitters of the two transistors are, the pulse train to be blanked at the reference point of the discriminator circuit and fed to the middle of these two resistors. The resistances are there expediently from the emitter-collector paths of two complementary transistors educated.

Die Zeichnung zeigt Ausführungsbeispiele der Erfindung, und zwar F i g. 1 eine Anwendung als Zeitdiskriminator, F i g. 2 eine Anwendung als Amplitudendiskriminator, F i g. 3 eine Ausführungsform einer am Eingang eines nach F i g. 2 ausgebildeten Diskriminators angeordneten Gegentaktschaltung.The drawing shows exemplary embodiments of the invention, namely F i g. 1 an application as a time discriminator, FIG. 2 an application as an amplitude discriminator, F i g. 3 shows an embodiment of an at the entrance of a according to FIG. 2 trained Discriminator arranged push-pull circuit.

Die F i g. 1 zeigt einen Zeitdiskriminator 1, dem im Prinzip eine Brückenschaltung zugrunde liegt, die aus den Emitter-Kollektor-Strecken zweier komplementärer Transistoren Ti und T" und aus Schaltern Si und S., gebildete Brückenzweige aufweist, sowie eine Brückendiagonale mit einem Schalter So und eine weitere Brückendiagonale mit einem Kondensator C. Die Brückenschaltung ist an ihren mit dem Schalter So verbundenen Eckpunkten 2 und 3 ein gleichbleibender Strom J zugeführt, der einer Konstantstromquelle 4 entnommen ist. Die Emitter 5 und 6 der beiden komplementären Transistoren T1. und T2 sind an besagten Eckpunkten 2 und 3 angeschlossen und ihre miteinander verbundenen Kollektoten 7 und 8 an einen Belag 9 des Kondensators C, dessen anderer Belag 10 mit einem Bezugspunkt 11 der Schaltung verbunden ist. Die Basisanschlüsse 12 und 13 der beiden Transistoren T1 und T2 sind mit entgegengesetzten Polen zweier Gleichspannungsquellen 14 und 15 verbunden, deren andere Pole mit dem Bezugspunkt 11 der Schaltung verbunden sind.The F i g. 1 shows a time discriminator 1, which in principle is based on a bridge circuit which has bridge branches formed from the emitter-collector paths of two complementary transistors Ti and T ″ and from switches Si and S, as well as a bridge diagonal with a switch So and a further bridge diagonal with a capacitor C. The bridge circuit is supplied with a constant current J at its corner points 2 and 3 connected to the switch So, which current J is taken from a constant current source 4. The emitters 5 and 6 of the two complementary transistors T1 and T2 are connected to the aforementioned Corner points 2 and 3 are connected and their interconnected collector nodes 7 and 8 are connected to a surface 9 of the capacitor C, the other surface 10 of which is connected to a reference point 11. The base connections 12 and 13 of the two transistors T1 and T2 have opposite poles of two DC voltage sources 14 and 15 connected, the other poles of which with the reference point 11 of the Sch aging.

Geht man davon aus, daß alle Schalter So, S1 und S2 geschlossen sind, und die Transistoren T1 und T2 auf Grund der ihnen aus den Gleichspannungsquellen 14 und 15 zugeführten Vorspannungen gesperrt sind, so fließen über die Transistoren T1 und 72 nur ihre vernachlässigbar kleinen Restströme. Der aus der Konstantstromquelle 4 kommende Brückenstrom J fließt nur über die beiden Schalter S1 und S2 bzw. So.If it is assumed that all switches So, S1 and S2 are closed and the transistors T1 and T2 due to the are locked them from the DC voltage sources 14 and 15 supplied bias voltages, so flow through transistors T1 and 7 2 only their negligible Residual currents. The bridge current J coming from the constant current source 4 only flows via the two switches S1 and S2 or So.

Steuert man den Schalter So mit einer Signalfolge, die aus einer weiteren, die Sehalter S, und S., steu- erden siunalfolge sivlale austastet, -so fegt bei offenen Schaltern So und S1 ein konstanter Strom vom positiven Pol der Konstantstromquelle 4 über den Transistor T1 und über den Kondensator C sowie den Schalter S, nach dem negativen Pol der Konstantstromquelle 4. Der Transistor T2 ist dabei gesperrt. Der Kondensator C wird also mit einem konstanten Strom geladen, wobei die Spannung an seinen Belägen linear mit der Zeit ansteigt. Wird nun der Schalter S1 geschlossen und der Schalter S2 geöffnet, wobei der Schalter So noch offen ist, so fließt ein gleicher Strom Jc in umgekehrter Richtung (die ein mit unterbrochener Linie dargestellter Pfeil anzeigt) durch den Kondensator C und den Transistor T2. Die Spannung am Kondensator C wird nun mit der gleichen Steilheit abgebaut, mit der sie aufgebaut wurde. Am Ende der beiden Ladungszeiten ist die Spannung am Kondensator dann proportional dem Zeitunterschied zwischen der zeitlichen Mitte eines den Schalter So steuernden Impulses und dem Umschaltzeitpunkt der Schalter S1 und S2. Die Schalter So, S1 und S2 können in bekannter Weise durch Transistoren ersetzt sein.If you control the So switch with a signal sequence that consists of another, the Sehalter S and S. earth siunalsequence sivlale gathers, -so sweeps with open switches So and S1 a constant current from the positive pole of the constant current source 4 via the transistor T1 and via the capacitor C and the switch S, to the negative pole of the constant current source 4. The transistor T2 is blocked. The capacitor C is thus charged with a constant current, the voltage on its coatings increasing linearly over time. If switch S1 is now closed and switch S2 is opened, with switch So still open, the same current Jc flows in the opposite direction (indicated by an arrow shown with a broken line) through capacitor C and transistor T2. The voltage across the capacitor C is now reduced with the same steepness with which it was built up. At the end of the two charging times, the voltage on the capacitor is then proportional to the time difference between the temporal center of a pulse controlling the switch So and the switching time of the switches S1 and S2. The switches So, S1 and S2 can be replaced by transistors in a known manner.

In der F i g. 2, die eine Anwendung der Schaltung als Amplitudendiskriminator 20 zeigt, sind alle mit der F i g. 1 übereinstimmenden Teile mit gleichen Bezugszeichen versehen. An Stelle der in F i g. 1 gezeigten Schalter S1 und S2 sind an den Eckpunkten 2 und 3 der Brückenschaltung die Ausgangsleitungen 21 und 22 einer Gegentaktschaltung 25 angeschlossen. Diese Leitungen 21 und 22 führen Ströme J7 und J8, deren Summe konstant ist und deren Differenz direkt proportional einer am Eingang 23 der Gegentaktschaltung 25 angelegten Signalspannung 24 einer auszutastenden Signalfolge ist.In FIG. 2, which shows an application of the circuit as an amplitude discriminator 20 , are all shown with FIG. 1 corresponding parts are provided with the same reference numerals. Instead of the in FIG. 1, the output lines 21 and 22 of a push-pull circuit 25 are connected to the corner points 2 and 3 of the bridge circuit. These lines 21 and 22 carry currents J7 and J8, the sum of which is constant and the difference of which is directly proportional to a signal voltage 24 applied to the input 23 of the push-pull circuit 25 of a signal sequence to be scanned.

Bei geschlossenem Schalter So fließt,ein konstanter Strom Jaus der Konstantstromquelle 4 über diesen Schalter. Die beiden komplementären Transistoren T1 und T2 sind durch die aus den Gleichspannungsquellen 13 und 14 an ihren Basisanschlüssen 12 und 13 anliegenden Spannungen gesperrt. Der Kondensator C ist somit stromlos. Wird nun der Schalter So durch das Signal einer austastenden Impulsfolge geöffnet, so fließt ein Anteil (J7) des Stromes J durch die Gegentaktschaltung 25 und ein weiterer Anteil (J5) durch die Transistoren T1 und T2.When the switch So is closed, a constant current Jaus der flows Constant current source 4 via this switch. The two complementary transistors T1 and T2 are connected to their base terminals by the DC voltage sources 13 and 14 12 and 13 applied voltages blocked. The capacitor C is thus de-energized. If the switch So is now opened by the signal of a blanking pulse train, so a portion (J7) of the current J flows through the push-pull circuit 25 and further part (J5) through the transistors T1 and T2.

Wenn dabei die Signalspannung 24 einer auszutastenden Signalfolge gerade den Wert Null hat, so sind die Ströme J7 und J$ an der Gegentaktschaltung einander gleich und auch die Ströme J5 und J0 durch die Transistoren T1 und T2. Der Kondensator C ist dabei stromlos. Er führt nur dann einen Strom JA, wenn die Differenz von J7 und J8 ungleich Null ist, und zwar gilt in diesem Fall JA = J5 - Js = J8 - J7. In der F i g. 3 ist eine Ausführungsform einer Gegentaktschaltung gezeigt, die am Eingang einer nach F i g. 2 ausgebildeten Diskriminatorschaltung angeordnet ist, wobei von der Diskriminatorschaltung selbst nur die mit den Eckpunkten 2 und 3 ihrer Brückenschaltung verbundenen Teile dargestellt sind, Alle mit der F i g. 2 übereinstimmenden Teile sind mit den gleichen Bezugszeichen versehen.If the signal voltage 24 is a signal sequence to be blanked just has the value zero, the currents J7 and J $ are at the push-pull circuit equal to each other and also the currents J5 and J0 through the transistors T1 and T2. The capacitor C is de-energized. It only carries a stream of YES when the Difference between J7 and J8 is not equal to zero, namely in this case YES = J5 - Js = J8 - J7. In FIG. 3 is one embodiment of a push-pull circuit shown, which at the entrance of a according to F i g. 2 trained discriminator circuit is arranged, the discriminator circuit itself only with the corner points 2 and 3 of their bridge circuit connected parts are shown, all with the F i g. 2 corresponding parts are provided with the same reference numerals.

Die Gegentaktschaltung besteht aus den beiden hintereinandergeschalteten Widerständen R1 und R2. deren äußere Anschlüsse mit den Eckpunkten 2 und 3 der Brücke verbunden sind. Die austastende Signalspannung 24 ist an einen Bezugspunkt 11 und am Verbindungspunkt der beiden vorzugsweise gleich grof Widerstände R1 und R,, zugeführt. In einer speziellen nicht dargestellten Ausbildungsform sind die Widerstände R1 und R.= von Emitter-Kollektor.-Strecken zweier komplementärer Transistoren gebildet.The push-pull circuit consists of the two resistors R1 and R2 connected in series. whose outer connections are connected to corner points 2 and 3 of the bridge. The gating signal voltage 24 is preferably at a reference point 11 and at the connection point of the two equally large resistors R1 and R ,, supplied. In In a special embodiment, not shown, the resistors R1 and R. = formed by emitter-collector paths of two complementary transistors.

Claims (6)

Patentansprüche-1. Diskriminatorschaltung zur Bildung eines Signals, das einem Mittelwert eines Signals proportional ist, welches aus einer Signalfolge mit Hilfe einer weiteren Signalfolge ausgetastet ist, dadurch gekennzeichnet, daß zwei gleichsinnig in Reihe geschalteten komplementären Transistoren (T1 und T2) gegen einen Bezugspunkt entgegengesetzte Basisvorspannungen zugeführt sind, daß ihre miteinander verbundenen Kollektoren (7 und 8) an einem Belag (9) eines Kondensators (C) angeschlossen sind, dessen anderer Belag (10) mit dem Bezugspunkt (11) verbunden ist, daß die Emitter (5 und 6) der beiden Transistoren (T1 und T..,) an die entgegengesetzten Pole einer Konstantstromquelle (4) angeschlossen sind, daß ein von einer Signalfolge gesteuerter Schalter (So) vorgesehen ist, mit dem die an den Emittern (5 und 6) der beiden Transistoren (Ti und T2) durch die Konstantstromquelle (4) aufgebaute Spannung kurzschließbar ist, und daß ferner den beiden Emittern (5 und 6) der Transistoren (T1 und T2) eine andere Signalfolge zugeführt ist. Claims-1. Discriminator circuit for forming a signal which is proportional to a mean value of a signal which is blanked from a signal sequence with the aid of a further signal sequence, characterized in that two complementary transistors (T1 and T2) connected in series in the same direction are supplied with base biases opposite to a reference point, that their interconnected collectors (7 and 8) are connected to one surface (9) of a capacitor (C), the other surface (10) of which is connected to the reference point (11), that the emitters (5 and 6) of the two transistors (T1 and T ..,) are connected to the opposite poles of a constant current source (4) that a controlled by a signal sequence switch (So) is provided with which the at the emitters (5 and 6) of the two transistors (Ti and T2) by the constant current source (4) built up voltage can be short-circuited, and that furthermore the two emitters (5 and 6) of the transistors (T1 and T2) have an and ere signal sequence is supplied. 2. Diskriminatorschaltung nach Anspruch 1, gekennzeichnet durch zwei von einer auszutastenden Signalfolge wechselweise betätigte Schalter (S1 und S2), von denen jeder mit einem Emitter (Ei bzw. E2) und dem Bezugspunkt (11) verbunden ist. 2. Discriminator circuit according to claim 1, characterized by two of a signal sequence to be blanked alternately operated switches (S1 and S2), each of which has an emitter (egg or E2) and the reference point (11) is connected. 3. Diskriminatorschaltung nach Anspruch 1 und 2, dadurch gekennzeichnet, daß die Schalter (So, S1 und S2) Transistoren sind. 3. Discriminator circuit according to Claim 1 and 2, characterized in that the switches (So, S1 and S2) are transistors are. 4. Diskrimmatorschaltung nach Anspruch 1, dadurch gekennzeichnet, daß an die Emitter (_° und 6) der beiden Transistoren (T1 und T2) die Ausgangsleitungen (21 und 22) einer Gegentaktschaltung (25) angeschlossen sind, die Ströme führen, deren Summe konstant ist und deren Dif. ferenz direkt proportional einer am Eingang (23; der Gegentaktschaltung (25) angelegten Signal Spannung ist. 4. Discrimmator circuit according to claim 1, characterized in that the Emitter (_ ° and 6) of the two transistors (T1 and T2) the output lines (21 and 22) a push-pull circuit (25) are connected, which carry currents whose Sum is constant and its dif. reference directly proportional to one at the input (23; the push-pull circuit (25) applied signal voltage. 5. Diskriminatorschaltung nach Anspruch 4 dadurch gekennzeichnet, daß die Gegentaktschal tung (25) aus zwei in Serie geschalteten Wider ständen (R1 und R.) besteht, die mit ihren äuße ren Anschlüssen an den Emittern (5 und 6) de: beiden Transistoren (T1 und T2) angeschlossen sind, wobei die auszutastende Signalfolge am Bezugspunkt (11) der Diskriminatorschaltung und der Mitte dieser beiden Widerstände (R1 und R2) zugeführt ist. 5. Discriminator circuit according to claim 4, characterized in that the push-pull device (25) consists of two series-connected resistors (R1 and R.), which ren with their outer Connections to the emitters (5 and 6) de: both transistors (T1 and T2) are connected, the signal sequence to be scanned at the reference point (11) the discriminator circuit and the center of these two resistors (R1 and R2) is. 6. Diskriminatorschaltung nach Anspruch 5, dadurch gekennzeichnet, daß die beiden Widerstände (R1 und R2) von den Emitter-Kollektor-Strecken zweier komplementärer Transistoren gebildet sind.6. Discriminator circuit according to claim 5, characterized in that the two resistors (R1 and R2) from the emitter-collector paths of two complementary ones Transistors are formed.
DE1965J0029520 1965-12-03 1965-12-03 Discriminator circuit Pending DE1233008B (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
DE1965J0029520 DE1233008B (en) 1965-12-03 1965-12-03 Discriminator circuit
GB4739066A GB1161563A (en) 1965-12-03 1966-10-21 Electric Discriminator Circuits
FR85249A FR1502366A (en) 1965-12-03 1966-11-28 Discriminator device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE1965J0029520 DE1233008B (en) 1965-12-03 1965-12-03 Discriminator circuit

Publications (1)

Publication Number Publication Date
DE1233008B true DE1233008B (en) 1967-01-26

Family

ID=7203626

Family Applications (1)

Application Number Title Priority Date Filing Date
DE1965J0029520 Pending DE1233008B (en) 1965-12-03 1965-12-03 Discriminator circuit

Country Status (3)

Country Link
DE (1) DE1233008B (en)
FR (1) FR1502366A (en)
GB (1) GB1161563A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4243918A (en) * 1979-05-29 1981-01-06 Rca Corporation Signal integrator with time constant controlled by differentiating feedback

Also Published As

Publication number Publication date
FR1502366A (en) 1967-11-18
GB1161563A (en) 1969-08-13

Similar Documents

Publication Publication Date Title
DE1913641C3 (en) Symmetrical modulator
EP0285047A2 (en) Circuit for shaping a measure signal into a square wave signal
DE1233008B (en) Discriminator circuit
DE1804366A1 (en) Circuit arrangement for forming the amount of an electrical time function
DE1613688C3 (en) Circuit arrangement for converting a direct voltage signal into an amplitude-proportional, sinusoidal alternating voltage signal
DE1229141B (en) Circuit arrangement for generating two triangular pulse trains which are phase-shifted by 90Ò
DE1187267B (en) Pulse width modulator
DE2314017C2 (en) Circuit arrangement for increasing the speed sensor frequency of an anti-lock control system for pressure medium-actuated vehicle brakes
DE2154700A1 (en) Remote controllable, electronic differential resistance
DE2002387C3 (en) Circuit arrangement for switching the sign of the transmission factor
DE1286144B (en) Active modulator with transistors
DE862919C (en) Modulator arrangement
DE2004462C (en) Amplifier circuit with at least one transistor in a common emitter circuit
DE2847214A1 (en) REFERENCE VOLTAGE SOURCE
DE2230431A1 (en) CIRCUIT ARRANGEMENT FOR THE SYMMETRICAL CONTROL OF A DIFFERENTIAL AMPLIFIER
DE1119381B (en) Discriminator for mechanical directions of movement
DE1257201B (en) Electronic switch
DE1948603C3 (en) Schmitt trigger
DE2402984C3 (en) Circuit arrangement for the transmission of direct current and low-frequency alternating current signals
DE2446850C3 (en) Voltage comparison circuit
DE1762365B2 (en) OPERATIONAL AMPLIFIER WITH SWITCHABLE GAIN
DE2160146A1 (en) Electronic gate circuit
DE2242175A1 (en) DEVICE FOR ACTUATING A CONTACTLESS SWITCH WITH A HALL ELEMENT OR A MAGNETIC FIELD-DEPENDENT RESISTOR
DE3151082A1 (en) Circuit arrangement for extending the range of linearity of a controllable resistance
EP0060324A2 (en) Circuit arrangement for generating a digital signal which characterizes predetermined amplitude values, particularly the zero passages (polarity reversals) of an alternating voltage