DE1192271B - Circuit arrangement for telecommunications, in particular telephone exchanges with connection sets - Google Patents

Circuit arrangement for telecommunications, in particular telephone exchanges with connection sets

Info

Publication number
DE1192271B
DE1192271B DEJ24691A DEJ0024691A DE1192271B DE 1192271 B DE1192271 B DE 1192271B DE J24691 A DEJ24691 A DE J24691A DE J0024691 A DEJ0024691 A DE J0024691A DE 1192271 B DE1192271 B DE 1192271B
Authority
DE
Germany
Prior art keywords
connection
memory
circuit arrangement
connection set
arrangement according
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DEJ24691A
Other languages
German (de)
Inventor
Henri Benmussa
Pierre Rene Louis Marty
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Standard Electric Corp
Original Assignee
International Standard Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Standard Electric Corp filed Critical International Standard Electric Corp
Publication of DE1192271B publication Critical patent/DE1192271B/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Exchange Systems With Centralized Control (AREA)

Description

DEUTSCHESGERMAN

PATENTAMTPATENT OFFICE

AUSLEGESCHRIFTEDITORIAL

Deutsche Kl.: 21 a3 - 38German class: 21 a3 - 38

Nummer:
Aktenzeichen:
Anmeldetag:
Auslegetäg:
Number:
File number:
Registration date:
Display day:

J 24691 VIII a/21 a3
7. November 1963
6. Mai 1965
J 24691 VIII a / 21 a3
November 7, 1963
May 6, 1965

Die vorliegende Erfindung betrifft eine Schaltungsanordnung für Fernmelde-, insbesondere Fernsprechvermittlungsanlagen mit Verbindungssätzen.The present invention relates to a circuit arrangement for telecommunications, in particular telephone switching systems with connection sets.

Eine derartige Schaltungsanordnung für Fernsprechvermittlungsanlagen in halbelektronischer Technik ist in der französischen Patentschrift 1297158 beschrieben. Bei dieser Schaltungsanordnung werden elektromechanische Schalter für den Sprechkreis und elektronische Elemente, wie z.B. Dioden und Transistoren, für die Steuer- und Überwachungskreise verwendet; sie betrifft im einzelnen die zum Verbindungsaufbau benötigten Verbindungssätze und Register, Verschiedene diesbezügliche Verbesserungen sind an anderer Stelle vorgeschlagen worden.Such a circuit arrangement for telephone exchanges in semi-electronic technology is described in French patent 1297158. With this circuit arrangement electromechanical switches for the speech circuit and electronic elements, e.g. Diodes and transistors, used for control and monitoring circuits; it concerns in detail the connection sets and registers required to establish a connection, various improvements in this regard have been suggested elsewhere.

Bei der bekannten Schaltungsanordnung haben die Verbindungssätze, die zwischen je einer Auswahlkette auf der Anrufseite und auf der gerufenen Seite eingefügt sind, hauptsächlich die Aufgabe, den Rufstrom und die tonfrequenten Signale auszusenden, die Speisung der Teilnehmereinrichtungen sicherzustellen und die beiden Auswahlketten in Verbindung zu halten. Ein solcher Verbindungssatz weist einen vereinfachten Aufbau auf und umfaßt lediglich die Adern der Anschlußleitungen, die Relais zur Aussendung der verschiedenen Signale und des Rufstromes sowie die Speiserelais. Die übrigen, üblicherweise ebenfalls einem Verbindungssatz übertragenen Aufgaben sind hier auf gemeinsame, aus elektronischen Elementen aufgebaute Einrichtungen verteilt. Jedem Verbindungssatz ist eine bestimmte Anzahl von Ferritkernspeichern zugeordnet. Die von diesen Speichern sowie auch von den verschiedenen Kontakten dargebotenen Daten werden in jeder Stufe des Wirkungsablaufes auf eine Logikschaltung übertragen, die dabei jeweils gemeinsam für eine Gruppe von Verbindungssätzen angeordnet ist. Diese Logikschaltung fällt alle notwendigen Entscheidungen, führt die erforderlichen Schaltmaßnahmen aus und besorgt sodann die Auffüllung der Speicher. Die verschiedenen Verbindungssätze werden in zyklischer Reihenfolge abgefragt, wobei ein und dieselbe Logikschaltung nacheinander mit jedem Verbindungssatz nach der Zeitmultiplexmefhode zusammenarbeitet.In the known circuit arrangement, the connection sets each have a selection chain on the call side and on the called side are inserted, mainly the task of the call flow and to send out the audio-frequency signals to ensure the feeding of the subscriber equipment and to keep the two selection chains connected. Such a connection set has a simplified structure and only includes the wires of the connecting cables, the relays for transmission the various signals and the ringing current as well as the feed relays. The rest, usually Tasks also assigned to a connection set are here on common, from electronic Elements constructed facilities distributed. Each connection set is a certain number assigned by ferrite core storage. Those from these memories as well as from the various contacts The data presented are transferred to a logic circuit in each stage of the operational sequence, which is arranged in each case together for a group of connection sets. This logic circuit makes all necessary decisions, carries out the necessary switching measures and then takes care of the replenishment of the memory. The different connection sets are in cyclic Sequence queried, with one and the same logic circuit successively with each connection set cooperates according to the time division multiplex method.

Wenn die Logikschaltung einen Befehl an ein Relais eines Verbindungssatzes senden soll, so kann sie nicht warten, bis dieser Befehl aufgenommen worden ist, weil sie für ihre Funktion lediglich eine Zeit von wenigen Mikrosekunden zur Verfügung hat, während ein Fernsprechrelais üblicher Art eine Ansprechzeit von 10 bis 20 Millisekunden aufweist. Aus diesem Grunde ist zwischen die Logikschaltung und Schaltungsanordnung für Fernmelde-,
insbesondere Fernsprechvermittlungsanlagen mit Verbindungssätzen
If the logic circuit is to send a command to a relay of a connection set, it cannot wait until this command has been accepted because it only has a time of a few microseconds available for its function, while a conventional telephone relay has a response time of 10 to 20 milliseconds. For this reason, between the logic circuit and circuit arrangement for telecommunication,
in particular telephone exchanges with connection sets

Anmelder:Applicant:

International Standard Electric Corporation,International Standard Electric Corporation,

New York, N.Y. (V. St. A.)New York, N.Y. (V. St. A.)

Vertreter:Representative:

Dipl.-Ing. H. Ciaessen, Patentanwalt,Dipl.-Ing. H. Ciaessen, patent attorney,

Stuttgart 1, Rotebühlstr. 70Stuttgart 1, Rotebühlstr. 70

Als Erfinder benannt:Named as inventor:

Henri Benmussa,Henri Benmussa,

Pierre Rene Louis Marty, ParisPierre Rene Louis Marty, Paris

Beanspruchte Priorität:Claimed priority:

Frankreich vom 7. November 1962 (914 634)France of November 7, 1962 (914 634)

die Relais des Verbindungssatzes eine als »Verbindungssatzsucher« bezeichnete Einrichtung eingeschaltet, welche Befehle des Logikkreises aufnimmt und aufbewahrt, bis sie in die Relais des Verbindungssatzes überführt sind. Weil der Verbindungssatzsucher für eine Gruppe von Verbindungssätzen gemeinsam vorgesehen ist, bedingt dieser Vorgang eine Wartezeit, wenn die zum Absetzen eines Befehls bereite Logikschaltung zufällig einen Verbindungssatzsucher besetzt findet. Soweit es sich um einen Innenverbindungssatz handelt, betreffen diese Befehle jedoch meist die Signaltonaussendung oder ähnliche Funktionen, wobei die Wartezeit, welche in jedem Fall einen Sekundenbruchteil nicht überschreitet, keine Schwierigkeiten bereitet.the relay of the connection set is switched on by a device called the "connection set finder", which commands of the logic circuit receives and stores until they are in the relay of the connection set are convicted. Because the connection set finder for a group of connection sets is provided jointly, this process requires a waiting time when sending a command The ready logic circuit happens to find a connection set finder occupied. As far as one is concerned These commands concern internal connection set however mostly the signal tone emission or similar functions, whereby the waiting time, which in each If it does not exceed a fraction of a second, there is no problem.

Mit dem Innenverbindungssatz wird zeitweise ein Register verbunden, das die vom Rufer gewählten Ziffern aufnimmt und mit Hilfe geeigneter Übertragungseinrichtungen die Markierung an beiden Enden der abgangsseitigen Auswahlkette steuert. Dieses Register besteht im wesentlichen aus einer Anzahl von Ferritkernspeichern. Wie im Falle der Verbindungssätze ist jeweils für eine Gruppe von Registern eine gemeinsame Logikschaltung vorgesehen, die nacheinander mit jedem Register nach der Zeitmultiplexmethode zusammenarbeitet. Die Verbindung ernes Verbindungssatzes mit einem Register wirdA register is temporarily connected to the internal connection set, which is selected by the caller Digits and with the help of suitable transmission equipment the marking at both ends the output-side selection chain controls. This register essentially consists of a number of ferrite core storage. As in the case of the connection sets, each is for a group of registers a common logic circuit is provided which is sequentially time-division multiplexed with each register cooperates. The connection of a connection set with a register is

509 568/109509 568/109

durch Aufnahme der Nummer des Verbindungssatzes Arbeitsspeicher zur Aufnahme der übrigen Inforin den Speicher des Registers vorgenommen. Der mationen zugeordnet, wobei eine Logikschaltung für Austausch von Informationen zwischen einem Ver- den Abruf und die Verarbeitung der in diesen Speibindungssatz und dem zugeordneten Register geht ehern befindlichen Informationen vorgesehen ist.
wie folgt vor sich: Wenn das Register abgefragt wird, 5 Gemäß einer besonderen Ausbildung der Erfinüberträgt die Logikschaltung die Nummer des be- dung ist für die Verbindungssätze und für die Durchtreffenden Verbindungssatzes in den Speicher des gangsspeicher ein kurzperiodisch arbeitender AbRegisters. Darauf gibt die Logikschaltung entspre- taster vorgesehen, der für jeden Durchlauf an einem chend codierte Informationen an einen Verbindungs- bestimmten Verbindungssatz den Zustand der zugesatzabtaster und verbindet diesen mit dem ent- 10 hörigen Leitung prüft, diesen Zustand in einen der sprechenden Verbindungssatz. Dadurch wird das Durchgangsspeicher überträgt und so alle Speicher Einschreiben und Auslesen von Informationen der einer Reihe zur Aufzeichnung der aufeinanderfol-Speicher des Verbindungssatzes ermöglicht. genden Zustände der zugehörigen Leitungen wäh-
by including the number of the connection set working memory for receiving the rest of the information in the memory of the register. Associated with the mations, a logic circuit being provided for the exchange of information between a data processor and the processing of the information contained in this communication record and the associated register.
As follows: When the register is queried, 5 According to a special embodiment of the inventor, the logic circuit transfers the number of the condition for the connection records and for the connection records that pass through to the memory of the output memory, a short-period working register. The logic circuit then provides a corresponding button that checks the status of the additional scanner for each pass of a correspondingly coded information to a connection set and connects it to the corresponding line, checking this status into one of the speaking connection sets. As a result, the transit memory is transferred and thus enables all memories to be written in and read out of information of a series for recording the successive memories of the connection set. in the various states of the associated lines

Für Zwischenamtsverbindungen tritt jeweils ein rend der letzten Abfrageperiode veranlaßt.
Verbindungssatz für ankommenden Verkehr mit 15 Gemäß einer anderen Ausführung der Erfindung einem solchen für abgehenden Verkehr in Wechsel- wird die in den Durchgangsspeicher eingeschriebene wirkung. Aufgabe eines Verbindungssatzes, der am Information nach Prüfung des Zustandes der mit Ausgang einer Zwischenamtsverbindung liegt, ist der dem Verbindungssatz verbundenen Leitung innerAustausch der verschiedenen für den Verbindungs- halb des Speichers um einen Speicherplatz verschoaufbau erforderlichen Signale (Belegung, Amts- 20 ben, so daß ein Speicherplatz zur Aufnahme der zeichen, Auswahlsignale, Frei- oder Besetztzeichen, durch den neuen Zustand der Leitung gegebenen InSignal für Antwort und Auflegen des gerufenen Teil- formation verfügbar ist. Dadurch erübrigt sich ein nehmers, Auslösung) mit dem entfernten Amt. besonderer Schreibsteuerkreis.
For inter-exchange connections, a rend of the last polling period occurs in each case.
Connection set for incoming traffic with 15 According to another embodiment of the invention, such a connection for outgoing traffic is reciprocated, the effect written in the transit memory. The task of a connection set, which is based on the information after checking the status of the output of an inter-exchange connection, is the line connected to the connection set internally exchanging the various signals required for the connection half of the memory by one storage location (occupancy, office space, so that A memory location for the reception of the characters, selection signals, free or busy signals, is available for answering and hanging up the partial information given by the new status of the line. special write control circuit.

Ebenso wie der Innenverbindungssatz ist auch der Gemäß einer Weiterbildung der Erfindung sindIn the same way as the internal connection set is also according to a development of the invention

Außenverbindungssatz von vereinfachtem Aufbau 25 mehrere Sätze von Durchgängsspeichern vorgesehen,External connection set of simplified structure 25 several sets of through storage tanks provided,

und umfaßt lediglich die Leitungsadern, die Strom- deren jeder einen eigenen Abtaster sowie eine eigeneand only includes the wires, the power supply, each of which has its own scanner and its own

versorgungsrelais für die Teilnehmereinrichtung Auslese- und Einschreibeinrichtung aufweist. DieHas supply relay for the subscriber device read-out and write-in device. the

sowie die Relais zum Aussenden und Empfang der Anzahl von Speichern in jeder solchen Gruppe kannas well as the relays for sending and receiving the number of memories in each such group

Signale sowohl auf der Teilnehmerseite als auch auf auf diese Weise so gering bemessen werden, daß sichSignals both on the subscriber side and in this way are so small that

der Verbindungsseite. Dem Verbindungssatz ist wie- 30 eine zur Erfassung der Kurzzeitvorgänge ausreichendthe connection side. The connection set is again sufficient to record the short-term events

derum eine Anzahl von Speichern zugeordnet, wäh- kurze Abtastperiode ergibt.which is assigned a number of memories, resulting in a short sampling period.

rend alle Steuerfunktionen von einer Logikschaltung Gemäß einer anderen Weiterbildung der Erfindungrend all control functions from a logic circuit According to another development of the invention

ausgeführt werden. Letztere beaufschlagt die Außen- ist eine gewisse Anzahl von Arbeitsspeichern fürare executed. The latter charges the external is a certain number of RAM for

Verbindungssätze über einen Verbindungssatzsucher. mindestens einen Teil der Verbindungssätze einerConnection sets via a connection set finder. at least part of the connection sets of a

Falls jedoch keine Zeitverzögerung auftreten kann, 35 Amtseinrichtung gemeinsam angeordnet und wirdIf, however, no time delay can occur, 35 central office equipment is jointly arranged and will

z. B. bei der Übertragung von zeitlich genau bemes- einem Verbindungssatz im Falle der Belegung einz. B. in the transmission of a precisely timed connection set in the case of occupancy

senen Impulsen, arbeitet die Logikschaltung unmit- freier Arbeitsspeicher durch Einschreiben der Num-With these impulses, the logic circuit works without free working memory by writing in the number

telbar mit dem Verbindungssatz zusammen. In die- mer des Verbindungssatzes in den betreffenden Ar-can be combined with the connection kit. In those of the connection set in the relevant ar-

sem Fall sind in beiden Einrichtungen Speichermittel beitsspeicher zugeordnet. Auf diese Weise wird eineIn this case, storage means are assigned to additional storage in both devices. That way becomes a

zur Aufbewahrung der Befehle während der erfor- 40 bessere Ausnutzung der Speicher gewährleistet,for the storage of the commands during the required 40 better utilization of the memory is guaranteed,

derlichen Zeit angeordnet. Gemäß einer anderen Weiterbildung der Erfindungarranged at the same time. According to another development of the invention

Der am Eingang einer Zwischenamtsverbindung ist für die Arbeitsspeicher ein Abtaster mit längererThe one at the entrance of an interoffice connection is a scanner with a longer length for the main memory

angeordnete Verbindungssatz erfüllt ähnliche Auf- Zeitdauer der Abfrageperiode vorgesehen, wobei diearranged connection set fulfills similar on-time duration of the interrogation period provided, with the

gaben. Die Ausführungen über Außenverbindungs- Logikschaltung im Falle der Abfragung eines odergifts. The remarks on external connection logic circuit in the case of querying an or

sätze gelten hier entsprechend. 45 mehrerer bestimmter Verbindungssätze zugeordne-sentences apply here accordingly. 45 assigned to several specific connection sets

Die mit den Verbindungssätzen zusammenarbei- ter Arbeitsspeicher die entsprechenden Speichertende Logikschaltung besteht hauptsächlich aus elek- inhalte ausliest und den Kurzzeitabtaster der Durchtronischen Elementen, die Dioden und Transistoren, gangsspeicher entsprechend der jeweiligen Verbin- und besitzt eine sehr hohe Arbeitsgeschwindigkeit. dungssatznummer ansteuert, so daß die Informa-Die Zeitdauer für das Zusammenwirken mit einem 50 tionsübertragung zwischen Speicher und Verbinbestimmten Verbindungssatz beträgt daher etwa nur dungssatz sowie die Informationsverarbeitung durch 10 Mikrosekunden. Wenn die Logikschaltung jedoch die Logikschaltung zuordnungsgerecht erfolgen eine größere Anzahl von Verbindungssätzen bedient, kann.The working memory cooperating with the connection sets the corresponding memory end Logic circuit mainly consists of elec- tronic content and the short-term scanner of the Durchtronische Elements, the diodes and transistors, output memory according to the respective connection and has a very high working speed. application record number so that the Informa-Die Duration for the interaction with a 50 tion transmission between memory and connection determined The connection rate is therefore only approximately the rate of communication and the processing of information through 10 microseconds. If, however, the logic circuit is properly assigned to the logic circuit serves a larger number of connection sets, can.

so kann sich immerhin ein Abfragezyklus von bis zu Gemäß einer anderen Weiterbildung der Erfindunga query cycle of up to

10 Millisekunden ergeben. Gewisse schnelle Steuer- 55 sind die periodisch aufeinanderfolgenden Zeitab-10 milliseconds result. Certain quick control 55 are the periodically successive time intervals

vorgänge, wie z. B. kurze Steuerimpulse, treten da- schnitte, während deren jeweils ein Verbindungssatzoperations such as B. short control impulses occur, during each of which a connection set

gegen mit sehr viel kürzeren Zeitabständen auf. Um mit dem zugehörigen Durchgangsspeicher in Verbin-against with much shorter time intervals. In order to be connected to the associated transit storage

einen kürzeren Abfragezyklus zu erreichen, können dung steht, in Zeitabschnitte zur Abfrage des Lei-To achieve a shorter query cycle, it is possible to use time segments to query the line.

zwar kleinere Gruppen von Verbindungssätzen vor- tungszustandes und in weitere Zeitabschnitte für denalthough smaller groups of connection sets in the process state and in further time segments for the

gesehen sein. Dies führt aber im allgemeinen zu einer 60 Zugriff der Logikschaltung auf die Durchgangsspei-be seen. However, this generally leads to an access of the logic circuit to the pass-through memory.

schlechteren Ausnutzung der Logikschaltung. eher unterteilt.poorer utilization of the logic circuit. rather divided.

Aufgabe der Erfindung ist die Schaffung einer Gemäß einer anderen Weiterbildung der Erfindung Schaltungsanordnung, mit der die genannten Schwie- sind mehrere Sätze von Arbeitsspeichern vorgesehen, rigkeiten auf einfache und wirtschaftliche Weise ge- deren jeder einen eigenen Abtaster, eine eigene Auslöst werden. 65 lese- und Einschreibeinrichtung sowie eine eigeneThe object of the invention is to create another embodiment of the invention Circuit arrangement with which the mentioned difficulties are provided several sets of main memories, skills in a simple and economical way, each of which has its own scanner, its own trigger will. 65 reading and writing device as well as its own

Zur Lösung dieser Aufgabe ist jedem Verbindungs- Logikschaltung aufweist, wobei die verschiedenenTo solve this problem, each connection logic circuit has, with the various

satz ein Durchgangsspeicher zur Aufnahme von Logikschaltungen zur Durchführung der gleichenset a pass-through memory to accommodate logic circuits to carry out the same

kurzzeitig aufeinanderfolgenden Vorgängen und ein Funktionen geeignet, jedoch für zeitlich unterschied-short-term successive processes and a function suitable, but for temporally different

ι lyz Zi ιι lyz Zi ι

7 87 8

Die Aufgabe der Logikschaltung CL' 1 besteht dem gerade aufgerufenen Verbindungssatz in Zuorddarin, den Zustand der mit dem jeweils aufgerufenen nung steht, so vermerkt die Logikschaltung CLl die Verbindungssatz verbundenen Leitung festzustellen in der entsprechenden Speicherreihe eingeschriebe- und sofort eine entsprechende Information in die nen Informationsdaten und befragt die entsprechende Speicherkerne des betreffenden Durchgangsspeichers 5 Speicherreihe der Durchgangsspeichergruppe MPl, in MPl einzuschreiben. Zur Ausführung eines sol- worauf sie die erforderlichen Befehle bildet und die chen Einschreibvorganges schiebt die Logikschaltung entsprechende Auffüllung des Arbeitsspeichers ver- CL'1 die bereits im Durchgangsspeicher vorhandene anlaßt. Die Logikschaltung CLl benötigt hierfür eine Information um einen Speicherplatz weiter, wodurch gewisse Zeitdauer des Zusammenwirkens mit jedem ein Speicherplatz für die neue Information bezüglich io Verbindungssatz, was zu verhältnismäßig langer des Leitungszustandes frei wird. Auf diese Weise er- Dauer der Abfrageperiode der Arbeitsspeicher, etwa übrigt sich ein besonderer Steuerkreis für den Ein- 50 Millisekunden, führen kann. Dies hat jedoch keine schreibvorgang. nachteiligen Folgen, weil die Logikschaltung keineThe object of the logic circuit CL '1 is the compound set just called in Zuorddarin, the state of communicating with the respectively wanted voltage, the logic circuit CLI records the connection set line connected determine in the corresponding memory row eingeschriebe- and immediately a corresponding information in the NEN information data and asks the corresponding memory cores of the relevant transit memory 5 memory row of the transit memory group MPl to write into MPl . In order to carry out such a thing, it then forms the required commands and the next write-in process, the logic circuit shifts the corresponding filling of the main memory. CL'1 initiates the one already present in the transit memory. For this purpose, the logic circuit CLl needs information by one memory space further, whereby a certain time period of interaction with each one memory space for the new information relating to the connection set, which becomes free for a relatively long time in the line state. In this way, the duration of the query period of the main memory, for example a special control circuit for the one 50 milliseconds, can lead. However, this has no write operation. adverse consequences because the logic circuit does not

Die Anzahl von Verbindungssätzen in einer Kurzzeitsignale aufzunehmen, sondern nur logische Gruppe ist genügend gering, um eine Abfrageperiode 15 Entscheidungen auszuführen hat, wofür eine genüvon nur etwa 8 Millisekunden zu erhalten, was für gende Zeitdauer zur Verfügung steht. Aus diesem die Feststellung der genannten Kurzzeitvorgänge aus- Grunde können im Falle umfangreicher Anlagen verreicht. Wenn es sich um eine größere Amtseinrich- schiedene Logikschaltungen vorgesehen werden, die rung handelt, sind mehrere Gruppen von Verbin- sich gegenseitig bei der Bedienung verschiedener Ardungssätzen vorgesehen, deren jede einen entspre- 20 beitsspeicher unterstützen. Im dargestellten Beispiel chenden Satz von Durchgangsspeichern, Abfragemit- sind z. B. drei Logikschaltungen CLl bis CL 3 und tel, Auslese- und Einschreibeinrichtungen sowie eine drei Gruppen von Arbeitsspeichern MCl bis MC 5 Logikschaltung enthält. In F i g. 1 sind nur die ent- angeordnet, was für die meisten Anwendungsfälle sprechenden Einrichtungen der ersten Gruppe (MPl, ausreicht.The number of connection sets in a short-term signal, but only a logical group, is small enough that a polling period has to carry out 15 decisions, for which only about 8 milliseconds are obtained, which is available for a short period of time. For this reason, the determination of the short-term processes mentioned can be sufficient in the case of extensive systems. If it is a question of a larger central office facility, the logic circuits are provided, several groups of connections are provided for each other for the operation of different sets of connections, each of which supports a corresponding memory. In the example shown, the corresponding set of transit memories, query with are z. B. contains three logic circuits CLl to CL 3 and tel, read-out and write-in devices and a three groups of main memories MCl to MC 5 logic circuit. In Fig. 1, only those devices of the first group (MPl) that speak for most applications are disorganized.

PTl, LE'1, CL'1) und der letzten Gruppe (MPn, 25 Um ihre Aufgabe erfüllen zu können, muß die PTn, LE'n, CL'n) solcher Verbindungssätze mit den Logikschaltung CLl mit den in den Durchgangsdazugehörigen Durchgangsspeichern dargestellt. speichern MPl enthaltenen Daten versorgt werden. Der Arbeitsspeicher nach Fig. 4 umfaßt eine An- Hierzu liest diese Logikschaltung die Nummer des zahl von Speicherkernen f 011, die in der angedeute- jeweils betroffenen Verbindungssatzes aus dem entten Weise in horizontalen Reihen angeordnet sind. 30 sprechenden Arbeitsspeicher MCl und sendet eine Um eine optimale Ausnutzung dieser Speicherkerne entsprechende Binärzahl über Leitung fll. Diese zu erreichen, ist eine feste Zuordnung je einer dieser Binärzähl wird dem Abtaster EX" 1 über eine UND-Speicherreihen für einen Verbindungssatz nicht vor- Schaltung 3 zugeleitet, welch letztere entsprechend gesehen. Wenn der in der Verbindungseinrichtung dem festgelegten zeitlichen Arbeitsablauf durch ein enthaltene Markierer einen Leitweg zusammengestellt 35 Synchronsignal ti leitend gemacht wurde. In diesem und einen Verbindungssatz für den Verbindungsauf- Übertragungsweg ist ferner eine ODER-Schaltung 4 bau festgelegt hat, so wird vielmehr durch geeignete für die wahlweise Verbindung mit den weiteren Mittel für den betreffenden Verbindungssatz einer Logikschaltungen CL 2 und CL 3 sowie eine weitere der jeweils freien Arbeitsspeicher ausgewählt. Die UND-Schaltung 5 eingefügt, deren Öffnung von Belegung dieses Speichers durch den Verbindungs- 40 einem Synchronsignal te abhängig ist. Wie aus dem satz erfolgt dadurch, daß die Nummer des betreffen- Zeitdiagramm nach Fig. 5 hervorgeht, ist die Zeitden Verbindungssatzes in die Speicherreihe einge- dauer, während deren der Adreßzähler DA'l mit schrieben wird. Die Anzahl von Speicherkernen in jeweils einem Verbindungssatz zusammenarbeitet, in einer Speicherreihe, d.h. in einem Arbeitsspeicher, verschiedene Grundzeitabschnitte unterteilt. Es sind ist genügend groß, um außer Angaben über den 45 die übereinstimmend mit den Synchronsignalen ihrer Schaltzustand, eine etwaige Vorrangstellung des Anfangszeitpunkte bezeichneten Zeitabschnitte ti, rufenden Teilnehmers, die Gesprächsdauer usw. ti und i3 vorgesehen, die den Logikschaltungen hinaus eine Anzahl anderer Informationen aufzuneh- CLl, CL 2 und CL 3 entsprechen. Der Zeitabschnitt men, die zur Auslösung aller am Verbindungsaufbau ts ist dagegen wie erwähnt für die Zusammenarbeit beteiligten Elemente, d. h. zu ihrer Überführung in 5° des Verbindungssatzes bzw. des Durchgangsspeichers den Ausgangszustand, erforderlich sind. mit der Logikschaltung CL'l vorbehalten. Die ver-Zur zyklischen Abfrage der Arbeitsspeicher, z.B. schiedenen Logikschaltungen CLl bis CL3 haben MCl in Fig. 1, sind wiederum Adreßzähler, z.B. demnach sämtlich Zugang zu dem jeweils aufge- DAl, vorgesehen, die ebenfalls ihre Fortschaltim- rufenen Durchgangsspeicher, und zwar in zeitlicher pulse von einem Uhrtaktgeber erhalten und geeignete 55 Reihenfolge ohne gegenseitige Beeinträchtigung.
Binärzeichen an einen zugehörigen Abtaster, z.B. Wenn nun der Abtaster EX" 1 in Fig. 1 auf den EXl, senden. Der AdreßzählerDAl und der Ab- gewünschten Verbindungssatz eingestellt ist, so wird taster EXl sind in ähnlicher Weise aufgebaut wie die die Logikschaltung CLl über Leitung ft 2 von den im entsprechenden Einrichtungen der Durchgangs- betreffenden Durchgangsspeicher MPl enthaltenen speicher. 60 Daten unterrichtet. Nach Erarbeiten der erforder-Die Auslese- und Einschreibeinrichtung LEI be- liehen Befehle steuert die Logikschaltung den Versteht im wesentlichen aus bistabilen Registern, welche bindungssatzsucher i?Cl über Leitung fl3 an. In die aus den Arbeitsspeichern ausgelesene bzw. in diesem Übertragungsweg ist eine vom Synchrondiese einzuschreibende Informationen enthalten. signal ti gesteuerte UND-Schaltung 6 und eine Alle datenverarbeitenden Schritte der Schaltungs- 65 ODER-Schaltung 7 für die Verbindung mit den ananordnung sind in zentralen Logikschaltungen, z.B. deren LogikschaltungenCL2, CL3 eingefügt. Der CLl, zusammengefaßt. Wenn z. B. eine einzelne Verbindungssatzsucher i?Cl hält die von der Logik-Speicherreihe der Arbeitsspeicher MCl zeitweise mit schaltung gegebenen Befehle anschließend so lange
PTl, LE'1, CL'1) and the last group (MPn, 25 In order to be able to fulfill their task, the PTn, LE'n, CL'n) of such connection sets must be represented with the logic circuit CLl with the transit memories belonging to the passage . save MPl contained data are supplied. The main memory according to FIG. 4 comprises an input. This logic circuit reads the number of the number of memory cores f 011 which are arranged in horizontal rows in the indicated connection set in each case from the entten way. 30 speaking main memory MCl and sends a binary number corresponding to optimal utilization of these memory cores via line fll. To achieve this, a fixed assignment of one of these binary counters is sent to the scanner EX "1 via an AND memory row for a connection set not upstream circuit 3, the latter seen accordingly markers a route collected 35 synchronous signal was taken ti conductive. In this and a connecting set for connection establishment transmission path is further an OR circuit 4 has determined construction, it is rather by suitable for the selective connection with the other means for the respective connection set a As logic circuits CL 2 and CL 3 and another of the respectively free memory selected. the aND circuit 5 is added, the opening of te of occupancy of this memory through the connection 40 a sync signal dependent. done by from the theorem that the number of the concern- timing diagram according to FIG ht, the time of the connection record is permanent in the memory row, during which the address counter DA'l is also written. The number of memory cores in each case work together in a connection set, divided into different basic time periods in a memory row, ie in a working memory. There are is large enough and so ti provided other than statements of the 45 time sections corresponding designated with the synchronizing signals of their switching state, a possible priority position of the initial time points ti, the calling subscriber, the call duration and i3, the aufzuneh the logic circuits, a number of other information - CLl, CL 2 and CL 3 correspond. The time segment men required to trigger all the elements involved in the connection setup ts is, however, as mentioned, required for the cooperation, ie for their transfer to the initial state in the connection set or the transit memory. reserved with the logic circuit CL'l. The ver-to cyclic interrogation of the memory, for example, different logic circuits CLI to CL3 have MCl in Fig. 1, in turn, for example, are address counter, thus all access to the respective listed DAL provided which also their Fortschaltim- called swath memory, in Time pulses received from a clock and suitable sequence without interference.
Binary characters to an associated scanner, for example when the scanner EX "1 in Fig. 1 to the EXl, send. The address counter DAl and the desired connection set is set, so the button EXl are constructed in a similar way to the logic circuit CLl via line ft 2 of the concerned in the corresponding facilities of the transit swath memory MPl contained memory. 60 data taught. After elaboration of erforder-the reading and writing means LEI loading lent commands controls the logic circuit to understand essentially of bistable registers which connection set seeker i? Cl via line fl3 . The information read out from the main memory or in this transmission path contains information to be written by the synchronous this. signal ti controlled AND circuit 6 and an all data processing steps of the circuit 65 OR circuit 7 for the connection with the arrangement are in central logic circuits, eg their logic circuit Lines CL2, CL3 added. The CLl, in summary. If z. B. a single connection set finder i? Cl then holds the commands temporarily given by the logic memory row of the main memory MCl with switching for so long

5 65 6

lichen Zugriff auf die Durchgangsspeicher eingerich- liegenden Beispiel ist diese Anordnung von m Relais-This arrangement of m relay-

tet sind. reihen, deren Schaltung und Kontakte nicht darge-Gemäß einer anderen Weiterbildung der Erfindung stellt sind, als eine Gruppe von m Verbindungssätzen ist eine Logikschaltung zur unmittelbaren oder über zu betrachten.are tet. rows, the circuit and contacts of which are not shown Another development of the invention is, as a group of m connection sets is a logic circuit to consider immediate or over.

einen Verbindungssatzsucher erfolgenden Übertra- 5 Zur Abfrage dieser verschiedenen Verbindungs-a connection record finder takes place 5 To query these different connection

gung eines erarbeiteten Befehls auf den betreffenden sätze ist gemäß Fig. 1 ein AdreßzählerD^'l vorge-Verbindungssatz eingerichtet. Dabei ist für jede von sehen, der im wesentlichen aus einer Kette von binä-In accordance with FIG. 1, the generation of a command that has been developed for the relevant records is an address counter D ^ 'l pre-connection record set up. For each of the see, which essentially consists of a chain of binary

mehreren Logikschaltungen je ein besonderer Zeit- ren Zählstufen, z.B. bistabilen Elementen. Bei sol-several logic circuits each with a special timer counting stages, e.g. bistable elements. At sol-

abschnitt innerhalb der Verbindungsdauer mit dem chen Binärzählern bringt in bekannter Weise jederEveryone brings a section within the connection time with the binary counter in a known manner

Verbindungssatz vorgesehen, um zeitliche Über- io übergang einer Stufe in einem bestimmten von bei-Connection set provided for temporal transition of a stage in a certain of both

schneidungen zu vermeiden. den Schaltzuständen jeweils die nachfolgende Stufeavoid cuts. the following level for the switching states

Gemäß einer anderen Weiterbildung der Erfin- zum Umschalten. Auf diese Weise können mit η According to another development of the invention for switching. In this way, with η

dung sind in jeder Gruppe von Arbeitsspeichern be- Binärstufen insgesamt 2 η Kombinationen von Binär-in each group of main memories, there are two binary levels in total.

stimmte Speicher den Verbindungssätzen und andere ziffern, d. h. von natürlichen Zahlen in Binärform,agreed memory the connection sets and other digits, d. H. of natural numbers in binary form,

Speicher den Registern zugeordnet, wobei für die 15 dargestellt werden. Die Eingangsstufe dieser Zähl-Memory allocated to the registers, for which 15 are shown. The input stage of this counting

Verbindungssätze und die Register je eine besondere kette wird mit Impulsen hg von einem UhrtaktgeberConnection sets and the registers each a special chain is sent with impulses hg from a clock pulse generator

Logikschaltung in der Weise vorgesehen ist, daß jede beaufschlagt. Die von dem Adreßzähler geliefertenLogic circuit is provided in such a way that each acted upon. The ones supplied by the address counter

Logikschaltung bei der Abfrage eines Speichers Binärzahlen werden mittels einer üblichen Einrich-Logic circuit when interrogating a memory Binary numbers are generated using a conventional device

durch Auslesen einer entsprechenden Information tung decodiert, z.B. mittels einer Dioden- oderdecoded by reading out a corresponding piece of information, e.g. by means of a diode or

über die jeweilige Zuordnung des Speichers unter- 20 Widerstandsmatrix. Auf diese Weise wird jeder vomvia the respective allocation of the memory under 20 resistance matrix. That way everyone is dated

richtet wird. Auf diese Weise fügen sich die beiden Adreßzähler gelieferten Binärzahl ein kennzeichnen-is judged. In this way, the binary number supplied by the two address counters can be identified

Logikschaltungen ohne Überschneidung in den ge- der Potentialzustand eines bestimmten und nur diesesLogic circuits without overlapping in the potential state of a certain and only this

samten Arbeitsablauf ein. Ausganges des Decodierers zugeordnet. In F i g. 1 istentire workflow. Assigned to the output of the decoder. In Fig. 1 is

Gemäß einer anderen Weiterbildung der Erfindung dieser Decodierer dreieckf örmig angedeutet und wird ist die Nummer eines Verbindungssatzes zwecks Zu- 25 im folgenden kurz als Abtaster EXl bezeichnet. Ordnung desselben zu einem Register in den Speicher Gemäß der schematischen Darstellung in F i g. 3 des Registers einschreibbar, wobei die Registerlogik- ist jedem Verbindungssatz eine Anzahl von Ferritschaltung die Nummer des Verbindungssatzes wäh- kernen, z.B. tOl bis iO6 zugeordnet, in denen je rend der Zusammenarbeit mit dem betreffenden Re- eine dem Schaltzustand der zugeordneten Leitung gister ausliest und den mit dem Verbindungssatz zu- 30 während der letzten Abfrageperiode entsprechende sammenwirkenden Abtaster zum Auslesen und Ein- Binärziffern abgespeichert wird. Im vorliegenden Fall schreiben der Speicher dieses Verbindungssatzes an- umfaßt eine Kernreihe sechs Einzelkerne, so daß in steuert. Für diese Verfahrensschritte sind innerhalb jeder Reihe immer das Ergebnis der letzten sechs des Gesamtarbeitsablaufes besondere Zeitabschnitte Abfrageperioden gespeichert ist. Da jeder Verbinvorgesehen. 35 dungssatz mit zwei Leitungen zusammengeschaltetAccording to another further development of the invention, this decoder is indicated triangularly and the number of a connection set is referred to below for short as scanner EX1 for the purpose of addition. Ordering the same to a register in the memory According to the schematic representation in FIG. 3 of the register, whereby the register logic is assigned to each connection set a number of ferrite circuits the number of the connection set, e.g. tOl to iO6, in which, depending on the cooperation with the relevant control, one reads out the switching status of the assigned line and registers the interoperating scanner corresponding to the connection set during the last interrogation period is stored for reading out and single-binary digits. In the present case, the memory of this connection set writes to a core row comprises six individual cores, so that in controls. For these process steps, the result of the last six of the overall workflow, special time segments, query periods are always stored within each row. Since every connection is provided. 35 connection set with two lines interconnected

Weitere Merkmale der Erfindung gehen aus der ist, nämlich einer ankommenden und einer abge-Further features of the invention are evident from the is, namely one incoming and one outgoing

folgenden Beschreibung von Ausführungsbeispielen henden, sind für jeden Verbindungssatz zwei ent-the following description of exemplary embodiments, for each connection set there are two

hervor, die jedoch keine Beschränkung des Erfin- sprechende Reihen von Speicherkernen zugeordnet,which, however, have no limitation of the inventively assigned rows of memory cores,

dungsgegenstandes darstellen. Hierin zeigt Im vorliegenden Fall ist mit den Kernen iOl bis iO6represent the subject of the application. In the present case, the cores are OK to OK6

F i g. 1 ein Blockschaltbild der gesamten Anlage, 40 nur eine der beiden Kernreihen angedeutet. DieseF i g. 1 shows a block diagram of the entire system, 40 only one of the two core rows is indicated. These

Fig. 2 eine Einzeldarstellung der Verbindungs- horizontal angedeuteten Reihen der Einrichtung MPlFIG. 2 shows an individual illustration of the rows of the device MP1, which are horizontally indicated for connection

sätze einer Gruppe, werden im folgenden kurz als Durchgangsspeicherrecords in a group are referred to as transitory storage for short in the following

F i g. 3 eine Einzeldarstellung der Durchgangs- bezeichnet. Jeder dieser m Durchgangsspeicher istF i g. 3 shows an individual representation of the passage denotes. Each of these m through storage is

speicher, die mit den Verbindungssätzen nach F i g. 2 einem der m Verbindungssätze nach F i g. 2 fest zu-memory, which with the connection sets according to F i g. 2 one of the m connection sets according to FIG. 2 firmly closed

zusammengeschaltet sind, 45 geordnet. Die verschiedenen Durchgangsspeicherare interconnected, 45 ordered. The various through storage facilities

F i g. 4 eine Einzeldarstellung der Arbeitsspeicher, werden gemäß F i g. 1 von einem Abtaster EX" 1, derF i g. 4 shows an individual representation of the main memories, according to FIG. 1 from a scanner EX "1, the

F i g. 5 ein Zeitdiagramm zur Erläuterung der Wir- über eine UND-Schaltung 1 und eine ODER-Schal-F i g. 5 is a timing diagram to explain the effects of an AND circuit 1 and an OR circuit

kungsweise der Gesamtanordnung und tung 2 mit den Binärzeichen des Adreßzähler DA'l The overall arrangement and device 2 with the binary characters of the address counter DA'l

F i g. 6 ein Blockschaltbild der Anordnung eines beaufschlagt wird, in zyklischer Reihenfolge aufge-F i g. 6 is a block diagram of the arrangement of an acted upon, shown in cyclic order.

Verbindungssatzes mit einem Register. 50 rufen. Auf diese Weise erfolgt die Abfrage der Ver-Connection set with one register. Call 50. In this way, the query of the

_ , ., _ , , , bindungssätze und der Durchgangsspeicher synchron_,., _,,, binding sets and the pass-through memory synchronously

Allgemeine Beschreibung der Schaltungsanordnung sowie -m fester gegenseitiger Zuordnung.General description of the circuit arrangement and - m fixed ge g ense iTiger assignment.

Wie eingangs ausgeführt, sind die Verbindungs- Der Adreßzähler DA'l verharrt in jeder StellungAs stated at the outset, the connection counter DA'l remains in every position

sätze von vereinfachtem Aufbau und umfassen ledig- für eine in dem Diagramm nach F i g. 5 durch einesentences of simplified structure and include only one in the diagram of FIG. 5 through a

lieh die Leitungsadern sowie die Sende- und Emp- 55 Strecke MN bezeichnete Zeitdauer. Ein Zeitab-lent the line cores and the transmission and reception path MN designated time period. A time lapse

fangsrelais für die verschiedenen zum Verbindungs- schnitt ts, der etwa einem Viertel des Zeitabschnit-interception relay for the various to the connection cut ts, which takes about a quarter of the time interval

aufbau erforderlichen Signale. Wie z. B. in F i g. 2 tes MN entspricht, ist für die Abfrage des zugehöri-necessary signals. Such as B. in Fig. 2 tes MN corresponds to the query of the associated

schematisch angedeutet ist, besteht ein Innenverbin- gen Durchgangsspeichers bestimmt. Die entspre-is indicated schematically, there is an internal connection determined through storage. The corresponding

dungssatz aus je einer der horizontal angeordneten chende Steuerung des Abtasters erfolgt gemäß Fig. 1Application set from each of the horizontally arranged corresponding controls of the scanner is carried out according to FIG. 1

Relaisreihen 1 bis m der Einrichtung PTl. Jede 60 durch ein der UND-Schaltung 1 zugeführtes, eben-Relay rows 1 to m of the device PTl. Each 60 is supplied by an AND circuit 1, also

Reihe umfaßt ein Relais rll für die Speisung der an- falls mit ts bezeichnetes Synchronsignal,Row includes a relay rll for the supply of the synchro- nous signal, if it is designated with ts ,

rufseitigen Leitung und zum Prüfen des Belegungs- Die Aufgabe der Auslese- und Einschreibeinrich-call-side line and for checking the occupancy The task of the read-out and registration device

zustandes derselben (Schleife geschlossen oder offen), tung LE'1 ist die Überführung der aus PTl undstate of the same (loop closed or open), device LE'1 is the transfer of the PTl and

ein Speiserelais RL 2, welches eine ähnliche Funktion MPl ausgelesenen Information z. B. in Register ausa feed relay RL 2, which has a similar function MPl read information z. B. in register

für den gerufenen Teilnehmer ausübt, ein Relais 65 bistabilen Elementen sowie auch die entsprechendfor the called subscriber exercises a relay 65 bistable elements as well as the corresponding

RL3 zur Aussendung der Signale an den rufenden umgekehrte Übertragung von Informationen, die in RL3 to send the signals to the calling reverse transmission of information that is in

und ein Relais AL 4, das die Aussendung des Ruf- die genannten Einrichtungen PTl und MPl einge-and a relay AL 4, which starts the transmission of the call, the said devices PTl and MPl

stroms an den gerufenen Teilnehmer steuert. Im vor- schrieben werden sollen.current to the called subscriber controls. Im supposed to be prescribed.

1 11 1

aufrecht, bis diese von den Relais des betreffenden Verbindungssatzes aufgenommen worden sind. Für den einleitend erwähnten Fall, daß die Einfügung eines Verbindungssatzsuchers in diese Übertragung nicht erforderlich ist, können die Logikschaltungen, z. B. CLl, auch unmittelbar mit den Verbindungssätzen zusammenarbeiten, z. B. über Leitung /22. upright until they have been picked up by the relays of the relevant connection set. For the case mentioned in the introduction, that the insertion of a connection set searcher in this transmission is not required, the logic circuits, e.g. B. CLl, also work directly with the connection sets, z. B. via line / 22.

WirkungsweiseMode of action

Die verschiedenen in der Gruppe PT 1 enthaltenen Verbindungssätze werden in zeitlicher Reihenfolge durch den Abtaster EX'1 beaufschlagt. Wenn letzterer auf einen der Verbindungssätze eingestellt wird, so erhält die Logikschaltung CL'l eine Information über den Schaltzustand der mit dem Verbindungssatz zusammengeschalteten Leitung und schreibt diese in einen ersten Speicherplatz des entsprechenden Durchgangsspeichers MPl ein. Wenn der Abtaster EX' 1 nunmehr nach einer weiteren Abfrageperiode den gleichen Verbindungssatz passiert, wird die in den ersten Speicherplatz des Durchgangsspeichers eingeschriebene Information um einen Speicherplatz verschoben und der neue Schaltzustand der Leitung in den somit freigewordenen Speicherplatz eingeschrieben. In gleicher Weise werden alle Verbindungssätze einer Gruppe nacheinander abgefragt. The various connection sets contained in the group PT 1 are acted upon in chronological order by the scanner EX'1. If the latter is set to one of the connection sets, the logic circuit CL'l receives information about the switching state of the line connected to the connection set and writes this into a first memory location of the corresponding transit memory MP1. If the scanner EX ' 1 now passes the same connection set after a further interrogation period, the information written into the first memory location of the transit memory is shifted by one memory location and the new switching state of the line is written into the memory location thus freed up. In the same way, all connection records of a group are queried one after the other.

Wenn andererseits der Abtaster EXX an einen Arbeitsspeicher in der Gruppe MCl gelangt, der einem bestimmten Verbindungssatz zugeordnet ist, so wird die Logikschaltung CLl mit den in diesem Arbeitsspeicher enthaltenen Daten beaufschlagt und befragt gleichzeitig den zugehörigen Durchgangsspeicher MP1. Hierauf überträgt die Logikschaltung die erforderlichen Befehle in den Verbindungssatz und ergänzt außerdem die im Arbeitsspeicher enthaltenen Daten.On the other hand, the scanner EXX arrives at a memory in the group MCl, which is associated with a particular connection set, then the logic circuit CLI is supplied with the information contained in this memory data and interrogated at the same time the associated swath memory MP 1. Then transfers the logic circuit, the required commands in the connection set and also supplements the data contained in the working memory.

Register und andere EinrichtungenRegisters and other institutions

Falls erforderlich, können einige Speicherreihen in der Arbeitsspeichergruppe MCl (z. B. eine von zehn Reihen) gemäß Fig. 6 für Register vorbehalten bleiben. Wie im Fall der Verbindungssätze ist keinem Register ein Speicher fest zugeordnet. Die Zuordnung wird vielmehr von Fall zu Fall nach Bedarf hergestellt. Hierfür ist außer der Logikschaltung CL/1 für die Verbindungssätze eine weitere Logikschaltung CLEl für die Register vorgesehen. Wenn ein Arbeitsspeicher abgefragt wird, liest jede der beiden Logikschaltungen eine hierzu besonders vorgesehene Information im Speicher und schließt daraus, ob der betreffende Speicher für ein Register oder für einen Verbindungssatz zuständig ist. Auch diese beiden Logikschaltungen arbeiten in zeitlicher Reihenfolge ohne gegenseitige Beeinträchtigung.If necessary, some banks can be stored in the MCl memory group (e.g. one in ten Rows) according to Fig. 6 are reserved for registers. As in the case of the connection sets, there is none Register a memory permanently assigned. Rather, the assignment is made on a case-by-case basis as needed manufactured. For this purpose, in addition to the logic circuit CL / 1 for the connection sets, a further logic circuit CLE1 is provided for the registers. if a working memory is queried, each of the two logic circuits reads one specially provided for this purpose Information in memory and concludes from this whether the memory in question is for a register or is responsible for a connection set. These two logic circuits also work in time Order without mutual interference.

Um die Zuordnung eines Verbindungssatzes mit einem Register herzustellen, wird die Nummer (Adresse) des Verbindungssatzes in den Speicher des Registers eingeschrieben. Die für Register zuständige Logikschaltung kann dann von dieser Adresse unterrichtet werden, und steuert den Abtaster EX 2 in F i g. 6 durch Aussenden entsprechender Zeichen über die UND-Schaltung 8 zum Arbeitsspeicher des betreffenden Verbindungssatzes. Demnach wird der Abtaster EX 2 wahlweise entweder von der Logik- schaltungCLEl oder von dem AbtasterDAl gesteuert. Die Verbindungen beider Elemente mit dem Abtaster werden dazu in versetzten Zeitabschnitten I 1In order to establish the assignment of a connection set to a register, the number (address) of the connection set is written into the memory of the register. The logic circuit responsible for registers can then be informed of this address and controls the scanner EX 2 in FIG. 6 by sending out corresponding characters via the AND circuit 8 to the main memory of the connection set in question. Accordingly, the scanner EX 2 is optionally controlled either by the logic circuit CLE1 or by the scanner DA1. The connections of both elements with the scanner are for this purpose in staggered time segments I 1

durch Synchronsignale ic' bzw. ts' über je eine UND-Schaltung 8 bzw. 9 gesteuert. Beide Steuerleitungen sind sodann über eine ODER-Schaltung 10 zusammengeführt. controlled by synchronizing signals ic 'and ts' via an AND circuit 8 and 9, respectively. Both control lines are then brought together via an OR circuit 10.

Alle Elemente der Schaltungsanordnung nach Fig. 1 (Speicher, Abtaster, Auslese- und Einschreibeinrichtungen, Logikschaltungen, Torschaltungen) können herkömmlicher Art und somit ohne Schwierigkeit zur Verwirklichung der beschriebenen Arbeitsweise eingesetzt werden. Es versteht sich ferner, daß die vorangehenden Beschreibungen lediglich Beispielcharakter haben und keine Beschränkung der Erfindungsgedanken darstellen. Vielmehr sind zahlreiche Abwandlungen und verschiedene Verkörperungen der Erfindung denkbar. Zum Beispiel können die Ferritspeicherkerne durch andere Speichermittel und die Abtaster durch entsprechende Einrichtungen anderer Art ersetzt werden. Auch der zeitliche Arbeitsablauf erlaubt mancherlei Abwandlungen. Insbesondere die aufgeführten Zahlenangaben dienen nur zum besseren Verständnis und sind nach Maßgabe des jeweiligen Anwendungsfalles abzuwandeln.All elements of the circuit arrangement according to Fig. 1 (memory, scanner, read-out and write-in devices, Logic circuits, gate circuits) can be conventional and thus without difficulty to implement the described Working method are used. It should also be understood that the foregoing descriptions only have an exemplary character and do not represent a restriction of the inventive concept. Much more Numerous modifications and different embodiments of the invention are conceivable. To the For example, the ferrite storage cores by other storage means and the scanner by corresponding Facilities of a different type are replaced. The time schedule also allows a lot Modifications. In particular, the figures given are only intended to provide a better understanding and are to be modified according to the respective application.

Claims (15)

Patentansprüche: ■Claims: ■ 1. Schaltungsanordnung für Fernmelde-, insbesondere Fernsprechvermittlungsanlagen, bei denen die Verbindung zwischen rufenden und gerufenen Leitungen über die Verbindungsschaltmittel enthaltende Verbindungsätze erfolgt, deren Zusammenwirken beim Verbindungsaufbau durch eine oder mehrere Logikschaltungen in Verbindung mit Speichermitteln gesteuert wird, dadurch gekennzeichnet, daß für jeden im Arbeitszustand befindlichen Verbindungssatz (ΡΓ1) mindestens ein Durchgangsspeicher (MPl) zur Aufnahme von kurzzeitig aufeinanderfolgenden Signalen und ein Arbeitsspeicher (MCl) zur Aufnahme anderer für die Verkehrsabwicklung erforderlichen Informationen vorgesehen ist und daß diese Speicher zur Abfrage ihrer Informationen und zur Ableitung von logischen Entscheidungen mit mindestens einer Logikschaltung (CLl) zeitweise zusammensehaltbar sind.1. Circuit arrangement for telecommunications, in particular telephone switching systems, at which the connection between calling and called lines via the connection switching means containing connection sets takes place, their interaction during connection establishment controlled by one or more logic circuits in connection with storage means is, characterized in that for each connection set in the working state (ΡΓ1) at least one transit memory (MPl) for holding briefly successive signals and a working memory (MCl) to accommodate others for the Traffic information required is provided and that this memory for Query their information and derive logical decisions with at least a logic circuit (CLl) are temporarily held together. 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß für eine Gruppe von Verbindungssätzen (PTl) und eine zugeordnete Gruppe von Durchgangsspeichern (MPl) Abfragemittel (DA'l, ΕΧΊ, EX"T) vorgesehen sind, die jeweils einen Verbindungssatz und mindestens einen zugehörigen Durchgangsspeicher in zyklischer Reihenfolge nacheinander Abfragen, und daß während jeder Abfrage eine den Schaltzustand der mit dem Verbindungssatz zusammengeschalteten Leitung kennzeichnende Information vom Verbindungssatz in den Durchgangsspeicher übertragbar ist. 2. Circuit arrangement according to claim 1, characterized in that interrogation means (DA'l, ΕΧΊ, EX "T) are provided for a group of connection sets (PTl) and an associated group of transit memories (MPl), each having a connection set and at least one interrogate associated transit memory in a cyclical sequence, and that during each interrogation, information identifying the switching state of the line connected to the connection set can be transmitted from the connection set to the transit memory. 3. Schaltungsanordnung nach Anspruch 2, dadurch gekennzeichnet, daß jede während einer Abfrage zusammengeschaltete Einrichtung, bestehend aus einem Verbindungssatz und dem zugehörigen Durchgangsspeicher, für eine während der Abfrage erfolgende Verschiebung der während der vorangegangenen Abfrage gespeicherten Information von einem Eingangsspeicherplatz des Durchgangsspeichers auf einen anderen Speicherplatz eingerichtet ist.3. Circuit arrangement according to claim 2, characterized in that each during one Interrogation of interconnected device, consisting of a connection set and the associated transit memory, for a shifting of the information stored during the previous query from an input memory location of the transit storage is set up on a different storage location. 509568/109509568/109 .12.12 4. Schaltungsanordnung nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß die Gesamtzahl der Durchgangsspeicher in eine Anzahl von Speichergruppen (MPl bis MPn) mit je eigenen Abfragemitteln (EX"1 bis EX"n) sowie mit eigenen Auslese- und Einschreibeinrichtungen aufgeteilt ist.4. Circuit arrangement according to one of claims 1 to 3, characterized in that the total number of transit memories is divided into a number of memory groups (MPl to MPn) each with its own query means (EX "1 to EX" n) and with its own read-out and write-in devices is. 5. Schaltungsansprüche nach einem der Ansprüche 1 bis 4, dadurch gekennzeichnet, daß ein im Arbeitszustand befindlicher Verbindungssatz und der zugeordnete Durchgangsspeicher mit einem jeweils freien, aus einer Mehrzahl von für eine Gruppe von Verbindungssätzen gemeinsam vorgesehenen Arbeitsspeichern in freier Auswahl festzulegenden Arbeitsspeicher zusammenschaltbar ist.5. Circuit claims according to one of claims 1 to 4, characterized in that a The connection set in the working state and the associated through-flow storage unit with one in each case free from a plurality of joint sets for a group of connection sets provided working memories can be interconnected in a free selection of definable working memories is. 6. Schaltungsanordnung nach Anspruch 5, dadurch gekennzeichnet, daß für die Belegung eines freien Arbeitsspeichers durch einen Verbindungssatz eine den betreffenden Verbindurchsalz kennzeichnende Information in den Arbeitsspeicher einschreibbar ist.6. Circuit arrangement according to claim 5, characterized in that for the occupancy of a free main memory through a connection set an the relevant connection throughsalz characterizing information can be written into the main memory. 7. Schaltunganordnung nach Anspruch 5 oder 6, dadurch gekennzeichnet, daß jeweils einer Mehrzahl von Arbeitsspeichern ein in zyklischer Reihenfolge arbeitender Abtaster (DA 1) zugeordnet ist.7. A circuit arrangement according to claim 5 or 6, characterized in that in each case a plurality of working memories is assigned a scanner (DA 1) operating in a cyclic sequence. 8. Schaltungsanordnung nach Anspruch 7, dadurch gekennzeichnet, daß die Zeitdauer der Abfrageperiode des Abtasters für die Arbeitsspeicher ein Vielfaches der Abfrageperiode des Abtasters für die Durchgangsspeicher beträgt.8. Circuit arrangement according to claim 7, characterized in that the duration of the The sampling period for the main memory is a multiple of the sampling period of the Scanner for the through-memory is. 9. Schaltungsanordnung nach Anspruch 8, dadurch gekennzeichnet, daß für die Zuordnung eines Arbeitsspeichers zu dem zugehörigen Durchgangsspeicher identitätskennzeichnende Informationen beider Speicher über die Logikschaltung vergleichbar sind.9. Circuit arrangement according to claim 8, characterized in that for the assignment of a main memory to the associated transit memory identifying information both memories are comparable via the logic circuit. 10. Schaltungsanordnung nach einem der Ansprüche 1 bis 9, dadurch gekennzeichnet, daß innerhalb der Abfragedauer eines Verbindungssatzes gegeneinander versetzte Zeitabschnitte für die Übertragung einer den Schaltzustand der betreffenden Leitung kennzeichnenden Information in den Durchgangsspeicher und für die Zusammenwirkung mit mindestens einer zentralen Logikschaltung vorgesehen sind.10. Circuit arrangement according to one of claims 1 to 9, characterized in that staggered periods of time for the transmission of information identifying the switching status of the relevant line into the transit store and for the interaction with at least one central Logic circuit are provided. 11. Schaltungsanordnung nach einem der Ansprüche 6 bis 10, dadurch gekennzeichnet, daß die Gesamtzahl der Arbeitsspeicher in mindestens zwei Gruppen mit je eigenen Abfragemitteln, eigenen Auslese- und Einschreibeinrichtungen sowie einer eigenen Logikschaltung unterteilt ist und daß die zur Ausführung gleichartiger logischer Entscheidungen befähigten Logikschaltungen der Arbeitsspeichergruppen in gegeneinander versetzten Zeitabschnitten einer jeden Abfragedauer eines Verbindungssatzes nacheinander mit dem diesen Verbindungssatz zugeordneten Durchgangsspeicher zusammenschaltbar sind.11. Circuit arrangement according to one of claims 6 to 10, characterized in that the total number of main memories in at least two groups, each with its own query means, its own read-out and write-in devices and its own logic circuit and that they enabled the execution of logical decisions of the same kind Logic circuits of the working memory groups in mutually offset periods of time each query duration of a connection record one after the other with this connection record assigned through storage are interconnectable. 12. Schaltungsanordnung nach einem der Ansprüche 1 bis 11, dadurch gekennzeichnet, daß für die Informationsübertragung zwischen einer Logikschaltung und jeweils einem Verbindungssatz ein informationsspeichernder Verbindungssatzsucher vorgesehen ist.12. Circuit arrangement according to one of claims 1 to 11, characterized in that an information-storing connection set finder for the transmission of information between a logic circuit and one connection set is provided. 13. Schaltungsanordnung nach einem der Ansprüche 1 bis 12, dadurch gekennzeichnet, daß für die Arbeitsspeicher eine Zuordnung wahlweise zu einem Verbindungssatz oder zu einem Register vorgesehen ist.13. Circuit arrangement according to one of claims 1 to 12, characterized in that for the main memory an assignment either to a connection set or to a Register is provided. 14. Schaltungsanordnung nach Anspruch 13, dadurch gekennzeichnet, daß für die Verbindungssätze und für die Register je eine besondere Logikschaltung vorgesehen ist und daß jeder im Arbeitszustand befindliche Arbeitsspeicher eine die Zuordnung zu einem Verbindungssatz bzw. zu einem Register kennzeichnende Information für die Auswahl der entsprechenden Logikschaltung aufweist.14. Circuit arrangement according to claim 13, characterized in that for the connection sets and a special logic circuit is provided for each register and that each working memory is in the working state one that identifies the assignment to a connection set or to a register Has information for the selection of the corresponding logic circuit. 15. Schaltungsanordnung nach Anspruch 13 oder 14, dadurch gekennzeichnet, daß für eine herzustellende Wirkverbindung zwischen einem Verbindungssatz und einem Register eine dem Verbindungssatz kennzeichnende Information über die Logikschaltung des Registers in den Speicher des Registers und in den Abtaster für den Arbeitsspeicher des betreffenden Verbindungssatzes übertragbar ist.15. Circuit arrangement according to claim 13 or 14, characterized in that for one operative connection to be established between a connection set and a register one of the Information about the logic circuit of the register in the Memory of the register and in the scanner for the working memory of the connection set in question is transferable. Hierzu 2 Blatt ZeichnungenFor this purpose 2 sheets of drawings 509 568/109 4.65 © Bundesdruckerei Berlin509 568/109 4.65 © Bundesdruckerei Berlin
DEJ24691A 1962-11-07 1963-11-07 Circuit arrangement for telecommunications, in particular telephone exchanges with connection sets Pending DE1192271B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR914634A FR1347744A (en) 1962-11-07 1962-11-07 Selection system for circuits or electrical equipment

Publications (1)

Publication Number Publication Date
DE1192271B true DE1192271B (en) 1965-05-06

Family

ID=8790280

Family Applications (3)

Application Number Title Priority Date Filing Date
DEJ24691A Pending DE1192271B (en) 1962-11-07 1963-11-07 Circuit arrangement for telecommunications, in particular telephone exchanges with connection sets
DE1964ST021557 Pending DE1202345B (en) 1962-11-07 1964-01-14 Circuit arrangement for establishing telephone connections
DE1964ST021589 Pending DE1202346B (en) 1962-11-07 1964-01-22 Circuit arrangement for telephone switching systems

Family Applications After (2)

Application Number Title Priority Date Filing Date
DE1964ST021557 Pending DE1202345B (en) 1962-11-07 1964-01-14 Circuit arrangement for establishing telephone connections
DE1964ST021589 Pending DE1202346B (en) 1962-11-07 1964-01-22 Circuit arrangement for telephone switching systems

Country Status (4)

Country Link
BE (1) BE639638A (en)
DE (3) DE1192271B (en)
FR (3) FR1347744A (en)
NL (1) NL300241A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1286134B (en) * 1966-06-24 1969-01-02 Standard Elektrik Lorenz Ag Circuit arrangement for controlling a number of functional units over which a central logic is placed
DE1287157B (en) * 1966-05-26 1969-01-16 Siemens Ag Circuit arrangement for a telephone system controlled according to the time division multiplex principle
DE2029775A1 (en) * 1969-06-20 1971-02-11 International Standard Electric Corp , New York, NY (V St A ) Control distributor for the control of several switching elements of a peripheral unit

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1562232C2 (en) * 1968-03-07 1974-01-10 Siemens Ag, 1000 Berlin U. 8000 Muenchen Arrangement for the central acquisition and evaluation of incoming information in connection devices for centrally controlled switching, in particular telephone switching systems
DE2805584B2 (en) * 1978-02-10 1981-07-09 Telefonbau Und Normalzeit Gmbh, 6000 Frankfurt Circuit arrangement for the central storage of information in telecommunications, in particular telephone switching systems

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1287157B (en) * 1966-05-26 1969-01-16 Siemens Ag Circuit arrangement for a telephone system controlled according to the time division multiplex principle
DE1286134B (en) * 1966-06-24 1969-01-02 Standard Elektrik Lorenz Ag Circuit arrangement for controlling a number of functional units over which a central logic is placed
DE2029775A1 (en) * 1969-06-20 1971-02-11 International Standard Electric Corp , New York, NY (V St A ) Control distributor for the control of several switching elements of a peripheral unit

Also Published As

Publication number Publication date
DE1202345B (en) 1965-10-07
FR82988E (en) 1964-05-22
NL300241A (en)
DE1202346B (en) 1965-10-07
FR82960E (en) 1964-05-22
FR1347744A (en) 1964-01-04
BE639638A (en)

Similar Documents

Publication Publication Date Title
DE1437576C3 (en) Method for displaying changes in the operating status of message routes arranged in groups
DE2036815B2 (en) Circuit arrangement for a private branch exchange with a limited number of extensions
DE1487850C3 (en) Circuit arrangement for a centrally controlled PCM telephone exchange that works according to the time division multiplex principle
DE2211003B2 (en) Method and circuit arrangement for carrying out the method for transmitting ringing signals
DE1275088B (en) Circuit arrangement for computer-controlled storage switching systems
DE1192271B (en) Circuit arrangement for telecommunications, in particular telephone exchanges with connection sets
DE1240136B (en) Circuit arrangement for telephone exchanges with connection sets
DE1487628B2 (en) CIRCUIT ARRANGEMENT FOR PROGRAM-CONTROLLED REMOTE INTERCOM SYSTEMS
DE1774809A1 (en) Digital control and memory arrangement
DE2014712C3 (en) Central storage device for controlling a time division multiplex telephone exchange system
DE1280338B (en) Circuit arrangement with a common control circuit for controlling telecommunications, in particular telephone exchange systems
DE1165687B (en) Method and circuit arrangement for the central detection of signal pulses occurring on telecommunication lines in a random sequence, in particular charge pulses in telephone systems
DE1237640B (en) Circuit arrangement with cyclically scanned memories for time-division multiplexed data processing systems, in particular for telephone exchanges
DE2743659A1 (en) ELECTRONICALLY CONTROLLED TELEPHONE SYSTEM WITH PERIODIC SCANNING OF ALL PERIFERAL FACILITIES AND WITH ADDRESSED REQUESTING OF CERTAIN PERIFERED FACILITIES EACH FOR THE TRANSMISSION OF STATUS AND / OR COMMAND INFORMATION
DE1512100B2 (en) CIRCUIT ARRANGEMENT FOR A TELEPHONE SWITCHING SYSTEM WITH FIXED ALLOCATION OF THE TIMES FOR THE CONNECTED PARTICIPANTS
DE1512100C3 (en) Circuit arrangement for a telephone switching system with fixed allocation of tent locations for the connected subscribers Western Electric Co. Inc., New York, N.Y. (V.StA.)
DE2755639C2 (en) Circuit arrangement for the logical processing of subscriber criteria in telecommunications, in particular telephone switching systems
CH653194A5 (en) Method for cyclic monitoring of connection lines in telephone systems
EP0036979B1 (en) Signalling process for telecommunication exchanges, especially telephone exchanges
DE1213008B (en) Circuit arrangement for querying termination circuits in switching systems
DE1537904C2 (en) Circuit arrangement for a switching system with cyclic control
EP0212272B1 (en) Circuit arrangement for telecommunication exchanges, particularly telephone exchanges, comprising scanning points which are cyclically controlled by information interrogation devices
DE2408230A1 (en) Engaged indicator cct. for telephone exchanges - has memory elements for each line all being scanned cyclically
DE1293239B (en) Method for controlling an electronic switching device working according to the time division principle
DE2843766A1 (en) Communications system for internal company use - has interfaces to allow handling of various terminal types and methods of transmission