DE10121757B4 - Datenregenerator mit einstellbarer Entscheiderschwelle und einstellbarem Abtastzeitpunkt - Google Patents

Datenregenerator mit einstellbarer Entscheiderschwelle und einstellbarem Abtastzeitpunkt Download PDF

Info

Publication number
DE10121757B4
DE10121757B4 DE10121757A DE10121757A DE10121757B4 DE 10121757 B4 DE10121757 B4 DE 10121757B4 DE 10121757 A DE10121757 A DE 10121757A DE 10121757 A DE10121757 A DE 10121757A DE 10121757 B4 DE10121757 B4 DE 10121757B4
Authority
DE
Germany
Prior art keywords
sampling
adjustable
decision threshold
decision
measuring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE10121757A
Other languages
English (en)
Other versions
DE10121757A1 (de
Inventor
Ernst Dr. Muellner
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xieon Networks SARL
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE10121757A priority Critical patent/DE10121757B4/de
Priority to US10/137,975 priority patent/US7054402B2/en
Publication of DE10121757A1 publication Critical patent/DE10121757A1/de
Application granted granted Critical
Publication of DE10121757B4 publication Critical patent/DE10121757B4/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Datenregenerator mit einem Phasenkomparator (PK) und einem Taktgenerator (TG) zur Rückgewinnung eines Taktsignals (TS) und mit einer Arbeits-Abtasteinrichtung, deren Entscheiderschwelle (TH1) und Abtastzeitpunkt (TA) von einer Steuerung (ST) eingestellt werden,
dadurch gekennzeichnet,
dass eine Meß-Abtasteinrichtung (E2, TV2, A2) mit einstellbarem Abtastzeitpunkt und einstellbarer Entscheiderschwelle (TH2) vorgesehen ist,
dass eine Vergleicherschaltung (V) an die Arbeits-Abtasteinrichtung (E1, TV1, A1) und die Meß-Abtasteinrichtung (E2, TV2, A2) zum bitweisen Vergleich der abgetasteten Binärsignale (AS1, AS2) angeschaltet ist,
daß die Entscheiderschwellen (TH1, TH2) und die Abtastzeitpunkte (TA) beider Abtasteinrichtungen unabhängig voneinander durch die Steuerung (ST) einstellbar sind, um aufgrund der durch die Vergleicherschaltung (V) gewonnenen Vergleichswerte (VW) die Entscheiderschwelle (TH1) und den Abtastzeitpunkt (TA) der Arbeits-Abtasteinrichtung (E1, TV1, A1) zu optimieren.

Description

  • Die Erfindung betrifft einen Datenregenerator nach dem Oberbegriff des Patentanspruchs 1.
  • Bei Übertragungssystemen mit hohen Bitraten bestimmt die Entscheiderschwelle (Abtastschwelle) und der Abtastzeitpunkt eines übertragenen Signals wesentlich die Fehlerrate und damit die maximale Übertragungsreichweite. Die optimale Entscheiderschwelle, das heißt die Schwelle zur Unterscheidung zwischen den beiden Zuständen des binären Signals, und der optimale Abtastzeitpunkt, das heißt die Phasenlage eines Abtasttaktsignals gegenüber der Bitmitte eines Datensignals, sind von der Übertragungseinrichtung und der Übertragungsstrecke abhängig. Während des Betriebes sollen beide ohne Störung der Übertragung nachgeregelt werden.
  • In der Offenlegungsschrift DE 197 17 643 A1 ist ein Verfahren und eine Anordnung zur Regelung der Entscheiderschwelle und des Abtastzeitpunktes eines Datenregenerators beschrieben. Dieser weist einen ersten Datenpfad mit einem Phasenkomparator und einen zweiten Datenpfad auf, wobei die Entscheiderschwellen in beiden Datenpfaden unabhängig voneinander eingestellt werden können. Hierdurch ist bei einem vorgegebenen Abtastzeitpunkt bereits eine Optimierung der Entscheiderschwelle möglich. Um das gesamte Empfangsauge zu ermitteln, muss jedoch der Abtastzeitpunkt verschoben werden. Dies ist nur gemeinsam für beide Datenpfade möglich, wodurch bei größeren Abweichungen vom idealen Abtastzeitpunkt die Empfangsqualität verschlechtert wird. Bei größeren Phasenabweichungen und nicht idealen Übertragungsbedingungen geht auch leicht der Bezug zur idealen Phasenlage verloren.
  • Aus der Offenlegungsschrift DE 197 17 642 A1 ist ein Datenregenerator beschrieben, der nur einen Datenpfad mit einer einstellbaren Entscheiderschwelle und einem einstellbaren Abtastzeitpunkt aufweist. Der Phasenkomparator ist von der Einstellung des Abtastzeitpunktes unabhängig. Dieser Datenregenerator wird bevorzugt bei Systemen verwendet, die durch fehlerkorrigierenden Codes geschützte Daten übertragen, wodurch die Beeinträchtigung der Signalqualität durch Verändern der Abtastbedingungen von der Fehlerkorrektur behoben oder gemildert wird. Für die Ausmessung des gesamten Empfangsauges und bei transparenter Übertragung ist diese Anordnung aber nicht geeignet.
  • Bei einer Optimierung der Abtastung ist außerdem zu beachten, dass sich die Entscheiderschwelle und der Abtastzeitpunkt gegenseitig beeinflussen.
  • Aufgabe der Erfindung ist es, Datenregeneratoren für transparente Übertragungssysteme anzugeben, bei denen die Entscheiderschwelle und der Abtastzeitpunkt optimal eingestellt werden können.
  • Ausgehend vom eingangs beschriebenen Datenregenerator wird die Aufgabe gemäß den kennzeichnenden Merkmalen des Anspruchs 1 gelöst.
  • Besonders vorteilhaft bei dem Datenregenerator nach Anspruch 1 ist, dass für die Einstellung der Phase immer von einem annähernd optimalen Bezugspunkt ausgegangen werden kann, der durch den Phasenkomparator vorgegeben ist. Die Entscheiderschwelle und der Abtastzeitpunkt der Meß-Abtasteinrichtung kann beliebig verändert werden, ohne dass wegen der unveränderten Schwelle der Arbeits-Abtasteinrichtung zu Störungen beim Datenempfang kommt.
  • Bei einer vorteilhaften Weiterbildung nach Anspruch 2 ist auch die Entscheiderschwelle und die Phase des Phasenkompara tors optimierbar. Dieser Datenpfad wird dann als Arbeits-Abtasteinrichtung verwendet. Die beiden Abtasteinrichtungen können nun zu Meßzwecken beliebig verändert werden, ohne dass der Empfang gestört wird. So kann bei gleichbleibenden Entscheiderschwellen das gesamte Empfangsauge durchfahren werden oder bei gleichbleibendem Abtastzeitpunkt können die Entscheiderschwellen beliebig variiert werden. Die Einflüsse der Entscheiderschwelle und des Abtastzeitpunktes können unabhängig voneinander ermittelt werden, ohne die Datenübertragung zu stören. Aufgrund der Meßergebnisse kann wiederum eine optimale Abtastphase und ebenso die Entscheiderschwelle eingestellt werden. Diese Variante ist besonders für eine Soft-Decision-Fehlerkorrektur geeignet, da bei einer mit geringem Aufwand erweiterter Entscheidungslogik nach einer Optimierung der Abtastbedingungen die Bewertung des Empfangssignals mit drei unterschiedlichen Entscheiderschwellen erfolgen kann.
  • Bei einer weiteren insbesondere für extrem hohe Datenraten oder für Meßzwecke besonders geeigneten Variante weist jede Abtast-Einrichtung zwei Datenpfade auf, in denen die Bits des Binärsignals abwechselnd eingeschrieben werden. Hierdurch sind Messungen bei Phasenänderungen bis ± die halbe Bitbreite vom Soll-Abtastzeitpunkt hinaus möglich und die weitere Verarbeitung der Abtastwerte ist unkritisch.
  • Weitere vorteilhafte Weiterbildungen sind in den übrigen abhängigen Ansprüchen angegeben.
  • Ausführungsbeispiele der Erfindung werden anhand von Figuren näher erläutert. Es zeigen:
  • 1 einen erfindungsgemäßen Datenregenerator,
  • 2 ein Diagramm zur Optimierung der Entscheiderschwelle,
  • 3 ein Fehlerraten-Diagramm zur Optimierung von Entscheiderschwelle und Taktphase,
  • 4 ein weiteres Fehlerratendiagramm,
  • 5 eine besonders vorteilhafte Variante des Datenregenerators,
  • 6 eine weitere Variante des Datenregenerators mit parallelen Datenpfaden und
  • 7 eine Zeitdiagramm zur Erläuterung der Funktion des Datenregenerators.
  • Der in 1 dargestellte Datenregenerator weist einen Phasenregelkreis PK, TG und zwei Abtast-Einrichtungen E1, TV1, A1 und E2, TV2, A2 auf. Die erste Abtast-Einrichtung enthält eine erste Entscheiderstufe E1, ein erstes einstellbares Verzögerungsglied TV1 und eine erste Abtaststufe A1. Entsprechend enthält die zweite Abtast-Einrichtung eine zweite Entscheiderstufe E2, ein zweites einstellbares Verzögerungsglied TV2 und eine zweite Abtaststufe A2. Die Ausgänge der Abtaststufen A1 und A2 sind an die Eingänge einer Vergleichsstufe V, eines Exklusiv-ODER-Gatters, geführt. Auch dem Dateneingang des Phasenkomparators PK ist eine dritte Entscheiderstufe E3 und erforderlichenfalls ein (gegebenenfalls einstellbares) Verzögerungsglied TV3 vorgeschaltet.
  • Den beiden Abtast-Einrichtungen und dem Phasenkomparator wird ein am Dateneingang DI anliegendes binäres Eingangssignal DS zugeführt. Dieses Signal wird jeweils mit einer an den Entscheiderstufen anliegenden Vergleichsspannung, die der Entscheiderschwelle TH1, TH2 bzw. TH3 entspricht, verglichen und in ein möglichst rechteckförmiges Binärsignal umgesetzt. Nach Durchlaufen der Verzögerungsglieder werden die Binärsignale BS1 bzw. BS2 mit einem Taktsignal TS abgetaktet (in die Abtastkippstufen eingeschrieben) und von den Abtastkippstufen A1, A2 als abgetastete Binärsignale AS1 und AS2 zwischengespeichert. Aus dem Eingangssignal DS gewinnt der Taktregenerator PK, TG das Abtast-Taktsignal TS. Die Entscheiderschwellen und die Verzögerungsglieder werden von einer Steuerung ST eingestellt. Diese erhält vom Ausgang der Vergleichsstufe V Vergleichswerte VW, die "Fehlern" entsprechen, und ermittelt aus diesen Vergleichswerten Kriterien zur optimalen Einstel lung der Entscheiderschwellen und der Verzögerungsglieder, die die Abtastzeitpunkte ("Abtastphasen") bestimmen. Prinzipiell ist es möglich, die Verzögerungsglieder auch zwischen Taktgenerator und Abtaststufen einzuschalten und so das Taktsignal statt des Eingangssignals zu verzögern. Die Verzögerung der Binärsignale ermöglicht jedoch das Bewerten der Vergleichswerte stets mit dem selben Taktsignal unabhängig vom Abtastzeitpunkt.
  • 2 zeigt ein Zeitdiagramm zur Erläuterung der Funktion. Das binäre Eingangssignal DS wird durch das Verzögerungsglied TV3 um ein halbes Bit verzögert und als Binärsignal BS3 vom Phasenkomparator mit der negativen Flanke des Taktsignals TS ideal in der Mitte abgetastet. Die Binärsignale BS1 und BS2 sind bei optimaler Abtastung ebenfalls ca. um ein halbes Bit verzögert. Bei dem in 2 dargestelltem Beispiel ist die Verzögerung in der Meß-Abtasteinrichtung E2, TV2, A2 jedoch geringer, so dass das zweite Binärsignal BS2 gegenüber dem Taktsignal TS voreilt, wodurch es nicht ideal abgetastet wird und es daher zu mehr Fehlabtastungen ("Fehlern") kommt. Der zulässige Schwankungsbereich des zweiten Binärsignals BS2 (bzw. der Abtastzeitpunkte TA) von ±1/2 Bit ist schraffiert dargestellt. Das erste Binärsignal BS1 ist ebenfalls um ein halbes Datenbit verzögert und stimmt mit dem dritten Binärsignal überein. Das in der Mitte ideal abgetastete Binärsignal ist mit AS1 bezeichnet, das abgetastete Binärsignale AS2 ist in 2 nicht dargestellt.
  • Aufgrund von Bauteilelaufzeiten und Eigenheiten der Übertragungseinrichtung wird durch den Phasenkomparator meist keine ideale Abtastung erfolgen. Deshalb ist eine Optimierung der Abtastung durch die erste Abtasteinrichtung, die Arbeits-Abtasteinrichtung E1, TV1, A1 erforderlich. Auf diese Weise wird ein optimal abgetastetes Binärsignal AS1 am Arbeits-Datenausgang DO abgegeben.
  • Die Einstellung der Entscheiderschwellen und der Abtastzeitpunkte (genauer der Phase zwischen dem Daten- bzw. Binärsignal und dem Taktsignal) erfolgt durch die entsprechenden Steuersignale TH1, TH2 bzw. PH1 und PH2. In diesem Ausführungsbeispiel kann auch die Entscheiderschwelle des Taktregenerators durch eine veränderbare Entscheiderschwelle TH3 eingestellt werden.
  • Der Phasenkomparator kann für viele Anwendungsfälle auch so konzipiert werden, daß das Verzögerungsgliedes TV3 entfallen kann, indem beispielsweise ein invertiertes Taktsignal verwendet wird. Die Abtastphase des Phasenkomparators kann durch ein spezielles Phasen-Einstellsignal PH3 optimiert werden.
  • 3 zeigt ein Abtastdiagramm in Abhängigkeit von der Abtastphase und der Entscheiderschwelle. Angenommen wird zunächst eine optimale Entscheiderschwelle TH0 und Abtastphase φ0 für die Arbeits-Abtasteinrichtung E1, TV1, A1. In Abhängigkeit von der Abtastphase φ2 der Meß-Abtasteinrichtung werden zunächst die Fehlerraten, genauer die ungleichen Vergleichswerte, gemessen. Bei größeren Abweichungen der Abtastphase steigt die "Fehlerrate" an. Bei optimaler Referenz-Entscheiderschwelle TH1 = TH0 und jeweils unterschiedlichen Schwellen TH2 wird die Abtastphase φ2 der Meß-Abtasteinrichtung E2, TV2, A2 wieder variiert, wodurch das dargestellte Diagramm entsteht. Ebenso kann auch bei jeweils konstant gehaltener Abtastphase der Schwellwert variiert werden und anschließend bei einer neuen Messung mit geänderter Abtastphase der Vorgang wiederholt werden. Die eingezeichneten geschlossenen Graphen entsprechen konstanten Fehlerraten PE und nehmen mit der Abweichung von den Idealwerten nach außen hin zu. Das dargestellte Diagramm zeigt ein unsymmetrisches Verhalten. Bei der Ermittlung der optimalen Abtastphasen φo müssen diese Unsymmetrie und die auftretenden Phasenschwanken des Dateneingangssignals berücksichtigt werden. Entsprechende Diagramme können auch für größere Entscheiderschwellen TH1 = THG oder kleinere Entscheiderschwellen TH1 = THK ermittelt werden. Diese Diagramme weisen jedoch auch eine in Bezug auf die TH1-Entscheiderschwelle stark unsymmetrische Form auf, so dass aus ihnen ebenfalls die optimale Schwelle ermittelt werden kann.
  • Der entsprechende Algorithmus ist aus der Offenlegungsschrift DE 19914793 A1 herleitbar und nicht Teil der Erfindung.
  • Die 4 zeigt eine weitere Darstellung des Zusammenhangs zwischen Schwellen und Fehlerraten. Die Fehlerraten PE sind (logarithmischer Maßstab) in Abhängigkeit vom Schwellwert TH2 dargestellt. Der Schwellwert TH1 wird für jede Meßreihe verändert; die Abtastphase bleibt konstant. Im Fall a, gepunktete Funktion, bei dem eine erhebliche Abweichung der Schwelle TH1 = TH1a vom optimalen Wert TH0 vorliegt, gibt es bei Annäherung der Schwelle TH2 an TH1a nur ein schmales Minimum, bei dem die gemessene Fehlerrate (Vergleichswerte) Null ist. Die Fehlerrate verharrt dann bei weiterer Verschiebung der Schwelle TH2 in Richtung Sollwert TH0 aber auf hohem Niveau, weil die Abtasteinrichtung E1, TV1, A1 mit der konstant gehaltenen Schwelle TH1a nun die Fehler produziert, bis die Kurve bei weiter zunehmender Differenz der Entscheiderschwellen anhand der von der zweiten, der Meß-Abtasteinrichtung E2, TV2, A2 produzierten Fehler wieder ansteigt. Im Fall b, gestrichelte Funktion, bei dem die Referenzschwelle TH1 = TH1b näher am Optimum liegt, ist der waagerechte Funktionsverlauf wesentlich kürzer und somit eine Extrapolation sicherer. Die durchgezogene Kurve gibt den Verlauf bei einer optimierten Referenz-Entscheiderschwelle TH1 = TH0 wieder.
  • In 5 ist eine besonders vorteilhafte Variante des Datenregenerators dargestellt, bei der auch die Entscheiderschwelle und die Abtastphase des Taktregenerators optimal eingestellt werden kann und dieser synchron zu den anderen ein abgetastetes Binärsignal AS3 abgibt und daher als Working(Referenz)-Abtasteinrichtung verwendet wird. Da die Abtastphase und die Abtastschwelle des Taktregenerators nur ge ringfügig variiert werden muss, ist stets ein guter Ausgangswert für eine Optimierung vorhanden. Die Abtastschwellen und der Abtastzeitpunkte könne nun bei den ersten beiden Abtasteinrichtungen E1, TV1, A1 und E2, TV2, A2 auch gleichzeitig beliebig variiert werden, ohne dass die Datenübertragung gestört wird. Dies ermöglicht auch gleichzeitige Messungen mit unterschiedlichen Schwellwerten TH1, TH2 oder Abtastphasen. Die entsprechenden Abtastwerte AS1, AS2, AS3 werden einer entsprechenden Auswerteinrichtung EN zugeführt, die zwei Vergleichswerte VW1, VW2 abgibt.
  • Ferner können nach Ermittlung der optimalen Entscheiderschwelle und des optimalen Abtastzeitpunktes des Taktregenerators die Entscheiderschwellen TH1 und TH2 der ersten beiden Abtasteinrichtungen größer oder kleiner als die optimale Entscheiderschwelle TH3 eingestellt werden, so dass Aussagen über die Abtastamplituden erhältlich sind, die zur Fehlerkorrektur (Soft-Decision) verwertbar sind.
  • 6 zeigt eine weitere Variante des Datenregenerators, bei der die erste Abtasteinrichtung A1 zwei Datenpfade E1, A11, A12 bzw. E1, A21, A22 aufweist. Die gleich aufgebaute zweite Abtasteinrichtung A2 ist vereinfacht dargestellt. Wie bisher wird das binäre Eingangssignal über Entscheiderstufen E1 und E2 geführt und nun bitweise abwechselnd mit der negativen und positiven Flanke des Taktsignals abgetastet. Die Taktsignale für die beiden Abtasteinrichtungen sind über die Verzögerungsglieder TV1, TV2 getrennt verstellbar. Der Phasenkomparator kann beliebig ausgeführt werden; er kann entsprechend 5 auch als weitere Abtasteinrichtung ausgebildet sein. Diese Ausführung mit zwei parallelen Datenpfaden hat neben dem Auftreten von geringeren effektiven Datenraten den Vorteil, dass die zu vergleichenden Datenbits die doppelte Dauer zur Auswertung verfügbar sind und auch bei größeren Phasenverschiebungen zwischen Binärsignal und Taktsignal ausgewertet werden können. Die abgetasteten Binärsignale AS11 bzw. AS21 der ersten Datenpfade und AS12 bzw. AS22 der zwei ten Datenpfade beider Abtasteinrichtungen werden über weitere Speicherstufen L11, L12, L31, L32; L21, L22, L41, L42 als gespeicherte Signale AS110, AS210, AS120, AS220 Vergleichsstufen V1 bzw. V2 zugeführt, die die Vergleichswerte VW11 bzw. VW12 abgeben. Die Steuerung ist im wesentlichen identisch. Statt der Binärsignale werden hier über die Verzögerungsglieder TV1, TV2 die Abtast-Taktsignale TS1 und TS2 unabhängig voneinander verzögert.
  • Die Funktion wird anhand des in 7 dargestellten Zeitdiagrammes erläutert. Die Bits des Eingangssignals sind mit Ziffern gekennzeichnet. In der Arbeits-Abtasteinrichtung werden die ungeradzahligen Bits 1, 3, 5, ... mit der negativen Flanke des Taktsignals TS1 übernommen, die geradzahligen Bits 2, 4, ... mit der positiven Flanke. Das Taktsignal TS2 für die zweite Abtasteinrichtung ist gegenüber dem Taktsignal TS1 um nahezu die Dauer eines halben Datenbits verzögert. Entsprechend sind die Bits von deren abgetasteten Binärsignal AS21 gegenüber AS11 verzögert. Alle abgetasteten Bits werden mit dem Taktsignal TS3 (bzw. dem hierzu invertierten Taktsignal) in die Speicherstufen L11, L12 bzw. L31, L32 übernommen, wobei einmal die negativen und einmal die positiven Flanken wirksam sind. Die gespeicherten Signale AS110 bis AS220 sind dargestellt. Wie aus dem Zeitdiagramm ersichtlich ist, können die Taktsignale TS1 bzw. TS2 bis an die Grenzen der Datenbits verschoben werden, ohne dass es Probleme bei dem Vergleich der abgetasteten Bits gibt. Die abgetasteten Binärsignale AS11, AS12, AS21 und AS22 können sogar gegenüber dem dritten Taktsignal TS3 um ± 1 Bit verschoben sein (was nur für Meßzwecken von Interesse ist). Die Speicher-Kippstufen L11, L12 und L31, L32 liefern Ausgangssignale, die einem ersten Vergleicher V1 zugeführt werden; die Speicher-Kippstufen L21, L22 und L41, 42 liefern entsprechende Ausgangssignale der geradzahligen Bits, die einem zweiten Vergleicher V2 zugeführter werden. Die Vergleichswerte VW11 und VW12 werden in bekannter Weise durch die Steuerung ST ausgewertet. Die Vergleicher V1 und V2 können auch direkt an die Ausgänge der Abtastkippstufen A11, A12 und A21, A22 angeschaltet werden, wenn die abgetasteten Binärsignale zwischengespeichert werden. Dieser Taktregenerator ist für extrem hohe Datenraten geeignet.
  • Zur Überprüfung der Funktion und Bewertung der Übertragungsqualität können Verteilungen der Vergleichswerte ermittelt und in einer Anzeigeeinrichtung AN dargestellt werden.

Claims (7)

  1. Datenregenerator mit einem Phasenkomparator (PK) und einem Taktgenerator (TG) zur Rückgewinnung eines Taktsignals (TS) und mit einer Arbeits-Abtasteinrichtung, deren Entscheiderschwelle (TH1) und Abtastzeitpunkt (TA) von einer Steuerung (ST) eingestellt werden, dadurch gekennzeichnet, dass eine Meß-Abtasteinrichtung (E2, TV2, A2) mit einstellbarem Abtastzeitpunkt und einstellbarer Entscheiderschwelle (TH2) vorgesehen ist, dass eine Vergleicherschaltung (V) an die Arbeits-Abtasteinrichtung (E1, TV1, A1) und die Meß-Abtasteinrichtung (E2, TV2, A2) zum bitweisen Vergleich der abgetasteten Binärsignale (AS1, AS2) angeschaltet ist, daß die Entscheiderschwellen (TH1, TH2) und die Abtastzeitpunkte (TA) beider Abtasteinrichtungen unabhängig voneinander durch die Steuerung (ST) einstellbar sind, um aufgrund der durch die Vergleicherschaltung (V) gewonnenen Vergleichswerte (VW) die Entscheiderschwelle (TH1) und den Abtastzeitpunkt (TA) der Arbeits-Abtasteinrichtung (E1, TV1, A1) zu optimieren.
  2. Datenregenerator nach Anspruch 1, dadurch gekennzeichnet, dass jede Abtasteinrichtung (E1, TV1, A1; E2, TV2, A2) eine Reihenschaltung einer Entscheiderstufe (E1, E2) mit einstellbarer Entscheiderschwelle (TH1, TH2), eines einstellbaren Verzögerungsgliedes (TV1, TV2) und einer Abtast-Kippstufe (A1, A2) aufweist.
  3. Datenregenerator nach Anspruch 1 oder 2, dadurch gekennzeichnet, dass der Abtastzeitpunkt und/oder die Entscheiderschwelle (TH3) des Phasenkomparators (PK) einstellbar sind.
  4. Datenregenerator nach Anspruch 1 oder 2, dadurch gekennzeichnet, dass der Phasenkomparator (PK) zumindest annähernd dieselbe Datenlaufzeit aufweist wie die Abtasteinrichtungen (E1, TV1, A1; E2, TV2, A2) und als Arbeits-Abtasteinrichtung (A3) verwendet wird, daß die beiden anderen Abtasteinrichtungen (E1, TV1, A1; E2, TV2, A2) als erste und als zweite Meß-Abtasteinrichtung verwendet werden, dass eine Auswerteeinrichtung (EN) vorgesehen ist, der die abgetasteten Binärsignale (AS1, AS2, AS3) von beiden Meß-Abtasteinrichtungen (E1, TV1, A1; E2, TV2, A2) und vom Phasenkomparators (PK) zugeführt werden, wobei eine erste Vergleicherschaltung (V1) an Ausgänge der ersten Meß-Abtasteinrichtung (E1, TV1, A1) und des Phasenkomparator (PK) angeschaltet ist und einen ersten Vergleichswert (VW1) abgibt, eine zweite Vergleicherschaltungen (V2) an Ausgänge der zweiten Meß-Abtasteinrichtung (E2, TV2, A2) und des Phasenkomparator (PK) angeschaltet ist und einen zweiten Vergleichswert (VW2) abgibt, und dass der Steuerung (ST) beide Vergleichswerte (VW1, VW2) zugeführt werden.
  5. Datenregenerator nach Anspruch 4, dadurch gekennzeichnet, daß jede Meß-Abtasteinrichtung zwei Signalpfade (E1, A11, A12, L11, L12; E1, A21, A22, L21, L22; ...) aufweist, in die die Bits eines Binärsignals (BS1; BS2) abwechselnd eingespeichert werden, und daß die Auswerteeinrichtung (EN) für die einander entsprechende Signalpfade (E1, A11, A12, L11, L12; E2, A31, A32, L31, L32; ...) separate Vergleicherschaltungen (V1, V2) aufweisen.
  6. Datenregenerator nach Anspruch 4 oder 5, dadurch gekennzeichnet, dass die Abtasteinrichtungen (E1, TV1, A1; E2, TV2, A2) bei optimierter Abtastung unterschiedliche Entscheiderschwellen (TH1, TH2) aufweisen, die oberhalb und unterhalb der optimierten Entscheiderschwelle (TH3) des ebenfalls als Abtasteinrichtung wirkenden Phasenkomparators (PK) liegen und die bitweise abgetasteten Binärsignale (AS1, AS2, AS3) für eine Fehlerkorrektur verwendet werden.
  7. Datenregenerator nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß an die Steuerung (ST) eine Anzeigeeinrichtung (AN) zur Sichtbarmachung von gemessenen und/oder auftretenden Vergleichswertverteilungen angeschaltet ist.
DE10121757A 2001-05-04 2001-05-04 Datenregenerator mit einstellbarer Entscheiderschwelle und einstellbarem Abtastzeitpunkt Expired - Fee Related DE10121757B4 (de)

Priority Applications (2)

Application Number Priority Date Filing Date Title
DE10121757A DE10121757B4 (de) 2001-05-04 2001-05-04 Datenregenerator mit einstellbarer Entscheiderschwelle und einstellbarem Abtastzeitpunkt
US10/137,975 US7054402B2 (en) 2001-05-04 2002-05-03 Data regenerator with adjustable decision threshold and adjustable sampling instant

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE10121757A DE10121757B4 (de) 2001-05-04 2001-05-04 Datenregenerator mit einstellbarer Entscheiderschwelle und einstellbarem Abtastzeitpunkt

Publications (2)

Publication Number Publication Date
DE10121757A1 DE10121757A1 (de) 2002-11-14
DE10121757B4 true DE10121757B4 (de) 2006-04-13

Family

ID=7683646

Family Applications (1)

Application Number Title Priority Date Filing Date
DE10121757A Expired - Fee Related DE10121757B4 (de) 2001-05-04 2001-05-04 Datenregenerator mit einstellbarer Entscheiderschwelle und einstellbarem Abtastzeitpunkt

Country Status (2)

Country Link
US (1) US7054402B2 (de)
DE (1) DE10121757B4 (de)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4077454B2 (ja) * 2003-03-31 2008-04-16 富士通株式会社 位相比較回路及びクロックリカバリ回路
US7092472B2 (en) * 2003-09-16 2006-08-15 Rambus Inc. Data-level clock recovery
US7397848B2 (en) 2003-04-09 2008-07-08 Rambus Inc. Partial response receiver
US7126378B2 (en) 2003-12-17 2006-10-24 Rambus, Inc. High speed signaling system with adaptive transmit pre-emphasis
TW595111B (en) * 2003-09-03 2004-06-21 Mediatek Inc Fast data recovery digital data slicer
US7233164B2 (en) 2003-12-17 2007-06-19 Rambus Inc. Offset cancellation in a multi-level signaling system
FR2880222B1 (fr) * 2004-12-23 2007-08-10 Cie Financiere Alcatel Sa Dispositif de conversion analogique-numerique avec circuit de decision et seuil de decision optimise
US7813460B2 (en) * 2005-09-30 2010-10-12 Slt Logic, Llc High-speed data sampler with input threshold adjustment
US7777538B2 (en) * 2006-03-03 2010-08-17 Agere Systems Inc. Method and apparatus for slew rate control
US7864911B2 (en) * 2006-09-13 2011-01-04 Sony Corporation System and method for implementing a phase detector to support a data transmission procedure
US9185513B1 (en) * 2011-12-02 2015-11-10 Google Inc. Method and system for compilation with profiling feedback from client
US9438204B2 (en) * 2013-08-27 2016-09-06 Mediatek Inc. Signal processing device and signal processing method

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19717586C1 (de) * 1997-04-25 1998-08-27 Siemens Ag Takt- und Datenregenerator für hohe Datenraten
DE19717642A1 (de) * 1997-04-25 1998-11-05 Siemens Ag Verfahren zur Datenregeneration
DE19717643A1 (de) * 1997-04-25 1998-11-12 Siemens Ag Verfahren und Anordnung zur Regelung der Entscheiderschwelle und des Abtastzeitpunktes eines Datenregenerators
DE19914793A1 (de) * 1999-03-31 2000-10-26 Siemens Ag Verfahren und Anordnung zur Messung der Signalqualität in einem optischen Übertragungssystem

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2604043B1 (fr) * 1986-09-17 1993-04-09 Cit Alcatel Dispositif de recalage d'un ou plusieurs trains de donnees binaires de debits identiques ou sous-multiples sur un signal de reference d'horloge synchrone
US4823360A (en) * 1988-02-12 1989-04-18 Northern Telecom Limited Binary data regenerator with adaptive threshold level
US5295155A (en) * 1992-10-30 1994-03-15 International Business Machines Corporation Multi-level digital data regeneration system
US6347128B1 (en) * 1998-07-20 2002-02-12 Lucent Technologies Inc. Self-aligned clock recovery circuit with proportional phase detector
US6496555B1 (en) * 1998-07-22 2002-12-17 Nec Corporation Phase locked loop
US6188737B1 (en) * 1999-11-24 2001-02-13 Nortel Networks Limited Method and apparatus for regenerating data

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19717586C1 (de) * 1997-04-25 1998-08-27 Siemens Ag Takt- und Datenregenerator für hohe Datenraten
DE19717642A1 (de) * 1997-04-25 1998-11-05 Siemens Ag Verfahren zur Datenregeneration
DE19717643A1 (de) * 1997-04-25 1998-11-12 Siemens Ag Verfahren und Anordnung zur Regelung der Entscheiderschwelle und des Abtastzeitpunktes eines Datenregenerators
DE19914793A1 (de) * 1999-03-31 2000-10-26 Siemens Ag Verfahren und Anordnung zur Messung der Signalqualität in einem optischen Übertragungssystem

Also Published As

Publication number Publication date
US7054402B2 (en) 2006-05-30
US20020184564A1 (en) 2002-12-05
DE10121757A1 (de) 2002-11-14

Similar Documents

Publication Publication Date Title
DE10121757B4 (de) Datenregenerator mit einstellbarer Entscheiderschwelle und einstellbarem Abtastzeitpunkt
DE2945331C2 (de) Vorrichtung in einer Signal-oder Datenverarbeitungsanlage zur Einstellung einer Signalverarbeitungsschaltung
DE602004011898T9 (de) Kompensierung des DC-Offsets in einer Phasenregelschleife
DE3320096C2 (de) Verfahren und Vorrichtung zum Feststellen des Scharfstellungszustandes eines optischen Abbildungssytems
DE102011116585B4 (de) Verfahren und Vorrichtung zur Regelung der Abtastphase
DE112004002222T5 (de) Taktwiedergewinnungsschaltung und Kommunikationsvorrichtung
DE3308567C2 (de) Einrichtung zur Umwandlung analoger Bildsignale in entsprechende binäre Bildsignale für ein Faksimilegerät
DE68915732T2 (de) Verfahren und Anordnung zur automatischen Phasenregelung in einer Phasenregelschleife.
DE60213443T2 (de) Speicherschaltung und schaltung zur erkennung eines gültigen überganges
DE3012905A1 (de) Rueckkopplungs-phase-lock-schleife
EP0363513B1 (de) Verfahren und Schaltungsanordnung zum Empfang eines binären Digitalsignals
EP0978182A2 (de) Verfahren und anordnung zur regelung der entscheiderschwelle und des abtastzeitpunktes eines datenregenerators
DE1252727B (de) Verfahren zum störungsfreien Empfang übertragener Daten
DE60123599T2 (de) Messung der Augenöffnung eines Signales
DE69531810T2 (de) Verfahren zum Abtasten eines seriellen digitalen Signals
DE10241848A1 (de) Verfahren zur Erfassung von optischen bzw. elektrischen Signalfolgen und Augenmonitor zur Erfassung und Darstellung von Signalfolgen
DE69918250T2 (de) Vorrichtung zur Wiedergewinnung und Identifizierung eines Taktsignals
EP0332642B1 (de) Verfahren und schaltungsanordnung zur adaptiven entzerrung von impulssignalen
EP0862272A2 (de) Vorrichtung zur Gewinnung eines Taktsignals aus einem Datensignal und Bitratenerkennungseinrichtung zur Ermittlung einer Bitrate.
EP1732309A1 (de) Vorrichtung zur Ermittlung eines Maßes für eine Signaländerung und Verfahren zur Phasenregelung
DE10207315B4 (de) Vorrichtung zur Datenrückgewinnung aus einem empfangenen Datensignal
EP0467196A2 (de) Decodiervorrichtung
WO1981000940A1 (en) Circuit for offsetting pulses
DE69232235T2 (de) Trägerrückgewinnung für QPSK
EP0463206B1 (de) Verfahren zum Messen kleiner Phasendifferenzen und Schaltungsanordnung zur Durchführung des Verfahrens

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8364 No opposition during term of opposition
8327 Change in the person/name/address of the patent owner

Owner name: NOKIA SIEMENS NETWORKS GMBH & CO.KG, 81541 MUE, DE

R082 Change of representative

Representative=s name: BOEHMERT & BOEHMERT, DE

R081 Change of applicant/patentee

Owner name: XIEON NETWORKS S.A.R.L., LU

Free format text: FORMER OWNER: NOKIA SIEMENS NETWORKS GMBH & CO. KG, 81541 MUENCHEN, DE

Effective date: 20131106

R082 Change of representative

Representative=s name: BOEHMERT & BOEHMERT ANWALTSPARTNERSCHAFT MBB -, DE

Effective date: 20131106

Representative=s name: BOEHMERT & BOEHMERT, DE

Effective date: 20131106

R119 Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee
R119 Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee

Effective date: 20141202