CN2595082Y - 多路脉冲计数装置 - Google Patents
多路脉冲计数装置 Download PDFInfo
- Publication number
- CN2595082Y CN2595082Y CN 02280207 CN02280207U CN2595082Y CN 2595082 Y CN2595082 Y CN 2595082Y CN 02280207 CN02280207 CN 02280207 CN 02280207 U CN02280207 U CN 02280207U CN 2595082 Y CN2595082 Y CN 2595082Y
- Authority
- CN
- China
- Prior art keywords
- pulse
- counter
- road
- circuit
- decoder
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
一种多路脉冲计数装置,包括依次连接的第一计数器(1)、译码器(2)、与电路(3)、异或电路(4)、第二计数器(5)。时钟脉冲源同时输入信号给第一计数器(1)及译码器(2);所述的第一计数器(1)和译码器(2)将一个时钟脉冲源分为N路不同步采样脉冲;所述的与电路(3)将N路不同步采样脉冲与需计数的N路脉冲进行与操作,生成不同步,但频率相同的N路脉冲;所述的异或电路(4)将N路脉冲综合成一路脉冲;所述的第二计数器(5)将计出合成脉冲的个数。本实用新型的优点是:电路结构简单,性能稳定可靠、成本低廉。
Description
技术领域
本实用新型涉及一种计数装置,尤其涉及一种多路等脉冲宽度(多路脉冲的高电平或者低电平宽度相等)的脉冲计数装置。
技术背景
现有工业控制场合的多路脉冲统计多为通过微控制器(MCU)计数。MCU通过执行指令,统计出各路脉冲的总和。有些简单的场合不需要使用MCU,而且在强干扰场合MCU工作不稳定。同时因为使用了MCU增加了成本。本专利提供一种新的、简单的多路脉冲计数法。
发明内容
本实用新型所要解决的技术问题是提供一种简单的多路等脉冲宽度的脉冲技术装置。
为了解决上述技术问题,本实用新型采用了下述技术方案:设计一种脉冲技术装置,其包括依次连接的第一计数器、译码器、与电路、异或电路、第二计数器、时钟脉冲源信号同时输入给第一计数器和译码器、其工作原理如下:
(1)通过使用第一计数器和译码器将一个时钟源分为N路不同步采样脉冲;
(2)将N路不同步采样脉冲与需计数的N路脉冲进行与操作,生成不同步,但频率相同的N路脉冲;
(3)通过异或操作将N路脉冲综合成一路脉冲;
(4)最后使用第二计数器计出合成脉冲的个数。
本实用新型的优点是:电路结构简单,性能稳定可靠、成本低廉。
附图说明
图1是多路脉冲计数装置的电路原理图。
图2是生成的采样脉冲的时序图
具体实施方式
如图1所示:以统计三路脉冲为例,介绍本实用新型计数装置电路的工作原理:其包括依次连接的第一计数器1、译码器2、与电路3、异或电路4、第二计数器5。时钟源脉冲信号同时输入给第一计数器1及译码器2,假设三路需要统计的脉冲源的频率分别为F1、F2、F3,他们具有相同的高电平宽度,其宽度为Ts。生成采样脉冲的时钟源频率应该为3×(1/Ts)。结合图2所示,CLK为时钟源频率,CNT0和CNT1为三进制的第一计数器1的输出,经过二四译码器2后,生成需要的不同步的采样脉冲SP0、SP1和SP2(如果不是三路,而是四路,则第一计数器改用四进制计数器,后面的译码器仍然使用二四译码器。N路脉冲作相似类推),所述的二四译码器2的选通端(使能端)的信号由时钟源CLK提供,这样每个采样脉冲的相位依次相差一个周期。译码器2输出的三个脉冲SP0、SP1和SP2分别于三路需要统计的脉冲PULSE0、PULSE1和PULSE2通过与电路3相与,然后再经过异或电路4生成一路合成脉冲,最后通过第二计数器5统计出脉冲的总个数。如图2所示,本实例中的三个波行PULSE0、PULSE1和PULSE2是三路脉冲中重叠最为严重的情况。
上述仅供说明本实用新型之用,而非对本实用新型的限制,有关技术领域的工程技术人员,在不脱离本实用新型的精神和范围的情况下,还可以做出各种变换和变化,因此所有等同的技术方案也应该属于本实用新型的保护范畴。
Claims (4)
1、一种多路脉冲计数装置,其特征在于,包括依次连接的第一计数器(1)、译码器(2)、与电路(3)、异或电路(4)、第二计数器(5),时钟脉冲源同时输入信号给第一计数器(1)及译码器(2);所述的第一计数器(1)和译码器(2)将一个时钟脉冲源分为N路不同步采样脉冲;所述的与电路(3)将N路不同步采样脉冲与需计数的N路脉冲进行与操作,生成不同步,但频率相同的N路脉冲;所述的异或电路(4)将N路脉冲综合成一路脉冲;所述的第二计数器(5)将计出合成脉冲的个数。
2、根据权利要求1所述的多路脉冲计数装置,其特征在于,所述的需计数的N路脉冲的高电平或者低电平宽度Ts为定值。
3、根据权利要求2所述的多路脉冲计数装置,其特征在于,所述的时钟脉冲源频率为N×(1/Ts)。
4、根据权利要求1所述的多路脉冲计数装置,其特征在于,所述的N路同步采样脉冲的相位相差一个周期。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 02280207 CN2595082Y (zh) | 2002-12-03 | 2002-12-03 | 多路脉冲计数装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 02280207 CN2595082Y (zh) | 2002-12-03 | 2002-12-03 | 多路脉冲计数装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN2595082Y true CN2595082Y (zh) | 2003-12-24 |
Family
ID=33743025
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 02280207 Expired - Lifetime CN2595082Y (zh) | 2002-12-03 | 2002-12-03 | 多路脉冲计数装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN2595082Y (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102163967A (zh) * | 2011-01-17 | 2011-08-24 | 福建鑫诺通讯技术有限公司 | 一种对脉冲数据进行采样的方法 |
-
2002
- 2002-12-03 CN CN 02280207 patent/CN2595082Y/zh not_active Expired - Lifetime
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102163967A (zh) * | 2011-01-17 | 2011-08-24 | 福建鑫诺通讯技术有限公司 | 一种对脉冲数据进行采样的方法 |
CN102163967B (zh) * | 2011-01-17 | 2012-10-03 | 福建鑫诺通讯技术有限公司 | 一种对脉冲数据进行采样的方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5087828A (en) | Timing circuit for single line serial data | |
CN102062798B (zh) | 一种具有高速adc芯片的示波器 | |
CN102353891B (zh) | 一种数字集成电路功能测试仪 | |
CN101615912B (zh) | 并串转换器及其实现方法 | |
CN105811970A (zh) | 一种多通道任意波形发生*** | |
CN103297037A (zh) | 一种基于模块化的多模分频器 | |
GB2358531A (en) | Glitch free clock multiplexer circuit | |
CN2595082Y (zh) | 多路脉冲计数装置 | |
CN109104171A (zh) | 一种pwm波形发生器 | |
CN105425926B (zh) | 异步复位同步释放带宽可控的复位电路 | |
CN103631314A (zh) | 去除电平信号中毛刺的方法 | |
JP3354597B2 (ja) | カウンタ回路およびその応用回路 | |
CN205584177U (zh) | 一种多通道任意波形发生*** | |
US7129764B2 (en) | System and method for local generation of a ratio clock | |
CN102832929A (zh) | 一种同时实现奇数整数分频与选通信号的电路 | |
CN203813760U (zh) | 移位分频器电路 | |
CN101109801B (zh) | 全球定位***相关器电路 | |
CN103795402A (zh) | 同步分频电路 | |
US20210006237A1 (en) | Immediate fail detect clock domain crossing synchronizer | |
CN201054020Y (zh) | 全球定位***相关器电路 | |
CN203632631U (zh) | 非交叠时钟产生电路 | |
CN103647528A (zh) | 非交叠时钟产生电路 | |
CN107547082A (zh) | 用于数字***中时钟合成器的1‑16和1.5‑7.5分频器 | |
SU1765812A1 (ru) | Устройство дл синхронизации вычислительной системы | |
CN208272950U (zh) | 一种保持时序逻辑电路时序准确的新型结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CX01 | Expiry of patent term |
Expiration termination date: 20121203 Granted publication date: 20031224 |