CN2479547Y - 带usb插头的微型存储器 - Google Patents

带usb插头的微型存储器 Download PDF

Info

Publication number
CN2479547Y
CN2479547Y CN 01201656 CN01201656U CN2479547Y CN 2479547 Y CN2479547 Y CN 2479547Y CN 01201656 CN01201656 CN 01201656 CN 01201656 U CN01201656 U CN 01201656U CN 2479547 Y CN2479547 Y CN 2479547Y
Authority
CN
China
Prior art keywords
pin
circuit
usb
microcontroller
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN 01201656
Other languages
English (en)
Inventor
黄煜
陆舟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Feitian Technologies Co Ltd
Original Assignee
Feitian Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Feitian Technologies Co Ltd filed Critical Feitian Technologies Co Ltd
Priority to CN 01201656 priority Critical patent/CN2479547Y/zh
Application granted granted Critical
Publication of CN2479547Y publication Critical patent/CN2479547Y/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Information Transfer Systems (AREA)

Abstract

本实用新型涉及一种带USB插头的微型存储器,包括外壳和部分装于其内部的电路板,电路板上安装有USB接口电路、微控制器及快闪存储器,所述USB接口电路通过USB插头与个人计算机的USB接口连接,其特征在于:所述微控制器电路与所述USB接口电路及快闪存储器电路分别多线双向连接于地址、数据、控制总线上,所述微控制器的时钟源由所述USB接口电路提供,该存储器不仅可以方便地进行数据的加解密处理,并提供多种数据保护方式:而且还可以最大幅度的减少元器件数目,降低成本,提高了产品的可靠性及成品率。

Description

带USB插头的微型存储器
本实用新型涉及一种带USB插头的微型存储器,更具体地说是***个人计算的USB接口,进行数据处理的微型存储器。
现有技术中,CN2405269中国实用新型专利说明书,公开了一种用于数据处理***的快闪电子式外存储装置,包括存储介质、直流电源和存储控制电路,该存储控制电路包括微处理器、通用串行总线接口控制器、通用串行总线插座和休眠及唤醒电路;所述存储介质是快闪存储器(Flash Memory);所述微处理器分别与通用串行总线接口控制器、休眠及唤醒电路和快闪存储器连接;通用串行总线接口控制器分别与该总线插座、休眠及唤醒电路和快闪存储器连接;通用串行总线插座通过该总线电缆与数据处理***主机连接。该快闪电子式外存储装置的不足之处,是硬件电路和相应的控制软件设计比较复杂。
本实用新型的目的在于克服上述现有技术之不足,提供一种硬件电路和相应的控制软件设计较为简单的带USB插头的微型存储器。
按照本实用新型提供的带USB插头的微型存储器,包括外壳和部分装于其内部的电路板,该电路板上安装有USB接口电路、微控制器及快闪存储器,所述USB接口电路通过USB插头与个人计算机的USB接口连接,所述微控制器电路与所述USB接口电路及快闪存储器电路分别多线双向连接于地址、数据、控制总线上,所述微控制器的时钟源由所述USB接口电路提供。
按照本实用新型提供的带USB插头的微型存储器,由于其USB接口电路和快闪存储器是通过微控制器进行控制和通信的(即USB接口电路和快闪存储器不能直接进行信号的传递),因此其硬件电路和其控制软件设计相对较为简单。
下面结合附图给出的实施例,对本实用新型进行详细说明:
图1为按照本实用新型的带USB接口的微型存储器的一种实施例的结构示意图;
图2为图1所示的本实用新型一种实施例的电路原理图;
图3为图2所示的实施例电路原理图的详细电路结构图;
图4为按照本实用新型的带USB插头的微型存储器在WINDOWS98操作***下的控制软件层次图;
图5为随本实用新型的带USB插头的微型存储器提供的设备驱动程序操作流程图;
图6为按照本实用新型的带USB插头的微型存储器的微控制器的控制程序流程图;
图7为图1所示的本实用新型的带USB插头的微型存储器的另一种实施例的电路原理结构图:
图8为按照本实用新型的带USB插头的微型存储器微的计算机读取数据的步骤流程图;
图9为按照本实用新型的带USB插头的微型存储器微的计算机写入数据的步骤流程图;
参见图1,按照本实用新型提供的带USB插头的微型存储器,包括一扁平外壳100和部分装于其内部的电路板(图中用虚线表示),外壳上成形有一矩形凹陷部,以便***个人计算机的USB接口和从该USB接口拔下该微型存储器,其中的USB接口标示为J1,该外壳还可以用半透明的材料制作,便于看到装于内部线路板上的指示灯。
参见图2和3,作为本实用新型的一种优选实施例,所述电路板上安装有USB接口电路1、微控制器2及快闪存储器3,所述USB接口电路1通过USB插头与个人计算机的USB接口连接,所述微控制器电路2与所述USB接口电路1及快闪存储器电路3分别多线双向连接于地址、数据、控制总线上,个人计算机要保存的数据先通过USB接口送到USB接口电路1,USB接口电路1再通过总线把数据送到微控制器电路2,微控制器电路2对数据进行处理,然后再通过总线把数据送到快闪存储电路3;读取的数据由快闪存储电路3通过总线送到微控制器电路2,微控制器电路2对数据进行处理,然后再通过总线把数据送到USB接口电路1,USB接口电路1再通过USB接口送回个人计算机,所述微控制器(2)的时钟源由所述USB接口电路(1)提供。因此该方式不仅可以方便地进行数据的加解密处理,并提供多种数据保护方式;而且还可以最大幅度的减少元器件数目,降低成本,提高了可靠性及产品的成品率。
作为本实用新型的另一种优选实施例,如图7所示,所述USB接口电路1、所述微控制器电路2和所述快闪存储器电路3分别多线双向连接到地址、数据总线;所述微控制器2的控制总线通过模拟开关电路4与所述USB接口电路1及所述快闪存储器3电连接。其具体线路如下:所述微控制器电路2控制总线双向连接模拟开关电路4,另有多条控制线连接模拟开关电路4并对其进行控制;USB接口电路1的控制总线双向连接模拟开关电路4;快闪存储器电路3的控制总线双向连接模拟开关电路4。个人计算机要保存的数据先通过USB接口送到USB接口电路1,USB接口电路1再通过控制总线把消息送到微控制器电路2,微控制器电路2对模拟开关电路4进行控制,使模拟开关电路4处于特殊状态,微控制器电路2对控制总线进行控制,使数据通过数据总线由USB接口电路1直接送到快闪存储器电路3进行存储;读取数据时,先由微控制器电路2对模拟开关电路4进行控制,使模拟开关电路4处于特殊状态,微控制器电路2对控制总线进行控制,使数据通过数据总线由快闪存储器电路3直接送到USB接口电路1,USB接口电路1再通过USB接口送回个人计算机;这种方式可以减少数据流动的中间环节,可以提高数据的吞吐率,减少数据存取时间。
如图3所示,在给出的上述优选实施例中,所述微控制器2电连接有一状态指示电路,所述状态指示电路包含一个发光二极管D2和电阻R8,D2和R8串联,D2正极接电源正极,R8另一端接U2的14脚(I/O端口),由该发光二极管D2实现状态显示,它可显示本微型存储器的工作状态。
如图3所示,在给出的上述优选实施例中,所述USB接口电路1由型号为PDIUSBD12的接口芯片U1、晶体谐振器Y1、电阻R1~R4、电容C1~C4、发光二极管D1、二极管D3和D4、磁珠FB1和FB2、USB插头J1构成,其中,D1和R1串联,D1正极连接电源正极,R1另一端接U1的21脚,用来显示USB线路的状态;C3和C4并联,两端分别接电源正极和地,D3和D4串联,正极接FB1,负极接电源正极,构成降压滤波电路,向***供电;Y1两端分别接C1、C2和U1的22、23脚,C1、C2另一端接地,组成振荡电路;FB1两端分别接J1的1脚和D4正极,FB2两端分别接J1的4脚和地,构成低通滤波器,可减少高频干扰;U1的25、26脚分别经R2、R3接J1的2、3脚,与主机通信;R4两端接U1的18、19脚;U1的18、20、24、27脚接电源正极;U1的5脚接地,U1符合USB1.0和USB1.1协议,完成USB的数据通信工作。
如图3所示,在给出的上述优选实施例中,所述微控制器2是由微处理器芯片U2、电阻R5~R8、发光二极管D2组成,R5、R6的一端接电源正极,另一端分别接U2的13、12脚,提供上拉电流;R7的一端接电源正极,另一端接U2的9脚,提供上电复位信号;D2和R8串联,D2正极接电源正极,R8另一端接U2的14脚,显示微控制器的状态;U2的数据总线32~39脚和控制线30、16、17、12、28脚分别与USB接口电路U1的数据和控制线连接,对U1进行控制和通信;U2的时钟输入线19脚接U1的时钟分频输出线13脚,由U1向U2提供时钟源。
在给出的上述优选实施例中,所述微处理器芯片U2可以采用AVR90或8051系列,当采用AVR90系列时,微控制器2电连接有一接口J2,J2的1、2、3、4脚分别接U2的9、8、7、6脚,利用该接口可实现在线编程的功能。
如图3所示,在给出的上述优选实施例中,所述快闪存储器3是由TC58或K9系列的快闪存储芯片U3构成,U3的数据线29~32、41~44脚与U2的数据线32~39脚连接;所述U3的控制线6~9及16~19脚分别与U2的控制线4、13、17、27、3、2、16、1脚连接相连接,由所述微控制器2控制该快闪存储器3的读写过程。
本实用新型不需要机械读取设备,是纯电子方式存取数据,其操作由软件实现。
在详细说明本实用新型提供的带USB接口的微型存储器的读写方法之前,首先解释或者定义涉及到的一些相关的专业术语:
所谓USB接口,其中的USB系原文Universal Serial Bus的缩略语,即通用串行总线,其标准由Compaq、Intel、Microsoft、NEC共同制定,意在使个人计算机与外设间的连接更加简单方便,通用性更好;
“操作***上层驱动程序”,系指由操作***提供的,给应用程序提供服务的程序。本说明书中专指文件***驱动程序和SCSI类驱动程序;
“设备驱动程序”,系指对应于某种设备的专用程序,给操作***上层驱动程序提供服务,本说明书中专指USB接口快闪外存储装置的设备驱动程序;
“操作***底层驱动程序”,系指由操作***提供,专为某些通用接口进行控制的程序,它给某些设备驱动程序提供服务。本说明书中专指USB接口底层驱动程序;
“微控制器程序”,系指固化在设备的微控制器中,对通过某种通用接口接收到的主机命令进行响应,做出相对应的操作,并把结果或状态返回到主机,它和主机的操作***底层驱动程序通信。本说明书专指USB接口快闪外存储装置中微控制器的程序;
本实用新型提供带USB接口的微型存储器中的数据的存入和读取是以数据块为单位进行的,其中数据块大小由所用快闪存储芯片特性决定。
下面结合附图详细说明本实用新型提供的带USB接口的微型存储器的读写方法:
参见图4,其中示出按照本实用新型的带USB接口的微型存储器在WINDOWS98操作***下的控制软件层次图。该控制软件即驱动程序,包括操作***上层驱动程序(包括文件***驱动程序和SCSI类驱动程序)、设备驱动程序(包括SCSI小端口驱动程序和USB驱动程序)、USB底层驱动程序(包括USB集线器驱动程序和USB主机控制器驱动程序)和微控制器程序。其中所述微控制器程序在固化于微控制器U1中并在微控制器U1中运行,控制快闪存储芯片U3和USB接口芯片U1,与USB底层驱动程序通信;所述USB底层驱动程序,在WINDOWS98/2000、LINUX和MAC OS下是由操作***提供,在WINDOWS NT下使用本申请人提供的底层驱动程序,它负责控制主机USB接口与设备驱动程序的通信;所述设备驱动程序建立在USB底层驱动程序之上,负责解释并完成操作***或应用程序对带USB插头的微型存储器发出的操作请求,所述操作***上层驱动程序由操作***提供,并给应用程序提供服务,同时负责将应用程序的读写请求传送给设备驱动程序。
如图4所示,当应用程序发送一个读请求后,该读请求首先被发送到文件***驱动程序和SCSI类驱动程序,再转给SCSI小端口驱动程序,SCSI小端口驱动程序会把这次请求转换成本装置要求的格式,并传递给本装置的USB驱动程序,USB驱动程序会将转换过的请求发送给USB底层驱动程序,并最终通过USB接口传到本装置的USB接口电路。
参见图5,其中示出了随本实用新型的带USB接口的微型存储器提供的驱动程序流程图。其基本操作过程依次包括如下步骤:
如步骤S501所示,将带USB插头的微型存储器***计算机主机的USB插口后,存储器内的上述电路将从USB接口获得电源,微控制器U2随之复位并开始执行内置的微控制器程序:首先进行初始化,这部分程序的作用是设定微控制器U2及USB接口芯片U1的初始参数;设置工作完成后,微控制器U2将进入等待状态,等待主机发送请求(即USB接口芯片产生中断);
如步骤S502所示,USB接口芯片U1初始化后,主机将检测到USB接口上有设备连接。由操作***提供的USB底层驱动程序将发送一系列请求给本装置,微控制器U2会执行由USB接口芯片U1中断引发的中断服务程序,由中断服务程序处理主机的各个请求;
如步骤S503所示,当上述请求处理完毕后,主机操作***将首先加载预先安装在主机硬盘内的为本存储器编写的设备驱动程序中的USB驱动程序;
如步骤S504所示,当上述USB驱动程序加载完毕后,USB驱动程序会首先创建一个设备对象并通知操作***有新的设备连接;
如步骤S514所示,操作***加载本存储器的SCSI小端口驱动程序;
然后进入步骤S515,当本存储器的USB驱动程序与SCSI小端口驱动程序均加载至***中后,主机进行初始化并根据设备信号创建一个新的驱动器符号;
之后进入等待操作步骤S516,当主机发出一个请求后,则进入步骤S517,操作***上层驱动程序判断是否为文件读操作,如果判断结果是肯定的,则进入步骤S518,通过调用USB驱动程序读取数据块;如判断结果是否定的,则进入步骤S519,判断是否为文件写操作,如果判断结果是肯定的,则进入步骤S520,通过调用USB驱动程序读取数据块,然后进入步骤S521,合并新数据块并调用USB驱动写入数据块;如果判断结果是否定的,则进入步骤S522,操作***上层驱动程序判断是否为设备删除,如果判断结果是肯定的,则进入步骤S524,本实用新型被***卸载;如判断结果是否定的,则进入步骤S523,返回错误信息。
如图5所示,在上述步骤中,步骤S518,S521,S523执行完成后即进入步骤S505,进入等待请求状态;
如步骤S506所示,当本存储器得到一个请求后,首先判断该请求是否为读请求,如果判断结果是肯定的,则进入步骤S507,通过调用USB底层驱动,读取数据;如果判断结果是否定的,则进入写请求的判断步骤S508,如果判断结果是肯定的,则进入步骤S509,通过调用USB底层驱动,写入数据;如果判断结果是否定的,则进入拔出请求的判断步骤S510,如果判断结果是肯定的,则进入步骤S512,处理并删除设备连接,然后进入步骤S513,被***卸载;如果判断结果是否定的,则返回错误信息。
在上述过程进行的同时,微控制器程序也进行相应的控制,其流程如图6所示,依次包括如下步骤:步骤S601,该存储器***计算机;步骤S602,硬件初始化;步骤S603,等待中断;步骤S604,微控制器程序判断是否为USB中断,如果判断结果是否定的,则返回到步骤S603,等待中断;如果判断结果是肯定的,则进入中断服务程序,该程序首先判断是否为控制传输,进入步骤S605,如果判断结果是肯定的,则进入步骤S606,处理***请求,处理完毕后,则返回到步骤S603,等待中断;如果判断结果是否定的,则进入步骤S607,该程序判断是否为块传输,如果判断结果是否定的,则返回到步骤S603,等待中断;如果判断结果是肯定的,则进入步骤S608,处理自定义请求,处理完毕后,返回到步骤S603,等待中断。之后当本装置从USB接口上拔下时,则进入S609的拔出步骤,该微控制器程序停止工作,同时主机会自动检测到上述状态,并通知本装置的USB驱动程序设备已经移除。USB驱动程序会进行一些必要的处理,取消那些没有完成的读写请求,删除设备对象。由于USB驱动程序删除了由它创建的设备对象,因此本装置的USB驱动程序卸载后,SCSI小端口驱动程序也会随之***作***卸载。
当上述准备基本完成后,SCSI小端口驱动程序会先读取设备特定的信息,然后开始等待应用程序发出“读/写”请求,至此硬、软件的初始化工作完成,本实用新型进入等待读写请求状态;
当USB接口芯片接收到主机通过USB接口发送来的请求后,USB接口芯片会给微控制器发送一个中断信号,微控制器会转去执行中断服务程序。中断服务程序会分析主机发来的请求,当发现是读请求后微控制器会记录主机要读取的区块描述,然后每次会从快闪存储芯片中读出一块数据通过USB接口芯片发回主机,直到所有要求的数据全部发送完。
发给主机的这些数据会由本装置的USB驱动程序传给SCSI小端口驱动程序,并最终传给应用程序,至此读操作完成。
与上述过程相类似,当操作***接到应用程序发送来的写请求后,也会先将这个请求传给SCSI小端口驱动程序,由SCSI小端口驱动程序将其转换成本装置要求的格式。但由于快闪存储芯片只能整块写入,因此SCSI小端口驱动程序会先从本装置中读取一部分数据,然后将要写入的数据与读回的数据合并成完整的数据块之后再写入本装置。数据写入完成后,SCSI小端口驱动程序会把操作状态返回给文件***驱动程序。
下面结合附图8详细叙述本微型存储器的读操作过程,依次包括如下步骤:
1)如图中步骤S801、S802表示,首先主机操作***的应用程序向操作***上层驱动程序发出一个读命令;
2)  如步骤S803所示,操作***上层驱动程序判断上述命令是否为本装置的读操作,如判断结果是否定的,则进入S804所示的步骤,终止执行该命令;如判断结果是肯定的,则进入步骤S805,把读请求转给设备驱动程序;
3)在步骤S805,设备驱动程序把读请求转换为操作***底层驱动程序的命令序列,然后进入步骤S806
4)在步骤S806,设备驱动程序根据命令序列调用***底层驱动程序;
5)当上述步骤完成后,进入步骤S807,操作***底层驱动程序通过USB接口传给微控制器程序;
6)当上述步骤完成后,进入步骤S808,微控制器程序做出对应操作,即微控制器记录主机要读取的区块描述,然后每次从快闪存储芯片中读出一块数据通过USB接口芯片发回主机,然后进入步骤S809,微控制器程序将结果及状态送回操作***底层驱动程序;此处所述“结果”是指从本微型存储器读取的数据,“状态”是指读操作是否完成;
7)在步骤S809中,操作***底层驱动程序将结果及状态返回设备驱动程序;
8)然后进入步骤S810,设备驱动程序根据结果和状态,重复完成4、5、6、7步骤,直到完成全部数据读取的操作,然后进入步骤S811,将数据和状态返回给操作***上层驱动程序;
9)当上述步骤完成后,进入步骤S811,操作***上层驱动程序再将数据和状态返回给应用程序,即进入步骤S812
如附图9所示,主机对本实用新型的USB插口微型存储器写入数据的步骤如下:
1)如图中步骤S901、S902表示,主机应用程序向操作***上层驱动程序发出一个写
  命令;
2)如步骤S903,操作***上层驱动程序判断该命令是否为本装置的写操作,如判断
  结果是否定的,则进入步骤S904,终止执行该命令;如判断结果是肯定的,则进
  入步骤S905,把写请求转给设备驱动程序;
3)然后进入步骤S906,设备驱动程序先进行对应数据块的读操作,此处所述的“对
应数据块”是指本实用新型的微型存储器内部原有的数据;
4)在步骤S906,设备驱动程序把读请求转换为操作***底层驱动程序的命令序列;
5)在步骤S906,设备驱动程序根据命令序列调用操作***底层驱动程序;
6)在步骤S906,操作***底层驱动程序将已定义好的命令码通过USB接口传给微控
  制器程序;
7)在步骤S906,微控制器程序做出对应操作,并将结果及状态送回操作***底层驱
  动程序;
8)在步骤S906,操作***底层驱动程序将结果及状态返回设备驱动程序;
9)在步骤S906,设备驱动程序根据结果和状态,重复完成5、6、7、8步骤,直
  到完成数据块读取,将数据保存于缓冲区,由于上述读取数据的过程与前述读操
  作过程相同,因此流程图中简化为步骤S906
10)当上述步骤完成后,进入步骤S907,设备驱动程序将要改写的数据和缓冲区中未
   变化的数据合并为新的数据块保存于缓冲区;
11)然后进入步骤S908,设备驱动程序把写请求转换为操作***底层驱动程序的命令
   序列;
12)然后进入步骤S909,设备驱动程序根据命令序列调用操作***底层驱动程序;
13)然后进入步骤S910,操作***底层驱动程序将已定义好的命令码通过USB接口传
   给微控制器程序;
14)然后进入步骤S911,微控制器程序做出对应操作,其中包括擦除和写操作,然后
   进入步骤S912,并将状态送回操作***底层驱动程序;“状态”是指写操作是否
   完成;
15)在步骤S912,操作***底层驱动程序将结果及状态返回设备驱动程序;
16)然后进入步骤S913,设备驱动程序根据结果和状态,重复完成12、13、14、
   15步骤,直到完成把缓冲区中的数据全部写入,然后进入步骤S914,将状态返回
   给操作***上层驱动程序;
17)当上述步骤完成后,进入步骤S915,操作***上层驱动程序将状态返回给应用程
   序。

Claims (8)

1、一种带USB插头的微型存储器,包括外壳和部分装于其内部的电路板,电路板上安装有USB接口电路(1)、微控制器(2)及快闪存储器(3),所述USB接口电路(1)通过USB插头与个人计算机的USB接口连接,其特征在于:所述微控制器电路(2)与所述USB接口电路(1)及快闪存储器电路(3)分别多线双向连接于地址、数据、控制总线上,所述微控制器(2)的时钟源由所述USB接口电路(1)提供。
2、根据权利要求1所述的带USB插头的微型存储器,其特征在于:所述微控制器(2)的控制总线通过模拟开关电路(4)与所述USB接口电路(1)及所述快闪存储器(3)电连接。
3、根据权利要求1所述的带USB插头的微型存储器,其特征在于:所述微控制器(2)电连接有一状态指示电路,所述状态指示电路包含一个发光二极管D2,由该发光二极管D2实现状态显示。
4、根据权利要求3所述的带USB插头的微型存储器,其特征在于:所述状态指示电路包含发光二极管D2和电阻R8,D2和R8串联,D2正极接电源正极,R8另一端接U2的I/O脚,由该发光二极管D2实现状态显示。
5、根据权利要求1所述的带USB插头的微型存储器,其特征在于:所述USB接口电路(1)由型号为PDIUSBD12的接口芯片U1、晶体谐振器Y1、电阻R1~R4、电容C1~C4、发光二极管D1、二极管D3和D4、磁珠FB1和FB2、USB插头J1构成,其中,D1和R1串联,D1正极连接电源正极,R1另一端接U1的21脚,用来显示USB线路的状态;C3和C4并联,两端分别接电源正极和地,D3和D4串联,正极接FB1,负极接电源正极,构成降压滤波电路;Y1两端分别接C1、C2和U1的22、23脚,C1、C2另一端接地,组成振荡电路;FB1两端分别接J1的1脚和D4正极,FB2两端分别接J1的4脚和地,构成低通滤波器;U1的25、26脚分别经R2、R3接J1的2、3脚,与主机通信;R4两端接U1的18、19脚;U1的18、20、24、27脚接电源正极;U1的5脚接地。
6、根据权利要求1所述的带USB插头的微型存储器,其特征在于:所述微控制器(2)是由微处理器芯片U2、电阻R5~R8、发光二极管D2组成;R5、R6的一端接电源正极,另一端分别接U2的13、12脚,提供上拉电流;R7的一端接电源正极,另一端接U2的9脚,提供上电复位信号;D2和R8串联,D2正极接电源正极,R8另一端接U2的14脚,显示微控制器的状态;U2的数据总线32~39脚和控制线30、16、17、12、28脚分别与USB接口电路U1的数据和控制线连接,对U1进行控制和通信;U2的时钟输入线19脚接U1的时钟分频输出线13脚,由U1向U2提供时钟源。
7、根据权利要求6所述的带USB插头的微型存储器,其特征在于:所述微处理器芯片U2为AVR90或8051系列,当采用AVR90系列时,微控制器(2)电连接有一接口J2,J2的1、2、3、4脚分别接U2的9、8、7、6脚,实现在线编程。
8、根据权利要求1所述的带USB插头的微型存储器,其特征在于:所述快闪存储器(3)是由TC58或K9系列的快闪存储芯片U3构成,U3的数据线29~32、41~44脚与U2的数据线32~39脚连接;所述U3的控制线6~9及16~19脚分别与U2的控制线4、13、17、27、3、2、16、1脚连接相连接。
CN 01201656 2001-01-21 2001-01-21 带usb插头的微型存储器 Expired - Lifetime CN2479547Y (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 01201656 CN2479547Y (zh) 2001-01-21 2001-01-21 带usb插头的微型存储器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 01201656 CN2479547Y (zh) 2001-01-21 2001-01-21 带usb插头的微型存储器

Publications (1)

Publication Number Publication Date
CN2479547Y true CN2479547Y (zh) 2002-02-27

Family

ID=33623634

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 01201656 Expired - Lifetime CN2479547Y (zh) 2001-01-21 2001-01-21 带usb插头的微型存储器

Country Status (1)

Country Link
CN (1) CN2479547Y (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1329848C (zh) * 2003-01-31 2007-08-01 株式会社东芝 一种改进的usb存储器存储装置
CN1331379C (zh) * 2002-05-30 2007-08-08 哈纳米克罗恩公司 具有单体型旋转外壳的闪存设备
CN100357921C (zh) * 2004-12-31 2007-12-26 联想(北京)有限公司 对usb存储器中自动运行程序进行控制的方法及usb存储器
CN100447700C (zh) * 2003-09-18 2008-12-31 优创加密设备股份公司 用于电子处理器的多功能便携设备
CN106776427A (zh) * 2016-12-05 2017-05-31 硅谷数模半导体(北京)有限公司 通信方法及装置
CN107681838A (zh) * 2016-08-02 2018-02-09 发那科株式会社 编码器和电动机***

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1331379C (zh) * 2002-05-30 2007-08-08 哈纳米克罗恩公司 具有单体型旋转外壳的闪存设备
CN1329848C (zh) * 2003-01-31 2007-08-01 株式会社东芝 一种改进的usb存储器存储装置
CN100447700C (zh) * 2003-09-18 2008-12-31 优创加密设备股份公司 用于电子处理器的多功能便携设备
CN100357921C (zh) * 2004-12-31 2007-12-26 联想(北京)有限公司 对usb存储器中自动运行程序进行控制的方法及usb存储器
CN107681838A (zh) * 2016-08-02 2018-02-09 发那科株式会社 编码器和电动机***
CN107681838B (zh) * 2016-08-02 2021-06-04 发那科株式会社 编码器和电动机***
CN106776427A (zh) * 2016-12-05 2017-05-31 硅谷数模半导体(北京)有限公司 通信方法及装置

Similar Documents

Publication Publication Date Title
CN1088218C (zh) 用于数据处理***的快闪电子式外存储方法及其装置
CN1251105C (zh) 数据处理***和数据处理器
CN1764847A (zh) 用于集成电路诊断电路的通信接口
CN1150851A (zh) 可与多数不同主计算机一起使用的便携式计算机键盘
US20070162679A1 (en) Bus device
CN101661321A (zh) 一种计算机及控制计算机运行的方法
CN2479547Y (zh) 带usb插头的微型存储器
CN1317744A (zh) 一种半导体存储装置
CN1136490C (zh) 电子设备
CN1873604A (zh) 处理器芯片与存储控制***及方法
CN101042672A (zh) 一种应用于数字信号处理器的高速仿真器及其操作方法
CN1165003C (zh) 带通用串行总线插头的微型存储器及其读写方法
CN1444141A (zh) 调试功能内置型微型计算机
CN1152307C (zh) 全电子式快闪外存储方法及装置
CN1267827C (zh) 设备驱动器和设备类型数据变换方法
CN1270253C (zh) 包含中央处理单元的大规模集成电路
CN107835108B (zh) 基于OpenWrt的MAC层协议栈验证平台
CN2513159Y (zh) 具有串行总线接口的微型闪存存储卡
CN1294494C (zh) 检测主机usb接口传输率的方法
CN1549147A (zh) 具双接口的内存存储装置控制***
CN101056242A (zh) 一种车用ttcan通讯网络的仿真方法
CN1278204C (zh) 电源管理状态控制方法
CN1099640C (zh) 半导体集成电路
CN1632769A (zh) Linux操作***下IDE设备热插/拔***及实现方法
CN1534499A (zh) Sata快闪存储装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CX01 Expiry of patent term

Expiration termination date: 20110121

Granted publication date: 20020227