CN219456244U - 一种点测CPU端与芯片端PCIe信号的夹具及测试装置 - Google Patents

一种点测CPU端与芯片端PCIe信号的夹具及测试装置 Download PDF

Info

Publication number
CN219456244U
CN219456244U CN202320142151.5U CN202320142151U CN219456244U CN 219456244 U CN219456244 U CN 219456244U CN 202320142151 U CN202320142151 U CN 202320142151U CN 219456244 U CN219456244 U CN 219456244U
Authority
CN
China
Prior art keywords
cpu
fixture
chip
pcie
measured
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202320142151.5U
Other languages
English (en)
Inventor
周猛
李岩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202320142151.5U priority Critical patent/CN219456244U/zh
Application granted granted Critical
Publication of CN219456244U publication Critical patent/CN219456244U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本申请公开了一种点测CPU端与芯片端PCIe信号的夹具及测试装置,该夹具与待测CPU所在的主板可拆卸连接,所述夹具用于固定待测CPU,且所述夹具为中空的四边形结构,所述夹具包括:构成四边形的四个边框和四个孔位,四个边框均可伸缩,四个孔位分别设置于四边形的四个角上,用于固定待测CPU的四角。该测试装置包括如上的夹具和示波器,所述夹具用于固定待测CPU,所述示波器通过探棒连接待测CPU上的待测PCIe信号,并对所述待测PCIe信号进行波形测试和分析。通过本申请,能够有效提高测试效率以及测试结果的准确性。

Description

一种点测CPU端与芯片端PCIe信号的夹具及测试装置
技术领域
本申请涉及PCIe(peripheral component interconnect express,一种高速串行计算机扩展总线标准)信号测试技术领域,特别是涉及一种点测CPU端与芯片端PCIe信号的夹具及测试装置。
背景技术
随着服务器和PC技术的发展,不同的CPU在国内都有应用。为测试不同CPU的性能,就需要点测CPU端到芯片端的PCIe信号。
目前点测CPU端与芯片端PCIe信号的方法,通常是:将CPU的Socket(是一种常用而业态比较独特的连接器产品)拆下来,找到相应规格的螺丝,以螺丝的方式固定CPU的四个角,将被测点裸露出来;将Socket中间尽量扩大,尽可能多的露出CPU背面的点来,进行测试。由于Socket影响导致CPU处信号无法测到的情况,寻找该信号的其他点位,如:针对Chipto Chip芯片到CPU处的信号在靠近芯片端去测试,从而实现PCIe信号测试。
然而,目前点测CPU端与芯片端PCIe信号的方法,由于需要Socket拆下来,再以其他方式固定CPU,会导致前期工作量较大,使得测试比较繁琐。而且,在找相应规格的螺丝时,不一定能够很好地找到相应规格的螺丝去固定CPU,这也会增加工作量。将Socket中间挖大需要寻找相应的工厂去做,并且可能只适用于一种类型的主板。另外,从芯片到CPU处,中间没有经过电容、电阻,直接到CPU,点测Rx(接收信号)只能去到芯片处寻找点去测,在芯片端点测PCIe Rx信号,信号存在反射,信号不准确且不能准确的反映问题。因此,目前点测CPU端与芯片端PCIe信号的方法,测试比较繁琐,测试工作量大,导致测试效率较低,而且测试结果的准确性不够高。
实用新型内容
本申请提供了一种点测CPU端与芯片端PCIe信号的夹具及测试装置,以解决现有技术中的测试方法使得测试效率比较低,测试结果的准确性较差的问题。
为了解决上述技术问题,本申请实施例公开了如下技术方案:
一种点测CPU端与芯片端PCIe信号的夹具,所述夹具与待测CPU所在的主板可拆卸连接,所述夹具用于固定待测CPU,且所述夹具为中空的四边形结构,所述夹具包括:构成四边形的四个边框和四个孔位,四个边框均可伸缩,四个孔位分别设置于四边形的四个角上,用于固定待测CPU的四角。
可选地,所述夹具四条边框的长度根据当前待测CPU四条边的长度可伸缩调整。
可选地,所述夹具为正方形可伸缩结构。
可选地,四个所述边框中可伸缩的部位与待测CPU上的待测点不重叠。
可选地,所述夹具为金属夹具。
可选地,所述夹具用于以Socket固定的CPU平台。
可选地,待测CPU上所有待测点处于所述夹具的四条边框所构成的四边形内部。
一种点测CPU端与芯片端PCIe信号的测试装置,所述测试装置包括:如上任一所述的一种点测CPU端与芯片端PCIe信号的夹具和示波器,所述夹具与待测CPU所在的主板可拆卸连接,所述夹具用于固定待测CPU,所述示波器通过探棒连接待测CPU上的待测PCIe信号,并对所述待测PCIe信号进行波形测试和分析。
可选地,所述探棒的带宽与待测PCIe信号的带宽相匹配。
可选地,所述探棒的型号为P7240。
本申请的实施例提供的技术方案可以包括以下有益效果:
本申请提供一种点测CPU端与芯片端PCIe信号的夹具,该夹具包括四个边框和四个孔位,四个边框构成四边形结构,且为可伸缩边框,四个孔位用于固定待测CPU的四角,这种结构设计,能够根据CPU的大小灵活调整夹具四个边框的长短,并结合四个孔位对CPU进行固定,从而找到CPU最佳固定位置,因此,夹具的设计使得CPU端到芯片端PCIe信号的测试操作非常简单,有利于提高测试效率。且由于该夹具的四个边框为可伸缩边框,待测CPU上的测试点便于定位,且不被遮挡,点测Rx可以直接在CPU处找到合适的待测点,不在芯片端点测PCIe Rx信号,也就不存在信号反射现象,有利于提高信号测试的准确性。
本申请还提供一种点测CPU端与芯片端PCIe信号的测试装置,该测试装置主要包括如上所述的夹具和示波器,通过夹具代替现有的CPU socket,能够有效固定CPU,且根据不同CPU的大小可以灵活调整夹具的大小,从而使得测试更加便捷,有利于提高测试效率。夹具固定好CPU之后,通过示波器,能够利用探棒连接待测点处的PCIe信号,并对该待测PCIe信号进行波形测试和分析,从而获取更加准确的测试结果。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本申请。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例所提供的一种点测CPU端与芯片端PCIe信号的夹具的结构示意图;
图2为本申请实施例中点测CPU端与芯片端PCIe信号的夹具的测试原理示意图;
图3为本申请实施例所提供的一种点测CPU端与芯片端PCIe信号的测试装置的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本申请中的技术方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。
为了更好地理解本申请,下面结合附图来详细解释本申请的实施方式。
实施例一
参见图1,图1为本申请实施例所提供的一种点测CPU端与芯片端PCIe信号的夹具的结构示意图。由图1可知,本实施例中点测CPU端与芯片端PCIe信号的夹具,主要包括:四个边框和四个孔位,四个边框均可伸缩,四个边框构成一个中空的四边形结构,四个孔位分别设置于四边形的四个角上,用于固定待测CPU的四角。
本实施例中的夹具与待测CPU所在的主板可拆卸连接,该夹具用于替换现有的CPUsocket,利用该夹具固定待测CPU,从而对CPU上的各个待测点测试其PCIe信号。
本实施例中四个边框均可伸缩,具体四条边框的长度可以根据当前待测CPU四条边的长度进行灵活调整。将CPU socket替换成本实施例中的夹具结构,相比于现有技术中采用螺丝固定四角的方式,由于该夹具通过可伸缩的边框能够调整大小,这种结构更加灵活,进行CPU上的PCIe信号测试时测试操作简单,有利于提高测试效率。
本实施例中夹具四条边框的长度根据当前待测CPU四条边的长度可伸缩调整,当待测CPU确定之后,根据该待测CPU的大小对夹具四条边框进行调整,使其能够更加稳定地固定CPU,便于后续信号测试。
本实施例中夹具可以采用正方形可伸缩结构。也就是夹具的初始长度为四条边相等的正方形结构,针对不同的待测CPU,在该初始长度的基础上进行灵活调整,使其适配具体的待测CPU,并结合孔位对待测CPU进行固定。
本实施例中四个边框中可伸缩的部位与待测CPU上的待测点不重叠,可以参见图2所示的点测CPU端与芯片端PCIe信号的夹具的测试原理示意图。这种结构设计,使得可伸缩边框不会遮挡待测点,从而确保所有待测点都处于夹具的四条边框所构成的四边形内部,相比于现有技术,能够避免CPU socket影响导致CPU处信号无法测到,从而提高测试结果的准确性与可靠性。
进一步地,本实施例中的夹具采用金属夹具,这种夹具更加坚固,有利于提高测试的稳定性和测试结果的准确性。
本实施例中的夹具可以用于以Socket固定的CPU平台,包括海光平台等。也就是该夹具可以应用于各种以socket形式固定的CPU上面,只需要将该夹具根据其孔位的位置和待测CPU的大小再次固定待测CPU即可。因此,这种结构设计具有非常高的通用性和兼容性,相比于现有技术中采用螺丝固定的方式,该夹具的设计,能够摆脱不同CPU和不同芯片的限制,更便捷地实现CPU端与芯片端的PCIe信号测试,大大提高测试效率。
实施例二
在图1和图2所示实施例的基础上参见图3,图3为本申请实施例所提供的一种点测CPU端与芯片端PCIe信号的测试装置的结构示意图。
由图3可知,本实施例中的测试装置主要包括夹具和示波器两部分。夹具与待测CPU所在的主板可拆卸连接,夹具用于固定待测CPU,示波器通过探棒连接待测CPU上的待测PCIe信号,并对待测PCIe信号进行波形测试和分析。
利用夹具固定好待测CPU之后,待测CPU的PCIe信号即可裸露出来,通过探棒连接该PCIe信号,将该PCIe信号引出后,利用示波器进行波形测试与分析。
进一步地,本实施例示波器中探棒的带宽与待测PCIe信号的带宽相匹配,从而确保该示波器能够准确测试待测PCIe信号。可以选择P7240探棒进行点测。
采用本实施例中点测CPU端与芯片端PCIe信号的测试装置,进行信号测试的步骤具体为:
1)将待测主板CPU Socket拆下换成本发明可伸缩Socket。
2)通过原理图和brd找到一个待测点位,进行刮点。
3)进行PCIe高速信号质量测试。
首先设置示波器的测试参数,选择测试项。其次,通过P7240探棒点测待测点。然后开始测试,待示波器上出现波形时,即可开始分析。
4)返回步骤2)和3),对其他测试点位进行测试。
该实施例中未详细描述的部分可以参见图1和图2所示的实施例,两个实施例之间可以互相参照,在此不再赘述。
以上所述仅是本申请的具体实施方式,使本领域技术人员能够理解或实现本申请。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种点测CPU端与芯片端PCIe信号的夹具,其特征在于,所述夹具与待测CPU所在的主板可拆卸连接,所述夹具用于固定待测CPU,且所述夹具为中空的四边形结构,所述夹具包括:构成四边形的四个边框和四个孔位,四个边框均可伸缩,四个孔位分别设置于四边形的四个角上,用于固定待测CPU的四角。
2.根据权利要求1所述的一种点测CPU端与芯片端PCIe信号的夹具,其特征在于,所述夹具四条边框的长度根据当前待测CPU四条边的长度可伸缩调整。
3.根据权利要求1所述的一种点测CPU端与芯片端PCIe信号的夹具,其特征在于,所述夹具为正方形可伸缩结构。
4.根据权利要求1所述的一种点测CPU端与芯片端PCIe信号的夹具,其特征在于,四个所述边框中可伸缩的部位与待测CPU上的待测点不重叠。
5.根据权利要求1所述的一种点测CPU端与芯片端PCIe信号的夹具,其特征在于,所述夹具为金属夹具。
6.根据权利要求1所述的一种点测CPU端与芯片端PCIe信号的夹具,其特征在于,所述夹具用于以Socket固定的CPU平台。
7.根据权利要求1所述的一种点测CPU端与芯片端PCIe信号的夹具,其特征在于,待测CPU上所有待测点处于所述夹具的四条边框所构成的四边形内部。
8.一种点测CPU端与芯片端PCIe信号的测试装置,其特征在于,所述测试装置包括:权利要求1-7中任一所述的一种点测CPU端与芯片端PCIe信号的夹具和示波器,所述夹具与待测CPU所在的主板可拆卸连接,所述夹具用于固定待测CPU,所述示波器通过探棒连接待测CPU上的待测PCIe信号,并对所述待测PCIe信号进行波形测试和分析。
9.根据权利要求8所述的一种点测CPU端与芯片端PCIe信号的测试装置,其特征在于,所述探棒的带宽与待测PCIe信号的带宽相匹配。
10.根据权利要求9所述的一种点测CPU端与芯片端PCIe信号的测试装置,其特征在于,所述探棒的型号为P7240。
CN202320142151.5U 2023-01-30 2023-01-30 一种点测CPU端与芯片端PCIe信号的夹具及测试装置 Active CN219456244U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202320142151.5U CN219456244U (zh) 2023-01-30 2023-01-30 一种点测CPU端与芯片端PCIe信号的夹具及测试装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202320142151.5U CN219456244U (zh) 2023-01-30 2023-01-30 一种点测CPU端与芯片端PCIe信号的夹具及测试装置

Publications (1)

Publication Number Publication Date
CN219456244U true CN219456244U (zh) 2023-08-01

Family

ID=87416058

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202320142151.5U Active CN219456244U (zh) 2023-01-30 2023-01-30 一种点测CPU端与芯片端PCIe信号的夹具及测试装置

Country Status (1)

Country Link
CN (1) CN219456244U (zh)

Similar Documents

Publication Publication Date Title
TWI470248B (zh) 量測待測物散射參數的方法
CN105388336B (zh) 示波器探头辅助测试装置
CN203025340U (zh) 测试治具检测***
CN219456244U (zh) 一种点测CPU端与芯片端PCIe信号的夹具及测试装置
TW201508295A (zh) 跳線狀態檢測裝置、系統及方法
CN205880145U (zh) 一种无源链路的trl校准测试板及测试装置
CN206609901U (zh) 一种pcie通道损耗测试治具
CN113868064A (zh) 自动测量pcie眼图的方法、装置、计算机设备及存储介质
WO2023029253A1 (zh) 一种电源稳定性测试方法、***及设备
TWI305841B (en) System and method for measuring digital multimeters automatically
WO2017202246A1 (zh) 电压纹波测试辅助装置及电压纹波测试装置
CN216955078U (zh) 光模块检测夹具以及检测装置
CN100552455C (zh) 量测探棒支撑装置
CN2935079Y (zh) 拐角位置划伤深度测量仪
CN221261081U (zh) 一种摄像头芯片探针卡用螺丝紧固装置
CN208238665U (zh) 一种检测工件的检测装置
WO2021031504A1 (zh) 一种曲轴锥度长度测量装置
CN113608942B (zh) 一种测试lpc信号的方法、***、设备及介质
CN209327281U (zh) 一种检测辅助工具
CN105444723B (zh) 测量装置
CN206540997U (zh) 一种主板测试装置
CN207557425U (zh) 便携式彩超pcba的自动快速检测装置
CN219038340U (zh) 一种便于调节的视觉显示设备的测试装置
CN219774116U (zh) 一种mwd外角差钻具量角器
KR900000330Y1 (ko) 전자 회로 검사를 위한 인쇄회로 기판(pcb) 고정구

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant