CN219392624U - 一种电源控制电路及计算机 - Google Patents
一种电源控制电路及计算机 Download PDFInfo
- Publication number
- CN219392624U CN219392624U CN202223151612.XU CN202223151612U CN219392624U CN 219392624 U CN219392624 U CN 219392624U CN 202223151612 U CN202223151612 U CN 202223151612U CN 219392624 U CN219392624 U CN 219392624U
- Authority
- CN
- China
- Prior art keywords
- switch module
- power supply
- resistor
- control circuit
- power
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Power Sources (AREA)
Abstract
本申请公开了一种电源控制电路及计算机,涉及计算机技术领域。本申请提供的电源控制电路包括第一开关模块和第二开关模块,第一开关模块的控制端连接BIOS模块,BIOS模块用于输出电源控制信号,第一开关模块的第一通道端接地,第一开关模块的第二通道端接入第一电源并连接第二开关模块的控制端,第二开关模块的第一通道端接入第二电源,第二开关模块的第二通道端用于连接南桥芯片;电源控制信号为低电平信号时,第一开关模块截止,第二开关模块截止,可读写芯片失电。通过上述技术手段,控制南桥芯片和其供电电源之间的通路断开,以使CMOS因失电而清除修改过的参数,避免了现有技术中电池拆卸带来的短路风险,大大降低了清除CMOS参数的操作难度。
Description
技术领域
本申请涉及计算机技术领域,尤其涉及一种电源控制电路及计算机。
背景技术
计算机在出厂之前,工厂测试人员会更改计算机的BIOS(基本输入输出***)的功能设置项以验证计算机的各种功能是否正常。测试完成后通过按键将BIOS的功能设置项复位到默认值,保证计算机在出厂后BIOS的功能设置项是默认值。但是按键复位只能将BIOS的功能设置项恢复到默认值,修改过的CMOS(可读写芯片)参数是无法恢复的。计算机安装到客户现场后会有一定概率因CMOS参数异常导致计算机出现无法开机、无法显示和开机异常等问题。
在现有技术中,CMOS是南桥芯片(PCH)内的随机可读写存储器(RAM),可通过拆掉南桥芯片的电池以使CMOS没有电源维持参数设置,进而达到清除CMOS参数的效果。但是拆掉南桥芯片的电池需将计算机拆开后才能取出电池,放完电后再将电池装回,电池拆装的操作过程较为复杂且存在电池短路风险。
实用新型内容
本申请提供一种电源控制电路及计算机,通过低电平的电源控制信号控制南桥芯片和其供电电源之间的通路断开,以使南桥芯片内的CMOS因失电而清除修改过的参数,避免了现有技术中电池拆卸带来的短路风险,大大降低了清除CMOS参数的操作难度,提高了清除CMOS参数的效率。
第一方面,本申请提供了一种电源控制电路,包括第一开关模块和第二开关模块,其中:
所述第一开关模块的控制端连接BIOS模块,所述BIOS模块用于输出电源控制信号,所述第一开关模块的第一通道端接地,所述第一开关模块的第二通道端接入第一电源并连接所述第二开关模块的控制端,所述第二开关模块的第一通道端接入第二电源,所述第二开关模块的第二通道端用于连接南桥芯片;
在所述电源控制信号为低电平信号的情况下,所述第一开关模块截止,所述第二开关模块截止,所述南桥芯片失电。
第二方面,本申请提供了一种计算机,包括BIOS模块、南桥芯片和如第一方面所述的电源控制电路,所述BIOS模块的信号输出引脚连接所述电源控制电路的第一开关模块的第一通道端,所述南桥芯片的电源端连接所述电源控制电路的第二开关模块的第二通道端,其中:
所述BIOS模块用于,在恢复默认设置或开机异常的情况下,通过所述信号输出引脚输出低电平的电源控制信号。
在本申请中,BIOS模块在恢复默认设置或者开机异常的情况下,通过信号输出引脚向电源控制电路传输低电平的电源控制信号,在低电平的电源控制信号作用下,第一开关模块的第一通道端和第二通道端截止,第二开关模块的控制端接入第一电源提高的高电平,第二开关模块的第一通道端和第二通道端截止,第二电源停止向南桥芯片供电,使得南桥芯片失电。通过上述技术手段,BIOS模块能够通过向电源控制电路传输低电平的电源控制信号来切断南桥芯片与其供电电源之间的通路,使得南桥芯片内的CMOS因失电而清除修改过的参数,实现了在开机异常或者恢复默认设置时自动清除CMOS参数,避免了现有技术中电池拆卸带来的短路风险,大大降低了清除CMOS参数的操作难度,提高了清除CMOS参数的效率。而且电源控制电路在计算机正常工作时并不影响南桥芯片与其供电电源的连接通路,即南桥芯片内的CMOS一直处于带电状态,保证CMOS存储数据的可靠性。
附图说明
图1是本申请实施例提供的一种电源控制电路的结构示意图;
图2是本申请实施例提供的另一种电源控制电路的结构示意图;
图中,10、电源控制电路;11、第一开关模块;12、第二开关模块;13、第一电源;14、第二电源;141、待机电源;142、电池电源;20、南桥芯片;30、BIOS模块;CLCMOS、电源控制信号;R1、第一电阻;R2、第二电阻;R3、第三电阻;R4、第四电阻;R5、第五电阻;R6、第六电阻;C1、第一电容;C2、第二电容;C3、第三电容;PQ1、三极管;PQ2、P型场效应管;D1、第一二极管;D2、第二二极管;GND、地。
具体实施方式
为了使本申请的目的、技术方案和优点更加清楚,下面结合附图对本申请具体实施例作进一步的详细描述。可以理解的是,此处所描述的具体实施例仅仅用于解释本申请,而非对本申请的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本申请相关的部分而非全部内容。在更加详细地讨论示例性实施例之前应当提到的是,一些示例性实施例被描述成作为流程图描绘的处理或方法。虽然流程图将各项操作(或步骤)描述成顺序的处理,但是其中的许多操作可以被并行地、并发地或者同时实施。此外,各项操作的顺序可以被重新安排。当其操作完成时处理可以被终止,但是还可以具有未包括在附图中的附加步骤。处理可以对应于方法、函数、规程、子例程、子程序等等。
本申请的说明书和权利要求书中的术语“第一”、“第二”等是用于区别类似的对象,而不用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施,且“第一”、“第二”等所区分的对象通常为一类,并不限定对象的个数,例如第一对象可以是一个,也可以是多个。此外,说明书以及权利要求中“和/或”表示所连接对象的至少其中之一,字符“/”,一般表示前后关联对象是一种“或”的关系。
在一实施例中,工厂测试人员在将BIOS模块恢复到默认设置后,将计算机断电后拆开,将南桥芯片的电池从主板上拆卸下来,使得南桥芯片内的CMOS既没有电池供电也没有主板电源供电,CMOS在没有电源维持参数设置的情况下,到达彻底清除CMOS参数的效果。但是计算机的拆装以及南桥芯片电池的拆装需要花较多时间,清除CMOS参数的效率较低。而且拆卸过程较为复杂,非工厂测试人员难以在不损坏机器的情况下完成整个拆卸过程,如果计算机已经到了客户现场,客户在发现计算机因CMOS开机异常后难以通过拆卸电池的方式将CMOS参数清除,客户得将计算机寄回工厂或者找工厂人员上门修复,严重影响客户的使用体验。即使是工厂测试人员进行电池拆卸,电池拆装过程还是会出现短路的风险,无法保证计算机的安全性。
为解决上述问题,本实施例提供了一种电源控制电路及计算机,以通过电源控制电路来切断南桥芯片与其供电电源的连接通路,使得南桥芯片内CMOS因失电而清除修改过的参数。
图1给出了本申请实施例提供的一种电源控制电路的结构示意图。参考图1,该电源控制电路10具体包括:第一开关模块11和第二开关模块12,第一开关模块11的控制端连接BIOS模块30,BIOS模块30用于输出电源控制信号CLCMOS,第一开关模块11的第一通道端接地GND,第一开关模块11的第二通道端接入第一电源13并连接第二开关模块12的控制端,第二开关模块12的第一通道端接入第二电源14,第二开关模块12的第二通道端用于连接南桥芯片20;在电源控制信号CLCMOS为低电平信号的情况下,第一开关模块11截止,第二开关模块12截止,南桥芯片20失电。
示例性的,当电源控制信号CLCMOS为低电平信号时,第一开关模块11的控制端输入低电平,第一开关模块11的第一通道端和第二通道端之间断开,使得第一开关模块11的第二通道端的电平等于第一电源13的电压,即第二开关模块12的控制端输入高电平。第二开关模块12的控制端输入高电平时,第二开关模块12的第一通道端和第二通道端断开,使得第二电源14不能向南桥芯片20供电。第二电源14为南桥芯片20的唯一供电电源,当第二电源14不再向南桥芯片20供电时,南桥芯片20和CMOS失电,南桥芯片20内的COMS在没有电源维持参数设置的情况下彻底清除修改过参数,实现了无需拆装南桥芯片20电池也能清除COMS参数的效果。
进一步的,当电源控制信号CLCMOS为高电平信号时,第一开关模块11的控制端输入高电平,第一开关模块11的第一通道端和第二通道端之间导通,使得第一开关模块11的第二通道端对地GND短路。第一开关模块11的第二通道端对地GND短路时,第二开关模块12的控制端输入低电平,第二开关模块12的第一通道端和第二通道端之间导通,使得第二电源14向南桥芯片20供电。可理解,计算机在正常工作时可向电源控制电路10传输高电平的电源控制信号CLCMOS,以使第二电源14向南桥芯片20供电,保证南桥芯片20内的COMS能够带电维持参数设置,因此本实施例设置的电源控制电路10不影响南桥芯片20和COMS的正常使用。
在一实施例中,第一开关模块11为三极管PQ1,第二开关模块12为P型场效应管PQ2;第一开关模块11为三极管PQ1,三极管PQ1的基极对应为第一开关模块11的控制端,三极管PQ1的输出端对应为第一开关模块11的第一通道端,三极管PQ1的输入端对应为第一开关模块11的第二通道端。第二开关模块12为P型场效应管PQ2,P型场效应管PQ2的栅极对应为第二开关模块12的控制端,P型场效应管PQ2的源极对应为第二开关模块12的第一通道端,P型场效应管PQ2的漏极对应为第二开关模块12的第二通道端。本实施例以三极管PQ1为NPN型三极管PQ1为例进行描述。图2是本申请实施例提供的另一种电源控制电路的结构示意图。如图2所示,三极管PQ1的发射极接地GND,三极管PQ1的集电极接入第一电源13。第一电源13的电压为3V。当电源控制信号CLCMOS为低电平信号时,三极管PQ1截止,P型场效应管PQ2的控制端电压等于3V,P型场效应管PQ2截止,第二电源14停止向南桥芯片20供电,南桥芯片20和CMOS失电。当电源控制信号CLCMOS为高电平信号时,三极管PQ1导通,P型场效应管PQ2的控制端对地GND短接,P型场效应管PQ2导通,第二电源14向南桥芯片20供电,南桥芯片20和CMOS得电。可理解,本实施例利用三极管PQ1和P型场效应管PQ2的开关特性,以精准控制南桥芯片20与其供电电源之间的连接状态,实现了计算机在正常工作时南桥芯片20和COMS带电维持参数设置以及在需要清除COMS参数时控制南桥芯片20和COMS失电。
在本实施例中,第一开关模块11和第二开关模块12除了采用三极管PQ1和场效应管以外,还可以采用继电器或光电耦合器等。相比于继电器和光电耦合器,三极管PQ1和场效应管的响应速度更快且功耗较低,是行业内通用的电子器件,成本优势和实用优势更加明显。
参考图2,电源控制电路10还包括电源控制电路10还包括第一电阻R1和第二电阻R2,第一电阻R1的第一端连接第一开关模块11的控制端和第二电阻R2的第一端,电源控制信号CLCMOS通过第一电阻R1的第二端接入,第二电阻R2的第二端接地GND。示例性的,第一电阻R1作为限流电阻可以对电源控制信号CLCMOS进行分流,以避免大电流直接作用于第一开关模块11的控制端,提高第一开关模块11的工作安全性,进而提高电路可靠性。第二电阻R2作为下拉电阻可以在电源控制信号CLCMOS为低电平信号时,将第一开关模块11的控制端的电平稳定在低电平,防止可能出现的高电平干扰使得第一开关模块11误动作,提高了南桥芯片20的电源控制精度。
参考图2,电源控制电路10还包括第三电阻R3,第三电阻R3的第一端连接第一开关模块11的第二通道端和第二开关模块12的控制端,第三电阻R3的第二端接入第一电源13。示例性的,第三电阻R3作为限流电阻可以对第一电源13的电流进行分流,以避免在第一开关模块11导通时第一电源13直接对地GND短路,进而避免大电流穿过第一开关模块11,提高第一开关模块11的工作安全性,进而提高电路可靠性。
参考图2,电源控制电路10还包括第一电容C1,第一电容C1的第一端连接第一开关模块11的第二通道端和第二开关模块12的控制端,第一电容C1的第二端接地GND。示例性的,当计算机正常工作时,电源控制信号CLCMOS为高电平,第一开关模块11导通,第二开关模块12导通,第二电源14向南桥芯片20供电。如果计算机此时输出高电平的处理器控制信号,第一电容C1可以隔离处理器控制信号对第二开关模块12的干扰,以使第二开关模块12保持在导通状态,保证第二电源14向南桥芯片20供电的可靠性。
参考图2,第二电源14包括待机电源141和电池电源142,电源控制电路10还包括第四电阻R4、第五电阻R5、第一二极管D1和第二二极管D2,第四电阻R4的电阻值小于第五电阻R5的电阻值;第四电阻R4的第一端接入待机电源141,第四电阻R4的第二端连接第一二极管D1的阳极,第一二极管D1的阴极连接第二开关模块12的第一通道端;第五电阻R5的第一端接入电池电源142,第五电阻R5的第二端连接第二二极管D2的阳极,第二二极管D2的阴极连接第二开关模块12的第一通道端。示例性的,待机电源141是主板给南桥芯片20供电的电源,电池电源142是南桥芯片20电池的电源。当第二开关模块12导通时,如果主板带电则第一二极管D1的阳极电压高于第二二极管D2的阳极电压,第一二极管D1导通和第二二极管D2截止,由待机电源141给南桥芯片20供电。如果主板断电,则第一二极管D1的阳极电压低于第二二极管D2的阳极电压,第二二极管D2导通和第一二极管D1截止,由电池电源142给南桥芯片20供电。在本实施例中,不管计算机待机还是关机状态,南桥芯片20和COMS都能带电维持参数设置,提高COMS参数存储的可靠性。
参考图2,电源控制电路10还包括第二电容C2、第三电容C3和第六电阻R6,第二电容C2的第一端、第三电容C3的第一端和第六电阻R6的第一端均连接第二开关模块12的第二通道端,第二电容C2的第二端、第三电容C3的第二端和第六电阻R6的第二端均接地GND。示例性的,当计算机要清空COMS参数时,电源控制信号CLCMOS为低电平,第一开关模块11截止,第二开关模块12截止,第二电源14停止向南桥芯片20供电。如果计算机此时输出高电平的处理器控制信号,第二电容C2可以隔离处理器控制信号对南桥芯片20的干扰,以使南桥芯片20和COMS保持在失电状态。当第二电源14向南桥芯片20供电时,第三电容C3可以存储电能,以给南桥芯片20提供瞬时电流。当第二电源14停止向南桥芯片20供电时,南桥芯片20可以通过第六电阻R6快速放电,加快南桥芯片20的电能消耗,提高COMS参数的清除效率。
在上述实施例的基础上,本实施例还提供一种计算机,计算机包括BIOS模块30、南桥芯片20和电源控制电路10,BIOS模块30的信号输出引脚连接电源控制电路10的第一开关模块11的第一通道端,南桥芯片20的电源端连接电源控制电路10的第二开关模块12的第二通道端。BIOS模块30用于,在恢复默认设置或开机异常的情况下,通过信号输出引脚输出低电平的电源控制信号CLCMOS。示例性的,BIOS模块30在恢复默认设置时通过信号输出引脚向电源控制电路10传输低电平的电源控制信号CLCMOS,以通过电源控制电路10控制第二电源14停止向南桥芯片20供电,使得CMOS因失电而清除参数,实现了BIOS模块30恢复默认设置的同时清除CMOS参数,不需要另外增加清除操作指令,优化了BIOS模块30恢复默认设置的操作。如果在客户现场计算机因CMOS参数异常而出现开机异常的问题,BIOS模块30检测到开机异常时通过信号输出引脚向电源控制电路10传输低电平的电源控制信号CLCMOS,以通过电源控制电路10控制第二电源14停止向南桥芯片20供电,使得CMOS因失电而清除参数,实现了在客户现场也能轻松解决开机异常的问题,提高用户的使用体验。
在该实施例中,信号输出引脚用于输出预设时长的低电平的电源控制信号CLCMOS。其中,预设时长是根据南桥芯片20掉电实际情况设置的时长。示例性的,BIOS模块30在恢复默认设置或检测到开机异常后,控制信号输出引脚输出预设时长的低电平的电源控制信号CLCMOS。电源控制电路10在低电平的电源控制信号CLCMOS的作用下,切断第二电源14和南桥芯片20的电源端之间的通路,南桥芯片20在预设时长内没有电源供电而失去维持设置的能力,保证有足够的时间彻底清除CMOS参数。
综上,本申请实施例提供的电源控制电路10及计算机,通过BIOS模块30在恢复默认设置或者开机异常的情况下,通过信号输出引脚向电源控制电路10传输低电平的电源控制信号CLCMOS,在低电平的电源控制信号CLCMOS作用下,第一开关模块11的第一通道端和第二通道端截止,第二开关模块12的控制端接入第一电源13提高的高电平,第二开关模块12的第一通道端和第二通道端截止,第二电源14停止向南桥芯片20供电,使得南桥芯片20内失电。通过上述技术手段,BIOS模块30能够通过向电源控制电路10传输低电平的电源控制信号CLCMOS来切断南桥芯片20与其供电电源之间的通路,使得南桥芯片内的CMOS20因失电而清除修改过的参数,实现了在开机异常或者恢复默认设置时自动清除CMOS参数,避免了现有技术中电池拆卸带来的短路风险,大大降低了清除CMOS参数的操作难度,提高了清除CMOS参数的效率。而且电源控制电路10在计算机正常工作时并不影响南桥芯片20与其供电电源的连接通路,即南桥芯片20内的CMOS一直处于带电状态,保证CMOS存储数据的可靠性。
上述仅为本申请的较佳实施例及所运用的技术原理。本申请不限于这里的特定实施例,对本领域技术人员来说能够进行的各种明显变化、重新调整及替代均不会脱离本申请的保护范围。因此,虽然通过以上实施例对本申请进行了较为详细的说明,但是本申请不仅仅限于以上实施例,在不脱离本申请构思的情况下,还可以包括更多其他等效实施例,而本申请的范围由权利要求的范围决定。
Claims (10)
1.一种电源控制电路,其特征在于,包括第一开关模块和第二开关模块,其中:
所述第一开关模块的控制端连接BIOS模块,所述BIOS模块用于输出电源控制信号;所述第一开关模块的第一通道端接地,所述第一开关模块的第二通道端接入第一电源并连接所述第二开关模块的控制端,所述第二开关模块的第一通道端接入第二电源,所述第二开关模块的第二通道端用于连接南桥芯片;
在所述电源控制信号为低电平信号的情况下,所述第一开关模块截止,所述第二开关模块截止,所述南桥芯片失电。
2.根据权利要求1所述的电源控制电路,其特征在于,所述第一开关模块为三极管,所述三极管的基极对应为所述第一开关模块的控制端,所述三极管的输出端对应为所述第一开关模块的第一通道端,所述三极管的输入端对应为所述第一开关模块的第二通道端。
3.根据权利要求1所述的电源控制电路,其特征在于,所述第二开关模块为P型场效应管,所述P型场效应管的栅极对应为所述第二开关模块的控制端,所述P型场效应管的源极对应为所述第二开关模块的第一通道端,所述P型场效应管的漏极对应为所述第二开关模块的第二通道端。
4.根据权利要求1所述的电源控制电路,其特征在于,所述电源控制电路还包括第一电阻和第二电阻,所述第一电阻的第一端连接所述第一开关模块的控制端和所述第二电阻的第一端,所述电源控制信号通过所述第一电阻的第二端接入,所述第二电阻的第二端接地。
5.根据权利要求1所述电源控制电路,其特征在于,所述电源控制电路还包括第三电阻,所述第三电阻的第一端连接所述第一开关模块的第二通道端和所述第二开关模块的控制端,所述第三电阻的第二端接入所述第一电源。
6.根据权利要求1所述的电源控制电路,其特征在于,所述电源控制电路还包括第一电容,所述第一电容的第一端连接所述第一开关模块的第二通道端和所述第二开关模块的控制端,所述第一电容的第二端接地。
7.根据权利要求1所述的电源控制电路,其特征在于,所述第二电源包括待机电源和电池电源,所述电源控制电路还包括第四电阻、第五电阻、第一二极管和第二二极管,所述第四电阻的电阻值小于所述第五电阻;所述第四电阻的第一端接入所述待机电源,所述第四电阻的第二端连接所述第一二极管的阳极,所述第一二极管的阴极连接所述第二开关模块的第一通道端;所述第五电阻的第一端接入所述电池电源,所述第五电阻的第二端连接所述第二二极管的阳极,所述第二二极管的阴极连接所述第二开关模块的第一通道端。
8.根据权利要求1所述的电源控制电路,其特征在于,所述电源控制电路还包括第二电容、第三电容和第六电阻,所述第二电容的第一端、所述第三电容的第一端和所述第六电阻的第一端均连接所述第二开关模块的第二通道端,所述第二电容的第二端、所述第三电容的第二端和所述第六电阻的第二端均接地。
9.一种计算机,其特征在于,包括BIOS模块、南桥芯片和如权利要求1-8任意一项所述的电源控制电路,所述BIOS模块的信号输出引脚连接所述电源控制电路的第一开关模块的第一通道端,所述南桥芯片的电源端连接所述电源控制电路的第二开关模块的第二通道端,其中:
所述BIOS模块用于,在恢复默认设置或开机异常的情况下,通过所述信号输出引脚输出低电平的电源控制信号。
10.根据权利要求9所述的计算机,其特征在于,所述信号输出引脚用于输出预设时长的低电平的电源控制信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202223151612.XU CN219392624U (zh) | 2022-11-25 | 2022-11-25 | 一种电源控制电路及计算机 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202223151612.XU CN219392624U (zh) | 2022-11-25 | 2022-11-25 | 一种电源控制电路及计算机 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN219392624U true CN219392624U (zh) | 2023-07-21 |
Family
ID=87171672
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202223151612.XU Active CN219392624U (zh) | 2022-11-25 | 2022-11-25 | 一种电源控制电路及计算机 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN219392624U (zh) |
-
2022
- 2022-11-25 CN CN202223151612.XU patent/CN219392624U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104536321B (zh) | 一种实现掉电检测及继电器状态控制的***及方法 | |
CN107153591B (zh) | 一种存储器供电架构的检测方法及装置 | |
CN111090323A (zh) | 控制芯片的断电保护电路、软件升级电路及控制*** | |
CN104635102A (zh) | 电子元件检测装置及其检测方法 | |
CN105259863A (zh) | 一种plc温备份冗余方法及*** | |
CN109445981A (zh) | 计算机运行状态监控装置 | |
CN104503857A (zh) | 一种计算机开机启动管理控制*** | |
CN109032318B (zh) | 一种电源监视***及存储服务器*** | |
CN104850021A (zh) | 一种开关机*** | |
CN110008069B (zh) | 电源切换控制电路及控制方法 | |
CN104699215A (zh) | 电源保护***及方法 | |
CN113708467B (zh) | 一种上电电路、电池备份单元及存储服务器*** | |
CN110895028A (zh) | 一种降低空调待机功耗的控制方法、计算机可读存储介质及空调 | |
CN219392624U (zh) | 一种电源控制电路及计算机 | |
EP4206697A1 (en) | Self-locking and detection circuit and apparatus, and control method | |
CN100470493C (zh) | 自动重置***及方法 | |
CN218824636U (zh) | 一种用于服务器硬盘背板的电源检测装置 | |
CN101286051A (zh) | 一种电源闭环控制方法与*** | |
CN107544881B (zh) | 一种用来模拟服务器输入电压异常debug卡电路及方法 | |
CN201657197U (zh) | 智能电源管理视频监控设备 | |
CN107766073A (zh) | 一种支持服务器开机更换BMC flash的结构及方法 | |
US6888267B2 (en) | Battery backed memory with low battery voltage trip, disconnect and lockout | |
US20190250685A1 (en) | Computer system, operational method for a microcontroller, and computer program product | |
CN221202191U (zh) | 继电冗余控制电路、板卡、继电控制装置及并网逆变继电设备 | |
CN221126908U (zh) | 一种充电管理电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |