CN213987479U - 一种验证usb3.0差分线对不等长影响眼图的夹具 - Google Patents
一种验证usb3.0差分线对不等长影响眼图的夹具 Download PDFInfo
- Publication number
- CN213987479U CN213987479U CN202022931308.1U CN202022931308U CN213987479U CN 213987479 U CN213987479 U CN 213987479U CN 202022931308 U CN202022931308 U CN 202022931308U CN 213987479 U CN213987479 U CN 213987479U
- Authority
- CN
- China
- Prior art keywords
- triode
- connecting wire
- output
- length
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Dc Digital Transmission (AREA)
Abstract
本实用新型公开了一种验证USB3.0差分线对不等长影响眼图的夹具,包括PCB板,PCB板上设有第一输入端、第二输入端、第一输出端和第二输出端,第一输入端分别与三极管Q1、三极管Q2和三极管Q4的集电极相连,三极管Q1的发射极通过第一连接线与第一输出端连接,三极管Q2的发射极通过第二连接线与第一输出端连接,三极管Q4的发射极通过第四连接线与第一输出端连接,第一连接线、第二连接线和第四连接线的长度不同,第二输入端与三极管Q3的集电极相连,三极管Q3的发射极通过第三连接线与第二输出端连接,第三连接线的长度与第二连接线的长度相同。能够验证USB3.0总线在不同时钟延迟下的眼图状态,并验证USB3.0总线能否正常工作,此方案成本低廉,极具性价比。
Description
技术领域
本实用新型涉及通讯技术领域,尤其涉及一种验证USB3.0差分线对不等长影响眼图的夹具。用于验证USB3.0差分线对不等长的影响下眼图是否正常,以及USB3.0能否正常工作。
背景技术
为了保证USB3.0总线时序(即USB3.0眼图)能够正常工作,就需要进行不同环境下的验证,比如高温低温等极端环境,而正常的验证是无法进行这种极端验证的,那就需要变换思维,改用某种方式去替代这种极端环境下引起时序上的差异大小,就通过改变USB3.0总线的TX+和TX-两个信号之间的时间延迟来验证USB3.0总线能够承受的最大容限,通过这种方式就可以验证出总线时序(即USB3.0眼图)能否正常工作的情况。
实用新型内容
本实用新型的目的在于针对上述现有技术的不足,提供一种验证USB3.0差分线对不等长影响眼图的夹具,通过改变USB3.0总线的TX+和TX-两个信号之间的时间延迟来验证USB3.0总线差分线对不等长对眼图的影响,通过这种方式就可以验证出总线时序(即USB3.0眼图)能否正常工作的情况。
为解决上述问题,本实用新型所采取的技术方案是:
一种验证USB3.0差分线对不等长影响眼图的夹具,包括PCB板,所述PCB板上设有第一输入端、第二输入端、第一输出端和第二输出端,所述第一输入端分别与三极管Q1、三极管Q2和三极管Q4的集电极相连,所述三极管Q1的发射极通过第一连接线与第一输出端连接,所述三极管Q2的发射极通过第二连接线与第一输出端连接,所述三极管Q4的发射极通过第四连接线与第一输出端连接,所述第一连接线、第二连接线和第四连接线的长度不同,所述三极管Q1的基极通过第一控制线与外部控制电路连接,所述三极管Q2的基极通过第二控制线与外部控制电路连接,所述三极管Q4的基极通过第四控制线与外部控制电路连接,所述第二输入端与三极管Q3的集电极相连,所述三极管Q3的发射极通过第三连接线与第二输出端连接,所述第三连接线的长度与第二连接线的长度相同,所述三极管Q3的基极通过第三控制线与外部控制电路连接。
更进一步的技术方案是,所述第一输入端、第二输入端、第一输出端和第二输出端均为3.5mm SMA 母头座子。
更进一步的技术方案是,所述第二连接线和第三连接线的长度为1000mil,所述第一连接线的长度为 1600mil,所述第四连接线的长度为2200mil。
采用上述技术方案所产生的有益效果在于:实现起来容易,能够验证USB3.0总线在不同时钟延迟下的眼图状态,并验证USB3.0总线能否正常工作,此方案成本低廉,极具性价比。
附图说明
图1是本实用新型的示意图。
图中:1、PCB板;2、第一输入端;3、第二输入端;4、第一输出端;5、第二输出端;6、第一连接线;7、第二连接线;8、第四连接线;9、第一控制线;10、第二控制线;11、第四控制线;12、第三连接线;13、第三控制线。
具体实施方式
下面结合附图和实施例对本实用新型的实施方式作进一步详细描述。以下实施例用于说明本实用新型,但不能用来限制本实用新型的范围。
如图1所示,一种验证USB3.0差分线对不等长影响眼图的夹具,用于验证USB3.0差分线对不等长的影响下眼图是否正常,以及USB3.0能否正常工作,包括PCB板1,所述PCB板1上设有第一输入端2、第二输入端3、第一输出端4和第二输出端5,所述第一输入端2分别与三极管Q1、三极管Q2和三极管Q4 的集电极相连,所述三极管Q1的发射极通过第一连接线6与第一输出端4连接,所述三极管Q2的发射极通过第二连接线7与第一输出端4连接,所述三极管Q4的发射极通过第四连接线8与第一输出端4连接,所述第一连接线6、第二连接线7和第四连接线8的长度不同,所述三极管Q1的基极通过第一控制线9 与外部控制电路连接,所述三极管Q2的基极通过第二控制线10与外部控制电路连接,所述三极管Q4的基极通过第四控制线11与外部控制电路连接,所述第二输入端3与三极管Q3的集电极相连,所述三极管Q3的发射极通过第三连接线12与第二输出端5连接,所述第三连接线12的长度与第二连接线7的长度相同,所述三极管Q3的基极通过第三控制线13与外部控制电路连接。
所述第一输入端2、第二输入端3、第一输出端4和第二输出端5均为3.5mm SMA母头座子。
所述第二连接线7和第三连接线12的长度为1000mil,所述第一连接线6的长度为1600mil,所述第四连接线8的长度为2200mil。
工作原理:1、第一输入端2和第二输入端3分别作为USB3.0 TX+/-的输入端,通过同轴线缆接入,第一输出端4和第二输出端5分别作为USB3.0 TX+/-的输出端,也通过同轴线缆接入。2、USB3.0信号以差分信号的方式成对出现,包括TX和RX两部分,夹具中只验证TX部分,其中第一连接线6、第二连接线7、第三连接线12和第四连接线8的长度设定如下,第二连接线7和第三连接线12两者线长等长,均为 1000mil,第一连接线6为较长的一段传输线,线长为1600mil,第四连接线8为最长的一段传输线,线长为2200mil,通过改变不同的TX+的线长,其目的就是要验证不同的差分线对长度引起的时延对USB3.0总线眼图的影响,进而验证USB3.0E总线能否正常工作。3、第一控制线9、第二控制线10、第三控制线13 和第四控制线11分别控制三极管Q1、三极管Q2、三极管Q3和三极管Q4的导通和关断,从而控制第一连接线6、第二连接线7、第三连接线12和第四连接线8的导通,用于选择不同线长的USB3.0 TX+和固定线长的USB3.0 TX-之间的组合。
当使用该电路板夹具进行验证时,USB3.0信号输入到第一输入端2和第二输入端3,首先设定第二控制线10和第三控制线13为高电平,第一控制线9和第四控制线11为低电平,此时第二连接线7和第三连接线12为等长状态,均为1000mil,TX+/-通过第二连接线7和第三连接线12送至输出端,在TX+/-等长状态下的USB3.0信号眼图是正常的,此时的USB3.0功能正常。再次将第一控制线9设定为高电平,第二控制线10、第四控制线11为低电平,此时的TX+则被切换到第一连接线6,为1600mil,而TX-线长不变,依然是1000mil,在此状态下验证USB3.0信号眼图的状态,发现此时USB3.0信号眼图已经恶劣,比等长状态时眼图要差,但依然可以通过眼图模板的测试,再验证USB3.0功能还是正常,说明此时还有一定的余量。最后将线长切换成2200mil的第四连接线8,即将第四控制线11设定为高电平,第一控制线9、第二控制线10为低电平,TX-线长依然不变,依然是1000mil,验证此时的USB3.0信号眼图状态,信号眼图已经完全闭合,没有余量,再验证USB3.0的功能,此时已无法工作,说明此种不等长的情况下USB3.0的功能丧失,故而可以得出差分线对不等长对眼图的影响。此方案实现简单,且节约成本,夹具板成本只有几十块钱,也方便操作。
最后应说明的是:以上实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型实施例技术方案的精神和范围。
Claims (3)
1.一种验证USB3.0差分线对不等长影响眼图的夹具,其特征在于:包括PCB板(1),所述PCB板(1)上设有第一输入端(2)、第二输入端(3)、第一输出端(4)和第二输出端(5),所述第一输入端(2)分别与三极管Q1、三极管Q2和三极管Q4的集电极相连,所述三极管Q1的发射极通过第一连接线(6)与第一输出端(4)连接,所述三极管Q2的发射极通过第二连接线(7)与第一输出端(4)连接,所述三极管Q4的发射极通过第四连接线(8)与第一输出端(4)连接,所述第一连接线(6)、第二连接线(7)和第四连接线(8)的长度不同,所述三极管Q1的基极通过第一控制线(9)与外部控制电路连接,所述三极管Q2的基极通过第二控制线(10)与外部控制电路连接,所述三极管Q4的基极通过第四控制线(11)与外部控制电路连接,所述第二输入端(3)与三极管Q3的集电极相连,所述三极管Q3的发射极通过第三连接线(12)与第二输出端(5)连接,所述第三连接线(12)的长度与第二连接线(7)的长度相同,所述三极管Q3的基极通过第三控制线(13)与外部控制电路连接。
2.根据权利要求1所述的一种验证USB3.0差分线对不等长影响眼图的夹具,其特征在于:所述第一输入端(2)、第二输入端(3)、第一输出端(4)和第二输出端(5)均为3.5mm SMA母头座子。
3.根据权利要求1所述的一种验证USB3.0差分线对不等长影响眼图的夹具,其特征在于:所述第二连接线(7)和第三连接线(12)的长度为1000mil,所述第一连接线(6)的长度为1600mil,所述第四连接线(8)的长度为2200mil。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202022931308.1U CN213987479U (zh) | 2020-12-09 | 2020-12-09 | 一种验证usb3.0差分线对不等长影响眼图的夹具 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202022931308.1U CN213987479U (zh) | 2020-12-09 | 2020-12-09 | 一种验证usb3.0差分线对不等长影响眼图的夹具 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN213987479U true CN213987479U (zh) | 2021-08-17 |
Family
ID=77241319
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202022931308.1U Active CN213987479U (zh) | 2020-12-09 | 2020-12-09 | 一种验证usb3.0差分线对不等长影响眼图的夹具 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN213987479U (zh) |
-
2020
- 2020-12-09 CN CN202022931308.1U patent/CN213987479U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103178405A (zh) | 可侦测连接状态的连接装置、电连接组件及电子装置 | |
CN110362525B (zh) | 一种基于cpld实现多串口切换的方法、***和板卡 | |
CN213987479U (zh) | 一种验证usb3.0差分线对不等长影响眼图的夹具 | |
CN113740703B (zh) | 一种Retimer芯片的测试板及测试*** | |
CN110784259A (zh) | 一种基于pam4的一体化光模块误码测试仪 | |
CN109144929B (zh) | 一种支持热插拔的rs232通信接口电路 | |
CN213545256U (zh) | 一种验证pcie参考时钟时延对眼图影响的夹具 | |
CN112600626A (zh) | 光模块及通信设备 | |
CN213986580U (zh) | 一种验证pcie 3.0差分线对不等长影响眼图的夹具 | |
CN214799506U (zh) | 一种总线板级协议测试电路 | |
CN213024379U (zh) | 一种验证i2c总线时钟回沟容限的夹具 | |
CN209030220U (zh) | 一种光接件的发射与接收同时检测装置 | |
CN212846775U (zh) | 一种验证spi总线时序容限的夹具 | |
CN211956465U (zh) | 一种支持ttl和rs232双电平串口扩展电路 | |
CN212256300U (zh) | 一种方便的多串口卡 | |
CN213715352U (zh) | 一种验证高速serdes眼图受地平面跨分割影响的夹具 | |
CN211179914U (zh) | 一种二极管阵列测试夹具 | |
CN211123377U (zh) | 排针型光模块转接板 | |
CN113394531A (zh) | 一种兼容5g频段的同频合路器 | |
CN112072257A (zh) | 一种et结构的波导合成网络 | |
CN102243481B (zh) | 实现不同电源供电的模块之间互联的装置、方法及电路 | |
CN209572216U (zh) | 一种方便更换的电路板 | |
CN218675088U (zh) | 一种可实现sfp延长板外插拔测试的电路 | |
CN211062949U (zh) | 高低频弹性连接器集成互联框架 | |
CN205692978U (zh) | 非SFF‑8644接口标准高速连接器转MiniSAS‑HD线缆连接器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |