CN213365494U - 一种主板的双bmc管理*** - Google Patents
一种主板的双bmc管理*** Download PDFInfo
- Publication number
- CN213365494U CN213365494U CN202022647159.6U CN202022647159U CN213365494U CN 213365494 U CN213365494 U CN 213365494U CN 202022647159 U CN202022647159 U CN 202022647159U CN 213365494 U CN213365494 U CN 213365494U
- Authority
- CN
- China
- Prior art keywords
- bmc
- module
- mainboard
- main
- bmc module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000006870 function Effects 0.000 claims abstract description 16
- 238000001514 detection method Methods 0.000 claims description 3
- 230000009977 dual effect Effects 0.000 claims description 3
- 238000012544 monitoring process Methods 0.000 claims description 3
- 238000000034 method Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
本实用新型提供一种主板的双BMC管理***,包括:次BMC模块,仅负责主板上的显示输出功能;主BMC模块,负责主板所需要的功能;双BMC信号切换模块,用于切换主、次BMC模块的显示信号和控制信号;VGA显示输出控制模块,负责给次BMC模块、主BMC模块提供1组PCIE信号;默认由次BMC模块实现主板的显示输出;主BMC模块通过一个DDR的插槽与VGA显示输出控制模块实现互连互通;当主BMC模块没有接入主板时,由次BMC模块负责给主板提供显示功能,当主BMC模块接入主板后,主BMC模块接管主板的控制权和显示。本实用新型通过主BMC、次BMC在主板上的共同设计,实现台式电脑、一体机、服务器的主板管理。
Description
技术领域
本实用新型涉及一种液体流量测试技术,特别是装置。
背景技术
现有的台式电脑、一体机、服务器的主板一般有且只有一个BMC芯片作为BMC管理***,每片主板上的BMC管理***都是集成的,成本高昂,且不利于BMC主控IC的升级换代;如果需要升级换代BMC时,就得重新设计整块服务器主板,这样成本很高以及周期都很长,另外,客户无可选性,不需要此功能的客户也得为此部分电路成本买单。
为此,实用新型人对主板重新设计,增加一个双BMC管理***。
实用新型内容
本实用新型提供了一种主板的双BMC管理***,该BMC管理***的BMC管理芯片能够升级换代,方便客户灵活选择,节约服务器主板成本。
实现上述目的所采取的技术方案是:
一种主板的双BMC管理***,由四大模块组成;次BMC模块,仅负责主板上的显示输出功能;主BMC模块,负责主板的电压监控、温度检测、风扇控制、远程管理、视频输出所需要的功能;双BMC信号切换模块,用于切换主、次BMC模块的显示信号和控制信号;VGA显示输出控制模块,负责给次BMC模块、主BMC模块提供1组PCIE信号,保证次BMC模块、主BMC模块正常工作;
次BMC模块、双BMC信号切换模块、VGA显示输出控制模块设计在同一片PCB主板上,默认由次BMC模块通过双BMC信号切换模块的通道实现主板的显示输出;主BMC模块通过一个DDR的插槽与VGA显示输出控制模块实现互连互通;当主BMC模块没有接入主板时,由次BMC模块负责给主板提供显示功能,当主BMC模块接入主板后,主BMC模块通过预先设计好的双BMC信号切换模块的GPIO PIN管脚把主BMC模块的显示通路和VGA显示输出控制模块接通,这时主板的控制权由主BMC模块控制,实现主板的远程管理。
优选的,所述的主板的控制权由主BMC模块控制,实现主板的远程管理,包括远程开、关机和重启动作;实时检测主板上的各主要电压和部件,检测湿度来实时调整风扇转速。
优选的,所述的DDR的插槽为DDR3插槽。
本实用新型为该双BMC管理***,通过次BMC模块作为简单显示输出,主BMC模块作全功能管理;当主BMC模块未接入主板时,次BMC模块工作仅支持主板显示,当主BMC模块接入主板后,主BMC模块通过先设计好的双BMC信号切换模块的GPIO PIN通道控制主板上的切换开关,把显示权、控制权从次BMC模块上接管,实现主BMC模块***管理主板。该双BMC管理***可很好的解决BMC管理芯片升级换代,在不改变原有主板设计功能的前期下轻松升级主BMC管理***。方便灵活,可以节约主板成本,提升产品价格的竞争力。
附图说明
下面结合附图对本实用新型的具体实施方式作进一步详细说明。
图1是本实用新型的电路结构原理图。
具体实施方式
本实用新型通过以下具体实例介绍:
如图1所示,一种主板的双BMC管理***,由四大模块组成;次BMC模块1,仅负责主板上的显示输出功能;主BMC模块2,负责主板的电压监控、温度检测、风扇控制、远程管理、视频输出等所有主板所需要的功能;双BMC信号切换模块2,用于切换次BMC模块1、主BMC模块2的显示信号和控制信号;VGA显示输出控制模块4,负责给次BMC模块1、主BMC模块3提供1组PCIE信号,保证次BMC模块1、主BMC模块3正常工作;
次BMC模块1、双BMC信号切换模块2、VGA显示输出控制模块4设计在同一片PCB主板上,默认由次BMC模块1通过双BMC信号切换模块2的通道实现主板的显示输出,次BMC模块1设有次显存11,次显存11与BMC模块1通过DDR信号连接;主BMC模块3通过一个DDR3的插槽与VGA显示输出控制模块4实现互连互通,主BMC模块3设有主显存31,主显存31与主BMC模块3通过DDR信号连接;当主BMC模块3没有接入主板时,由次BMC模块1负责给主板提供显示功能,当主BMC模块接入主板后,主BMC模块3通过预先设计好的双BMC信号切换模块2的GPIOPIN管脚把主BMC模块3的显示通路和VGA显示输出控制模块4接通,这时主板的控制权由主BMC模块3控制,实现主板的远程管理,包括远程开、关机和重启动作;实时检测服务器主板上的各主要电压和部件,检测湿度来实时调整风扇转速,以便实现电脑、服务器的最优性能。
本实用新型的双BMC管理***,通过次BMC模块仅作为简单显示输出,主BMC模块3作全功能管理;当主BMC模块3未接入主板时,次BMC模块工作1仅支持主板显示,当主BMC模块3接入主板后,主BMC模块3通过先设计好的双BMC信号切换模块2的GPIO PIN管脚控制主板上的切换开关,把显示权、控制权从次BMC模块1上接管,实现主BMC模块3***管理主板。
本实用新型专利通过主BMC使用嵌入方式通过DDR3插座+次BMC主板的设计,共同实现台式电脑、一体机、服务器的主板管理。
本实用新型专利双BMC管理***可很好的解决BMC管理芯片升级换代,在不改变原有主板设计功能的前期下轻松升级主BMC管理***。方便灵活,可以节约主板成本,提升产品价格的竞争力。
本实用新型所用到的英文技术术语,均行本行业通用技术词汇,如BMC是主板管理控制器的缩写,PICE是PCI-Express(peripheral component interconnect express)一种高速串行计算机扩展总线标准的缩写,DDR=Double Data Rate双倍速率,DDR SDRAM=双倍速率同步动态随机存储器,人们习惯称为DDR,VGA的英文全称是Video Graphic Array的缩写,即显示绘图阵列。
以上所述仅为本实用新型的较佳实施例,并非对本案设计的限制,凡依本案的设计关键所做的等同变化,均落入本案的保护范围。
Claims (4)
1.一种主板的双BMC管理***,其特征在于:由四大模块组成;次BMC模块,仅负责主板上的显示输出功能;主BMC模块,负责主板的电压监控、温度检测、风扇控制、远程管理、视频输出所需要的功能;双BMC信号切换模块,用于切换主、次BMC模块的显示信号和控制信号;VGA显示输出控制模块,负责给次BMC模块、主BMC模块提供1组PCIE信号,保证次BMC模块、主BMC模块正常工作;
次BMC模块、双BMC信号切换模块、VGA显示输出控制模块设计在同一片PCB主板上,默认由次BMC模块通过双BMC信号切换模块的通道实现主板的显示输出;主BMC模块通过一个DDR的插槽与VGA显示输出控制模块实现互连互通;当主BMC模块没有接入主板时,由次BMC模块负责给主板提供显示功能,当主BMC模块接入主板后,主BMC模块通过预先设计好的双BMC信号切换模块的GPIO PIN管脚把主BMC模块的显示通路和VGA显示输出控制模块接通,这时主板的控制权由主BMC模块控制,实现主板的远程管理。
2.根据权利要求1所述的一种主板的双BMC管理***,其特征在于:所述的主板的控制权由主BMC模块控制,实现主板的远程管理,包括远程开、关机和重启动作;实时检测主板上的各主要电压和部件,检测湿度来实时调整风扇转速。
3.根据权利要求1所述的一种主板的双BMC管理***,其特征在于:所述的DDR的插槽为DDR3插槽。
4.根据权利要求1所述的一种主板的双BMC管理***,其特征在于:所述的次BMC模块、主BMC模块上分别与次显存、主显存。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202022647159.6U CN213365494U (zh) | 2020-11-16 | 2020-11-16 | 一种主板的双bmc管理*** |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202022647159.6U CN213365494U (zh) | 2020-11-16 | 2020-11-16 | 一种主板的双bmc管理*** |
Publications (1)
Publication Number | Publication Date |
---|---|
CN213365494U true CN213365494U (zh) | 2021-06-04 |
Family
ID=76135081
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202022647159.6U Active CN213365494U (zh) | 2020-11-16 | 2020-11-16 | 一种主板的双bmc管理*** |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN213365494U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112286476A (zh) * | 2020-11-16 | 2021-01-29 | 厦门联达兴技术有限公司 | 一种主板的双bmc管理*** |
-
2020
- 2020-11-16 CN CN202022647159.6U patent/CN213365494U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112286476A (zh) * | 2020-11-16 | 2021-01-29 | 厦门联达兴技术有限公司 | 一种主板的双bmc管理*** |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1773447B (zh) | 平板控制器中的有效扩展显示器信息数据 | |
US5764968A (en) | Clock supply permission/inhibition control system | |
US8725917B2 (en) | Chip and computer system | |
US7890690B2 (en) | System and method for dual-ported flash memory | |
US7447932B2 (en) | Semiconductor data processing device and data processing system | |
US5559966A (en) | Method and apparatus for interfacing a bus that operates at a plurality of operating potentials | |
US20020144043A1 (en) | Apparatus and method for parallel and serial PCI hot plug signals | |
US8626973B2 (en) | Pseudo multi-master I2C operation in a blade server chassis | |
EP1163571B1 (en) | Add-on card with automatic bus power line selection circuit | |
US7676622B2 (en) | System and method for improved bus communication | |
CN112148662A (zh) | 利用i2c地址匹配唤醒的低功耗芯片架构及唤醒方法 | |
CN213365494U (zh) | 一种主板的双bmc管理*** | |
JPH09237140A (ja) | コンピュータシステム | |
GB2421326A (en) | Scalable reference clock unit for external cards | |
CN112286476A (zh) | 一种主板的双bmc管理*** | |
US6567868B1 (en) | Structure and method for automatically setting the CPU speed | |
CN102662617A (zh) | 一种kvm中vga信号切换的实现方法 | |
CN101175171A (zh) | Tv接收单元及信息处理设备 | |
US8572360B2 (en) | Bootstrap system for dual central processing units | |
CN101727329B (zh) | 主机板***、启动此主机板***的储存装置及连接器 | |
CN101554880B (zh) | 一种用于铁路ctc***的数据采集传输与处理的设备 | |
US20040205283A1 (en) | Interface module | |
CN105068835A (zh) | 移动终端及其调试信息显示方法 | |
US10255224B1 (en) | Intelligent PCIe slot lane assignment method | |
US9237065B2 (en) | Chip and computer system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
PE01 | Entry into force of the registration of the contract for pledge of patent right |
Denomination of utility model: A dual BMC management system for motherboards Granted publication date: 20210604 Pledgee: Industrial Bank Limited by Share Ltd. Xiamen branch Pledgor: Xiamen liandaxing Technology Co.,Ltd. Registration number: Y2024980003136 |
|
PE01 | Entry into force of the registration of the contract for pledge of patent right |