CN211454416U - 基于申威121处理器的vpx 3u计算机主板 - Google Patents
基于申威121处理器的vpx 3u计算机主板 Download PDFInfo
- Publication number
- CN211454416U CN211454416U CN201922010328.2U CN201922010328U CN211454416U CN 211454416 U CN211454416 U CN 211454416U CN 201922010328 U CN201922010328 U CN 201922010328U CN 211454416 U CN211454416 U CN 211454416U
- Authority
- CN
- China
- Prior art keywords
- shenwei
- processor
- vpx
- ddr3
- interface
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Storage Device Security (AREA)
Abstract
本实用新型公开一种基于申威121处理器的VPX 3U计算机主板,包括申威121处理器、DDR3模块、千兆以太网PHY、VPX连接器模块;所述申威121处理器与DDR3连接,所述申威121处理器与千兆以太网PHY连接。本实用新型通过申威121处理器完成了多层次片上通信结构、存储控制器、图形图像子***等功能;采用自主设计的申威121处理器,软硬件设计完全自主可控,安全性高。
Description
技术领域
本实用新型涉及一种3U工控机主板,尤其涉及一种基于申威121处理器的 VPX 3U计算机主板。
背景技术
为了推动我国的信息安全建设,对信息安全产品的国产化要求越来越迫切。随着我国信息化的进一步深入发展,信息安全问题日益引起重视。在信息安全产品中最重要的就是嵌入式***信息得安全可靠性,而嵌入式***中的一个重要组成部分就是处理器,因而整个嵌入式***的安全性能的高低就取决于处理器内核的安全性。但是,目前在工业控制计算机行业使用的多为国外品牌的处理器,这些处理器内核在结构设计中主要考虑的是速度、可靠性、功耗等一些非安全性的因素,而处理器的核心技术不受控制,导致存在很多信息安全隐患,使得不法分子或国外反动势力可以很容易在出口到我国的处理器中植入监听、监视装置来窃取我国政府部门、科研机构、企事业单位等的机密。
实用新型内容
本实用新型的目的在于通过一种基于申威121处理器的VPX 3U计算机主板,来解决以上背景技术部分提到的问题。
为达此目的,本实用新型采用以下技术方案:
一种基于申威121处理器的VPX 3U计算机主板,其特征在于,包括申威121 处理器、DDR3模块、千兆以太网PHY、VPX连接器模块;所述申威121处理器与 DDR3连接,所述申威121处理器与千兆以太网PHY连接;其中,所述申威121 处理器集成有一路DDR3存储控制器接口和一路PCI-E接口,DDR3存储控制器接口接DDR3内存颗粒,一路PCI-E接VPX连接器模块;所述VPX连接器模块包括连接器P0、P1、P2,P0为VPX规范中定义的通用P0连接器,该连接器为主板提供电源输入;P1、P2为VPX规范中定义连接器,该连接器为主板与底板或其他板卡之间的通信接口。
特别地,所述申威121处理器模块接出三个千兆以太网PHY芯片、一路 PCI-E接口、一个RTC芯片、一个视频解码器、两路USB信号、两个RS232驱动接收控制器、一个EMMC存储器。
特别地,所述三个千兆以太网PHY芯片接出三路GMII/RGMII信号。
特别地,所述RTC芯片反馈时钟给申威121处理器模块。
特别地,所述视频解码器分别接出VGA信号。
特别地,所述两个RS232驱动接收控制器接出两路RS232信号。
本实用新型提出的基于申威121处理器VPX 3U计算机主板中申威121处理器集成有一路DDR3存储控制器接口和一路PCI-E接口,其中PCI-E接口符合 PCI-E 2.0规范,相比申威111处理器将PCI接口更换成PCI-E接口,大大增加了数据交换与运算的速度;DDR3存储控制器接口接DDR3内存颗粒,相比申威 111处理器,支持的存储器最高容量增大到8GB;一路PCI-E接VPX连接器模块。本实用新型通过申威121处理器完成了多层次片上通信结构、存储控制器、图形图像子***等功能;采用自主设计的申威处理器,软硬件设计完全自主可控,安全性高,为我国电力、通信、金融和国防等国家命脉行业的信息安全提供有力保障,同时主板接口资源丰富,兼容性强,可满足不同行业的需求。
附图说明
图1为本实用新型实施例提供的基于申威121处理器的VPX 3U计算机主板结构图。
具体实施方式
下面结合附图和实施例对本实用新型作进一步说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本实用新型,而非对本实用新型的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本实用新型相关的部分而非全部内容,除非另有定义,本文所使用的所有技术和科学术语与属于本实用新型的技术领域的技术人员通常理解的含义相同。本文中所使用的术语只是为了描述具体的实施例,不是旨在于限制本实用新型。
请参照图1所示,图1为本实用新型实施例提供的基于申威121处理器的 VPX 3U计算机主板结构图。
本实施例中基于申威121处理器的VPX 3U计算机主板具体包括申威121处理器、DDR3模块、千兆以太网PHY、VPX连接器模块。所述申威121处理器与 DDR3连接,所述申威121处理器与千兆以太网PHY连接;其中,所述申威121 处理器集成有一路DDR3存储控制器接口和一路PCI-E接口,DDR3存储控制器接口接DDR3内存颗粒,一路PCI-E接VPX连接器模块。所述申威121处理器为主板的核心处理、控制单元,并且提供一路×4的PCI-E链路。所述DDR3模块用于为主板提供足够的内存空间。所述千兆以太网PHY模块用于为主板提供千兆网络。所述VPX连接器模块负责主板与底板或其他板卡之间的通信。
所述申威121处理器集成有一路DDR3存储控制器接口和一路PCI-E接口, DDR3存储控制器接口接DDR3内存颗粒,一路PCI-E接VPX连接器模块。申威 121处理器为64位字长的RISC架构嵌入式处理器,单芯片中集成了1个申威 Core3核心、一路64位DDR3存储控制器、一路标准PCI-E接口、支持调试和管理的维护接口以及符合IEEE1149.1标准的测试接口。
所述千兆以太网PHY芯片接出三路GMII/RGMII信号。所述RTC芯片反馈时钟给申威121控制器模块。所述视频解码器接出VGA信号。所述RS232驱动、接收控制器接出两路RS232信号。
所述VPX连接器模块具体包括P0、P1、P2三个连接器。P0为VPX规范中定义通用P0连接器,该连接器为基于申威121处理器的VPX 3U计算机主板提供电源输入。P1、P2为VPX规范中定义连接器,该连接器作为基于申威121处理器的VPX 3U计算机主板与底板或其他板卡之间的差分信号以及单点信号通信接口。VPX总线是VITA(VME International TradeAssociation,VME国际贸易协会)组织于2007年在其VME总线基础上提出的新一代高速串行总线标准。VPX总线的基本规范、机械结构和总线信号等具体内容均在ANSI/VITA46系列技术规范中定义。VPX连接器模块核心在于连接器MultiGig RT2,相对于传统的针式连接器,这种高速差分连接器的硅晶片式(类似内存条的金手指)结构具有连接紧密、***损耗小和误码率低等优点,每个差分接触对支持的数据带宽可高达 10Gbit/s,而且硅晶片都带有ESD接地层和触点层,防止操作期间受意外放电影响。尽管采用这种高速连接器牺牲了VPX与早期的VME产品在硬件上的兼容性,但是这种因为不兼容所带来的劣势在其他方面会得到更多的补偿,主要体现在三个方面:其一,可以直接从后背板配置快速I/O设备;这样能够消除由于前端配置带来的维修和形状尺寸问题;其二,为VME用户提供一个可以简单有效地采用各种高速开关互联结构的途径;其三,定义了大量的I/O管脚以便于***的升级和扩展。
需要说明的是,DDR3(Double Data Rate3,即第三代双倍速率同步动态随机存储器)是指一种内存规格。PCI-E(PCI Express)是指增强型外部互联标准是一种连接电子计算机主板和外部设备的总线标准。GMII(Gigabit Medium Independent Interface)是一种千兆以太网接口标准。RGMII(Reduced Gigabit Medium Independent Interface)是一种简化的千兆以太网接口标准。I2C (Inter-Integrated Circuit)是一种两线式串行总线标准。RTC(Real-Time Clock)是实时时钟。VGA(Video Graphics Array)是一种视频输出标准。USB (Universal Serial Bus)是一个外部总线标准。UART(Universal AsynchronousReceiver/Transmitter)是一种通用串行数据总线。RS232是一种异步传输标准接口。
本实用新型提的技术方案中申威121处理器集成有一路DDR3存储控制器接口和一路PCI-E接口,其中PCI-E接口符合PCI-E 2.0规范,相比申威111处理器将PCI接口更换成PCI-E接口;每条链路速率为8Gbps,相比申威111处理器大大增加了数据交换与运算的速度;DDR3存储控制器接口接DDR3内存颗粒,相比申威111处理器支持的存储器最高容量增大到8GB;一路PCI-E接VPX连接器模块。采用的VPX连接器模块与传统的针式连接器相比,这种高速差分连接器的硅晶片式结构具有连接紧密、***损耗小和误码率低等优点,每个差分接触对支持的数据带宽可高达10Gbit/s,而且硅晶片都带有ESD接地层和触点层,防止操作期间受意外放电影响。本实用新型通过申威121处理器完成了多层次片上通信结构、存储控制器、图形图像子***等功能。本实用新型采用 +12V供电,最多可以提供384W的功率;采用我国完全自主设计的申威121处理器,采用Linux操作***,其软硬件设计完全自主可控,安全性高,为我国电力、通信、金融和国防等国家命脉行业的信息安全提供有力保障,并且通过申威121处理器完成了多层次片上通信结构、图形图像子***、存储等功能,满足***的可信引导和软件的安全认证需求,同时主板接口资源丰富,兼容性强,可满足不同行业的需求。
注意,上述仅为本实用新型的较佳实施例及所运用技术原理。本领域技术人员会理解,本实用新型不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本实用新型的保护范围。因此,虽然通过以上实施例对本实用新型进行了较为详细的说明,但是本实用新型不仅仅限于以上实施例,在不脱离本实用新型构思的情况下,还可以包括更多其他等效实施例,而本实用新型的范围由所附的权利要求范围决定。
Claims (1)
1.一种基于申威121处理器的VPX 3U计算机主板,其特征在于,包括申威121处理器、DDR3模块、千兆以太网PHY、VPX连接器模块;所述申威121处理器与DDR3连接,所述申威121处理器与千兆以太网PHY连接;其中,所述申威121处理器集成有一路DDR3存储控制器接口和一路PCI-E接口,DDR3存储控制器接口接DDR3内存颗粒,一路PCI-E接VPX连接器模块;所述VPX连接器模块包括连接器P0、P1、P2,P0为VPX规范中定义的通用P0连接器,该连接器为主板提供电源输入;P1、P2为VPX规范中定义连接器,该连接器为主板与底板或其他板卡之间的通信接口;具体的,所述申威121处理器模块接出一个DDR3模块、三个千兆以太网PHY芯片、一个RTC芯片、一个视频解码器、两路USB信号、两个RS232驱动接收控制器、一个EMMC存储器;所述三个千兆以太网PHY芯片接出三路GMII/RGMII信号;所述RTC芯片反馈时钟给申威121处理器;所述视频解码器接出VGA信号;所述两个RS232驱动接收控制器接出两路RS232信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201922010328.2U CN211454416U (zh) | 2019-11-20 | 2019-11-20 | 基于申威121处理器的vpx 3u计算机主板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201922010328.2U CN211454416U (zh) | 2019-11-20 | 2019-11-20 | 基于申威121处理器的vpx 3u计算机主板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN211454416U true CN211454416U (zh) | 2020-09-08 |
Family
ID=72315951
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201922010328.2U Active CN211454416U (zh) | 2019-11-20 | 2019-11-20 | 基于申威121处理器的vpx 3u计算机主板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN211454416U (zh) |
-
2019
- 2019-11-20 CN CN201922010328.2U patent/CN211454416U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107992438A (zh) | 一种服务器及在服务器内灵活配置PCIe拓扑的方法 | |
MX2012014354A (es) | Sistemas y metodos para particion dinamica de compilacion multienlace. | |
US20080256283A1 (en) | Multimedia expansion module and computer device using the same | |
CN204595692U (zh) | 基于申威410处理器和申威套片的vpx计算机主板 | |
CN113849045B (zh) | 一种背板以及计算机设备 | |
CN204719749U (zh) | 计算机模块 | |
CN207650794U (zh) | 一种基于飞腾处理器的桌面机主板 | |
CN206178579U (zh) | 基于申威411处理器和申威套片的vpx计算机主板 | |
EP3637270A1 (en) | External electrical connector and computer system | |
CN210324191U (zh) | 一种计算机模块及主板 | |
CN112306938A (zh) | 一种ocp卡和多主机卡的热插拔方法及装置 | |
CN209281294U (zh) | 一种基于申威1621处理器和申威ich2芯片组的eeb服务器主板 | |
CN216352292U (zh) | 服务器主板及服务器 | |
CN211454416U (zh) | 基于申威121处理器的vpx 3u计算机主板 | |
CN216927600U (zh) | 一种网络数据计算***及内置该***的服务器 | |
CN216210768U (zh) | 主板及服务器 | |
CN113485960B (zh) | 一种基于ft-2000-4的通用平台及计算机 | |
CN210129223U (zh) | 一种raid转接板和实现raid的*** | |
CN213581897U (zh) | 一种新型显示控制计算模块 | |
CN204189089U (zh) | 一种服务器 | |
CN214202377U (zh) | 基于飞腾平台的cpcie主控板 | |
CN210955055U (zh) | 一种基于飞腾的显控计算机主板架构 | |
CN211061974U (zh) | 基于x86处理器的高性能服务器主板及计算机 | |
CN113609046A (zh) | 适用于vpx架构服务器的存储装置及vpx架构服务器 | |
CN112000613A (zh) | 一种多单元服务器管理单元及多单元服务器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |