CN211378354U - 可实现trl校准的印刷电路板 - Google Patents

可实现trl校准的印刷电路板 Download PDF

Info

Publication number
CN211378354U
CN211378354U CN201922369952.1U CN201922369952U CN211378354U CN 211378354 U CN211378354 U CN 211378354U CN 201922369952 U CN201922369952 U CN 201922369952U CN 211378354 U CN211378354 U CN 211378354U
Authority
CN
China
Prior art keywords
printed circuit
circuit board
standard
test
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201922369952.1U
Other languages
English (en)
Inventor
狄隽
王志明
王强济
王升旭
许兰锋
岳超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Aerospace Science And Technology Microsystem Technology Co ltd
Original Assignee
Aerospace Science And Technology Microsystem Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Aerospace Science And Technology Microsystem Technology Co ltd filed Critical Aerospace Science And Technology Microsystem Technology Co ltd
Priority to CN201922369952.1U priority Critical patent/CN211378354U/zh
Application granted granted Critical
Publication of CN211378354U publication Critical patent/CN211378354U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Measurement Of Resistance Or Impedance (AREA)

Abstract

本说明书提供一种可实现TRL校准的印刷电路板,包括:至少一层介质层和测试标准件;测试标准件设置在最外侧介质层的表面;测试标准件包括直通标准件、反射标准件和传输标准件;直通标准件的接头、反射标准件的接头和传输标准件的接头结构相同;直通标准件的两个接头通过信号线在第一应用情况下短路连接,在第二应用情况下分别与设置在印刷电路板上的待测试电路的两端连通;直通标准件中信号线的特性阻抗与传输标准件中信号线的特性阻抗相同;各个接头均包括设置在介质层上,用于定位测试接头而使测试接头上的导电部件与信号线搭接的定位孔。因为前述印刷电路板集成用于电路测试的TRL标准件,所以可以方便地实现对板载待测电路的测量。

Description

可实现TRL校准的印刷电路板
技术领域
本实用新型涉及微电子技术领域,尤其涉及一种可实现TRL校准的印刷电路板。
背景技术
短路开路负载和传输(ShortOpenLoadTransmission,SOLT)校准方式的测量精度和标准件的精度有直接关系,因此仅能适应于同轴测量环境,并不适用于印刷电路板等非同轴测量环境电路和电路器件的性能测试。
针对前述问题,行业提供了直通反射和信号线(TransmissionReflectLine,TRL)校准方式。目前,专门应用与印刷电路板TRL校准的TRL校准件需要采用夹具固定在印刷电路板上,实际操作过程中并不方便测试仪器与印刷电路板上待测试电路的连接。
实用新型内容
本说明书提供一种印刷电路板,通过集成TRL校准件的方式方便设置在其上的印刷电路的性能测试吗,解决需要采用夹具将TRL校准件固定在印刷电路板上的问题。
本说明书提供一种印刷电路板,包括:至少一层介质层和测试标准件;
所述测试标准件设置在最外侧介质层的表面;
所述测试标准件包括直通标准件、反射标准件和传输标准件;所述直通标准件的接头、所述反射标准件的接头和所述传输标准件的接头结构相同;
所述直通标准件的两个接头通过信号线在第一应用情况下短路连接,在第二应用情况下分别用于与设置在所述印刷电路板上的待测试电路的两端连通;
所述直通标准件中信号线的特性阻抗与所述传输标准件中信号线的特性阻抗相同;
各个所述接头均包括设置在所述介质层上,用于定位测试接头而使测试接头上的导电部件与所述信号线搭接的定位孔。
可选的,所述最外侧介质层的表面还设置有第一接地导带;
所述测试标准件的信号线、所述反射标准件的信号线以及所述传输标准件的信号线与所述第一接地导带之间均设置有缝隙;
各个所述缝隙的宽度相同。
可选的,至少承载所述测试标准件的介质层上设置有多个过孔;
所述过孔设置在各个所述缝隙远离所述信号线的一侧,并且沿着各个缝隙延伸方向间隔分布;
所述过孔的表面设置导电层;所述导电层与所述第二接地导带导通。
可选的,所述介质层至少为两层;相邻的所述介质层之间设置有内层走线层;
所述内层走线层包括接地导带;
所述导电层与所述内层走线层的接地导带连通。
可选的,所述过孔贯穿多层所述介质层。
可选的,所述信号线的宽度为0.25-0.35mm。
可选的,所述缝隙的宽度为0.15-0.25mm。
可选的,所述过孔的直径为0.20-0.30mm,沿着同一所述信号线间隔分布的所述过孔的间隔距离为0.60-0.065mm。
可选的,所述接口均包括至少两种孔径形状不同的所述定位孔。
可选的,所述定位孔为盲孔,或者为贯穿各个所述介质层的贯通孔。
本说明书提供的印刷电路板,集成用于TRL测试的直通标准件、反射标准件和传输标准件;前述各个标准件的接头相同,并且各个标准件的接头均包括使得测试仪器测试接头中导电部件与信号线搭接的定位孔,所以本实施例提供的印刷电路板可以较为方便地被测试设置在其上的印刷电路的性能。
本实用新型中,上述各技术方案之间还可以相互组合,以实现更多的优选组合方案。本实用新型的其他特征和优点将在随后的内容中阐述,并且,部分优点可从说明书中变得显而易见,或者通过实施本实用新型而了解。本实用新型的目的和其他优点可通过文字以及附图中所特别指出的内容中来实现和获得。
附图说明
附图仅用于示出具体实施例的目的,而并不认为是对本实用新型的限制,在整个附图中,相同的参考符号表示相同的部件。
图1是实施例提供的印刷电路板的俯视图;
图2是图1中的A-A截面示意图;
附图标记:1-印刷电路板,11-介质层,12-直通标准件,13-反射标准件,14-传输标准件,15-信号线,16-第一接地导带,17-缝隙,18-过孔,19-内层走线层,20-第二接地导带,21-定位孔。
具体实施方式
本说明书实施例提供一种印刷电路板,前述的印刷电路板用于对待测试电路进行TRL测试的TRL标准件集成在板体上。
下面结合附图来具体描述本实用新型的优选实施例,其中,附图构成本申请一部分,并与本实用新型的实施例一起用于阐释本实用新型的原理,并非用于限定本实用新型的范围。
图1是实施例提供的印刷电路板1的俯视图。如图1所示,本说明书实施例提供的印刷电路板1包括介质层11和测试标准件。
介质层11用于承载测试标准件、印刷电路和与印刷电路配合而组成各种功能电路的电子元件。
本说明实施例中的印刷电路板1为多层电路板,即包括多层介质层11。在其他应用中,印刷电路板也可以是单层电路板,即只包括一层介质层11。测试标准件适用于对印刷电路板1上的印刷电路和功能电路进行测试的标部件,其设置在印刷电路板1最外层介质层11的表面。如图1所示,测试标准件包括直通标准件12、反射标准件13和传输标准件14。
应当注意,在后文中提及到直通标准件12、反射标准件13和传输标准件14包括各种组件仅是从前述标准件的功能角度考虑,实质上各种组件均为印刷电路板的组件;图1中的虚线也仅是反应测试标准件接口在印刷电路板上的位置和其大体包含部件,实际产品中并没有前述的虚线。
本说明书实施例中,直通标准件12、反射标准件13和传输标准件均包括接头和信号线15。
直通标准件12的接头、反射标准件13的接头和传输标准件14的接头的结构相同,均包括用于固定测试仪器测试接头、使得测试接头定位的定位孔21;定位孔使得测试仪器的接头定位时,测试接头的导电部件接触对应标准件的信号线。
此外,在应用中,直通标准件12的两个接头在进行校准测试过程中可以通过直接短路连接,也可以与设置在印刷电路板1上的待测试电路的两端连通;反射标准件13中的信号线不与印刷电路板1上的其他印刷电路连接;传输标准件14的信号线15使得其两个接头直接连接。
本说明书实施例中,为了保证TRL测试的准确性,直通标准件12中信号线15的特性阻抗与传输标准件14中的特性阻抗相同。
通过以上的描述可知,本说明书实施例提供的印刷电路板1,包括将用于TRL测试的直通标准件12、反射标准件13和传输标准件14;并且前述各个标准件的接头相同,均包括使测试仪器接头与对应信号线连接的定位孔21。因为前述结构,所以本实施例提供的印刷电路板1可以较为方便地被测试设置在其上的印刷电路的性能。
请继续参见图1,在本说明书的一个实施例中,印刷电路板1的最外侧介质层11的表面还设置有第一接地导带16。前述直通标准件12、反射标准件13和传输标准件14的信号线15与第一接地导带16之间均设置有缝隙17,并且各个缝隙17的宽度相同。
通过前述设置,各个测试标准件的信号线15与第一接地导带16均形成了接地共面波导结构(GPWG结构),以抑制高阶模损耗。具体应用中,根据不同应用需求,以及根据印刷电路板1板其他电路的布置特性,第一接地导带16的面积可以适应性地设定,本说明书并不做特别地限定。
图2是图1中的A-A截面示意图。如图1和图2所示,在本说明书的一些实施例中,印刷电路板1上还设置有多个过孔18。在一个具体应用中,过孔18设置在承载测试标准件的介质层11上;过孔18设置在各个缝隙17远离信号线的一侧,并且沿着各个信号线15延伸方向间隔分布。此外,过孔18的标准还设置有导电层,导电层与前述的第一接地导带16连通。
前述的过孔18布置结构,以及过孔18与第一接地导电的导电连接,可以起到抑制高阶模传输的作用,降低传输损耗。
本说明书提供的一些实施例中,介质层11至少为两层,相邻的两层介质层11之间设置有内层走线层19。内层走线层19包括第二接地导带20。前述的设置在承载测试标准件的介质层11的过孔18穿透此介质层11,并且表面上的金属层还与内层走线层19的第二接地导带20带连通。当然,在其他实施例中,前述的过孔18还可以穿过多层介质层11,并使得金属层与各个内层走线层19中的第二接地导带20连通。
此外,在介质层11为一层,并且介质层11两面均设置有接地导带的情况下,过孔18也可以实现两侧接地导带的连通。
本说明书实施例中,前述提及的信号线15的宽度可以在0.25-0.35mm之间,其中优选信号线15宽度为0.30mm;缝隙17的宽度可以在0.15-0.25mm直接按,优选为0.20mm。过孔18的直径可以在0.20-0.30mm之间,优选采用0.25mm。同一信号线15间隔分布的过孔18的间隔距离为0.60-0.65mm之间,优选设置为0.625mm。
请继续参见图1,本说明书实施例中,各个标准件的接头均包括两种孔径形状不同的定位孔21,以和测试仪器的测试结构配合,保证测试仪器的导电部件精准地抵靠信号线15;在一个具体应用中,各个标准件的接头均包括相对于信号线延伸方向对称设置的两个大尺寸孔,以及分别在两个大尺寸孔两侧、并且对称设置的四个小尺寸孔。在其他实施例中,也可以将定位孔21的位置做特别的设置,或者将定位孔21的截面形状做特殊的设定,以实现其测试仪器接头的功能。
如图2所示,本说明书实施例中定位孔21为贯穿介质层11的贯通孔,在其他实施例中,定位孔21也可以是盲孔。
以上所述,仅为本实用新型较佳的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本实用新型的保护范围之内。

Claims (10)

1.一种可实现TRL校准的印刷电路板,其特征在于,包括:至少一层介质层和测试标准件;
所述测试标准件设置在最外侧介质层的表面;
所述测试标准件包括直通标准件、反射标准件和传输标准件;所述直通标准件的接头、所述反射标准件的接头和所述传输标准件的接头结构相同;
所述直通标准件的两个接头通过信号线在第一应用情况下短路连接,在第二应用情况下分别用于与设置在所述印刷电路板上的待测试电路的两端连通;
所述直通标准件中信号线的特性阻抗与所述传输标准件中信号线的特性阻抗相同;
各个所述接头均包括设置在所述介质层上,用于定位测试接头而使测试接头上的导电部件与所述信号线搭接的定位孔。
2.根据权利要求1所述的印刷电路板,其特征在于,
所述最外侧介质层的表面还设置有第一接地导带;
所述测试标准件的信号线、所述反射标准件的信号线以及所述传输标准件的信号线与所述第一接地导带之间均设置有缝隙;
各个所述缝隙的宽度相同。
3.根据权利要求2所述的印刷电路板,其特征在于,
至少承载所述测试标准件的介质层上设置有多个过孔;
所述过孔设置在各个所述缝隙远离所述信号线的一侧,并且沿着各个缝隙延伸方向间隔分布;
所述过孔的表面设置导电层;所述导电层与所述第一接地导带导通。
4.根据权利要求3所述的印刷电路板,其特征在于,
所述介质层至少为两层;相邻的所述介质层之间设置有内层走线层;
所述内层走线层包括第二接地导带;
所述导电层与所述第二接地导带连通。
5.根据权利要求4所述的印刷电路板,其特征在于,
所述过孔贯穿多层所述介质层。
6.根据权利要求2所述的印刷电路板,其特征在于,
所述信号线的宽度为0.25-0.35mm。
7.根据权利要求6所述的印刷电路板,其特征在于,
所述缝隙的宽度为0.15-0.25mm。
8.根据权利要求3所述的印刷电路板,其特征在于,
所述过孔的直径为0.20-0.30mm,沿着同一所述信号线间隔分布的所述过孔的间隔距离为0.60-0.065mm。
9.根据权利要求1-8任一项所述的印刷电路板,其特征在于,
所述接头均包括至少两种孔径形状不同的所述定位孔。
10.根据权利要求9所述的印刷电路板,其特征在于,
所述定位孔为盲孔,或者为贯穿各个所述介质层的贯通孔。
CN201922369952.1U 2019-12-25 2019-12-25 可实现trl校准的印刷电路板 Active CN211378354U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201922369952.1U CN211378354U (zh) 2019-12-25 2019-12-25 可实现trl校准的印刷电路板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201922369952.1U CN211378354U (zh) 2019-12-25 2019-12-25 可实现trl校准的印刷电路板

Publications (1)

Publication Number Publication Date
CN211378354U true CN211378354U (zh) 2020-08-28

Family

ID=72155205

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201922369952.1U Active CN211378354U (zh) 2019-12-25 2019-12-25 可实现trl校准的印刷电路板

Country Status (1)

Country Link
CN (1) CN211378354U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114113960A (zh) * 2021-11-01 2022-03-01 中国电子科技集团公司第十三研究所 Gcpw校准件的制备方法及gcpw校准件

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114113960A (zh) * 2021-11-01 2022-03-01 中国电子科技集团公司第十三研究所 Gcpw校准件的制备方法及gcpw校准件

Similar Documents

Publication Publication Date Title
JP6524986B2 (ja) 高周波モジュール、アンテナ付き基板、及び高周波回路基板
US5552752A (en) Microwave vertical interconnect through circuit with compressible conductor
JP5310239B2 (ja) 接続端子および伝送線路
US9271392B2 (en) Rigid flexible circuit board with impedance control
TWI547216B (zh) Flexible circuit board and connector welding structure
US8753143B2 (en) Connection structure for flexible circuit cable
US20070090894A1 (en) Printed circuit boards for high-speed communication
US10148052B2 (en) Connecting-and-fixing method for cable
JP6137360B2 (ja) 高周波線路及び電子機器
EP2197073B1 (en) High frequency circuit module
US9313890B2 (en) Attenuation reduction structure for high frequency signal contact pads of circuit board
CN211378354U (zh) 可实现trl校准的印刷电路板
JP6002083B2 (ja) 多層配線基板
US10153746B2 (en) Wiring board with filter circuit and electronic device
US11784383B2 (en) Transmission line and electronic device
US11342695B2 (en) Cable connection apparatus, connection assembly, and method for manufacturing connection assembly
JP3412617B2 (ja) 同軸コネクタおよび高周波回路接続構成体
US20220416381A1 (en) Stripline Connections
KR101758043B1 (ko) 인쇄 회로 기판들을 결합하기 위한 시스템
JP7232589B2 (ja) 高周波同軸ケーブル接続用コネクタ及び高周波同軸ケーブル接続用コネクタと実装基板との接続構造
JP2008306087A (ja) 基板及び基板間接続装置
WO2009157563A1 (ja) 伝送線路基板及び高周波部品の測定装置
JP5673891B1 (ja) アンテナ装置、無線通信端末
JP2001210432A (ja) マイクロストリップコネクタ
JP3899578B2 (ja) 高周波回路およびマイクロ波回路

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant