CN210156383U - 一种超结功率半导体器件 - Google Patents
一种超结功率半导体器件 Download PDFInfo
- Publication number
- CN210156383U CN210156383U CN201921422126.2U CN201921422126U CN210156383U CN 210156383 U CN210156383 U CN 210156383U CN 201921422126 U CN201921422126 U CN 201921422126U CN 210156383 U CN210156383 U CN 210156383U
- Authority
- CN
- China
- Prior art keywords
- type
- semiconductor device
- conductivity type
- power semiconductor
- column
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn - After Issue
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 90
- 239000000758 substrate Substances 0.000 claims abstract description 46
- 210000000746 body region Anatomy 0.000 claims abstract description 27
- 239000002184 metal Substances 0.000 claims description 25
- 238000005516 engineering process Methods 0.000 abstract description 2
- 238000000034 method Methods 0.000 description 16
- 239000000463 material Substances 0.000 description 14
- 238000010586 diagram Methods 0.000 description 11
- 239000012535 impurity Substances 0.000 description 9
- 230000005670 electromagnetic radiation Effects 0.000 description 8
- 238000005530 etching Methods 0.000 description 8
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 7
- 230000010355 oscillation Effects 0.000 description 6
- 238000000151 deposition Methods 0.000 description 5
- 229910052681 coesite Inorganic materials 0.000 description 4
- 229910052906 cristobalite Inorganic materials 0.000 description 4
- 150000002500 ions Chemical class 0.000 description 4
- 239000000377 silicon dioxide Substances 0.000 description 4
- 229910052682 stishovite Inorganic materials 0.000 description 4
- 229910052905 tridymite Inorganic materials 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000000873 masking effect Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 235000012239 silicon dioxide Nutrition 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 238000004458 analytical method Methods 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000005380 borophosphosilicate glass Substances 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000001259 photo etching Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Images
Landscapes
- Electrodes Of Semiconductors (AREA)
Abstract
本实用新型涉及半导体技术领域,具体公开了一种超结功率半导体器件,包括:第一导电类型衬底及位于第一导电类型衬底上的第一导电类型漂移区,第一导电类型漂移区内设置有第一导电类型柱、第二导电类型第一柱和第二导电类型第二柱,每个第二导电类型第二柱的两侧均与第二导电类型第一柱相邻;第二导电类型第一柱上设置有第二导电类型体区;第二导电类型体区的上方设置有第一栅电极,第二导电类型第二柱上方设置有第二栅电极,第一栅电极和第二栅电极被第二绝缘介质层间隔且电性连接。本实用新型提供的超结功率半导体器件可以改善超结半导体器件的开关特性。
Description
技术领域
本实用新型涉及半导体技术领域,尤其涉及一种超结功率半导体器件。
背景技术
在中高压功率半导体器件领域,超结结构(Super Junction)已经被广泛采用,对比传统功率MOSFET器件,超结结构MOSFET器件能获得更加优异的器件耐压与导通电阻的折中关系。超结结构形成于半导体器件的漂移区内,形成于漂移区内的超结结构包括N导电类型柱(N柱)和P导电类型柱(P柱),N柱与P柱交替邻接设置而成的多个P-N柱对形成超结结构。N柱具有N导电类型杂质,P柱具有P导电类型杂质,且N柱的杂质量与P柱的杂质量保持一致。当具有超结结构的MOSFET器件截止时,超结结构中的N柱和P柱分别被耗尽,耗尽层从每个N柱与P柱间的P-N结界面延伸,由于N柱内的杂质量和P柱内的杂质量相等,因此耗尽层延伸并且完全耗尽N柱与P柱,从而支持器件耐压;当器件导通时,由于超结器件漂移区的电阻率更低,所以超结器件的导通电阻可以较普通器件大幅度降低,超结MOSFET器件的导通电阻较普通VDMOS器件可以降低70%左右。
在器件开关过程中,由于超结结构中的P柱和N柱仅需要较低的漏极耐压(Vds)就会分别耗尽,导致超结MOSFET的密勒电容(Cgd)在几十伏的漏源电压下出现一个急剧的下降,并在此后维持一个较小值,密勒电容整体呈现明显的非线性特性。超结MOSFET的这种密勒电容的非线性特性,在器件开关过程中,极易造成栅极电压震荡,这种震荡会影响***的稳定性和EMI特性,限制了超结MOSFET等器件的大范围使用。
在超结MOSFET的实际应用中,为改善超结MOSFET的开关特性,一般会采用在超结MOSFET周边增加分立的电阻、电容等方式,降低超结器件开关速度,但这些方法一方面会增加器件的开关损耗,另一方面周边器件的增加,会导致***成本的上升,同时也会降低***可靠性。
因此,如何改善超结半导体器件的开关特性成为本领域技术人员亟待解决的技术问题。
发明内容
本实用新型提供了一种超结功率半导体器件,解决相关技术中存在的超结半导体器件的开关特性的问题。
作为本实用新型的第一个方面,提供一种超结功率半导体器件,包括:半导体基板,所述半导体基板包括第一导电类型衬底及位于所述第一导电类型衬底上的第一导电类型漂移区,所述第一导电类型漂移区背离所述第一导电类型衬底的表面为所述半导体基板的第一主面,所述第一导电类型衬底背离所述第一导电类型漂移区的表面为所述半导体基板的第二主面,其中,
所述第一导电类型漂移区内设置有超结结构,所述超结结构包括第一导电类型柱、第二导电类型第一柱和第二导电类型第二柱,所述第一导电类型柱、第二导电类型第一柱和第二导电类型第二柱均沿所述第一主面指向所述第二主面的方向延伸,每个所述第二导电类型第二柱的两侧均与所述第二导电类型第一柱相邻,且被所述第一导电类型柱间隔,所述第二导电类型第一柱和所述第二导电类型第二柱电性连接;
所述第二导电类型第一柱上设置有第二导电类型体区,且所述第二导电类型体区位于所述第一导电类型漂移区内;
所述第二导电类型体区的上方设置有第一栅电极,所述第一栅电极被栅介质层和第二绝缘介质层包围,所述第二导电类型第二柱上方设置有第二栅电极,所述第二栅电极被第一绝缘介质层和第二绝缘介质层包围,所述第一栅电极和所述第二栅电极被所述第二绝缘介质层间隔且电性连接,所述第一绝缘介质层的厚度不小于所述栅介质层的厚度。
进一步地,所述第一绝缘介质层设置在所述第二导电类型第二柱上方且与所述第二导电类型第二柱接触。
进一步地,所述第二导电类型体区内设置有第一导电类型源区,所述第二绝缘介质层上设置源极金属,所述第二导电类型体区和所述第一导电类型源区与所述源极金属之间均为欧姆接触。
进一步地,所述第二主面上设置漏极金属,所述第一导电类型衬底与所述漏极金属之间欧姆接触。
进一步地,所述第一导电类型漂移区背离所述第一主面的表面与所述第一导电类型衬底背离所述第二主面的表面接触。
进一步地,所述第一栅电极包括平面栅电极或沟槽栅电极。
进一步地,所述第二导电类型第一柱的数量不小于第二导电类型第二柱的数量。
进一步地,所述超结功率半导体器件包括N型超结功率半导体器件和P型超结功率半导体器件,当所述超结功率半导体器件为所述N型超结功率半导体器件时,第一导电类型为N型,第二导电类型为P型,当所述超结功率半导体器件为所述P型超结功率半导体器件时,第一导电类型为P型,第二导电类型为N型。
通过上述超结功率半导体器件,由于第一栅电极和第二栅电极的间隔设计以及第一绝缘介质层的引入,有效降低了低漏极电压时的栅漏电容;在高漏极电压时,由于第二导电类型第二柱充分耗尽,对应位置无第二导电类型杂质剩余,则第二栅电极与漏极对应区域的电容转化为栅漏电容,导致高漏极电压下栅漏电容增加,因此有效的减小了器件开关过程中由低漏极电压到高漏极电压过程中的栅漏电容,即弥勒电容的变化幅度,可以有效的降低栅极震荡,减小器件工作时的电磁辐射。此外,低漏极电压时,第二导电类型第二柱与第二栅电极之间的电容为栅源电容,可以适当增加器件输入电容,调整开关速度,也会对降低器件工作时的电磁辐射有帮助。因此,本实用新型提供的超结功率半导体器件达到了在不增加成本以及不增加损耗的前提下改善超结功率半导体器件的开关特性的目的。
附图说明
附图是用来提供对本实用新型的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本实用新型,但并不构成对本实用新型的限制。在附图中:
图1为本实用新型实施例提供的超结功率半导体器件的剖面结构示意图。
图2为本实用新型实施例提供的形成硬掩模开口的剖视结构示意图。
图3为本实用新型实施例提供的形成第一深沟槽和第二深沟槽的剖视结构示意图。
图4为本实用新型实施例提供的形成第二导电类型第一柱和第二导电类型第二柱的剖视结构示意图。
图5为本实用新型实施例提供的形成第二导电类型体区的剖视结构示意图。
图6为本实用新型实施例提供的形成第一绝缘介质层的剖视结构示意图。
图7为本实用新型实施例提供的形成栅介质层和栅材料层的剖视结构示意图。
图8为本实用新型实施例提供的形成第一栅电极和第二栅电极的剖视结构示意图。
图9为本实用新型实施例提供的形成第一导电类型源区的剖视结构示意图。
图10 为本实用新型实施例提供的形成第二绝缘介质层、源极金属的剖视结构示意图。
具体实施方式
需要说明的是,在不冲突的情况下,本实用新型中的实施例及实施例中的特征可以相互结合。下面将参考附图并结合实施例来详细说明本实用新型。
为了使本领域技术人员更好地理解本实用新型方案,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分的实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本实用新型保护的范围。
需要说明的是,本实用新型的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本实用新型的实施例。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包括,例如,包含了一系列步骤或单元的过程、方法、***、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
在本实施例中提供了一种超结功率半导体器件,图1是根据本实用新型实施例提供的超结功率半导体器件的截面结构示意图,如图1所示,包括:半导体基板,所述半导体基板包括第一导电类型衬底02及位于所述第一导电类型衬底02上的第一导电类型漂移区01,所述第一导电类型漂移区01背离所述第一导电类型衬底02的表面为所述半导体基板的第一主面001,所述第一导电类型衬底02背离所述第一导电类型漂移区01的表面为所述半导体基板的第二主面002,其中,
所述第一导电类型漂移区01内设置有超结结构,所述超结结构包括第一导电类型柱12、第二导电类型第一柱11a和第二导电类型第二柱11b,所述第一导电类型柱12、第二导电类型第一柱11a和第二导电类型第二柱11b均沿所述第一主面001指向所述第二主面002的方向延伸,每个所述第二导电类型第二柱11b的两侧均与所述第二导电类型第一柱11a相邻,且被所述第一导电类型柱12间隔,所述第二导电类型第一柱11a和所述第二导电类型第二柱11b电性连接;
所述第二导电类型第一柱11a上设置有第二导电类型体区13,且所述第二导电类型体区13位于所述第一导电类型漂移区01内;
所述第二导电类型体区13的上方设置有第一栅电极16a,所述第一栅电极16a被栅介质层15和第二绝缘介质层18包围,所述第二导电类型第二柱11b上方设置有第二栅电极16b,所述第二栅电极16b被第一绝缘介质层14和第二绝缘介质层18包围,所述第一栅电极16a和所述第二栅电极16b被所述第二绝缘介质层18间隔且电性连接,所述第一绝缘介质层14的厚度不小于所述栅介质层15的厚度
通过上述超结功率半导体器件,由于第一栅电极和第二栅电极的间隔设计以及第一绝缘介质层的引入,有效降低了低漏极电压时的栅漏电容;在高漏极电压时,由于第二导电类型第二柱充分耗尽,对应位置无第二导电类型杂质剩余,则第二栅电极与漏极对应区域的电容转化为栅漏电容,导致高漏极电压下栅漏电容增加,因此有效的减小了器件开关过程中由低漏极电压到高漏极电压过程中的栅漏电容,即弥勒电容的变化幅度,可以有效的降低栅极震荡,减小器件工作时的电磁辐射。此外,低漏极电压时,第二导电类型第二柱与第二栅电极之间的电容为栅源电容,可以适当增加器件输入电容,调整开关速度,也会对降低器件工作时的电磁辐射有帮助。因此,本实施例提供的超结功率半导体器件达到了在不增加成本以及不增加损耗的前提下改善超结功率半导体器件的开关特性的目的。
具体地,如图1所示,所述第一绝缘介质层14设置在所述第二导电类型第二柱11b上方且与所述第二导电类型第二柱11b接触。
具体地,所述第二导电类型体区13内设置有第一导电类型源区17,所述第二绝缘介质层18上设置源极金属19,所述第二导电类型体区13和所述第一导电类型源区17与所述源极金属19之间均为欧姆接触。
具体地,如图1所示,所述第二主面002上设置漏极金属20,所述第一导电类型衬底02与所述漏极金属20之间欧姆接触。
具体地,所述第一导电类型漂移区01背离所述第一主面001的表面与所述第一导电类型衬底02背离所述第二主面002的表面接触。
优选地,所述第一栅电极16a包括平面栅电极或沟槽栅电极。
具体地,所述第二导电类型第一柱11a的数量不小于第二导电类型第二柱11b的数量。
优选地,所述超结功率半导体器件包括N型超结功率半导体器件和P型超结功率半导体器件,当所述超结功率半导体器件为所述N型超结功率半导体器件时,第一导电类型为N型,第二导电类型为P型,当所述超结功率半导体器件为所述P型超结功率半导体器件时,第一导电类型为P型,第二导电类型为N型。
需要说明的是,本实施例包括附图均以功率半导体器件为N型超结功率半导体器件为例进行说明的。
下面结合图1对本实施例提供的超结功率半导体器件及工作原理进行详细说明。
如图1所示,以N型平面栅型超结功率半导体器件为例,包括元胞区和终端保护区,所述元胞区位于器件的中心区,所述终端保护区环绕在所述元胞区的周围,所述元胞区包括半导体基板,所述半导体基板包括N+型衬底02及位于N+型衬底02上且邻接的N型漂移区01,所述N型漂移区01的上表面为半导体基板的第一主面001,所述N+型衬底02的下表面为半导体基板的第二主面002;
在器件截面上,所述N型漂移区01内设置有超结结构,所述超结结构由N型柱12和P型第一柱11a及P型第二柱11b交替排布而成,所述N型柱12和P型第一柱11a及P型第二柱11b沿着第一主面001指向第二主面002的方向延伸,任一P型第二柱11b两侧与P型第一柱11a相邻且被N型柱12分隔,P型第一柱11a与P型第二柱11b电性连通;在N型漂移区01内的P型第一柱11a上设有P型体区13,且P型体区13设于N型漂移区01,所述P型体区13内设有N+型源区17;在P型体区13上方设置有被栅介质层15和第二绝缘介质层18包围的第一栅电极16a, 在P型第二柱11b上部设置有被第一绝缘介质层14和第二绝缘介质层18包围的第二栅电极16b,第一栅电极16a和第二栅电极16b被第二绝缘介质层18分隔且电性连通;第一绝缘介质层14厚度不小于栅介质层15厚度。
具体地,P型体区13和N+型源区17与源极金属19欧姆接触,N+型衬底02与漏极金属20欧姆接触。
在截面方向上,P型第一柱11a的数量等于或大于P型第二柱11b的数量。
优选地,所述超结功率半导体器件包括MOS器件或IGBT器件
作为本实用新型的另一实施例,提供一种超结功率半导体器件的制作方法,其中,如图2至图10所示,以形成N型超结功率半导体器件为例,所述超结功率半导体器件的制作方法包括:
如图2所示,步骤一、提到第一导电类型衬底02,在所述第一导电类型衬底02上生长第一导电类型漂移区01,其中,所述第一导电类型漂移区01背离所述第一导电类型衬底02的表面为第一主面001,所述第一导电类型衬底02背离所述第一导电类型漂移区01的表面为第二主面002;
具体地,提供一半导体基板,所述半导体基板包括N+型衬底02及位于N+型衬底02上且邻接的N型漂移区01,所述N型漂移区01的上表面为半导体基板的第一主面001,所述N+型衬底02的下表面为半导体基板的第二主面002;在第一主面001上淀积硬掩膜层21,选择性地刻蚀硬掩膜层21,形成多个用于沟槽刻蚀的硬掩膜窗口。
优选地,所述硬掩膜层的材料包括LPTEOS或SiO2或Si3N4。
应当理解的是,所述硬掩膜层的材料不限于上述几种,还可以包括其他可以实现的材料,此处不做限定。
如图3所示,步骤二、在所述第一主面001上淀积掩膜层,并对所述掩膜层选择性刻蚀形成多个用于沟槽刻蚀的掩膜窗口,通过所述掩膜窗口在所述第一导电类型漂移区内形成多个第一沟槽21a和第二沟槽21b,所述第一沟槽21a和所述第二沟槽21b从所述第一主面001向所述第一导电类型漂移区01延伸,所述第二沟槽21b与两个第一沟槽21a相邻设置;
具体地,通过硬掩膜层的掩蔽,在第一主面的表面利用各向异性刻蚀方法进行刻蚀,在N型漂移区01内形成多个第一沟槽21a和第二沟槽21b,所述第一沟槽21a和第二沟槽21b从第一主面001向N型漂移区01延伸,形成第一沟槽21a和第二沟槽21b,第二沟槽21b与两个第一沟槽21a相邻;第一沟槽21a和第二沟槽21b具有相同的深度、宽度和间距。
如图4所示,步骤三、在所述第一沟槽21a和所述第二沟槽21b内均填充第二导电类型材料,在所述第一导电类型漂移区01中所述第一沟槽21a形成第二导电类型第一柱11a,所述第二沟槽21b形成第二导电类型第二柱11b;
具体地,在第一沟槽21a和第二沟槽21b内填充P型半导体材料,然后去除硬掩膜层21,在N型漂移区01中形成P型第一柱11a及P型第二柱11b。
如图5所示,步骤四、在所述第一主面001上选择性注入第二导电类型离子,在所述第二导电类型第一柱11a上方形成第二导电类型体区13;
具体地,通过光刻版的遮挡,在半导体基板的第一主面001上选择性注入P型离子,然后推阱,在P型第一柱11a上方形成P型体区13
如图6所示,步骤五、在所述第二导电类型第二柱11b上方形成第一绝缘介质层14;
具体地,在半导体基板的第一主面001上使用公知的半导体工艺热氧化或淀积、刻蚀等工艺,在P型第二柱11b上方形成第一绝缘介质层14,第一绝缘介质层14材料包括SiO2。
如图7所示,步骤六、在所述第一主面001上形成栅介质层15和栅材料层16;
具体地,在的半导体基板的第一主面001上形成栅介质层15和栅材料层16;通常栅介质层15可以是SiO2,栅材料层16可以是掺杂多晶硅等。
如图8所示,步骤七、对所述栅介质层15和栅材料层16进行刻蚀,形成第一栅电极16a和第二栅电极16b;
具体地,通过光刻版的遮挡,对第一主面的栅介质层15和栅材料层16进行刻蚀,形成第一栅电极16a和第二栅电极16b。
如图9所示,步骤八、在所述第二导电类型体区13内注入第一导电类型离子,形成第一导电类型源区17;
具体地,通过光刻版的遮挡,在P型体区13内注入N型离子,形成N+型源区17。
如图10所示,步骤九、淀积绝缘介质层,形成第二绝缘介质层18,并对所述第二绝缘介质层18刻蚀,在第一导电类型源区17和第二导电类型体区13上形成接触孔,在所述接触孔内填充金属,形成源极金属19;在所述第二主面002上淀积金属,形成漏极金属20;
具体地,在表面淀积绝缘介质层,形成第二绝缘介质层18,所述第二绝缘介质层18的材料为SiO2或BPSG;通过光刻版的遮挡,对第二绝缘介质层进行刻蚀,第一导电类型源区和第二导电类型体区上形成接触孔,在接触孔内填充金属,形成源极金属19,在半导体基板的第二主面上淀积金属,形成漏极金属20。
通过上述超结功率半导体器件的制作方法制得的超结功率半导体器件,由于第一栅电极和第二栅电极的间隔设计以及第一绝缘介质层的引入,有效降低了低漏极电压时的栅漏电容;在高漏极电压时,由于第二导电类型第二柱充分耗尽,对应位置无第二导电类型杂质剩余,则第二栅电极与漏极对应区域的电容转化为栅漏电容,导致高漏极电压下栅漏电容增加,因此有效的减小了器件开关过程中由低漏极电压到高漏极电压过程中的栅漏电容,即弥勒电容的变化幅度,可以有效的降低栅极震荡,减小器件工作时的电磁辐射。此外,低漏极电压时,第二导电类型第二柱与第二栅电极之间的电容为栅源电容,可以适当增加器件输入电容,调整开关速度,也会对降低器件工作时的电磁辐射有帮助。
本实施例中对应的第一栅电极为平面栅结构,值得注意的是,本实施例还适用于沟槽栅器件功率MOSFET结构,或MOSFET器件以外的IGBT半导体器件。
本实用新型提供的超结功率半导体器件,由于第一栅电极16a和第二栅电极16b的分离设计以及第一绝缘介质层14的引入,有效降低了低漏极电压时的栅漏电容;在高漏极电压时,由于P型第二柱11b充分耗尽,对应位置无P型杂质剩余,则第二栅电极16b与漏极对应区域的电容转化为栅漏电容,导致高漏极电压下栅漏电容增加,因此有效的减小了器件开关过程中由低漏极电压到高漏极电压过程中的栅漏电容,即弥勒电容的变化幅度,可以有效的降低栅极震荡,减小器件工作时的电磁辐射。此外,低漏极电压时,P型第二柱11b与第二栅电极16b之间的电容为栅源电容,可以适当增加器件输入电容,调整开关速度,也会对降低器件工作时的电磁辐射有帮助。经过仿真分析,在高压器件中,由于本实用新型提供的超结功率半导体器件所造成的沟道密度降低对器件导通电阻的影响基本可以忽略。
可以理解的是,以上实施方式仅仅是为了说明本实用新型的原理而采用的示例性实施方式,然而本实用新型并不局限于此。对于本领域内的普通技术人员而言,在不脱离本实用新型的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本实用新型的保护范围。
Claims (8)
1.一种超结功率半导体器件,包括:半导体基板,所述半导体基板包括第一导电类型衬底及位于所述第一导电类型衬底上的第一导电类型漂移区,所述第一导电类型漂移区背离所述第一导电类型衬底的表面为所述半导体基板的第一主面,所述第一导电类型衬底背离所述第一导电类型漂移区的表面为所述半导体基板的第二主面,其特征在于,
所述第一导电类型漂移区内设置有超结结构,所述超结结构包括第一导电类型柱、第二导电类型第一柱和第二导电类型第二柱,所述第一导电类型柱、第二导电类型第一柱和第二导电类型第二柱均沿所述第一主面指向所述第二主面的方向延伸,每个所述第二导电类型第二柱的两侧均与所述第二导电类型第一柱相邻,且被所述第一导电类型柱间隔,所述第二导电类型第一柱和所述第二导电类型第二柱电性连接;
所述第二导电类型第一柱上设置有第二导电类型体区,且所述第二导电类型体区位于所述第一导电类型漂移区内;
所述第二导电类型体区的上方设置有第一栅电极,所述第一栅电极被栅介质层和第二绝缘介质层包围,所述第二导电类型第二柱上方设置有第二栅电极,所述第二栅电极被第一绝缘介质层和第二绝缘介质层包围,所述第一栅电极和所述第二栅电极被所述第二绝缘介质层间隔且电性连接,所述第一绝缘介质层的厚度不小于所述栅介质层的厚度。
2.根据权利要求1所述的超结功率半导体器件,其特征在于,所述第一绝缘介质层设置在所述第二导电类型第二柱上方且与所述第二导电类型第二柱接触。
3.根据权利要求1所述的超结功率半导体器件,其特征在于,所述第二导电类型体区内设置有第一导电类型源区,所述第二绝缘介质层上设置源极金属,所述第二导电类型体区和所述第一导电类型源区与所述源极金属之间均为欧姆接触。
4.根据权利要求1所述的超结功率半导体器件,其特征在于,所述第二主面上设置漏极金属,所述第一导电类型衬底与所述漏极金属之间欧姆接触。
5.根据权利要求1所述的超结功率半导体器件,其特征在于,所述第一导电类型漂移区背离所述第一主面的表面与所述第一导电类型衬底背离所述第二主面的表面接触。
6.根据权利要求1至5中任意一项所述的超结功率半导体器件,其特征在于,所述第一栅电极包括平面栅电极或沟槽栅电极。
7.根据权利要求1至5中任意一项所述的超结功率半导体器件,其特征在于,所述第二导电类型第一柱的数量不小于第二导电类型第二柱的数量。
8.根据权利要求1至5中任意一项所述的超结功率半导体器件,其特征在于,所述超结功率半导体器件包括N型超结功率半导体器件和P型超结功率半导体器件,当所述超结功率半导体器件为所述N型超结功率半导体器件时,第一导电类型为N型,第二导电类型为P型,当所述超结功率半导体器件为所述P型超结功率半导体器件时,第一导电类型为P型,第二导电类型为N型。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921422126.2U CN210156383U (zh) | 2019-08-29 | 2019-08-29 | 一种超结功率半导体器件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201921422126.2U CN210156383U (zh) | 2019-08-29 | 2019-08-29 | 一种超结功率半导体器件 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN210156383U true CN210156383U (zh) | 2020-03-17 |
Family
ID=69767321
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201921422126.2U Withdrawn - After Issue CN210156383U (zh) | 2019-08-29 | 2019-08-29 | 一种超结功率半导体器件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN210156383U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110416309A (zh) * | 2019-08-29 | 2019-11-05 | 无锡新洁能股份有限公司 | 一种超结功率半导体器件及其制作方法 |
-
2019
- 2019-08-29 CN CN201921422126.2U patent/CN210156383U/zh not_active Withdrawn - After Issue
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110416309A (zh) * | 2019-08-29 | 2019-11-05 | 无锡新洁能股份有限公司 | 一种超结功率半导体器件及其制作方法 |
CN110416309B (zh) * | 2019-08-29 | 2024-04-09 | 无锡新洁能股份有限公司 | 一种超结功率半导体器件及其制作方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109065542B (zh) | 一种屏蔽栅功率mosfet器件及其制造方法 | |
US9461127B2 (en) | Vertical power MOSFET having planar channel and its method of fabrication | |
US7504307B2 (en) | Semiconductor devices including voltage-sustaining space-charge zone and methods of manufacture thereof | |
CN107342326B (zh) | 一种降低导通电阻的功率半导体器件及制造方法 | |
US20110298042A1 (en) | Power semiconductor device with trench bottom polysilicon and fabrication method thereof | |
CN103035721B (zh) | 超级结器件及其制造方法 | |
CN111816707B (zh) | 消除体内曲率效应的等势降场器件及其制造方法 | |
CN104332494A (zh) | 一种绝缘栅双极晶体管及其制造方法 | |
CN112382658B (zh) | 具有阶梯分立屏蔽槽的低栅电荷器件及其制造方法 | |
JPWO2003065459A1 (ja) | 半導体装置 | |
CN110518059B (zh) | 具有电荷平衡耐压层的纵向浮空场板器件及其制造方法 | |
CN111081779A (zh) | 一种屏蔽栅沟槽式mosfet及其制造方法 | |
CN106711191B (zh) | 具有终端保护区的超结半导体器件及其制造方法 | |
US20220052170A1 (en) | Mosfet with distributed doped p-shield zones under trenches | |
CN106129105B (zh) | 沟槽栅功率mosfet及制造方法 | |
CN114188410A (zh) | 屏蔽栅沟槽型功率mosfet器件 | |
CN105529262A (zh) | 一种垂直双扩散金属氧化物半导体场效应管及其制作方法 | |
CN114823872A (zh) | 一种全隔离衬底耐压功率半导体器件及其制造方法 | |
CN106158927B (zh) | 一种优化开关特性的超结半导体器件及制造方法 | |
CN110416309B (zh) | 一种超结功率半导体器件及其制作方法 | |
CN107546274B (zh) | 一种具有阶梯型沟槽的ldmos器件 | |
CN210156383U (zh) | 一种超结功率半导体器件 | |
CN111916502B (zh) | 一种具有高掺杂层的***栅功率mosfet器件及其制备方法 | |
CN116978928A (zh) | 一种基于有源耗尽机理的功率半导体器件及制造方法 | |
CN110212026A (zh) | 超结mos器件结构及其制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
AV01 | Patent right actively abandoned |
Granted publication date: 20200317 Effective date of abandoning: 20240409 |
|
AV01 | Patent right actively abandoned |
Granted publication date: 20200317 Effective date of abandoning: 20240409 |
|
AV01 | Patent right actively abandoned | ||
AV01 | Patent right actively abandoned |