CN210040190U - 一种封装模块天线的封装结构 - Google Patents

一种封装模块天线的封装结构 Download PDF

Info

Publication number
CN210040190U
CN210040190U CN201920832449.2U CN201920832449U CN210040190U CN 210040190 U CN210040190 U CN 210040190U CN 201920832449 U CN201920832449 U CN 201920832449U CN 210040190 U CN210040190 U CN 210040190U
Authority
CN
China
Prior art keywords
antenna
chip
lead frame
plastic
packaging
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201920832449.2U
Other languages
English (en)
Inventor
杨建伟
梁大钟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong Style Science And Technology Ltd
Original Assignee
Guangdong Style Science And Technology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangdong Style Science And Technology Ltd filed Critical Guangdong Style Science And Technology Ltd
Priority to CN201920832449.2U priority Critical patent/CN210040190U/zh
Application granted granted Critical
Publication of CN210040190U publication Critical patent/CN210040190U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16245Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Lead Frames For Integrated Circuits (AREA)

Abstract

本实用新型涉及一种封装模块天线的封装结构,包括芯片、引线框和塑封料,所述芯片采用倒装的方式焊接在引线框上,所述引线框包括多个引脚,还向上弯折出水平的天线,所述天线的上表面与芯片上表面平齐,或高于芯片上表面,所述塑封料对芯片和引线框进行塑封,所述天线上方的塑封料还加工出开口,使天线上表面裸露。所述封装结构采用了特殊结构的引线框,不仅包括引脚,还向上弯折出水平的天线预加工层,作为后期加工天线的原材料,由于天线预加工层已被固定在塑封料上,所以可以采用蚀刻工艺在天线预加工层上蚀刻出天线形状,这样就把天线整合到芯片模块上,不需要外部连接电路,减少信号传输路径,减小了封装模块的整体体积。

Description

一种封装模块天线的封装结构
技术领域
本实用新型涉及半导体封装技术领域,尤其涉及一种封装模块天线的封装结构。
背景技术
现有技术中天线和芯片封装模块是相互独立的二个元件,通过外部的电路板线路形成电连接和信号连接,这样需要比较大的空间给外部天线和连接线路,随着集成电路的高集成化和小型化,把天线整合到芯片封装模块内的需求越来越多。如专利号为200680016566.7、名称为“用于封装天线和用于毫米波应用的集成电路芯片的装置和方法”的中国实用新型专利中,就公开了一种把天线整合到芯片封装模块的的装置和方法,主要是在引线框上加工出天线形状,起到天线的作用,但是该方案存在一些缺点,比如把天线设置在引线框上,不覆盖塑封料,天线位置较低,没有设置在芯片顶面,实际效果不够理想,制作方法也比较常规,流程较为复杂,有必要进一步改进。
实用新型内容
本实用新型的目的在于提供一种封装模块天线的封装结构,把天线整合到芯片封装模块上,省去了线路板上芯片和天线之间的连接线路,同时体积空间大幅减小。
本实用新型是这样实现的:一种封装模块天线的封装结构,包括芯片、引线框和塑封料,所述芯片采用倒装的方式焊接在引线框上,所述引线框包括多个引脚,还向上弯折出水平的天线,所述天线的上表面与芯片上表面平齐,或高于芯片上表面,所述塑封料对芯片和引线框进行塑封,所述天线上方的塑封料还加工出开口,使天线上表面裸露。
其中,所述天线预加工层上还设有塑封锁紧点。
其中,所述天线预加工层上表面的塑封料的厚度为50-200μm。
其中,所述引线框材料为铜材或铜基合金材料,厚度为100-500μm。
本实用新型的有益效果为:本实用新型所述封装模块天线的封装结构采用了特殊结构的引线框,不仅包括引脚,还向上弯折出水平的天线预加工层,作为后期加工天线的原材料,芯片焊接到引线框上后,就进行塑封工艺,把芯片和天线预加工层包裹住,由于引线框厚度较薄,天线预加工层强度不够,在塑封模具内不能与模具上表面抵紧,为了避免引线框受压变形,出现品质问题,在天线预加工层与模具上表面必须留有间隙,这样其上方就会成型一层塑封料,需要先把天线预加工层上方的塑封料去除掉,才能进行后期的蚀刻工艺,由于天线预加工层已被固定在塑封料上,所以可以采用蚀刻工艺在天线预加工层上蚀刻出天线形状,这样就把天线整合到芯片模块上,不需要外部连接电路,减少信号传输路径,减小了封装模块的整体体积;天线位于封装模块的上方,没有塑封料覆盖,位置最佳,天线与下方的塑封料结合力度大,不易脱离。工艺上设计非常巧妙,天线采用后成型方式,可以轻松成型出各种形状的天线,如果在制作引线框上时就加工出天线形状,是无法固定天线并完成塑封工艺的,相比现有技术,具有显著的进步。
附图说明
图1是本实用新型所述封装方法把芯片焊接到引线框的示意图;
图2是本实用新型所述封装方法把芯片和引线框进行塑封的示意图;
图3是本实用新型所述封装方法把天线预加工层上方的塑封料去除掉的结构示意图;
图4是本实用新型所述封装方法把天线预加工层上方的塑封料去除掉的俯视图;
图5是本实用新型所述封装方法利用蚀刻工艺在天线预加工层上成型出天线的结构示意图;
图6是本实用新型所述封装方法利用蚀刻工艺在天线预加工层上成型出天线的俯视图;
图7是本实用新型所述封装结构实施例一的内部透视图;
图8是本实用新型所述封装结构实施例二的剖面图;
图9是本实用新型所述封装结构实施例二的俯视图。
其中,1、芯片;2、引线框;21、引脚;22、天线预加工层;23、天线;24、塑封锁紧点;3、塑封料;31、开口;4、激光。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
作为本实用新型所述封装模块天线的封装方法的实施例,如图1至图7所示,包括以下步骤:
S1:采用倒装的方式将芯片1焊接在引线框2上,所述引线框2包括多个引脚21,还向上弯折出水平的天线预加工层22,所述天线预加工层22的上表面与芯片1上表面平齐,或高于芯片1上表面;(后期去除塑封料时,不会伤到芯片)
S2:用塑封料3对芯片1和引线框2进行塑封,塑封料3将芯片1和天线预加工层22包裹住;
S3:把天线预加工层22上方的塑封料去除掉,使天线预加工层22上表面裸露出来;
S4:采用蚀刻工艺在天线预加工层22上蚀刻出天线形状。
本实施例中,采用蚀刻工艺仅腐蚀天线预加工层22,通过选择性蚀刻工艺蚀刻出需要的天线形状,不需要的部分全部腐蚀掉,本实施例所述天线23形状为常见的弓字折线形。
作为本实用新型所述根据上述封装方法制作的封装结构实施例一,如图5至图7所示,包括芯片1、引线框2和塑封料3,所述芯片1采用倒装的方式焊接在引线框2上,所述引线框2包括多个引脚21,还向上弯折出水平的天线23,所述天线23的上表面与芯片1上表面平齐,或高于芯片1上表面,所述塑封料3对芯片1和引线框2进行塑封,所述天线23上方的塑封料还加工出开口,使天线23上表面裸露。
本实用新型所述封装模块天线的封装结构采用了特殊结构的引线框2,不仅包括引脚21,还向上弯折出水平的天线预加工层22,作为后期加工天线23的原材料,芯片1焊接到引线框2上后,就进行塑封工艺,把芯片1和天线预加工层22包裹住,由于引线框2厚度较薄,天线预加工层22强度不够,在塑封模具内不能与模具上表面抵紧,为了避免引线框受压变形,出现品质问题,在天线预加工层与模具上表面必须留有间隙,这样其上方就会成型一层塑封料,需要先把天线预加工层上方的塑封料去除掉,才能进行后期的蚀刻工艺,由于天线预加工层22已被固定在塑封料3上,所以可以采用蚀刻工艺在天线预加工层上蚀刻出天线形状,这样就把天线整合到芯片模块上,不需要外部连接电路,减少信号传输路径,减小了封装模块的整体体积;天线23位于封装模块的上方,没有塑封料3覆盖,位置最佳,天线23与下方的塑封料3结合力度大,不易脱离。工艺上设计非常巧妙,天线采用后成型方式,可以轻松成型出各种形状的天线,如果在制作引线框上时就加工出天线形状,是无法固定天线并完成塑封工艺的,相比现有技术,具有显著的进步。
在本实施例中,所述天线预加工层22上表面的塑封料的厚度为50-200μm。理论上天线预加工层上表面的塑封料越薄越易于后期去除工作,但设计越薄,塑封工艺越难实现,天线预加工层越易受压变形,经本申请人通过研究试验,确定此处的塑封料的厚度优选值为50-200μm。另外,所述引线框材料为铜材或铜基合金材料,厚度为100-500μm,主要根据天设计要求来选择引线框的材料、厚度、尺寸。
在本实施例中,所述天线预加工层22上还设有塑封锁紧点24,可以增加让天线预加工层22与塑封料3的结合强度,更不易脱离。
在本实施例中,在步骤S3中,通过激光4(烧蚀)开口的方式去除天线预加工层22上方的塑封料,速度快,效率高,开口形状精度高。具体到细节,可以利用激光对天线预加工层上表面处的塑封料进行点烧,从点到线,从线到面,直至天线预加工层上表面裸露;或者利用金属盖板掩盖封装模块,在金属盖板上设置与天线预加工层位置相对应的孔,进行面烧,直至天线预加工层上表面裸露,此种方式需要设计专用的金属盖板,但加工效率高。
作为本实用新型所述根据上述封装方法制作的封装结构实施例二,如图8至图9所示,在步骤S3中,与实施例一不同之处在于没有采用激光去除材料,而是通过机械加工磨削的方式去除天线预加工层上方的塑封料3,并且采用了全部去除的方式,非常适合机械加工,可以快速进行加工去材料。另外,所述天线23形状为另一种常见的螺旋形。其它结构及有益效果均与实施例一一致,此处不再赘述。
以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。

Claims (4)

1.一种封装模块天线的封装结构,其特征在于,包括芯片、引线框和塑封料,所述芯片采用倒装的方式焊接在引线框上,所述引线框包括多个引脚,还向上弯折出水平的天线,所述天线的上表面与芯片上表面平齐,或高于芯片上表面,所述塑封料对芯片和引线框进行塑封,所述天线上方的塑封料还加工出开口,使天线上表面裸露。
2.根据权利要求1所述的封装结构,其特征在于,所述天线预加工层上还设有塑封锁紧点。
3.根据权利要求1所述的封装结构,其特征在于,所述天线预加工层上表面的塑封料的厚度为50-200μm。
4.根据权利要求1所述的封装结构,其特征在于,所述引线框材料为铜材或铜基合金材料,厚度为100-500μm。
CN201920832449.2U 2019-06-04 2019-06-04 一种封装模块天线的封装结构 Active CN210040190U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201920832449.2U CN210040190U (zh) 2019-06-04 2019-06-04 一种封装模块天线的封装结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201920832449.2U CN210040190U (zh) 2019-06-04 2019-06-04 一种封装模块天线的封装结构

Publications (1)

Publication Number Publication Date
CN210040190U true CN210040190U (zh) 2020-02-07

Family

ID=69346454

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201920832449.2U Active CN210040190U (zh) 2019-06-04 2019-06-04 一种封装模块天线的封装结构

Country Status (1)

Country Link
CN (1) CN210040190U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110137158A (zh) * 2019-06-04 2019-08-16 广东气派科技有限公司 一种封装模块天线的封装方法及封装结构

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110137158A (zh) * 2019-06-04 2019-08-16 广东气派科技有限公司 一种封装模块天线的封装方法及封装结构
CN110137158B (zh) * 2019-06-04 2024-07-19 广东气派科技有限公司 一种封装模块天线的封装方法及封装结构

Similar Documents

Publication Publication Date Title
US6608366B1 (en) Lead frame with plated end leads
US8237250B2 (en) Advanced quad flat non-leaded package structure and manufacturing method thereof
US7485491B1 (en) Secure digital memory card using land grid array structure
EP1235272B1 (en) Leadframe, resin-molded semiconductor device including the leadframe, method of making the leadframe and method for manufacturing the device
US6630729B2 (en) Low-profile semiconductor package with strengthening structure
US8174096B2 (en) Stamped leadframe and method of manufacture thereof
US7247520B2 (en) Microelectronic component assemblies and microelectronic component lead frame structures
US20030178708A1 (en) Leadframe and method for manufacturing resin-molded semiconductor device
US7173321B2 (en) Semiconductor package having multiple row of leads
US20060088956A1 (en) Method for fabricating semiconductor package with short-prevented lead frame
KR100369907B1 (ko) 반도체 패키지와 그 반도체 패키지의 기판 실장 구조 및적층 구조
US20110300671A1 (en) Leadframe-based semiconductor package and fabrication method thereof
US20150332991A1 (en) Method of forming a thin substrate chip scale package device and structure
CN210040190U (zh) 一种封装模块天线的封装结构
CN112216666B (zh) 元器件电性连接方法及芯片封装
US8110447B2 (en) Method of making and designing lead frames for semiconductor packages
CN110137158B (zh) 一种封装模块天线的封装方法及封装结构
US20060049508A1 (en) Semiconductor device, lead frame, and methods for manufacturing the same
JP4767115B2 (ja) 半導体装置及びその製造方法
EP3059763B1 (fr) Procede de fabrication d'un module electronique 3d a broches externes d'interconnexion
CN220873575U (zh) 导线架以及封装结构
US6396132B1 (en) Semiconductor device with improved interconnections between the chip and the terminals, and process for its manufacture
CN219226285U (zh) 半导体封装框架及半导体封装结构
JPH10135375A (ja) 半導体装置ならびに半導体装置の製造方法および製造装置
KR20000020859U (ko) 반도체 패키지용 리드프레임의 구조

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant