CN207966985U - 一种像素排布结构及相关装置 - Google Patents

一种像素排布结构及相关装置 Download PDF

Info

Publication number
CN207966985U
CN207966985U CN201820003576.7U CN201820003576U CN207966985U CN 207966985 U CN207966985 U CN 207966985U CN 201820003576 U CN201820003576 U CN 201820003576U CN 207966985 U CN207966985 U CN 207966985U
Authority
CN
China
Prior art keywords
pixel
sub
arrangement structure
virtual rectangle
shape
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201820003576.7U
Other languages
English (en)
Inventor
王杨
汪杨鹏
王本莲
尹海军
邱海军
胡耀
代伟男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201820003576.7U priority Critical patent/CN207966985U/zh
Application granted granted Critical
Publication of CN207966985U publication Critical patent/CN207966985U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本实用新型公开了一种像素排布结构及相关装置,其中在像素排布结构中:第一子像素位于第一虚拟矩形的中心位置处和四个顶角位置处;第二子像素位于第一虚拟矩形的侧边中心位置处;第三子像素位于第二虚拟矩形内,且第三子像素至少在其所在的第二虚拟矩形的其中一条对角线方向上不对称;其中第二虚拟矩形由位于第一虚拟矩形相邻两个侧边的两个第二子像素和其相邻的两个第一子像素作为顶角形成。该像素排布方式与现有的像素排布结构相比,在同等工艺条件下可以使第一子像素、第二子像素和第三子像素紧密排列,从而在满足最小的子像素间隔的条件下,尽可能增大单个子像素的面积,进而降低显示器件的驱动电流,增加显示器件的寿命。

Description

一种像素排布结构及相关装置
技术领域
本实用新型涉及显示技术领域,尤其涉及一种像素排布结构、有机电致发光显示面板、高精度金属掩模板及显示装置。
背景技术
有机电致发光(Organic Light Emitting Diode,OLED)显示器件是当今平板显示器研究领域的热点之一,与液晶显示器相比,OLED显示器件具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点,目前,在手机、PDA、数码相机等平板显示领域,OLED显示器件已经开始取代传统的液晶显示屏(Liquid Crystal Display,LCD)。
OLED显示器件的结构主要包括:衬底基板,制作在衬底基板上呈矩阵排列的子像素。其中,各子像素一般都是通过有机材料利用蒸镀成膜技术透过高精细金属掩膜板,在阵列基板上的相应的子像素位置形成有机电致发光结构。但是,目前OLED显示器件内,像素排布结构中子像素开口面积较小,从而需要增大驱动电流才能满足显示的亮度要求。但是OLED在大的驱动电流下工作容易导致器件老化速度增快,从而缩短OLED显示器件的寿命。
实用新型内容
有鉴于此,本实用新型实施例提供了一种像素排布结构、有机电致发光显示面板、高精度金属掩模板及显示装置,用以解决现有OLED器件中存在的子像素之间的距离较大的问题。
因此,本实用新型实施例提供了一种像素排布结构,包括:位置互不重叠的第一子像素,第二子像素和第三子像素;
所述第一子像素位于第一虚拟矩形的中心位置处和所述第一虚拟矩形的四个顶角位置处;
所述第二子像素位于所述第一虚拟矩形的侧边中心位置处;
所述第三子像素位于第二虚拟矩形内,所述第二虚拟矩形由位于所述第一虚拟矩形相邻两个侧边中心位置处的两个所述第二子像素、与该两个第二子像素均相邻且分别位于所述第一虚拟矩形的中心位置处和所述第一虚拟矩形的一顶角位置处的所述第一子像素作为顶角顺次相连形成,且四个所述第二虚拟矩形构成一个所述第一虚拟矩形;
所述第三子像素至少在其所在的所述第二虚拟矩形的其中一条对角线方向上不对称。
可选地,在本实用新型实施例提供的像素排布结构中,所述第三子像素为轴对称图形,且在垂直其对称轴的方向上所述第三子像素不对称。
可选地,在本实用新型实施例提供的像素排布结构中,所述第三子像素的对称轴平行于所述第二虚拟矩形的其中一个对角线方向。
可选地,在本实用新型实施例提供的像素排布结构中,所述第三子像素的形状呈长条状,且所述长条的延伸方向指向与所述第三子像素相邻的所述第一子像素。
可选地,在本实用新型实施例提供的像素排布结构中,构成所述第一虚拟矩形的四个所述第二虚拟矩形中的所述第三子像素呈“X”状分布。
可选地,在本实用新型实施例提供的像素排布结构中,所述长条的两端的形状不一致。
可选地,在本实用新型实施例提供的像素排布结构中,所述长条的一端呈圆弧形,另一端呈多边形。
可选地,在本实用新型实施例提供的像素排布结构中,四个所述第三子像素中,其中两个所述第三子像素靠近所述第一虚拟矩形中心位置的一端的形状,与另两个所述第三子像素靠近所述第一虚拟矩形中心位置的一端的形状不一致。
可选地,在本实用新型实施例提供的像素排布结构中,位于所述第一虚拟矩形的同一对角线上的两个所述第三子像素的形状相同。
可选地,在本实用新型实施例提供的像素排布结构中,位于所述第一虚拟矩形的同一对角线上的两个所述第三子像素呈镜像对称。
可选地,在本实用新型实施例提供的像素排布结构中,所述第三子像素与相邻的所述第一子像素相对的侧边之间的最小距离大于或等于工艺极限距离;
所述第三子像素与相邻的所述第二子像素相对的侧边之间的最小距离大于或等于工艺极限距离。
可选地,在本实用新型实施例提供的像素排布结构中,所述第三子像素与相邻的所述第一子像素相对的侧边的最大距离与最小距离的比值范围为1~1.5;
所述第三子像素与相邻的所述第二子像素相对的侧边的最大距离与最小距离的比值范围为1~1.5。
可选地,在本实用新型实施例提供的像素排布结构中,所述第三子像素与相邻所述第一子像素相对的侧边相互平行;
所述第三子像素与相邻所述第二子像素相对的侧边相互平行。
可选地,在本实用新型实施例提供的像素排布结构中,所述第一子像素的形状呈“十”字形。
可选地,在本实用新型实施例提供的像素排布结构中,所述“十”字形是由正方形的四个边的中部内凹形成的形状,且所述正方形的四个顶角分别作为所述“十”字形的四个端。
可选地,在本实用新型实施例提供的像素排布结构中,所述正方形的四个顶角为圆角。
可选地,在本实用新型实施例提供的像素排布结构中,所述第二子像素的形状为矩形;和/或
所述第一子像素形状为矩形。
可选地,在本实用新型实施例提供的像素排布结构中,所述第一子像素为红色像素,所述第二子像素为蓝色像素,所述第三子像素为绿色像素;
所述蓝色像素的面积分别大于所述红色像素的面积和所述绿色像素的面积。
可选地,在本实用新型实施例提供的像素排布结构中,所述第三子像素位于相邻两个所述第一子像素的连线和相邻两个所述第二子像素的连线的交点位置处。
可选地,在本实用新型实施例提供的像素排布结构中,各所述第三子像素的面积相同,且各所述第三子像素的形状一致;和/或
各所述第一子像素的面积相同,且各所述第一子像素的形状一致;和/或
各所述第二子像素的面积相同,且各所述第二子像素的形状一致。
相应地,本实用新型实施例还提供了一种有机电致发光显示面板,包括多个紧密排列的像素排布结构,所述像素排布结构为本实用新型实施例提供的上述任一种像素排布结构;其中,相邻的第一虚拟矩形以共用侧边的方式在行方向和列方向排列。
相应地,本实用新型实施例还提供了一种显示装置,包括本实用新型实施例提供的上述有机电致发光显示面板。
相应地,本实用新型实施例还提供了一种高精度金属掩模板,用于制作本实用新型实施例提供的上述像素排布结构,其中,包括:多个开口区域,所述开口区域与所述第一子像素,第二子像素或第三子像素的形状和位置对应。
本实用新型实施例的有益效果包括:
本实用新型实施例提供的一种像素排布结构、有机电致发光显示面板、高精度金属掩模板及显示装置,其中在像素排布结构中:第一子像素位于第一虚拟矩形的中心位置处和第一虚拟矩形的四个顶角位置处;第二子像素位于第一虚拟矩形的侧边中心位置处;第三子像素位于第二虚拟矩形内,第二虚拟矩形由位于第一虚拟矩形相邻两个侧边中心位置处的两个第二子像素、与该两个第二子像素均相邻且分别位于第一虚拟矩形的中心位置处和第一虚拟矩形的一顶角位置处的第一子像素作为顶角顺次相连形成,且四个第二虚拟矩形构成一个所述第一虚拟矩形。这种像素排布方式与现有的像素排布结构相比,在同等工艺条件下可以使第一子像素、第二子像素和第三子像素紧密排列,从而在满足最小的子像素间隔的条件下,尽可能增大单个子像素的面积,进而降低显示器件的驱动电流,增加显示器件的寿命。
附图说明
图1为本实用新型实施例提供的像素排布结构的示意图之一;
图2为本实用新型实施例提供的像素排布结构的示意图之二;
图3为本实用新型实施例提供的像素排布结构的示意图之三;
图4为本实用新型实施例提供的像素排布结构的示意图之四;
图5为本实用新型实施例提供的像素排布结构的示意图之五;
图6为本实用新型实施例提供的像素排布结构的示意图之六;
图7为本实用新型实施例提供的像素排布结构的示意图之七;
图8为本实用新型实施例提供的像素排布结构中第二子像素和第三子像素的形状匹配示意图;
图9为本实用新型实施例提供的有机电致发光显示面板的结构示意图。
具体实施方式
为了使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型作进一步地详细描述,显然,所描述的实施例仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本实用新型保护的范围。
附图中各部件的形状和大小不反映真实比例,目的只是示意说明本实用新型内容。
本实用新型实施例提供的一种像素排布结构,如图1所示,包括:位置互不重叠的第一子像素01,第二子像素02和第三子像素03;
第一子像素01位于第一虚拟矩形的中心位置处和第一虚拟矩形的四个顶角位置处;
第二子像素02位于第一虚拟矩形的侧边中心位置处;
第三子像素03位于第二虚拟矩形内,第二虚拟矩形由位于第一虚拟矩形相邻两个侧边中心位置处的两个第二子像素02、与该两个第二子像素02均相邻且分别位于第一虚拟矩形的中心位置处和第一虚拟矩形的一顶角位置处的第一子像素01作为顶角顺次相连形成,且四个第二虚拟矩形构成一个第一虚拟矩形;
第三子像素03至少在其所在的第二虚拟矩形的其中一条对角线方向上不对称。
本实用新型实施例提供的像素排布结构与现有的像素排布结构相比,在同等工艺条件下可以使第一子像素01、第二子像素02和第三子像素03紧密排列,从而在满足最小的像素间隔的条件下,尽可能增大单个子像素的面积,进而降低显示器件的驱动电流,增加显示器件的寿命。
可选地,在本实用新型实施例提供的像素排布结构中,如图1所示,第三子像素03为轴对称图形,且在垂直其对称轴的方向(即经过第三子像素03中心,且与第三子像素03的对称轴垂直的方向)上该第三子像素03不对称。第三子像素为轴对称图形,可以降低蒸镀掩模板的图案复杂度,进而简化构图工艺。
可选地,在本实用新型实施例提供的像素排列结构中,如图2至图7所示,第三子像素03的对称轴平行于第二虚拟矩形的其中一个对角线方向。
可选地,在本实用新型实施例提供的像素排列结构中,第三子像素03的形状呈长条状,长条的延伸方向指向与第三子像素03相邻的第一子像素01,即长条的两端分别指向其所处的第二虚拟矩形的两个顶角位置处的第三子像素03。将第三子像素03设置为长条状,有利于将第二子像素02的面积做大,从而可以将显示面板中发光效率较低的子像素设置为第二子像素02。
需要说明的是,在本实用新型实施例提供的像素排布结构中,提到的子像素位于某一位置处,是指子像素所在的位置范围,只要保证子像素与该位置有重叠即可。在具体实施时,可以使子像素的中心与该位置重叠,当然,子像素的中心也可以与该位置不重叠,即两者存在偏移,在此不作限定。并且,子像素的中心可以为子像素图形的几何中心,也可以为子像素发光颜色的中心,在此不做限定。
可选地,在本实用新型实施例提供的像素排布结构中,为了保证各子像素能够均匀分布,尽量使各子像素的中心靠近所对应的位置。
需要说明的是,在本实用新型实施例提供的显示排布结构中提到的第一虚拟矩形为图1中最大的虚线框,第二虚拟矩形为图1中小的虚线框,在图1中第一虚拟矩形包括四个第二虚拟矩形,第一虚拟矩形和第二虚拟矩形可以长方形,也可以是正方形,在此不做限定。
可选地,在本实用新型实施例提供的像素排布结构中,如图1至图7所示,构成第一虚拟矩形的四个第二虚拟矩形中的第三子像素03呈“X”状分布。即各第三子像素02的两端分别指向其所处的第二虚拟矩形的两个顶角位置处的第三子像素03。
可选地,在本实用新型实施例提供的像素排布结构中,第一子像素为红色子像素,第二子像素为蓝色子像素;或,第一子像素为蓝色子像素,第二子像素为红色子像素;第三子像素为绿色子像素。这样如图2所示,位于第二虚拟矩形内的绿色子像素G可以与位于第二虚拟矩形任意相邻两个角上的红色子像素R和蓝色子像素B构成一个发光像素点。
进一步地,由于蓝色子像素的发光效率比较低,且寿命较短,因此,可选地,在本实用新型实施例提供的像素排布结构中,如图2所示,第一子像素01为红色子像素R,第二子像素02为蓝色子像素B,第三子像素03为绿色子像素G;这样条状的绿色子像素G可以使蓝色子像素B的面积向绿色子像素G的方向扩展一下,从而使蓝色子像素B的面积分别大于红色子像素R的面积和绿色子像素G的面积。
进一步地,在本实用新型实施例提供的像素排布结构中,由于绿色子像素的发光效率一般较高,因此绿色子像素的面积可以设置为小于红色子像素的面积。当然,在具体实施时,绿色子像素的面积也可以与红色子像素的面积相同,在此不作限定。
可选地,在本实用新型实施例提供的上述像素排布结构中,第三子像素03与相邻的第一子像素01相对的侧边之间的最小距离需要大于或等于工艺极限距离,第三子像素03与相邻的第二子像素02相对的侧边之间的最小距离需要大于或等于工艺极限距离,以满足工艺需求。
可选地,在本实用新型实施例提供的上述像素排布结构中,第三子像素与相邻的第一子像素相对的侧边的最大距离与最小距离的比值范围为1~1.5,例如1.1、1.2、1.3、1.4等。
可选地,在本实用新型实施例提供的上述像素排布结构中,第三子像素与相邻的第二子像素相对的侧边的最大距离与最小距离的比值范围为1~1.5,例如1.1、1.2、1.3、1.4等。
可选地,在本实用新型实施例提供的像素排布结构中,为了使第三子像素03能够在该像素排布结构中均匀分布,以减小第三子像素03与相邻第一子像素01之间的间距,以及减小第三子像素03与相邻第二子像素02之间的间距,如图2至图7所示,第三子像素03位于相邻两个第一子像素01的连线和相邻两个第二子像素02的连线的交点位置处,即位于第二虚拟矩形的中心。
可选地,在本实用新型实施例提供的像素排布结构中,为了保证第三子像素03与相邻的第一子像素01之间的间隙宽度一致,以减小第三子像素03与相邻第一子像素01之间的间距,如图1至图7所示,第三子像素03与相邻第一子像素01相对的侧边相互平行。当然,在具体实施时,第三子像素03与相邻第一子像素01相对的侧边也可以不平行,在此不做限定。
需要说明的是,在本实用新型实施例提供的像素排布结构中,子像素的形状是指存在一定工艺波动和误差的形状,对于高分辨率的显示面板,由于子像素自身面积较小,要获得精准的像素图形,可以通过采用本领域常用的方法对掩模板的图形进行补正或补偿制得。
可选地,在本实用新型实施例提供的像素排布结构中,如图1至图7所示,长条的两端的形状不一致,即第三子像素03指向第一子像素01的两端的形状不一致。例如图1和图2所示,长条的一端为圆弧形,另一端为直线形;或如图3至图7所示,长条的一端为圆弧形,另一端为梯形。
在具体实施时,子像素形状的内角越大,或越接近圆弧,蒸镀时越容易实现。因此,可选地,在本实用新型实施例提供的像素排布结构中,如图3至图7所示,长条的一端呈圆弧形,另一端呈多边形,例如图3至图7中的梯形。
可选地,在本实用新型实施例提供的像素排布结构中,如图1至图3所示,位于第一虚拟矩形的同一对角线上的两个第三子像素03呈镜像对称。
可选地,在本实用新型实施例提供的像素排布结构中,如图4至图7所示,四个第三子像素03中,其中两个第三子像素03靠近第一虚拟矩形中心位置的一端的形状,与另两个第三子像素03靠近第一虚拟矩形中心位置的一端的形状不一致。例如图3和图7中,四个第三子像素03中,有两个第三子像素03靠近第一虚拟矩形中心位置的一端的形状为圆弧形,另两个第三子像素03靠近第一虚拟矩形中心位置的一端的形状为梯形。这样设置的目的是可以使像素排布结构中第一子像素01的形状一致,例如图3至图7所示,每一第一子像素01中均有两个圆弧形缺口和两个梯形缺口。
可选地,在本实用新型实施例提供的像素排布结构中,如图4至图7所示,位于第一虚拟矩形的同一对角线上的两个第三子像素03的形状相同。
具体地,在本实用新型实施例提供的像素排布结构中,第一子像素01的形状不进行限定,从制作工艺考虑,第一子像素01的形状为规则形状相对能够降低蒸镀掩模板的图案复杂度。可选地,如图1至图3所示,第一子像素01的形状可以为矩形。
当然,在具体实施时,第三子像素03与相邻第二子像素02相对的侧边也可以不平行,在此不做限定。
可选地,在本实用新型实施例提供的像素排布结构中,如图4至图8所示,第一子像素01的形状呈“十”字形。这样可以使第一子像素01与第三子像素紧密排列,在保证子像素面积的基础上避免发生混色。
具体地,在本实用新型实施例提供的像素排布结构中,如图8所示“十”字形是由正方形的四个边的中部内凹形成的形状,且正方形的四个顶角分别作为“十”字形的四个端。具体凹陷的深度和形状与长条状的第三子像素03的长条两端相匹配。
可选地,在本实用新型实施例提供的像素排布结构中,如图4至图7所示,第一子像素01的各内角均大于或等于90度。第一子像素01的各内角越大,蒸镀越容易实现,反之,如果子像素的内角角度较小,要制备具有较小内角的子像素形状,就需要对掩模板的图案进行补偿,因此使第一子像素01的内角大于或等于90度,可以降低掩模板的图案复杂度。
可选地,在本实用新型实施例提供的像素排布结构中,如图5和图7所示,正方形的四个顶角为圆角,即“十”字形的四个端均是圆角或均呈圆弧形。
可选地,在本实用新型实施例提供的像素排布结构中,为了保证第三子像素03与相邻的第二子像素02之间的间隙宽度一致,以减小第三子像素03与相邻第二子像素02之间的间距,如图1至图7所示,第三子像素03与相邻第二子像素02相对的侧边相互平行。
具体地,在本本实用新型实施例提供的像素排布结构中,由于第三子像素03为长条状,且第三子像素03与相邻第二子像素02相对的侧边相互平行,因此将第三子像素03与相邻第二子像素02相对的侧边设置为直线状可以尽可能的简化掩模板的图案复杂度。因此,可选地,在本实用新型实施例提供的像素排布结构中,如图1至图7所示,第二子像素02的形状为矩形。
当然,在具体实施时,第三子像素03与相邻第二子像素02相对的侧边也可以不平行,在此不做限定。
可选地,在本实用新型实施例提供的像素排布结构中,第三子像素与第一子像素之间的最小间距,和第三子像素与第二子像素之间的最小间距相等。
并且,最小间距一般为工艺极限距离,最小间距的数值范围一般和使用的制作工艺有关,采用高精度金属掩模板(FMM)配合刻蚀工艺形成像素图形时,该最小间距约在16μm左右,采用激光或电铸等工艺形成像素图形时,该最小间距会更小。
可选地,在本实用新型实施例提供的像素排布结构中,任意相邻两个第一子像素与第二子像素之间的最小间距相等。
可选地,在本实用新型实施例提供的像素排布结构中,如图1至图7所示,各第三子像素03的面积相同。从而保证在由第一子像素01、第二子像素02和第三子像素03组成的任意发光像素点中,第三子像素03的发光面积均相同。
当然,在具体实施时,在本实用新型实施例提供的像素排布结构中,也可以至少两个第三子像素的面积不相同,在此不作限定。
为了保证在制备时,对于同一种像素,掩膜图案能够一致,从而能够简化构图工艺,可选地,在本实用新型实施例提供的像素排布结构中,如图1至图7所示,各第三子像素03的形状一致。
当然,在具体实施时,在本实用新型实施例提供的像素排布结构中,也可以至少两个第三子像素的形状不一致,在此不作限定。
可选地,在本实用新型实施例提供的像素排布结构中,如图1至图7所示,各第二子像素02的面积相同。从而保证在由第一子像素01、第二子像素02和第三子像素03组成的任意发光像素点中,第二子像素02的发光面积均相同。
当然,在具体实施时,在本实用新型实施例提供的像素排布结构中,也可以至少两个第二子像素的面积不相同,在此不作限定。
为了保证在制备时,对于同一种像素,掩膜图案能够一致,从而能够简化构图工艺,可选地,在本实用新型实施例提供的像素排布结构中,如图1至图7所示,各第二子像素02的形状一致。
当然,在具体实施时,在本实用新型实施例提供的像素排布结构中,也可以至少两个第二子像素的形状不一致,在此不作限定。
并且,可选地,在本实用新型实施例提供的上述像素排布结构中,在一个第一虚拟矩形中,四个第二子像素02图形相同或相似时,其排布角度可以相同,也可以其排布角度任意旋转,在此不做限定。
可选地,在本实用新型实施例提供的像素排布结构中,如图1至图7所示,各第一子像素01的面积相同。从而保证在由第一子像素01、第二子像素02和第三子像素03组成的任意发光像素点中,第一子像素01的发光面积均相同。
当然,在具体实施时,在本实用新型实施例提供的像素排布结构中,也可以至少两个第一子像素的面积不相同,在此不作限定。
为了保证在制备时,对于同一种子像素,掩膜图案能够一致,从而能够简化构图工艺,可选地,在本实用新型实施例提供的像素排布结构中,如图1至图7所示,各第一子像素01的形状一致。
当然,在具体实施时,在本实用新型实施例提供的像素排布结构中,也可以至少两个第一子像素的形状不一致,在此不作限定。
并且,可选地,在本实用新型实施例提供的上述像素排布结构中,在一个第一虚拟矩形中,五个第一子像素01图形相同或相似时,其排布角度可以相同,也可以其排布角度任意旋转,在此不做限定。
可选地,第二子像素02、第一子像素01和第三子像素03的具体形状,位置关系,平行及角度关系等,可以根据需要进行设计,在实际工艺中,由于工艺条件的限制或其他因素,也可能会有一些偏差,因此各子像素的形状、位置及相对位置关系只要大致满足上述条件即可,均属于本实用新型实施例提供的像素排布结构。
需要说明的是,本实用新型实施例提到的子像素的图形不一致,是指子像素的形状不一致,例如一个为圆形,一个为矩形。反之,本实用新型实施例提到的子像素的图形一致则是指子像素的形状相似或相同,例如两个子像素的形状均为三角形,不管面积是否相等,则认为该两个子像素的形状一致。
基于同一实用新型构思,本实用新型实施例还提供了一种有机电致发光显示面板,如图9所示,包括多个紧密排列的像素排布结构(图9中以4个像素排布结构为例);该像素排布结构可以是本实用新型实施提供的上述任一种像素排布结构,相邻的第一虚拟矩形以共用侧边的方式在行方向和列方向排列。即相邻的两个像素排布结构共用位于相邻第一虚拟矩形侧边的第一子像素01和第二子像素02,例如图9中每一椭圆圈起来的三个子像素为相邻两个像素排布结构共用的子像素。由于该有机电致发光显示面板解决问题的原理与前述一种像素排布结构相似,因此该有机电致发光显示面板的实施可以参见前述素排布结构的实施,重复之处不再赘述。
具体地,本实用新型实施例提供的有机电致发光显示面板,如图9所示,第一子像素01和第二子像素02在行方向上依次交替排列,第一子像素01和第二子像素02在列方向上依次交替排列,第三子像素01位于由两个第一子像素01和两个第二子像素02围成的第二虚拟矩形内,这样在显示时,任意相邻的两个第一子像素01和第二子像素02均可以和与其相邻的一个第三子像素03组成一个发光像素点,子像素之间通过借色原理由低分辨率的物理分辨率实现高分辨率的显示效果。
基于同一实用新型构思,本实用新型实施例还提供了一种显示装置,包括本实用新型实施例提供的上述任一种有机电致发光显示面板。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。该显示装置的实施可以参见上述显示面板的实施例,重复之处不再赘述。
基于同一实用新型构思,本实用新型实施例还提供了一种高精度金属掩模板,用于制作本实用新型实施例提供的上述任一种像素排布结构,该高精度金属掩模板包括:多个开口区域,所述开口区域与所述第一子像素,第二子像素或第三子像素的形状和位置对应。由于该高精度金属掩模板解决问题的原理与前述一种像素排布结构相似,因此该高精度金属掩模板的实施可以参见前述像素排布结构的实施,重复之处不再赘述。
本实用新型实施例提供的上述像素排布结构、有机电致发光显示面板、高精度金属掩模板及显示装置,其中在像素排布结构中:第一子像素位于第一虚拟矩形的中心位置处和第一虚拟矩形的四个顶角位置处;第二子像素位于第一虚拟矩形的侧边中心位置处;第三子像素位于第二虚拟矩形内,第二虚拟矩形由位于第一虚拟矩形相邻两个侧边中心位置处的两个所述第二子像素、与该两个第二子像素均相邻且分别位于第一虚拟矩形的中心位置处和第一虚拟矩形的一顶角位置处的第一子像素作为顶角顺次相连形成,且四个第二虚拟矩形构成一个第一虚拟矩形。这种像素排布方式与现有的像素排布结构相比,在同等工艺条件下可以使第一子像素、第二子像素和第三子像素紧密排列,从而在满足最小的子像素间隔的条件下,尽可能增大单个子像素的面积,进而降低显示器件的驱动电流,增加显示器件的寿命。
显然,本领域的技术人员可以对本实用新型进行各种改动和变型而不脱离本实用新型的精神和范围。这样,倘若本实用新型的这些修改和变型属于本实用新型权利要求及其等同技术的范围之内,则本实用新型也意图包含这些改动和变型在内。

Claims (23)

1.一种像素排布结构,其特征在于,包括:位置互不重叠的第一子像素,第二子像素和第三子像素;
所述第一子像素位于第一虚拟矩形的中心位置处和所述第一虚拟矩形的四个顶角位置处;
所述第二子像素位于所述第一虚拟矩形的侧边中心位置处;
所述第三子像素位于第二虚拟矩形内,所述第二虚拟矩形由位于所述第一虚拟矩形相邻两个侧边中心位置处的两个所述第二子像素、与该两个第二子像素均相邻且分别位于所述第一虚拟矩形的中心位置处和所述第一虚拟矩形的一顶角位置处的所述第一子像素作为顶角顺次相连形成,且四个所述第二虚拟矩形构成一个所述第一虚拟矩形;
所述第三子像素至少在其所在的所述第二虚拟矩形的其中一条对角线方向上不对称。
2.如权利要求1所述的像素排布结构,其特征在于,所述第三子像素为轴对称图形,且在垂直其对称轴的方向上所述第三子像素不对称。
3.如权利要求1所述像素排布结构,其特征在于,所述第三子像素的对称轴平行于所述第二虚拟矩形的其中一个对角线方向。
4.如权利要求3所述像素排布结构,其特征在于,所述第三子像素的形状呈长条状,且所述长条的延伸方向指向与所述第三子像素相邻的所述第一子像素。
5.如权利要求4所述的像素排布结构,其特征在于,构成所述第一虚拟矩形的四个所述第二虚拟矩形中的所述第三子像素呈“X”状分布。
6.如权利要求5所述的像素排布结构,其特征在于,所述长条的两端的形状不一致。
7.如权利要求6所述的像素排布结构,其特征在于,所述长条的一端呈圆弧形,另一端呈多边形。
8.如权利要求6所述的像素排布结构,其特征在于,四个所述第三子像素中,其中两个所述第三子像素靠近所述第一虚拟矩形中心位置的一端的形状,与另两个所述第三子像素靠近所述第一虚拟矩形中心位置的一端的形状不一致。
9.如权利要求8所述的像素排布结构,其特征在于,位于所述第一虚拟矩形的同一对角线上的两个所述第三子像素的形状相同。
10.如权利要求6所述的像素排布结构,其特征在于,位于所述第一虚拟矩形的同一对角线上的两个所述第三子像素呈镜像对称。
11.如权利要求1所述的像素排布结构,其特征在于,所述第三子像素与相邻的所述第一子像素相对的侧边之间的最小距离大于或等于工艺极限距离;
所述第三子像素与相邻的所述第二子像素相对的侧边之间的最小距离大于或等于工艺极限距离。
12.如权利要求11所述的像素排布结构,其特征在于,所述第三子像素与相邻的所述第一子像素相对的侧边的最大距离与最小距离的比值范围为1~1.5;
所述第三子像素与相邻的所述第二子像素相对的侧边的最大距离与最小距离的比值范围为1~1.5。
13.如权利要求11所述的像素排布结构,其特征在于,所述第三子像素与相邻所述第一子像素相对的侧边相互平行;
所述第三子像素与相邻所述第二子像素相对的侧边相互平行。
14.如权利要求5所述的像素排布结构,其特征在于,所述第一子像素的形状呈“十”字形。
15.如权利要求14所述的像素排布结构,其特征在于,所述“十”字形是由正方形的四个边的中部内凹形成的形状,且所述正方形的四个顶角分别作为所述“十”字形的四个端。
16.如权利要求15所述的像素排布结构,其特征在于,所述正方形的四个顶角为圆角。
17.如权利要求5所述的像素排布结构,其特征在于,所述第二子像素的形状为矩形;和/或
所述第一子像素形状为矩形。
18.如权利要求1-17任一项所述的像素排布结构,其特征在于,所述第一子像素为红色像素,所述第二子像素为蓝色像素,所述第三子像素为绿色像素;
所述蓝色像素的面积分别大于所述红色像素的面积和所述绿色像素的面积。
19.如权利要求1所述的像素排布结构,其特征在于,所述第三子像素位于相邻两个所述第一子像素的连线和相邻两个所述第二子像素的连线的交点位置处。
20.如权利要求1所述的像素排布结构,其特征在于,各所述第三子像素的面积相同,且各所述第三子像素的形状一致;和/或
各所述第一子像素的面积相同,且各所述第一子像素的形状一致;和/或
各所述第二子像素的面积相同,且各所述第二子像素的形状一致。
21.一种有机电致发光显示面板,其特征在于,包括多个紧密排列的如权利要求1-20任一项所述的像素排布结构;其中,相邻的第一虚拟矩形以共用侧边的方式在行方向和列方向排列。
22.一种显示装置,其特征在于,包括如权利要求21所述的有机电致发光显示面板。
23.一种高精度金属掩模板,用于制作如权利要求1-20任一项所述的像素排布结构,其特征在于,包括:多个开口区域,所述开口区域与所述第一子像素,第二子像素或第三子像素的形状和位置对应。
CN201820003576.7U 2018-01-02 2018-01-02 一种像素排布结构及相关装置 Active CN207966985U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201820003576.7U CN207966985U (zh) 2018-01-02 2018-01-02 一种像素排布结构及相关装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201820003576.7U CN207966985U (zh) 2018-01-02 2018-01-02 一种像素排布结构及相关装置

Publications (1)

Publication Number Publication Date
CN207966985U true CN207966985U (zh) 2018-10-12

Family

ID=63731702

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201820003576.7U Active CN207966985U (zh) 2018-01-02 2018-01-02 一种像素排布结构及相关装置

Country Status (1)

Country Link
CN (1) CN207966985U (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109559649A (zh) * 2019-01-02 2019-04-02 京东方科技集团股份有限公司 显示面板、显示装置、显示控制方法及制备方法
CN109994508A (zh) * 2018-01-02 2019-07-09 京东方科技集团股份有限公司 一种像素排布结构及相关装置
WO2019134495A1 (zh) * 2018-01-02 2019-07-11 京东方科技集团股份有限公司 一种像素排布结构、有机电致发光显示面板、显示装置及掩模板组件
WO2019134447A1 (zh) * 2018-01-02 2019-07-11 京东方科技集团股份有限公司 像素排布结构、有机电致发光显示面板、金属掩模板及显示装置
CN110098239A (zh) * 2019-05-17 2019-08-06 京东方科技集团股份有限公司 像素结构、显示基板、掩模板及蒸镀方法
US10909901B2 (en) 2018-01-02 2021-02-02 Boe Technology Group Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device and mask
US10991768B2 (en) 2018-01-02 2021-04-27 Boe Technology Group Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device, and mask
US11114507B2 (en) 2018-01-02 2021-09-07 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device and mask
WO2022052254A1 (zh) * 2020-09-10 2022-03-17 京东方科技集团股份有限公司 像素阵列及显示装置

Cited By (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11114507B2 (en) 2018-01-02 2021-09-07 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device and mask
US10991768B2 (en) 2018-01-02 2021-04-27 Boe Technology Group Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device, and mask
US11730036B2 (en) 2018-01-02 2023-08-15 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement structure, organic light emitting diode display panel, display device and mask plate assembly
WO2019134447A1 (zh) * 2018-01-02 2019-07-11 京东方科技集团股份有限公司 像素排布结构、有机电致发光显示面板、金属掩模板及显示装置
WO2019134515A1 (zh) * 2018-01-02 2019-07-11 京东方科技集团股份有限公司 像素排布结构、其制作方法、显示面板、显示装置和掩模板
CN109994508A (zh) * 2018-01-02 2019-07-09 京东方科技集团股份有限公司 一种像素排布结构及相关装置
US10909901B2 (en) 2018-01-02 2021-02-02 Boe Technology Group Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device and mask
US11706965B2 (en) 2018-01-02 2023-07-18 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement structure, organic electroluminescent display panel, metal mask and display device
WO2019134495A1 (zh) * 2018-01-02 2019-07-11 京东方科技集团股份有限公司 一种像素排布结构、有机电致发光显示面板、显示装置及掩模板组件
US11974484B2 (en) 2018-01-02 2024-04-30 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement structure, organic electroluminescent display panel, metal mask and display device
US11251231B2 (en) 2018-01-02 2022-02-15 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement structure, organic light emitting diode display panel, display device and mask plate assembly
US11271048B2 (en) 2018-01-02 2022-03-08 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement structure, organic electroluminescent display panel, metal mask and display device
US11342384B2 (en) 2018-01-02 2022-05-24 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device and mask
CN109559649A (zh) * 2019-01-02 2019-04-02 京东方科技集团股份有限公司 显示面板、显示装置、显示控制方法及制备方法
CN110098239A (zh) * 2019-05-17 2019-08-06 京东方科技集团股份有限公司 像素结构、显示基板、掩模板及蒸镀方法
US11626560B2 (en) 2019-05-17 2023-04-11 Mianyang Boe Optoelectronics Technology Co., Ltd. Pixel structure, display substrate, mask and evaporation method
US20220328573A1 (en) * 2020-09-10 2022-10-13 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel array and display device
US11812648B2 (en) * 2020-09-10 2023-11-07 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel array and display device
WO2022052254A1 (zh) * 2020-09-10 2022-03-17 京东方科技集团股份有限公司 像素阵列及显示装置

Similar Documents

Publication Publication Date Title
CN207966985U (zh) 一种像素排布结构及相关装置
CN208077981U (zh) 像素排布结构、显示面板、高精度金属掩模板及显示装置
US11251231B2 (en) Pixel arrangement structure, organic light emitting diode display panel, display device and mask plate assembly
US10950666B2 (en) Pixel structure, OLED display screen and evaporation mask
CN207966986U (zh) 一种像素排布结构及相关装置
CN109994508A (zh) 一种像素排布结构及相关装置
US20240016019A1 (en) Display substrate, fine metal mask set and display device
CN207966995U (zh) 一种像素排布结构及相关装置
CN110137206A (zh) 一种像素排布结构及相关装置
CN106960863B (zh) 显示像素排布结构、显示面板及显示面板的制备方法
CN109994505A (zh) 一种像素排布结构及相关装置
CN207966982U (zh) 一种像素排布结构及相关装置
US10971555B2 (en) Pixel structure and display apparatus
US10680041B2 (en) Pixel arrangement structure and related apparatus
US10026785B2 (en) Pixel and contact arrangement for organic light emitting diode display device, and display apparatus
CN207966983U (zh) 一种像素排布结构及相关装置
USRE48229E1 (en) Pixel structure for OLED display and metal mask thereof
CN109994507B (zh) 一种像素排布结构及相关装置
CN207966994U (zh) 一种像素排布结构及相关装置
US11545527B2 (en) Pixel arrangement structure, high-precision metal mask, and display apparatus with hexagon pixel arrangement
CN110137208A (zh) 一种像素排布结构、高精度金属掩模板及显示装置
CN110137210A (zh) 一种像素排布结构及相关装置
CN207966988U (zh) 一种像素排布结构、高精度金属掩模板及显示装置
CN207966993U (zh) 一种像素排布结构、高精度金属掩模板及显示装置
CN208000919U (zh) 一种像素排布结构、高精度金属掩模板及显示装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant