CN207782386U - 一种防止芯片掉电后漏电电路 - Google Patents
一种防止芯片掉电后漏电电路 Download PDFInfo
- Publication number
- CN207782386U CN207782386U CN201721865819.XU CN201721865819U CN207782386U CN 207782386 U CN207782386 U CN 207782386U CN 201721865819 U CN201721865819 U CN 201721865819U CN 207782386 U CN207782386 U CN 207782386U
- Authority
- CN
- China
- Prior art keywords
- transistor
- circuit
- grid
- power
- connect
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000000758 substrate Substances 0.000 claims abstract description 17
- 230000005611 electricity Effects 0.000 claims description 10
- 239000013078 crystal Substances 0.000 claims 2
- 238000011161 development Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000006855 networking Effects 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 235000012771 pancakes Nutrition 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Landscapes
- Logic Circuits (AREA)
Abstract
本实用新型公开了一种防止芯片掉电后漏电电路,其具有电源端、地、控制端和输出端,所述防漏电电路包括第一晶体管、第二晶体管、第三晶体管、第一二极管、控制电路,第一晶体管的漏极与电源端相连接,源极与输出端VOUT连接,栅极与控制端连接,第二晶体管的源极与输出端相连接,漏极与第一晶体管的栅极相连接,栅极与电源端相连接,衬底与输出端相连接,第三晶体管的漏极与第一晶体管的栅极相连接,源极与地连接,栅极与控制电路相连接,衬底与地连接,第一二级管的阳极与电源端连接,阴极与输出端连接;控制电路与第三晶体管的栅极相连接。本实用新型结构简单、无静态功耗、器件数量少、便于集成、面积开销小,能够有效的解决芯片在掉电后漏电问题。
Description
技术领域
本实用新型涉及模拟集成电路技术领域,尤其涉及一种防止芯片掉电后漏电电路。
背景技术
随着社会的发展、科技进步,物连网的概念早已被提出,并在近些年取得了快速的发展。物连网意味着大量数据采集、连接、传输、控制、处理等;类似地还有智能电表控制网络、汽车控制网络等。在诸如此类人实际应用中,很多芯片同时连接在同一结点上,或者很多芯片连接在同一总线上,这就会产生一个问题,一些芯片在掉电后还存在漏电的情况。为了减小功耗应用中我们希望连接在同一总线上的不工作的芯片断电而不产生能耗,但由于一些芯片在工作总线上一直存在着电压且有一定的驱动能力,则会存在总线在掉电芯片中有漏电的情况,导致总线上电平降低、特别是总线到掉电芯片电源引脚的漏电可能引起芯片工作故障等问题。
当一个供电芯片与掉电的芯片连接在一起时,就可能存在这种漏电的问题。在总线接口类芯片中这一问题体现得尤为突出,总线接口类芯片通信总线上可能需要连接几十甚至上百个结点,也就是也几下甚至上百颗芯片连接在总线上,如CAN总线、FlexRay总线、RS485总线等。
发明内容
为了解决上述技术问题,本实用新型的目的是提供一种防止芯片掉电后漏电的电路解决芯片掉电后的漏电问题。
为达到上述目的,本实用新型提供一种防止芯片掉电后漏电电路,所述防漏电电路具有电源端、地、控制端和输出端,所述防漏电电路包括:
第一晶体管,所述第一晶体管的漏极与所述电路的电源端VCC相连接,所述第一晶体管的源极与所述电路的输出端VOUT连接,所述第一晶体管的栅极与所述电路的控制端连接,所述控制端控制所述第一晶体管的导通与截止,所述第一晶体管的衬底与所述电路的输出端VOUT相连接;
第二晶体管,所述第二晶体管的源极与所述电路的输出端VOUT相连接,所述第二晶体管的漏极与第一晶体管的栅极相连接,所述第二晶体管的栅极与电源端VCC相连接,所述第二晶体管的衬底与所述电路的输出端VOUT相连接;
第三晶体管,所述第三晶体管的漏极与所述第一晶体管的栅极相连接,所述第三晶体管的源极与地连接,所述第三晶体管的栅极与控制电路相连接,所述第三晶体管的衬底与地连接;
第一二极管,所述第一二级管的阳极与所述电路的电源端VCC连接,所述第一二极管的阴极与所述电路的输出端VOUT连接;
控制电路,所述控制电路与第三晶体管的栅极相连接,在没有掉电正常工作时,控制电路输出控制信号能使第三晶体管导通,当掉电后,控制电路输出控制信号能使第三晶体管关闭。
进一步地,所述控制电路由第四晶体管和第一电阻组成,所述第四晶体管的栅极、源极、衬底三个端口连接在一起,且与地端口连接;第一电阻的一端与第四晶体管的漏极及第三晶体管的栅极连接,第一电阻的另一端与电源端口VCC连接。
进一步地,所述第一晶体管为PMOS管,所述第二晶体管这PMOS管,第三晶体管为NMOS管,所述第四晶体管为NMOS管。
本实用新型的有益效果是:本实用新型针对芯片在断电后还存在漏电的问题提出了一种防止芯片掉电后漏电电路,通过合理的控制,并利用MOS器件的结构有效解决了漏电问题,本实用新型的电路设计简单,便于实施,并且能有效的防止芯片掉电后漏电,同时具有芯片开销面积下,便于集成的优点。
附图说明
图1是本实用新型的防止芯片掉电后漏电电路示意图。
图2是本实用新型实施例提供的防止芯片掉电后漏电电路原理图。
具体实施方式
为了便于理解本实用新型,下文将结合说明书附图和较佳的实施例对本实用新型作更全面、细致地描述,但本实用新型的保护范围并不限于以下具体的实施例。
如图1、图2所示,本实施例的一种防止芯片掉电后漏电电路,具有电源端VCC、地GND、控制端和输出端VOUT。
所述防漏电电路包括:第一晶体管PMOS1,所述第一晶体管PMOS1的漏极与所述电路的电源端VCC相连接,所述第一晶体管的源极与所述电路的输出端VOUT连接,所述第一晶体管的栅极与所述电路的控制端连接,所述控制端控制所述第一晶体管的导通与截止,所述第一晶体管的衬底与所述电路的输出端VOUT相连接;
第二晶体管PMOS2,所述第二晶体管PMOS2的源极与输出端VOUT相连接,所述第二晶体管的漏极与第一晶体管PMOS1的栅极相连接,所述第二晶体管的栅极与电源端VCC相连接,所述第二晶体管的衬底与所述电路的输出端VOUT相连接;
第三晶体管NMOS1,所述第三晶体管NMOS1的漏极与所述第一晶体管PMOS1的栅极相连接,所述第三晶体管的源极与地GND连接,所述第三晶体管的栅极与控制电路相连接,所述第三晶体管的衬底与地GND连接;
第一二极管D1,所述第一二级管D1的阳极与所述电路的电源端VCC连接,所述第一二极管的阴极与所述电路的输出端VOUT连接;
控制电路,所述控制电路与第三晶体管NMOS1的栅极相连接,在没有掉电正常工作时,控制电路输出控制信号能使第三晶体管NMOS1导通,当掉电后,控制电路输出控制信号能使第三晶体管NMOS1关闭。
进一步地,所述控制电路由第四晶体管NMOS2和第一电阻R1组成,所述第四晶体管NMOS2的栅极、源极、衬底三个端口连接在一起,且与地端口连接;第一电阻R1的一端与第四晶体管NMOS2的漏极及第三晶体管NMOS1的栅极连接,第一电阻R1的另一端与电源端口VCC连接。
本实用新型实施例提供的芯片掉电后防漏电电路的工作原理为:
当芯片正常工作时,电源端的高电平通过第一电阻R1传递到第三晶体管NMOS1的栅极,使NMOS1管导通,这时地电平从NMOS1的源极传递到NMOS1管漏极,也就是第一晶体管PMOS1的栅极,从而PMOS1开启,将电源VCC传递到输出VOUT,这样电源电压将无损耗传递到输出端VOUT;另外第二晶体管PMOS2栅极是高电平,PMOS2关断,衬底(n型衬底)与输出端VOUT连接不存在正向二极管,对输出端VOUT不产生影响。
当芯片掉电时,电源端VCC的电压也就下降到0,这个0电平通过第一电阻R1传递到第三晶体管NMOS1的栅极,使NMOS1管关断;如果VOUT端口存在从其它供电芯片端口(或总线等)传递过来的高电平,此时第二晶体管PMOS的栅极为低电平,将使PMOS导通,将VOUT的高电平传递到第一晶体管PMOS1的栅极,从而使得第一晶体管PMOS1关断;另一方面PMOS1的衬底(n型衬底)与VOUT端口连接,此时PMOS1的衬底与源极形成一个反向PN结不存在漏电流;从而使得芯片在断电后能简单有效的防止漏电。
在前述说明书与相关附图中存在的教导的帮助下,本实用新型所属领域的技术人员将会想到本实用新型的许多修改和其它实施方案。因此,要理解的是,本实用新型不限于公开的具体实施方案,修改和其它实施方案被认为包括在所附权利要求的范围内。尽管本文中使用了特定术语,它们仅以一般和描述性意义使用,而不用于限制。
Claims (4)
1.一种防止芯片掉电后漏电电路,其特征在于,具有电源端、地、控制端和输出端,还包括:
第一晶体管,所述第一晶体管的漏极与所述电路的电源端VCC相连接,所述第一晶体管的源极与所述电路的输出端VOUT连接,所述第一晶体管的栅极与所述电路的控制端连接,所述控制端控制所述第一晶体管的导通与截止,所述第一晶体管的衬底与所述电路的输出端VOUT相连接;
第二晶体管,所述第二晶体管的源极与所述电路的输出端VOUT相连接,所述第二晶体管的漏极与第一晶体管的栅极相连接,所述第二晶体管的栅极与电源端VCC相连接,所述第二晶体管的衬底与所述电路的输出端VOUT相连接;
第三晶体管,所述第三晶体管的漏极与所述第一晶体管的栅极相连接,所述第三晶体管的源极与地连接,所述第三晶体管的栅极与控制电路相连接,所述第三晶体管的衬底与地连接;
第一二极管,所述第一二极管的阳极与电源端VCC连接,所述第一二极管的阴极与所述电路的输出端VOUT连接;
控制电路,所述控制电路与第三晶体管的栅极相连接,在没有掉电正常工作时,控制电路输出控制信号能使第三晶体管导通,当掉电后,控制电路输出控制信号能使第三晶体管关闭。
2.如权利要求1所述的一种防止芯片掉电后漏电电路,其特征在于:所述控制电路由第四晶体管和第一电阻组成,所述第四晶体管的栅极、源极、衬底三个端口连接在一起,且与地端口连接;第一电阻的一端与第四晶体管的漏极及第三晶体管的栅极连接,第一电阻的另一端与电源端口VCC连接。
3.如权利要求1所述的一种防止芯片掉电后漏电电路,其特征在于,所述第一晶体管为PMOS管,所述第二晶体管这PMOS管,第三晶体管为NMOS管。
4.如权利要求2所述的一种防止芯片掉电后漏电电路,其特征在于:所述第四晶体管为NMOS管。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201721865819.XU CN207782386U (zh) | 2017-12-27 | 2017-12-27 | 一种防止芯片掉电后漏电电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201721865819.XU CN207782386U (zh) | 2017-12-27 | 2017-12-27 | 一种防止芯片掉电后漏电电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN207782386U true CN207782386U (zh) | 2018-08-28 |
Family
ID=63224810
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201721865819.XU Expired - Fee Related CN207782386U (zh) | 2017-12-27 | 2017-12-27 | 一种防止芯片掉电后漏电电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN207782386U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108134367A (zh) * | 2017-12-27 | 2018-06-08 | 湘潭芯力特电子科技有限公司 | 一种防止芯片掉电后漏电电路 |
-
2017
- 2017-12-27 CN CN201721865819.XU patent/CN207782386U/zh not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108134367A (zh) * | 2017-12-27 | 2018-06-08 | 湘潭芯力特电子科技有限公司 | 一种防止芯片掉电后漏电电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107179800B (zh) | 一种带钳位功能的内部电源产生电路 | |
CN108958344A (zh) | 基体偏压产生电路 | |
CN107181482A (zh) | 输入输出接收电路 | |
CN106656148A (zh) | 一种防止电流倒灌的双向io电路 | |
CN101304251B (zh) | 用于片上长线互连的差分接口电路 | |
CN107894933B (zh) | 支持冷备份应用的cmos输出缓冲电路 | |
CN101840908B (zh) | 零漏电流的输入上拉电路 | |
CN207782386U (zh) | 一种防止芯片掉电后漏电电路 | |
CN105934026B (zh) | 一种双端恒流led驱动芯片 | |
US9941885B2 (en) | Low power general purpose input/output level shifting driver | |
CN103076832B (zh) | 一种自偏置电流源 | |
CN107528579A (zh) | 高速、低功耗电平移位电路 | |
CN109491447A (zh) | 一种应用于带隙基准电路的启动电路 | |
CN108134367A (zh) | 一种防止芯片掉电后漏电电路 | |
CN107800411A (zh) | 一种延时电路 | |
CN102957415B (zh) | 一种电平转换的方法及*** | |
CN203911885U (zh) | 一种偏置电阻可控的485通信电路 | |
CN102487278B (zh) | 低漏电的输出入电路与相关装置 | |
CN104503524A (zh) | 一种外部电源供电或寄生供电可选的电路结构 | |
CN201854266U (zh) | 用于低功耗vlsi的pn混合下拉网络多米诺异或门 | |
CN105428351B (zh) | 集成电路 | |
CN105515555B (zh) | 采用脉冲触发方式实现主电路上电的启动电路 | |
CN109149913A (zh) | Mos管驱动电路 | |
CN107181481A (zh) | 输入输出接收电路 | |
CN207184439U (zh) | 一种可双向导通限流的负载开关 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20180828 |