CN205722744U - 一种oled像素驱动电路 - Google Patents
一种oled像素驱动电路 Download PDFInfo
- Publication number
- CN205722744U CN205722744U CN201620184666.1U CN201620184666U CN205722744U CN 205722744 U CN205722744 U CN 205722744U CN 201620184666 U CN201620184666 U CN 201620184666U CN 205722744 U CN205722744 U CN 205722744U
- Authority
- CN
- China
- Prior art keywords
- transistor
- source
- drain
- signal end
- connects
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000010409 thin film Substances 0.000 abstract description 11
- 239000013078 crystal Substances 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Landscapes
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本实用新型提供一种OLED像素驱动电路,包括扫描信号端、数据端、复位信号端、发光控制信号端、第一电源电压输入端、第二电源电压输入端、基准电压输入端,还包括第一、第二晶体管、第三、第四、第五、第六晶体管,还可以设置第七晶体管。所述第一晶体管或第二晶体管可为双栅晶体管。本实用新型提供的OLED像素驱动电路通过电路结构中电子元件的连接设置,有效降低驱动薄膜晶体管(TFT)栅极的漏电流,进而缩小存储电容面积,使得显示面板具有高PPI。
Description
技术领域
本实用新型涉及平板显示技术领域,具体涉及一种OLED像素驱动电路。
背景技术
有机发光二极管(Organic Light-Emitting Diode,简称:OLED),又称为有机电激光显示(Organic Electroluminesence Display,OELD)。近年来,随着有机发光二极管(OLED)技术的发展,有机发光二极管(OLED)市场逐渐开始由日韩往中国大陆转移。有机发光二极管(OLED)所具备的自发光、不需背光源,以及对比度高、响应时间短、厚度薄、视角广和可应用于柔性及透明显示等优点也广为业内人士所知。
目前业内通常使用迁移率较高的低温多晶硅(LTPS)型薄膜晶体管(TFT)来驱动有机发光二极管(OLED)面板,但低温多晶硅(LTPS)型薄膜晶体管(TFT)存在漏电较大的缺点。当在像素电路中使用时通常导致驱动薄膜晶体管(TFT)的栅极漏电,进而影响显示的稳定性。为了保证一帧时间内显示不变形,业内通常做法是加大存储电容的容值,在漏电电荷数不变的情况下使漏电压差降低以稳定驱动薄膜晶体管(TFT)的栅极电压,进而保证正常显示。但该方式由于电容的面积较大,故不利于实现高PPI(Pixels Per Inch,表示每英寸所拥有的像素数目)。
实用新型内容
针对上述现有技术的不足,本实用新型提供一种OLED像素驱动电路,有效降低驱动薄膜晶体管(TFT)栅极的漏电流,进而缩小存储电容面积,使得显示面板具有高PPI。
为解决上述问题,本实用新型采用的技术方案为:
本实用新型提供一种OLED像素驱动电路,包括扫描信号端、数据端、复位信号端、发光控制信号端、第一电源电压输入端、第二电源电压输入端、基准电压输入端;
所述扫描信号端连接第一晶体管的栅极,第一晶体管的第一源极/漏极连接存储电容的第二接线端,所述存储电容的第一接线端连接第一电源电压输入端,第一晶体管的第二源极/漏极连接第二晶体管的第一源极/漏极;
第二晶体管的栅极连接所述复位信号端,第二晶体管的第二源极/漏极连接基准电压输入端;
第三晶体管的栅极连接所述扫描信号端,第三晶体管的第一源极/漏极连接数据端,第三晶体管的第二源极/漏极连接第四晶体管的第一源极/漏极;
第四晶体管的栅极连接所述发光控制信号端,第四晶体管的第二源极/漏极连接第一电源电压输入端;
第五晶体管的栅极连接第一晶体管的第一源极/漏极,第五晶体管的第一源极/漏极连接第四晶体管的第一源极/漏极,第五晶体管的第二源极/漏极连接第六晶体管的第二源极/漏极;
第六晶体管的栅极连接所述发光控制信号端,第六晶体管的第一源极/漏极连接有机发光二极管的一端,有机发光二极管的另一端连接第二电源电压输入端,第六晶体管的第二源极/漏极还连接第一晶体管的第二源极/漏极。
作为本实用新型的第二种实施方案,第一晶体管和第三晶体管的栅极分别连接第一扫描信号端R和第二扫描信号端,第二扫描信号端为所述扫描信号端。
进一步地,在本实用新型的第一种实施方案中,还设有第七晶体管,第七晶体管的栅极连接所述扫描信号端,第七晶体管的第一源极/漏极连接第五晶体管的第二源极/漏极,第七晶体管的第二源极/漏极连接第一晶体管的第二源极/漏极。
进一步地,在本实用新型的第二种实施方案中,还设有第七晶体管,第七晶体管的栅极连接所述第一扫描信号端,第七晶体管的第一源极/漏极连接第五晶体管的第二源极/漏极,第七晶体管的第二源极/漏极连接第一晶体管的第二源极/漏极。
进一步地,所述第一晶体管或第二晶体管为双栅晶体管。
本实用新型的有益效果在于:
本实用新型提供的OLED像素驱动电路通过电路结构中电子元件的连接设置,有效降低驱动薄膜晶体管(TFT)栅极的漏电流,进而缩小存储电容面积,使得显示面板具有高PPI(Pixels Per Inch,表示每英寸所拥有的像素数目)。
附图说明
图1是本实用新型OLED像素驱动电路的第一实施例的结构示意图;
图2是图1中OLED像素驱动电路的信号端波形图;
图3是本实用新型OLED像素驱动电路的第二实施例的结构示意图;
图4是图3中OLED像素驱动电路的信号端波形图;
图5是本实用新型OLED像素驱动电路的第三实施例的结构示意图;
图6是图5中OLED像素驱动电路的信号端波形图;
图7是本实用新型OLED像素驱动电路的第四实施例的结构示意图;
图8是图7中OLED像素驱动电路的信号端波形图。
具体实施方式
下面结合附图具体阐明本实用新型的实施方式,附图仅供参考和说明使用,不构成对本实用新型专利保护范围的限制。
实施例1:
如图1所示,本实施例提供一种OLED像素驱动电路,包括扫描信号端SN、数据端DATA、复位信号端RST、发光控制信号端EM、第一电源电压输入端ELVDD、第二电源电压输入端ELVSS、基准电压输入端VINIT;
所述扫描信号端SN连接第一晶体管M1的栅极,第一晶体管M1的第一源极/漏极连接存储电容C1的第二接线端,所述存储电容C1的第一接线端连接第一电源电压输入端ELVDD,第一晶体管M1的第二源极/漏极连接第二晶体管M2的第一源极/漏极;
第二晶体管M2的栅极连接所述复位信号端RST,第二晶体管M2的第二源极/漏极连接基准电压输入端VINIT;
第三晶体管M3的栅极连接所述扫描信号端SN,第三晶体管M3的第一源极/漏极连接数据端DATA,第三晶体管M3的第二源极/漏极连接第四晶体管M4的第一源极/漏极;
第四晶体管M4的栅极连接所述发光控制信号端EM,第四晶体管M4的第二源极/漏极连接第一电源电压输入端ELVDD;
第五晶体管M5的栅极连接第一晶体管M1的第一源极/漏极,第五晶体管M5的第一源极/漏极连接第四晶体管M4的第一源极/漏极,第五晶体管M5的第二源极/漏极连接第六晶体管M6的第二源极/漏极;
第六晶体管M6的栅极连接所述发光控制信号端EM,第六晶体管M6的第一源极/漏极连接有机发光二极管D1的一端,有机发光二极管D1的另一端连接第二电源电压输入端ELVSS,第六晶体管M6的第二源极/漏极还连接第一晶体管M1的第二源极/漏极。
图2示出了发光控制信号端EM、复位信号端RST、扫描信号端SN的输入信号波形图。
本实施例的OLED像素驱动电路的工作原理说明如下:
第一阶段,发光控制信号端EM为高电压,复位信号端RST、扫描信号端SN为低电压,此时第一、第二、第三、第五晶体管M1、M2、M3、M5导通,存储电容C1的第二接线端电压被拉低到基准电压VINIT,此时为复位阶段;
第二阶段,发光控制信号端EM、复位信号端RST为高电压,扫描信号端SN为低电压,此时第一、第三、第五晶体管M1、M3、M5导通,存储电容C1的第二接线端写入电压为数据端电压VDATA+Vth(Vth为驱动第五晶体管M5的阈值电压),此时为数据电压写入阶段;
第三阶段,发光控制信号端EM为低电压,复位信号端RST、扫描信号端SN为高电压,此时第四、第五、第六晶体管M4、M5、M6导通,栅极与源极之间的电压Vgs=VDATA+Vth-ELVDD,故漏极与源极之间的电流Ids=K*(ELVDD-VDATA)^2,此时为显示阶段。
实施例2:
如图3所示,作为本实用新型的第二种实施方案,与实施例1不同的是:第一晶体管M1和第三晶体管M3的栅极分别连接第一扫描信号端RSN和第二扫描信号端SN,第二扫描信号端SN为实施例1中的所述扫描信号端。
图4示出了发光控制信号端EM、复位信号端RST、第一扫描信号端RSN和第二扫描信号端SN的输入信号波形图。
本实施例的OLED像素驱动电路的工作原理说明如下:
第一阶段,发光控制信号端EM、第二扫描信号端SN为高电压,复位信号端RST、第一扫描信号端RSN为低电压,此时第一、第二晶体管M1、M2导通,存储电容C1的第二接线端电压被拉低到基准电压VINIT,此时为复位阶段;
第二阶段,发光控制信号端EM、复位信号端RST为高电压,第二扫描信号端SN、第一扫描信号端RSN为低电压,此时第一、第三、第五晶体管M1、M3、M5导通,存储电容C1的第二接线端写入电压为数据端电压VDATA+Vth(Vth为驱动第五晶体管M5的阈值电压),此时为数据电压写入阶段;
第三阶段,发光控制信号端EM为低电压,复位信号端RST、第二扫描信号端SN、第一扫描信号端RSN为高电压,此时第四、第五、第六晶体管M4、M5、M6导通,栅极与源极之间的电压Vgs=VDATA+Vth-ELVDD,故漏极与源极之间的电流Ids=K*(ELVDD-VDATA)^2,此时为显示阶段。
实施例3:
如图5所示,在本实用新型的实施例1的基础上,还设有第七晶体管M7,第七晶体管M7的栅极连接所述扫描信号端SN,第七晶体管M7的第一源极/漏极连接第五晶体管M5的第二源极/漏极,第七晶体管M7的第二源极/漏极连接第一晶体管M1的第二源极/漏极。
图6示出了发光控制信号端EM、复位信号端RST和扫描信号端SN的输入信号波形图。
本实施例的OLED像素驱动电路的工作原理说明如下:
第一阶段,发光控制信号端EM为高电压,复位信号端RST、扫描信号端SN为低电压,此时第一、第二、第三、第五、第七晶体管M1、M2、M3、M5、M7导通,存储电容C1的第二接线端电压被拉低到基准电压VINIT,此时为复位阶段;
第二阶段,发光控制信号端EM、复位信号端RST为高电压,扫描信号端SN为低电压,此时第一、第三、第五、第七晶体管M1、M3、M5、M7导通,存储电容C1的第二接线端写入电压为数据端电压VDATA+Vth(Vth为驱动第五晶体管M5的阈值电压),此时为数据电压写入阶段;
第三阶段,发光控制信号端EM为低电压,复位信号端RST、扫描信号端SN为高电压,此时第四、第五、第六晶体管M4、M5、M6导通,栅极与源极之间的电压Vgs=VDATA+Vth-ELVDD,故漏极与源极之间的电流Ids=K*(ELVDD-VDATA)^2,此时为显示阶段。
实施例4:
如图7所示,在本实用新型的实施例2的基础上,还设有第七晶体管M7,第七晶体管M7的栅极连接所述第一扫描信号端RSN,第七晶体管M7的第一源极/漏极连接第五晶体管M5的第二源极/漏极,第七晶体管M7的第二源极/漏极连接第一晶体管M1的第二源极/漏极。
图8示出了发光控制信号端EM、复位信号端RST、第一扫描信号端RSN和第二扫描信号端SN的输入信号波形图。
本实施例的OLED像素驱动电路的工作原理说明如下:
第一阶段,发光控制信号端EM、第二扫描信号端SN为高电压,复位信号端RST、第一扫描信号端RSN为低电压,此时第一、第二、第七晶体管M1、M2、M7导通,存储电容C1的第二接线端电压被拉低到基准电压VINIT,此时为复位阶段;
第二阶段,发光控制信号端EM、复位信号端RST为高电压,第二扫描信号端SN、第一扫描信号端RSN为低电压,此时第一、第三、第五、第七晶体管M1、M3、M5、M7导通,存储电容C1的第二接线端写入电压为数据端电压VDATA+Vth(Vth为驱动第五晶体管M5的阈值电压),此时为数据电压写入阶段;
第三阶段,发光控制信号端EM为低电压,复位信号端RST、第二扫描信号端SN、第一扫描信号端RSN为高电压,此时第四、第五、第六晶体管M4、M5、M6导通,栅极与源极之间的电压Vgs=VDATA+Vth-ELVDD,故漏极与源极之间的电流Ids=K*(ELVDD-VDATA)^2,此时为显示阶段。
由于漏极与源极之间的电流Ids只跟第一电源电压ELVDD和数据端电压VDATA有关,故能消除阈值电压的影响,阈值电压指薄膜晶体管的开启电压,通常取I=10nA*W/L&Vds=-0.1V时的Vgs值。
同时存储电容C1的第二接线端与基准电压VINIT之间有第一和第二晶体管M1和M2的阻拦,故能有效降低漏电流,从而保证驱动薄膜晶体管(TFT)栅极电压和有机发光二极管(OLED)显示电流的稳定性。
图1对应的实施例1和图7对应的实施例4与常规7T1C像素电路的驱动薄膜晶体管(driver thin film transistor,DTFT)栅极电压及显示电流稳定性对比如下:
在上述实施例中,所述第一晶体管M1或第二晶体管M2可为双栅晶体管,双栅晶体管指共栅极的串联在一起的两个薄膜晶体管,从而进一步限制漏电,降低存储电容的电容值。
如上述实施例为本实用新型较佳的实施方式,但本实用新型的实施方式并不受上述实施例的限制,其他的任何未背离本实用新型的精神实质与原理下所作的改变、修饰、替代、组合、简化,均应为等效的置换方式,都包含在本实用新型的保护范围之内。
Claims (5)
1.一种OLED像素驱动电路,其特征在于:包括扫描信号端、数据端、复位信号端、发光控制信号端、第一电源电压输入端、第二电源电压输入端、基准电压输入端;
所述扫描信号端连接第一晶体管的栅极,第一晶体管的第一源极/漏极连接存储电容的第二接线端,所述存储电容的第一接线端连接第一电源电压输入端,第一晶体管的第二源极/漏极连接第二晶体管的第一源极/漏极;
第二晶体管的栅极连接所述复位信号端,第二晶体管的第二源极/漏极连接基准电压输入端;
第三晶体管的栅极连接所述扫描信号端,第三晶体管的第一源极/漏极连接数据端,第三晶体管的第二源极/漏极连接第四晶体管的第一源极/漏极;
第四晶体管的栅极连接所述发光控制信号端,第四晶体管的第二源极/漏极连接第一电源电压输入端;
第五晶体管的栅极连接第一晶体管的第一源极/漏极,第五晶体管的第一源极/漏极连接第四晶体管的第一源极/漏极,第五晶体管的第二源极/漏极连接第六晶体管的第二源极/漏极;
第六晶体管的栅极连接所述发光控制信号端,第六晶体管的第一源极/漏极连接有机发光二极管的一端,有机发光二极管的另一端连接第二电源电压输入端,第六晶体管的第二源极/漏极还连接第一晶体管的第二源极/漏极。
2.根据权利要求1所述的OLED像素驱动电路,其特征在于:
第一晶体管和第三晶体管的栅极分别连接第一扫描信号端和第二扫描信号端,第二扫描信号端为所述扫描信号端。
3.根据权利要求1所述的OLED像素驱动电路,其特征在于:
还设有第七晶体管,第七晶体管的栅极连接扫描信号端,第七晶体管的第一源极/漏极连接第五晶体管的第二源极/漏极,第七晶体管的第二源极/漏极连接第一晶体管的第二源极/漏极。
4.根据权利要求2所述的OLED像素驱动电路,其特征在于:
还设有第七晶体管,第七晶体管的栅极连接所述第一扫描信号端,第七晶体管的第一源极/漏极连接第五晶体管的第二源极/漏极,第七晶体管的第二源极/漏极连接第一晶体管的第二源极/漏极。
5.根据前述权利要求中任一项所述的OLED像素驱动电路,其特征在于:
所述第一晶体管或第二晶体管为双栅晶体管。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620184666.1U CN205722744U (zh) | 2016-03-10 | 2016-03-10 | 一种oled像素驱动电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620184666.1U CN205722744U (zh) | 2016-03-10 | 2016-03-10 | 一种oled像素驱动电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN205722744U true CN205722744U (zh) | 2016-11-23 |
Family
ID=57335325
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201620184666.1U Active CN205722744U (zh) | 2016-03-10 | 2016-03-10 | 一种oled像素驱动电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN205722744U (zh) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106683616A (zh) * | 2017-02-09 | 2017-05-17 | 信利(惠州)智能显示有限公司 | 有源矩阵有机发光显示装置 |
CN108133689A (zh) * | 2016-12-01 | 2018-06-08 | 三星显示有限公司 | 有机发光显示设备 |
CN112419982A (zh) * | 2020-11-11 | 2021-02-26 | Oppo广东移动通信有限公司 | 一种像素补偿电路、显示面板及电子设备 |
WO2021175150A1 (zh) * | 2020-03-02 | 2021-09-10 | 京东方科技集团股份有限公司 | 像素驱动电路及其控制方法、显示面板 |
WO2022016722A1 (zh) * | 2020-07-24 | 2022-01-27 | 武汉华星光电半导体显示技术有限公司 | 像素电路及其驱动方法 |
CN114333700A (zh) * | 2021-12-21 | 2022-04-12 | 武汉华星光电半导体显示技术有限公司 | 像素电路以及显示面板 |
CN114424280A (zh) * | 2021-07-30 | 2022-04-29 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
WO2022188374A1 (en) * | 2021-03-11 | 2022-09-15 | Boe Technology Group Co., Ltd. | Array substrate and display apparatus |
WO2022226733A1 (zh) * | 2021-04-26 | 2022-11-03 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
-
2016
- 2016-03-10 CN CN201620184666.1U patent/CN205722744U/zh active Active
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108133689A (zh) * | 2016-12-01 | 2018-06-08 | 三星显示有限公司 | 有机发光显示设备 |
CN106683616A (zh) * | 2017-02-09 | 2017-05-17 | 信利(惠州)智能显示有限公司 | 有源矩阵有机发光显示装置 |
WO2021175150A1 (zh) * | 2020-03-02 | 2021-09-10 | 京东方科技集团股份有限公司 | 像素驱动电路及其控制方法、显示面板 |
US11798461B2 (en) | 2020-07-24 | 2023-10-24 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Pixel circuit and driving method thereof |
WO2022016722A1 (zh) * | 2020-07-24 | 2022-01-27 | 武汉华星光电半导体显示技术有限公司 | 像素电路及其驱动方法 |
CN112419982A (zh) * | 2020-11-11 | 2021-02-26 | Oppo广东移动通信有限公司 | 一种像素补偿电路、显示面板及电子设备 |
WO2022188374A1 (en) * | 2021-03-11 | 2022-09-15 | Boe Technology Group Co., Ltd. | Array substrate and display apparatus |
US11937465B2 (en) | 2021-03-11 | 2024-03-19 | Boe Technology Group Co., Ltd | Array substrate, display panel and display device thereof |
US12014683B2 (en) | 2021-04-26 | 2024-06-18 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Pixel circuit, pixel driving method and display device |
WO2022226733A1 (zh) * | 2021-04-26 | 2022-11-03 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
GB2615719A (en) * | 2021-04-26 | 2023-08-16 | Boe Technology Group Co Ltd | Pixel circuit, pixel driving method and display device |
CN114424280A (zh) * | 2021-07-30 | 2022-04-29 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
WO2023004812A1 (zh) * | 2021-07-30 | 2023-02-02 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
CN114333700A (zh) * | 2021-12-21 | 2022-04-12 | 武汉华星光电半导体显示技术有限公司 | 像素电路以及显示面板 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN205722744U (zh) | 一种oled像素驱动电路 | |
CN105096838B (zh) | 显示面板及其驱动方法和显示装置 | |
CN106652911B (zh) | Oled像素驱动电路及oled显示装置 | |
CN104200779B (zh) | 像素电路及其驱动方法、显示面板、显示装置 | |
CN107909966B (zh) | 一种像素驱动电路、其驱动方法及显示装置 | |
CN103700342B (zh) | Oled像素电路及驱动方法、显示装置 | |
CN105895028B (zh) | 一种像素电路及驱动方法和显示设备 | |
CN102708819B (zh) | 一种像素驱动电路及其驱动方法、阵列基板和显示装置 | |
CN104036725B (zh) | 像素电路及其驱动方法、有机发光显示面板及显示装置 | |
US9269304B2 (en) | Pixel circuit for organic light emitting display and driving method thereof, organic light emitting display | |
WO2020151657A1 (zh) | 像素电路、像素驱动方法和显示装置 | |
CN103198794B (zh) | 像素电路及其驱动方法、有机发光显示面板及显示装置 | |
US9514676B2 (en) | Pixel circuit and driving method thereof and display apparatus | |
CN109509433A (zh) | 像素电路、显示装置和像素驱动方法 | |
CN103021331A (zh) | 一种像素驱动电路及其驱动方法、阵列基板和显示装置 | |
TWI421836B (zh) | 顯示裝置及其顯示方法以及電流驅動元件的驅動電路 | |
CN109712565A (zh) | 一种像素电路、其驱动方法及电致发光显示面板 | |
CN102930821B (zh) | 一种像素电路及其驱动方法、显示装置 | |
CN104715726A (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
CN104200777B (zh) | 像素电路及其驱动方法、显示面板、显示装置 | |
CN101859542B (zh) | 有机发光二极管显示装置及其有机发光二极管像素电路 | |
CN106782340B (zh) | 一种像素驱动电路及oled显示装置 | |
TWI594221B (zh) | 像素結構及其驅動方法 | |
CN109903720A (zh) | 发光显示设备及其驱动方法 | |
CN104616621B (zh) | 一种像素电路及其驱动方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |