CN205681410U - 一种防串扰多频分频电路及微波变频器 - Google Patents
一种防串扰多频分频电路及微波变频器 Download PDFInfo
- Publication number
- CN205681410U CN205681410U CN201620558461.5U CN201620558461U CN205681410U CN 205681410 U CN205681410 U CN 205681410U CN 201620558461 U CN201620558461 U CN 201620558461U CN 205681410 U CN205681410 U CN 205681410U
- Authority
- CN
- China
- Prior art keywords
- electric capacity
- resistance
- outfan
- unit
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000010355 oscillation Effects 0.000 claims abstract description 122
- 230000005611 electricity Effects 0.000 claims description 29
- 239000013078 crystal Substances 0.000 claims description 14
- 210000005069 ears Anatomy 0.000 abstract 1
- 230000000087 stabilizing effect Effects 0.000 description 6
- 239000003990 capacitor Substances 0.000 description 4
- 238000000034 method Methods 0.000 description 2
- 241000208340 Araliaceae Species 0.000 description 1
- 235000005035 Panax pseudoginseng ssp. pseudoginseng Nutrition 0.000 description 1
- 235000003140 Panax quinquefolius Nutrition 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 235000008434 ginseng Nutrition 0.000 description 1
- 230000010287 polarization Effects 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
Landscapes
- Amplifiers (AREA)
Abstract
本实用新型适用于微波领域,提供了一种防串扰多频分频电路及微波变频器,该电路包括:两射频放大单元;供电单元,其两组供电输出端分别与两射频放大单元的供电输入端组连接;功分单元,与两射频放大单元连接;中频放大单元,与功分单元连接;两切换单元,其输入端组分别与中频放大单元的两组输出端连接,其供电端分别与供电单元的两供电端连接;两起振单元,其输入端分别与中频放大单元的两中频输出端连接,其输出端分别与两切换单元的输出端连接,其供电端分别与两切换单元的电源端连接。本实用新型将多个切换单元直接连接到供电单元上,由切换单元向供电单元供电,使多输出分频信号及电源电压分别经各自滤波电路供电,避免了信号干扰和反窜。
Description
技术领域
本实用新型属于微波领域,尤其涉及一种防串扰多频分频电路及微波变频器。
背景技术
随着微波电子技术的迅速发展,通过微波变频器来实现微波信号处理的行业也越来越多,然而,现有的微波变频电路在切换高低本振时,采用多输出同时供电的方式,尤其在高频状态下工作,特别容易出现本振信号反串,造成电压干扰,从而导致微波信号处理不纯,影响产品工作性能,严重的则直接无法正常工作,而通过增加抗干扰电路来防止信号反串又会增加产品的成本和功耗。
实用新型内容
本实用新型实施例的目的在于提供一种防串扰多频分频电路,旨在解决现有通过抗干扰电路抑制微波分频电路由于多输出同时供电导致信号反串,功耗大、成本高的问题。
本实用新型实施例是这样实现的,一种防串扰多频分频电路,所述电路包括:
放大其输入端接收的水平射频信号的第一射频放大单元,所述第一射频放大单元的供电输入端组包括第一供电端、第二供电端、第三供电端和第四供电端;
放大其输入端接收的垂直射频信号的第二射频放大单元,所述第二射频放大单元的供电输入端组包括第一供电端、第二供电端、第三供电端和第四供电端;
为所述第一、第二射频放大单元提供电源电压的供电单元,所述供电单元的第一组供电输出端与所述第一射频放大单元的供电输入端组连接,所述供电单元的第二组供电输出端与所述第二射频放大单元的供电输入端组连接,所述供电单元的第一组供电输出端包括第一输出端、第二输出端、第三输出端、第四输出端,所述供电单元的第二组供电输出端包括第五输出端、第六输出端、第七输出端、第八输出端;
将放大后的水平、垂直射频信号分别转化为多路射频信号的功分单元,所述功分单元的第一、第二输入端分别与所述第一、第二射频放大单元的输出端连接,所述功分单元的输出端组包括第一输出端、第二输出端、第三输出端和第四输出端;
将功分后的多路射频信号或中频信号进行放大处理的中频放大单元,生成高强度的中频信号,所述中频放大单元的输入端组与所述功分单元的输出端组对应连接,所述中频放大单元的输入端组包括第一输入端、第二输入端、第三输入端、第四输入端,所述中频放大单元的第一组输出端包括第一输出端、第二输出端、第三输出端、第四输出端,所述中频放大单元的第二组输出端包括第五输出端、第六输出端、第七输出端、第八输出端;
通过切换高、低本振频率输出第一路射频分频信号,并控制所述供电单元输出电源电压的第一切换单元,所述第一切换单元的输入端组与所述中频放大单元的第一组输出端连接,所述第一切换单元的供电端与所述供电单元的第三供电端连接,所述第一切换单元的输入端组包括第一输入端、第二输入端、第三输入端和第四输入端;
通过切换高、低本振频率输出第二路射频分频信号,并控制所述供电单元输出电源电压的第二切换单元,所述第二切换单元的输入端组与所述中频放大单元的第二组输出端连接,所述第二切换单元的供电端与所述供电单元的第四供电端连接,所述第二切换单元的输入端组包括第一输入端、第二输入端、第三输入端和第四输入端;
为所述第一切换单元提供高、低本振频率的第一起振单元,所述第一起振单元的输入端与所述中频放大单元的第一中频输出端连接,所述第一起振单元的输出端与所述第一切换单元的输出端连接,所述第一起振单元的供电端与所述第一切换单元的电源端连接;
为所述第二切换单元提供高、低本振频率的第二起振单元,所述第二起振单元的输入端与所述中频放大单元的第二中频输出端连接,所述第二起振单元的输出端与所述第二切换单元的输出端连接,所述第二起振单元的供电端端与所述第二切换单元的电源端端连接。
进一步地,所述供电单元包括:
电阻R00、电阻R01、电阻R02、电阻R03、电阻R06、电阻R7、电容C4、电容C12、电容C14、电容C15、电容C16、电容C63、电容C64、二极管D1、二极管D2和电源芯片;
所述电容C4的两端分别连接所述电源芯片的8脚和7脚,所述电源芯片的5脚接地,所述电源芯片的4-1脚分别为所述供电单元的第一输出端、第二输出端、第三输出端、第四输出端,所述电源芯片的9脚通过所述电容C12接地,所述电源芯片的10、11引脚分别连接所述电阻R7、所述电阻R6的一端,所述电阻R7、所述电阻R6的另一端同时接地,所述电源芯片的14、15、12、13引脚分别为所述供电单元的第五输出端、第六输出端、第七输出端、第八输出端,所述电源芯片的16脚通过所述电容C14接地,所述电源芯片的16脚还同时与所述二极管D1、所述二极管D2的阴极连接,所述二极管D1的阳极同时与所述电阻R02的一端和所述电容C63的一端连接,所述电容C63的另一端接地,所述电阻R02的另一端同时与所述电阻R01的一端和所述电容C16的一端连接,所述电容C16的另一端接地,所述电阻R01的另一端为所述供电单元的第三供电端,所述二极管D2的阳极同时与所述电阻R03的一端和所述电容C64的一端连接,所述电容C64的另一端接地,所述电阻R03的另一端同时与所述电阻R00的一端和所述电容C15的一端连接,所述电容C15的另一端接地,所述电阻R00的另一端为所述供电单元的第四供电端。
更进一步地,所述第一切换单元包括:
电阻R25、电阻R26、电阻R27、电容C42、电容C43、电容C46和第一切换芯片;
所述第一切换芯片的1-4脚分别为所述第一切换单元的第一输入端、第二输入端、第三输入端和第四输入端,所述第一切换芯片的15、16脚分别通过所述电阻R26、所述电阻R25接地,所述第一切换芯片的14脚接地,所述第一切换芯片的15脚同时与电阻R27和所述电容C42的一端连接,所述电容C42的另一端接地,所述电阻R27的另一端为所述第一切换单元的输出端通过所述电容C43接地,所述第一切换芯片的12脚为所述第一切换单元的供电端,所述第一切换芯片的11脚为所述第一切换单元的B端,所述第一切换芯片的9脚通过所述电容C46接地;
所述第二切换单元包括:
电阻R33、电阻R34、电阻R35、电容C431、电容C57、电容C61和第二切换芯片;
所述第二切换芯片的1-4脚分别为所述第二切换单元的第一输入端、第二输入端、第三输入端和第四输入端,所述第二切换芯片的15、16脚分别通过所述电阻R34、所述电阻R33接地,所述第二切换芯片的14脚接地,所述第二切换芯片的15脚同时与电阻R35和所述电容C57的一端连接,所述电容C57的另一端接地,所述电阻R35的另一端为所述第二切换单元的输出端通过所述电容C431接地,所述第二切换芯片的12脚为所述第二切换单元的供电端,所述第二切换芯片的11脚为所述第二切换单元的D端,所述第二切换芯片的9脚通过所述电容C61接地。
更进一步地,其特征在于,所述功分单元包括:
电阻R13、电阻R14、电阻R16、电阻R17、电阻R28、电容C22、电容C24、电容C25、电容C27、电容C28;
所述电阻R17的一端为所述功分单元的第一输入端与所述电容C28的一端连接,所述电容C28的另一端为所述功分单元的第一输出端,所述电阻R17的另一端同时与所述电阻R17的一端和所述电阻R28的一端连接,所述电阻R28的另一端与所述电容C27的一端连接,所述电容C27的另一端为所述功分单元的第三输出端,所述电阻R16的一端为所述功分单元的第二输入端同时与所述电阻R14的一端和所述电阻R13的一端连接,所述电阻R16的另一端同时与所述电阻R16的一端和所述电阻R14的另一端连接,所述电阻R13的另一端同时与所述电容C22和所述电容C25的一端连接,所述电容C22的另一端接地,所述电容C25的另一端为所述功分单元的第二输出端,所述电阻R16的另一端还与所述电容C24的一端连接,所述电容C24的另一端为所述功分单元的第四输出端。
更进一步地,所述中频放大单元包括:
电阻R5、电阻R12、电阻R19、电阻R20、电阻R23、电阻R29、电阻R30、电阻R30、电阻R32、电阻R2310、电容C10、电容C21、电容C23、电容C26、电容C29、电容C30、电容C33、电容C34、电容C35、电容C36、电容C37、电容C38、电容C44、电容C45、电容C47、电容C48、电容C49、电容C50、电容C51、电容C52、电容C54、电容C55、第五开关管、第六开关管、第七开关管、第八开关管;
所述第五开关管的控制端为所述中频放大单元的第一输入端与所述电阻R19的一端连接,所述电阻R19的另一端为所述中频放大单元的第一输出端通过所述电容C29接地,所述第五开关管的输入端与所述电阻R20的一端连接,所述电阻R20的另一端为所述中频放大单元的第二输入端通过所述电容C30接地,所述第五开关管的输出端接地,所述第五开关管的输入端还同时与所述电容C33、所述电容C34、所述电容C37的一端连接,所述第六开关管的控制端为所述中频放大单元的第二输入端与所述电阻R29的一端连接,所述电阻R29的另一端为所述中频放大单元的第四输出端通过所述电容C45接地,所述第六开关管的输入端与所述电阻R2310的一端连接,所述电阻R2310的另一端为所述中频放大单元的第三输入端通过所述电容C44接地,所述第六开关管的输出端接地,所述第六开关管的输入端还同时与所述电容C35、所述电容C36的一端和所述电容C37的另一端连接,所述电容C33、所述电容C34、所述电容C35、所述电容C36的另一端均与所述电容C38的一端连接,所述电容C38的一端还通过所述电阻R23接地,所述电容C38的另一端为所述中频放大单元的第一中频输出端;
所述第七开关管的控制端为所述中频放大单元的第三输入端与所述电阻R5的一端连接,所述电阻R5的另一端为所述中频放大单元的第五输出端通过所述电容C10接地,所述第七开关管的输入端与所述电阻R30的一端连接,所述电阻R30的另一端为所述中频放大单元的第六输出端通过所述电容C47接地,所述第七开关管的控制端通过所述电容C26接地,所述第七开关管的输出端接地,所述第七开关管的输出端还与所述电容C54的一端连接,所述电容C54的另一端为所述中频放大单元的第七输出端与所述电阻R31的一端连接,所述第七开关管的输入端还同时与所述电容C48、所述电容C49、所述电容C52的一端连接,所述第八开关管的控制端为所述中频放大单元的第四输入端同时与所述电阻R12和所述电容C23的一端连接,所述电容C23的另一端接地,所述电阻R12的另一端为所述中频放大单元的第八输出端通过所述电容C21接地,所述第八开关管的输入端与所述电阻R31的另一端连接,所述第八开关管的输出端接地,所述第八开关管的输入端还同时与所述电容C50、所述电容C51的一端和所述电容C52的另一端连接,所述电容C48、所述电容C49、所述电容C50、所述电容C51的另一端均与所述电容C55的一端连接,所述电容C55的一端还通过所述电阻R32接地,所述电容C55的另一端为所述中频放大单元的第二中频输出端。
更进一步地,所述第一射频放大单元包括:
电阻R1、电阻R2、电阻R3、电阻R4、电容C1、电容C2、电容C3、电容C6、电容C7、电容C8、电容C9、第一开关管和第二开关管;
所述第一开关管的控制端为所述第一射频放大单元的输入端与所述电阻R1的一端连接,所述电阻R1的另一端为所述第一射频放大单元的第一供电端通过所述电容C1接地,所述第一开关管的输出端接地,所述第一开关管的输入端同时与所述电容C6和所述电容C7的一端连接,所述第一开关管的输入端还同时与所述电容C3的一端和所述电阻R2的一端连接,所述电容C3的另一端接地,所述电阻R2的另一端为所述第一射频放大单元的第二供电端通过所述电容C2接地,所述电容C6和所述电容C7的另一端均同时与所述第二开关管的控制端和所述电阻R3的一端连接,所述电阻R3的另一端为所述第一射频放大单元的第三供电端通过所述电容C8接地,所述第二开关管的输出端接地,所述第二开关管的输入端为所述第一射频放大单元的输出端与所述电阻R4的一端连接,所述电阻R4的另一端为所述第一射频放大单元的第四供电端通过所述电容C9接地;
所述第二射频放大单元包括:
电阻R8、电阻R9、电阻R10、电阻R11、电容C11、电容C13、电容C17、电容C18、电容C19、电容C20、第三开关管和第四开关管;
所述第三开关管的控制端为所述第二射频放大单元的输入端与所述电阻R8的一端连接,所述电阻R8的另一端为所述第二射频放大单元的第一供电端通过所述电容C11接地,所述第三开关管的输出端接地,所述第三开关管的输入端同时与所述电容C18和所述电容C19的一端连接,所述第三开关管的输入端还与所述电阻R9的一端连接,所述电阻R9的另一端为所述第二射频放大单元的第二供电端通过所述电容C13接地,所述电容C18和所述电容C19的另一端均同时与所述第四开关管的控制端和所述电阻R10的一端连接,所述电阻R10的另一端为所述第二射频放大单元的第三供电端通过所述电容C17接地,所述第四开关管的输出端接地,所述第四开关管的输入端为所述第二射频放大单元的输出端与所述电阻R11的一端连接,所述电阻R11的另一端为所述第二射频放大单元的第四供电端通过所述电容C20接地。
更进一步地,所述第一起振单元包括:
电阻R21、电阻R22、电容C31、电容C32、电容C39、电容C40、电容C41、第一晶振和第一起振芯片;
所述第一起振芯片的8、9脚同时为所述第一起振单元的输入端,所述第一起振芯片的1、3、7脚接地,所述第一起振芯片的4、5脚分别连接于所述第一晶振的两端,所述第一起振芯片的2脚与所述电容C31的一端连接,所述电容C31的另一端与所述电阻R21的一端连接,所述电阻R21的另一端为所述第一起振单元的输出端,所述第一起振芯片的射频接地引脚接地,所述第一起振芯片的电源引脚为所述第一起振单元的供电端通过所述电容C32接地,所述第一起振芯片的外接锁相环引脚同时与所述电容C39、所述电容C41的一端连接,所述电容C41的另一端与所述电阻R22的一端连接,所述电阻R22的另一端同时与所述第一起振芯片的高点振荡控制引脚、所述电容C39的另一端、所述电容C40的一端连接,所述电容C40的另一端接地;
所述第二起振单元包括:
电阻R36、电阻R37、电容C53、电容C56、电容C58、电容C59、电容C60、第二晶振和第二起振芯片;
所述第二起振芯片的8、9脚同时为所述第二起振单元的输入端,所述第二起振芯片的1、3、7脚接地,所述第二起振芯片的4、5脚分别连接于所述第二晶振的两端,所述第二起振芯片的2脚与所述电容C60的一端连接,所述电容C60的另一端与所述电阻R37的一端连接,所述电阻R37的另一端为所述第二起振单元的输出端,所述第二起振芯片的射频接地引脚接地,所述第二起振芯片的电源引脚为所述第二起振单元的供电端通过所述电容C32接地,所述第二起振芯片的外接锁相环引脚同时与所述电容C58、所述电容C59的一端连接,所述电容C58的另一端与所述电阻R36的一端连接,所述电阻R36的另一端同时与所述第二起振芯片的高点振荡控制引脚、所述电容C59的另一端、所述电容C56的一端连接,所述电容C56的另一端接地。
更进一步地,所述电路还包括:
通过切换高、低本振频率输出第三路射频分频信号的第三切换单元,所述第三切换单元的输入端组与所述中频放大单元的第三组输出端连接,所述第三切换单元的供电端与所述供电单元的第五供电端连接;
为所述第三切换单元提供高、低本振频率的第三起振单元,所述第三起振单元的输入端与所述中频放大单元的第三中频输出端连接,所述第三起振单元的输出端与所述第三切换单元的输出端连接。
本实用新型实施例的另一目的在于,提供一种包括上述防串扰多频分频电路的微波变频器。
本实用新型实施例直接将多个切换单元直接连接到供电单元上,直接由切换单元输出+5V电压给供电单元,使供电单元为整机提供电源电压,使多输出分频信号及电源电压分别经各自滤波电路流经单一二极管直接给供电单元供电,由于二极管单向导通特性,故可避免多路电源电压及信号干扰和反窜。同时由于未采用抗干扰电路和稳压芯片,降低了产品的成本和功耗。
附图说明
图1为本实用新型实施例提供的防串扰多频分频电路的结构图;
图2为本实用新型实施例提供的防串扰多频分频电路中第一射频放大单元、第二射频放大单元和供电单元的示例电路结构图;
图3为本实用新型实施例提供的防串扰多频分频电路中功分单元的示例电路结构图;
图4为本实用新型实施例提供的防串扰多频分频电路中中频放大单元、第一切换单元、第二切换单元、第一起振单元和第二起振单元的示例电路结构图;
图5为本实用新型实施例提供的防串扰多频分频电路中电源芯片的引脚示意图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。此外,下面所描述的本实用新型各个实施方式中所涉及到的技术特征只要彼此之间未构成冲突就可以相互组合。
本实用新型实施例直接将多个切换单元直接连接到供电单元上,直接由切换单元输出+5V电压给供电单元,使供电单元为整机提供电源电压,使多输出分频信号及电源电压分别经各自滤波电路流经单一二极管直接给供电单元供电,由于二极管单向导通特性,故可避免多路电源电压及信号干扰和反窜。同时由于未采用抗干扰电路和稳压芯片,降低了产品的成本和功耗。
图1示出了本实用新型第一实施例提供的防串扰多频分频电路的结构,为了便于说明,仅示出了与本实用新型相关的部分。
作为本实用新型一实施例,该防串扰多频分频电路可以应用于各种微波变频器中。
该防串扰多频分频电路包括:
第一射频放大单元101,用于放大其输入端接收的水平射频信号IP/H;
第二射频放大单元102:用于放大其输入端接收的垂直射频信号IP/V;
供电单元200,用于为第一射频放大单元101、第二射频放大单元102提供电源电压,供电单元200的第一组供电输出端与第一射频放大单元101的供电输入端组连接,供电单元200的第二组供电输出端与第二射频放大单元102的供电输入端组连接;
功分单元300,用于将放大后的水平、垂直射频信号分别转化为多路射频信号,功分单元300的第一、第二输入端分别与第一、第二射频放大单元102的输出端连接;
中频放大单元400,用于将功分后的多路射频信号或中频信号进行放大处理,生成高强度的中频信号,中频放大单元400的输入端组与功分单元300的输出端组对应连接;
第一切换单元501,用于通过切换高、低本振频率输出第一路射频分频信号,第一切换单元501的输入端组与中频放大单元400的第一组输出端连接,第一切换单元501的供电端与供电单元200的第三供电端连接;
第二切换单元502,用于通过切换高、低本振频率输出第二路射频分频信号,第二切换单元502的输入端组与中频放大单元400的第二组输出端连接,第二切换单元502的供电端与供电单元200的第四供电端连接;
第一起振单元601,用于为第一切换单元501提供高、低本振频率,第一起振单元601的输入端与中频放大单元400的第一中频输出端连接,第一起振单元601的输出端与第一切换单元501的输出端连接,第一起振单元601的供电端与第一切换单元501的电源端连接;
第二起振单元602,用于为第二切换单元502提供高、低本振频率,第二起振单元602的输入端与中频放大单元400的第二中频输出端连接,第二起振单元602的输出端与第二切换单元502的输出端连接,第二起振单元602的供电端与第二切换单元502的电源端连接。
作为本实用新型一实施例,该防串扰多频分频电路还可以包括:
第三切换单元,用于通过切换高、低本振频率输出第三路射频分频信号,第三切换单元的输入端组与中频放大单元400的第三组输出端连接,第三切换单元的供电端与供电单元200的第五供电端连接;
第三起振单元,用于为第三切换单元提供高、低本振频率,第三起振单元的输入端与中频放大单元400的第三中频输出端连接,第三起振单元的输出端与第三切换单元的输出端连接,第三起振单元的供电端与第三切换单元的电源端连接。
当然,本实施例并不限定射频分频信号的输出数量。
在本实用新型实施例中,第一起振单元601、第二起振单元602通过晶振J1、J2(参考图4)共同核振产生出电路所需要的9.75GHZ/10.6GHZ本振频率,并分别提供给第一切换单元501、第二切换单元502,第一切换单元501、第二切换单元502通过电源端向第一起振单元601、第二起振单元602供电,第一切换单元501、第二切换单元502根据接收机输出的O/22kHz脉冲来分别选择其低、高本振,同时还可用***接收机的13/18V电压切换水平或垂直极化的卫星信号,实现Ku波段节目全频带接收。
在第一切换单元501、第二切换单元502通电工作时,其元件本身产生0-22K切换信号,在现有技术中若第一切换单元501、第二切换单元502同时工作时,22K信号在第一切换单元501、第二切换单元502所工作的电路就会相互反串,造成电压干扰,因此现有技术通过在切换单元和供电单元之间增加抗干扰电路,并在每个分频信号输出端增加稳压芯片进行稳压来避免电压干扰,功耗非常大。
而本实用新型实施例直接将多个切换单元直接连接到供电单元上,直接由切换单元输出+5V电压给供电单元,使供电单元为整机提供电源电压,使多输出分频信号及电源电压分别经各自滤波电路流经单一二极管直接给供电单元供电,由于二极管单向导通特性,故可避免多路电源电压及信号干扰和反窜。同时由于未采用抗干扰电路和稳压芯片,降低了产品的成本和功耗。
图2示出了本实用新型实施例提供的防串扰多频分频电路中第一射频放大单元、第二射频放大单元和供电单元的示例电路结构,为了便于说明,仅示出了与本实用新型相关的部分。
作为本实用新型一实施例,第一射频放大单元101的供电输入端组包括第一供电端、第二供电端、第三供电端和第四供电端;
第一射频放大单元101包括:
电阻R1、电阻R2、电阻R3、电阻R4、电容C1、电容C2、电容C3、电容C6、电容C7、电容C8、电容C9、第一开关管Q1和第二开关管Q2;
第一开关管Q1的控制端为第一射频放大单元101的输入端与电阻R1的一端连接,电阻R1的另一端为第一射频放大单元101的第一供电端通过电容C1接地,第一开关管Q1的输出端接地,第一开关管Q1的输入端同时与电容C6和电容C7的一端连接,第一开关管Q1的输入端还同时与电容C3的一端和电阻R2的一端连接,电容C3的另一端接地,电阻R2的另一端为第一射频放大单元101的第二供电端通过电容C2接地,电容C6和电容C7的另一端均同时与第二开关管Q2的控制端和电阻R3的一端连接,电阻R3的另一端为第一射频放大单元101的第三供电端通过电容C8接地,第二开关管Q2的输出端接地,第二开关管Q2的输入端为第一射频放大单元101的输出端与电阻R4的一端连接,电阻R4的另一端为第一射频放大单元101的第四供电端通过电容C9接地;
作为本实用新型一实施例,第二射频放大单元102的供电输入端组包括第一供电端、第二供电端、第三供电端和第四供电端;
第二射频放大单元102包括:
电阻R8、电阻R9、电阻R10、电阻R11、电容C11、电容C13、电容C17、电容C18、电容C19、电容C20、第三开关管Q3和第四开关管Q4;
第三开关管Q3的控制端为第二射频放大单元102的输入端与电阻R8的一端连接,电阻R8的另一端为第二射频放大单元102的第一供电端通过电容C11接地,第三开关管Q3的输出端接地,第三开关管Q3的输入端同时与电容C18和电容C19的一端连接,第三开关管Q3的输入端还与电阻R9的一端连接,电阻R9的另一端为第二射频放大单元102的第二供电端通过电容C13接地,电容C18和电容C19的另一端均同时与第四开关管Q4的控制端和电阻R10的一端连接,电阻R10的另一端为第二射频放大单元102的第三供电端通过电容C17接地,第四开关管Q4的输出端接地,第四开关管Q4的输入端为第二射频放大单元102的输出端与电阻R11的一端连接,电阻R11的另一端为第二射频放大单元102的第四供电端通过电容C20接地。
作为本实用新型一实施例,供电单元200的第一组供电输出端包括第一输出端、第二输出端、第三输出端、第四输出端,供电单元200的第二组供电输出端包括第五输出端、第六输出端、第七输出端、第八输出端;
供电单元200包括:
电阻R00、电阻R01、电阻R02、电阻R03、电阻R06、电阻R7、电容C4、电容C12、电容C14、电容C15、电容C16、电容C63、电容C64、二极管D1、二极管D2和电源芯片U5;
电容C4的两端分别连接电源芯片U5的8脚和7脚,电源芯片U5的5脚接地,电源芯片U5的4-1脚分别为供电单元200的第一输出端、第二输出端、第三输出端、第四输出端,电源芯片U5的9脚通过电容C12接地,电源芯片U5的10、11引脚分别连接电阻R7、电阻R6的一端,电阻R7、电阻R6的另一端同时接地,电源芯片U5的14、15、12、13引脚分别为供电单元200的第五输出端、第六输出端、第七输出端、第八输出端,电源芯片U5的16脚通过电容C14接地,电源芯片U5的16脚还同时与二极管D1、二极管D2的阴极连接,二极管D1的阳极同时与电阻R02的一端和电容C63的一端连接,电容C63的另一端接地,电阻R02的另一端同时与电阻R01的一端和电容C16的一端连接,电容C16的另一端接地,电阻R01的另一端为供电单元200的第三供电端,二极管D2的阳极同时与电阻R03的一端和电容C64的一端连接,电容C64的另一端接地,电阻R03的另一端同时与电阻R00的一端和电容C15的一端连接,电容C15的另一端接地,电阻R00的另一端为供电单元200的第四供电端。
该电源芯片U5优选为UTC L8400型电源芯片,其中芯片引脚图参见图5,电源芯片U5的1脚、3脚、15脚、13脚分别为第一电压输出引脚D1、第二电压输出引脚D2、第三电压输出引脚D3、第四电压输出引脚D4,2脚、4脚、14脚、12脚分别为第一电压输入引脚G1、第二电压输入引脚G2、第三电压输入引脚G3、第四电压输入引脚G4,5脚为接地引脚GND,6脚为非选择引脚N/C,7脚、8脚为两外接电容引脚CNB1、CNB2,9脚为又一外接电容引脚CSUB,10脚和11脚为两外接电阻引脚RCAL1、RCAL2,16脚为电源引脚Vcc。
图3示出了本实用新型实施例提供的防串扰多频分频电路中功分单元的示例电路结构,为了便于说明,仅示出了与本实用新型相关的部分。
作为本实用新型一实施例,功分单元300的输出端组包括第一输出端、第二输出端、第三输出端和第四输出端;
功分单元300包括:
电阻R13、电阻R14、电阻R16、电阻R17、电阻R28、电容C22、电容C24、电容C25、电容C27、电容C28;
电阻R17的一端为功分单元300的第一输入端与电容C28的一端连接,电容C28的另一端为功分单元300的第一输出端,电阻R17的另一端同时与电阻R17的一端和电阻R28的一端连接,电阻R28的另一端与电容C27的一端连接,电容C27的另一端为功分单元300的第三输出端,电阻R16的一端为功分单元300的第二输入端同时与电阻R14的一端和电阻R13的一端连接,电阻R16的另一端同时与电阻R16的一端和电阻R14的另一端连接,电阻R13的另一端同时与电容C22和电容C25的一端连接,电容C22的另一端接地,电容C25的另一端为功分单元300的第二输出端,电阻R16的另一端还与电容C24的一端连接,电容C24的另一端为功分单元300的第四输出端。
图4示出了本实用新型实施例提供的防串扰多频分频电路中中频放大单元、第一切换单元、第二切换单元、第一起振单元和第二起振单元的示例电路结构,为了便于说明,仅示出了与本实用新型相关的部分。
作为本实用新型一实施例,中频放大单元400的输入端组包括第一输入端、第二输入端、第三输入端、第四输入端,中频放大单元400的第一组输出端包括第一输出端、第二输出端、第三输出端、第四输出端,中频放大单元400的第二组输出端包括第五输出端、第六输出端、第七输出端、第八输出端;
中频放大单元400包括:
电阻R5、电阻R12、电阻R19、电阻R20、电阻R23、电阻R29、电阻R30、电阻R30、电阻R32、电阻R2310、电容C10、电容C21、电容C23、电容C26、电容C29、电容C30、电容C33、电容C34、电容C35、电容C36、电容C37、电容C38、电容C44、电容C45、电容C47、电容C48、电容C49、电容C50、电容C51、电容C52、电容C54、电容C55、第五开关管Q5、第六开关管Q6、第七开关管Q7、第八开关管Q8;
第五开关管Q5的控制端为中频放大单元400的第一输入端与电阻R19的一端连接,电阻R19的另一端为中频放大单元400的第一输出端通过电容C29接地,第五开关管Q5的输入端与电阻R20的一端连接,电阻R20的另一端为中频放大单元400的第二输入端通过电容C30接地,第五开关管Q5的输出端接地,第五开关管Q5的输入端还同时与电容C33、电容C34、电容C37的一端连接,第六开关管Q6的控制端为中频放大单元400的第二输入端与电阻R29的一端连接,电阻R29的另一端为中频放大单元400的第四输出端通过电容C45接地,第六开关管Q6的输入端与电阻R2310的一端连接,电阻R2310的另一端为中频放大单元400的第三输入端通过电容C44接地,第六开关管Q6的输出端接地,第六开关管Q6的输入端还同时与电容C35、电容C36的一端和电容C37的另一端连接,电容C33、电容C34、电容C35、电容C36的另一端均与电容C38的一端连接,电容C38的一端还通过电阻R23接地,电容C38的另一端为中频放大单元400的第一中频输出端;
第七开关管Q7的控制端为中频放大单元400的第三输入端与电阻R5的一端连接,电阻R5的另一端为中频放大单元400的第五输出端通过电容C10接地,第七开关管Q7的输入端与电阻R30的一端连接,电阻R30的另一端为中频放大单元400的第六输出端通过电容C47接地,第七开关管Q7的控制端通过电容C26接地,第七开关管Q7的输出端接地,第七开关管Q7的输出端还与电容C54的一端连接,电容C54的另一端为中频放大单元400的第七输出端与电阻R31的一端连接,第七开关管Q7的输入端还同时与电容C48、电容C49、电容C52的一端连接,第八开关管Q8的控制端为中频放大单元400的第四输入端同时与电阻R12和电容C23的一端连接,电容C23的另一端接地,电阻R12的另一端为中频放大单元400的第八输出端通过电容C21接地,第八开关管Q8的输入端与电阻R31的另一端连接,第八开关管Q8的输出端接地,第八开关管Q8的输入端还同时与电容C50、电容C51的一端和电容C52的另一端连接,电容C48、电容C49、电容C50、电容C51的另一端均与电容C55的一端连接,电容C55的一端还通过电阻R32接地,电容C55的另一端为中频放大单元400的第二中频输出端。
作为本实用新型一实施例,第一切换单元501的输入端组包括第一输入端、第二输入端、第三输入端和第四输入端;
第一切换单元501包括:
电阻R25、电阻R26、电阻R27、电容C42、电容C43、电容C46和第一切换芯片U2;
第一切换芯片U2的1-4脚分别为第一切换单元501的第一输入端、第二输入端、第三输入端和第四输入端,第一切换芯片U2的15、16脚分别通过电阻R26、电阻R25接地,第一切换芯片U2的14脚接地,第一切换芯片U2的15脚同时与电阻R27和电容C42的一端连接,电容C42的另一端接地,电阻R27的另一端为第一切换单元501的输出端通过电容C43接地,第一切换芯片U2的12脚为第一切换单元501的供电端,第一切换芯片U2的11脚为第一切换单元501的B端,第一切换芯片U2的9脚通过电容C46接地;
作为本实用新型一实施例,第二切换单元502的输入端组包括第一输入端、第二输入端、第三输入端和第四输入端;
第二切换单元502包括:
电阻R33、电阻R34、电阻R35、电容C431、电容C57、电容C61和第二切换芯片U4;
第二切换芯片U4的1-4脚分别为第二切换单元502的第一输入端、第二输入端、第三输入端和第四输入端,第二切换芯片U4的15、16脚分别通过电阻R34、电阻R33接地,第二切换芯片U4的14脚接地,第二切换芯片U4的15脚同时与电阻R35和电容C57的一端连接,电容C57的另一端接地,电阻R35的另一端为第二切换单元502的输出端通过电容C431接地,第二切换芯片U4的12脚为第二切换单元502的供电端,第二切换芯片U4的11脚为第二切换单元502的D端,第二切换芯片U4的9脚通过电容C61接地。
在本实用新型实施例中,该第一切换芯片U2和第二切换芯片U4均可以优选为ZXNB4200切换芯片,其中第一切换芯片U2和第二切换芯片U4的功能引脚相同,如下:
1脚、4脚、6脚、8脚分别为第一至第四电压输入引脚,2脚、3脚、5脚、7脚分别为第一至第四电压输出引脚;
9脚为外接电容引脚,10脚为低点振荡控制引脚,11脚为高点振荡控制引脚,12脚为电源输出引脚,13脚为高频输入引脚,14脚为接地引脚,15脚和16脚为两外接电阻引脚。
作为本实用新型一实施例,第一起振单元601包括:
电阻R21、电阻R22、电容C31、电容C32、电容C39、电容C40、电容C41、第一晶振J1和第一起振芯片U1;
第一起振芯片U1的8、9脚同时为第一起振单元601的输入端,第一起振芯片U1的1、3、7脚接地,第一起振芯片U1的4、5脚分别连接于第一晶振J1的两端,第一起振芯片U1的2脚与电容C31的一端连接,电容C31的另一端与电阻R21的一端连接,电阻R21的另一端为第一起振单元601的输出端,第一起振芯片U1的射频接地引脚接地,第一起振芯片U1的电源引脚为第一起振单元601的供电端(A)通过电容C32接地,第一起振芯片U1的外接锁相环引脚同时与电容C39、电容C41的一端连接,电容C41的另一端与电阻R22的一端连接,电阻R22的另一端同时与第一起振芯片U1的高点振荡控制引脚、电容C39的另一端、电容C40的一端连接,电容C40的另一端接地。
作为本实用新型一实施例,第二起振单元602包括:
电阻R36、电阻R37、电容C53、电容C56、电容C58、电容C59、电容C60、第二晶振J2和第二起振芯片U3;
第二起振芯片U3的8、9脚同时为第二起振单元602的输入端,第二起振芯片U3的1、3、7脚接地,第二起振芯片U3的4、5脚分别连接于第二晶振J2的两端,第二起振芯片U3的2脚与电容C60的一端连接,电容C60的另一端与电阻R37的一端连接,电阻R37的另一端为第二起振单元602的输出端,第二起振芯片U3的射频接地引脚接地,第二起振芯片U3的电源引脚为第二起振单元602的供电端(C)通过电容C32接地,第二起振芯片U3的外接锁相环引脚同时与电容C58、电容C59的一端连接,电容C58的另一端与电阻R36的一端连接,电阻R36的另一端同时与第二起振芯片U3的高点振荡控制引脚、电容C59的另一端、电容C56的一端连接,电容C56的另一端接地。
在本实用新型实施例中,该第一起振芯片U1和第二起振芯片U3均可以优选为1017振荡芯片,其中第一起振芯片U1和第二起振芯片U3的功能引脚相同,如下:
1脚、3脚、7脚、10脚、11脚均为接地引脚,2脚为外接电容引脚,4脚、5脚为外接晶振引脚,6脚为接地引脚,8脚、12脚为非选择引脚,9脚为射频引脚;
另外该芯片还具有电源引脚、射频接地引脚、高点振荡控制引脚和外接锁相环引脚。
在本实用新型实施例中,芯片U2、U4端口A/C直接提供+5V电压分别经R01、R02/R00、R03连接后分别由电容C16、C63/C15、C64滤波后经二极管1N4148D1、D2给供电IC U5D8400供电,由于芯片U2、U4为切换IC,它将会将电压和芯片切换的0-22K信号一并输送至芯片U5,此时会造成电压和22K信号反串干扰而无法正常工作,此时增加电容C16、C63/C15、C64将电压信号杂信号虑掉并利用二极管1N4148D1、D2的单向导通性能将单一输出电压和0-22K信号单独输入并在输出后阻断其信号干扰从而实现阻断信号干扰的目的。
本实用新型实施例的另一目的在于,提供一种包括上述防串扰多频分频电路的微波变频器。
本实用新型实施例直接将多个切换单元直接连接到供电单元上,直接由切换单元输出+5V电压给供电单元,使供电单元为整机提供电源电压,使多输出分频信号及电源电压分别经各自滤波电路流经单一二极管直接给供电单元供电,由于二极管单向导通特性,故可避免多路电源电压及信号干扰和反窜。同时由于未采用抗干扰电路和稳压芯片,降低了产品的成本和功耗,减少产品散热,提高产品使用寿命。
以上仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。
Claims (9)
1.一种防串扰多频分频电路,其特征在于,所述电路包括:
放大其输入端接收的水平射频信号的第一射频放大单元,所述第一射频放大单元的供电输入端组包括第一供电端、第二供电端、第三供电端和第四供电端;
放大其输入端接收的垂直射频信号的第二射频放大单元,所述第二射频放大单元的供电输入端组包括第一供电端、第二供电端、第三供电端和第四供电端;
为所述第一、第二射频放大单元提供电源电压的供电单元,所述供电单元的第一组供电输出端与所述第一射频放大单元的供电输入端组连接,所述供电单元的第二组供电输出端与所述第二射频放大单元的供电输入端组连接,所述供电单元的第一组供电输出端包括第一输出端、第二输出端、第三输出端、第四输出端,所述供电单元的第二组供电输出端包括第五输出端、第六输出端、第七输出端、第八输出端;
将放大后的水平、垂直射频信号分别转化为多路射频信号的功分单元,所述功分单元的第一、第二输入端分别与所述第一、第二射频放大单元的输出端连接,所述功分单元的输出端组包括第一输出端、第二输出端、第三输出端和第四输出端;
将功分后的多路射频信号或中频信号进行放大处理的中频放大单元,生成高强度的中频信号,所述中频放大单元的输入端组与所述功分单元的输出端组对应连接,所述中频放大单元的输入端组包括第一输入端、第二输入端、第三输入端、第四输入端,所述中频放大单元的第一组输出端包括第一输出端、第二输出端、第三输出端、第四输出端,所述中频放大单元的第二组输出端包括第五输出端、第六输出端、第七输出端、第八输出端;
通过切换高、低本振频率输出第一路射频分频信号,并控制所述供电单元输出电源电压的第一切换单元,所述第一切换单元的输入端组与所述中频放大 单元的第一组输出端连接,所述第一切换单元的供电端与所述供电单元的第三供电端连接,所述第一切换单元的输入端组包括第一输入端、第二输入端、第三输入端和第四输入端;
通过切换高、低本振频率输出第二路射频分频信号,并控制所述供电单元输出电源电压的第二切换单元,所述第二切换单元的输入端组与所述中频放大单元的第二组输出端连接,所述第二切换单元的供电端与所述供电单元的第四供电端连接,所述第二切换单元的输入端组包括第一输入端、第二输入端、第三输入端和第四输入端;
为所述第一切换单元提供高、低本振频率的第一起振单元,所述第一起振单元的输入端与所述中频放大单元的第一中频输出端连接,所述第一起振单元的输出端与所述第一切换单元的输出端连接,所述第一起振单元的供电端与所述第一切换单元的电源端连接;
为所述第二切换单元提供高、低本振频率的第二起振单元,所述第二起振单元的输入端与所述中频放大单元的第二中频输出端连接,所述第二起振单元的输出端与所述第二切换单元的输出端连接,所述第二起振单元的供电端端与所述第二切换单元的电源端端连接。
2.如权利要求1所述的电路,其特征在于,所述供电单元包括:
电阻R00、电阻R01、电阻R02、电阻R03、电阻R06、电阻R7、电容C4、电容C12、电容C14、电容C15、电容C16、电容C63、电容C64、二极管D1、二极管D2和电源芯片;
所述电容C4的两端分别连接所述电源芯片的8脚和7脚,所述电源芯片的5脚接地,所述电源芯片的4-1脚分别为所述供电单元的第一输出端、第二输出端、第三输出端、第四输出端,所述电源芯片的9脚通过所述电容C12接地,所述电源芯片的10、11引脚分别连接所述电阻R7、所述电阻R6的一端,所述电阻R7、所述电阻R6的另一端同时接地,所述电源芯片的14、15、12、13引脚分别为所述供电单元的第五输出端、第六输出端、第七输出端、第八输 出端,所述电源芯片的16脚通过所述电容C14接地,所述电源芯片的16脚还同时与所述二极管D1、所述二极管D2的阴极连接,所述二极管D1的阳极同时与所述电阻R02的一端和所述电容C63的一端连接,所述电容C63的另一端接地,所述电阻R02的另一端同时与所述电阻R01的一端和所述电容C16的一端连接,所述电容C16的另一端接地,所述电阻R01的另一端为所述供电单元的第三供电端,所述二极管D2的阳极同时与所述电阻R03的一端和所述电容C64的一端连接,所述电容C64的另一端接地,所述电阻R03的另一端同时与所述电阻R00的一端和所述电容C15的一端连接,所述电容C15的另一端接地,所述电阻R00的另一端为所述供电单元的第四供电端。
3.如权利要求2所述的电路,其特征在于,所述第一切换单元包括:
电阻R25、电阻R26、电阻R27、电容C42、电容C43、电容C46和第一切换芯片;
所述第一切换芯片的1-4脚分别为所述第一切换单元的第一输入端、第二输入端、第三输入端和第四输入端,所述第一切换芯片的15、16脚分别通过所述电阻R26、所述电阻R25接地,所述第一切换芯片的14脚接地,所述第一切换芯片的15脚同时与电阻R27和所述电容C42的一端连接,所述电容C42的另一端接地,所述电阻R27的另一端为所述第一切换单元的输出端通过所述电容C43接地,所述第一切换芯片的12脚为所述第一切换单元的供电端,所述第一切换芯片的11脚为所述第一切换单元的B端,所述第一切换芯片的9脚通过所述电容C46接地;
所述第二切换单元包括:
电阻R33、电阻R34、电阻R35、电容C431、电容C57、电容C61和第二切换芯片;
所述第二切换芯片的1-4脚分别为所述第二切换单元的第一输入端、第二输入端、第三输入端和第四输入端,所述第二切换芯片的15、16脚分别通过所述电阻R34、所述电阻R33接地,所述第二切换芯片的14脚接地,所述第二 切换芯片的15脚同时与电阻R35和所述电容C57的一端连接,所述电容C57的另一端接地,所述电阻R35的另一端为所述第二切换单元的输出端通过所述电容C431接地,所述第二切换芯片的12脚为所述第二切换单元的供电端,所述第二切换芯片的11脚为所述第二切换单元的D端,所述第二切换芯片的9脚通过所述电容C61接地。
4.如权利要求3所述的电路,其特征在于,所述功分单元包括:
电阻R13、电阻R14、电阻R16、电阻R17、电阻R28、电容C22、电容C24、电容C25、电容C27、电容C28;
所述电阻R17的一端为所述功分单元的第一输入端与所述电容C28的一端连接,所述电容C28的另一端为所述功分单元的第一输出端,所述电阻R17的另一端同时与所述电阻R17的一端和所述电阻R28的一端连接,所述电阻R28的另一端与所述电容C27的一端连接,所述电容C27的另一端为所述功分单元的第三输出端,所述电阻R16的一端为所述功分单元的第二输入端同时与所述电阻R14的一端和所述电阻R13的一端连接,所述电阻R16的另一端同时与所述电阻R16的一端和所述电阻R14的另一端连接,所述电阻R13的另一端同时与所述电容C22和所述电容C25的一端连接,所述电容C22的另一端接地,所述电容C25的另一端为所述功分单元的第二输出端,所述电阻R16的另一端还与所述电容C24的一端连接,所述电容C24的另一端为所述功分单元的第四输出端。
5.如权利要求3所述的电路,其特征在于,所述中频放大单元包括:
电阻R5、电阻R12、电阻R19、电阻R20、电阻R23、电阻R29、电阻R30、电阻R30、电阻R32、电阻R2310、电容C10、电容C21、电容C23、电容C26、电容C29、电容C30、电容C33、电容C34、电容C35、电容C36、电容C37、电容C38、电容C44、电容C45、电容C47、电容C48、电容C49、电容C50、电容C51、电容C52、电容C54、电容C55、第五开关管、第六开关管、第七开关管、第八开关管;
所述第五开关管的控制端为所述中频放大单元的第一输入端与所述电阻R19的一端连接,所述电阻R19的另一端为所述中频放大单元的第一输出端通过所述电容C29接地,所述第五开关管的输入端与所述电阻R20的一端连接,所述电阻R20的另一端为所述中频放大单元的第二输入端通过所述电容C30接地,所述第五开关管的输出端接地,所述第五开关管的输入端还同时与所述电容C33、所述电容C34、所述电容C37的一端连接,所述第六开关管的控制端为所述中频放大单元的第二输入端与所述电阻R29的一端连接,所述电阻R29的另一端为所述中频放大单元的第四输出端通过所述电容C45接地,所述第六开关管的输入端与所述电阻R2310的一端连接,所述电阻R2310的另一端为所述中频放大单元的第三输入端通过所述电容C44接地,所述第六开关管的输出端接地,所述第六开关管的输入端还同时与所述电容C35、所述电容C36的一端和所述电容C37的另一端连接,所述电容C33、所述电容C34、所述电容C35、所述电容C36的另一端均与所述电容C38的一端连接,所述电容C38的一端还通过所述电阻R23接地,所述电容C38的另一端为所述中频放大单元的第一中频输出端;
所述第七开关管的控制端为所述中频放大单元的第三输入端与所述电阻R5的一端连接,所述电阻R5的另一端为所述中频放大单元的第五输出端通过所述电容C10接地,所述第七开关管的输入端与所述电阻R30的一端连接,所述电阻R30的另一端为所述中频放大单元的第六输出端通过所述电容C47接地,所述第七开关管的控制端通过所述电容C26接地,所述第七开关管的输出端接地,所述第七开关管的输出端还与所述电容C54的一端连接,所述电容C54的另一端为所述中频放大单元的第七输出端与所述电阻R31的一端连接,所述第七开关管的输入端还同时与所述电容C48、所述电容C49、所述电容C52的一端连接,所述第八开关管的控制端为所述中频放大单元的第四输入端同时与所述电阻R12和所述电容C23的一端连接,所述电容C23的另一端接地,所述电阻R12的另一端为所述中频放大单元的第八输出端通过所述电容C21接 地,所述第八开关管的输入端与所述电阻R31的另一端连接,所述第八开关管的输出端接地,所述第八开关管的输入端还同时与所述电容C50、所述电容C51的一端和所述电容C52的另一端连接,所述电容C48、所述电容C49、所述电容C50、所述电容C51的另一端均与所述电容C55的一端连接,所述电容C55的一端还通过所述电阻R32接地,所述电容C55的另一端为所述中频放大单元的第二中频输出端。
6.如权利要求3所述的电路,其特征在于,所述第一射频放大单元包括:
电阻R1、电阻R2、电阻R3、电阻R4、电容C1、电容C2、电容C3、电容C6、电容C7、电容C8、电容C9、第一开关管和第二开关管;
所述第一开关管的控制端为所述第一射频放大单元的输入端与所述电阻R1的一端连接,所述电阻R1的另一端为所述第一射频放大单元的第一供电端通过所述电容C1接地,所述第一开关管的输出端接地,所述第一开关管的输入端同时与所述电容C6和所述电容C7的一端连接,所述第一开关管的输入端还同时与所述电容C3的一端和所述电阻R2的一端连接,所述电容C3的另一端接地,所述电阻R2的另一端为所述第一射频放大单元的第二供电端通过所述电容C2接地,所述电容C6和所述电容C7的另一端均同时与所述第二开关管的控制端和所述电阻R3的一端连接,所述电阻R3的另一端为所述第一射频放大单元的第三供电端通过所述电容C8接地,所述第二开关管的输出端接地,所述第二开关管的输入端为所述第一射频放大单元的输出端与所述电阻R4的一端连接,所述电阻R4的另一端为所述第一射频放大单元的第四供电端通过所述电容C9接地;
所述第二射频放大单元包括:
电阻R8、电阻R9、电阻R10、电阻R11、电容C11、电容C13、电容C17、电容C18、电容C19、电容C20、第三开关管和第四开关管;
所述第三开关管的控制端为所述第二射频放大单元的输入端与所述电阻R8的一端连接,所述电阻R8的另一端为所述第二射频放大单元的第一供电端 通过所述电容C11接地,所述第三开关管的输出端接地,所述第三开关管的输入端同时与所述电容C18和所述电容C19的一端连接,所述第三开关管的输入端还与所述电阻R9的一端连接,所述电阻R9的另一端为所述第二射频放大单元的第二供电端通过所述电容C13接地,所述电容C18和所述电容C19的另一端均同时与所述第四开关管的控制端和所述电阻R10的一端连接,所述电阻R10的另一端为所述第二射频放大单元的第三供电端通过所述电容C17接地,所述第四开关管的输出端接地,所述第四开关管的输入端为所述第二射频放大单元的输出端与所述电阻R11的一端连接,所述电阻R11的另一端为所述第二射频放大单元的第四供电端通过所述电容C20接地。
7.如权利要求3所述的电路,其特征在于,所述第一起振单元包括:
电阻R21、电阻R22、电容C31、电容C32、电容C39、电容C40、电容C41、第一晶振和第一起振芯片;
所述第一起振芯片的8、9脚同时为所述第一起振单元的输入端,所述第一起振芯片的1、3、7脚接地,所述第一起振芯片的4、5脚分别连接于所述第一晶振的两端,所述第一起振芯片的2脚与所述电容C31的一端连接,所述电容C31的另一端与所述电阻R21的一端连接,所述电阻R21的另一端为所述第一起振单元的输出端,所述第一起振芯片的射频接地引脚接地,所述第一起振芯片的电源引脚为所述第一起振单元的供电端通过所述电容C32接地,所述第一起振芯片的外接锁相环引脚同时与所述电容C39、所述电容C41的一端连接,所述电容C41的另一端与所述电阻R22的一端连接,所述电阻R22的另一端同时与所述第一起振芯片的高点振荡控制引脚、所述电容C39的另一端、所述电容C40的一端连接,所述电容C40的另一端接地;
所述第二起振单元包括:
电阻R36、电阻R37、电容C53、电容C56、电容C58、电容C59、电容C60、第二晶振和第二起振芯片;
所述第二起振芯片的8、9脚同时为所述第二起振单元的输入端,所述第二 起振芯片的1、3、7脚接地,所述第二起振芯片的4、5脚分别连接于所述第二晶振的两端,所述第二起振芯片的2脚与所述电容C60的一端连接,所述电容C60的另一端与所述电阻R37的一端连接,所述电阻R37的另一端为所述第二起振单元的输出端,所述第二起振芯片的射频接地引脚接地,所述第二起振芯片的电源引脚为所述第二起振单元的供电端通过所述电容C32接地,所述第二起振芯片的外接锁相环引脚同时与所述电容C58、所述电容C59的一端连接,所述电容C58的另一端与所述电阻R36的一端连接,所述电阻R36的另一端同时与所述第二起振芯片的高点振荡控制引脚、所述电容C59的另一端、所述电容C56的一端连接,所述电容C56的另一端接地。
8.如权利要求1所述的电路,其特征在于,所述电路还包括:
通过切换高、低本振频率输出第三路射频分频信号的第三切换单元,所述第三切换单元的输入端组与所述中频放大单元的第三组输出端连接,所述第三切换单元的供电端与所述供电单元的第五供电端连接;
为所述第三切换单元提供高、低本振频率的第三起振单元,所述第三起振单元的输入端与所述中频放大单元的第三中频输出端连接,所述第三起振单元的输出端与所述第三切换单元的输出端连接。
9.一种微波变频器,其特征在于,所述微波变频器包括如权利要求1至8任一项所述的防串扰多频分频电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620558461.5U CN205681410U (zh) | 2016-06-08 | 2016-06-08 | 一种防串扰多频分频电路及微波变频器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201620558461.5U CN205681410U (zh) | 2016-06-08 | 2016-06-08 | 一种防串扰多频分频电路及微波变频器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN205681410U true CN205681410U (zh) | 2016-11-09 |
Family
ID=57435913
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201620558461.5U Expired - Fee Related CN205681410U (zh) | 2016-06-08 | 2016-06-08 | 一种防串扰多频分频电路及微波变频器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN205681410U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106533494A (zh) * | 2016-12-22 | 2017-03-22 | 华讯方舟科技(湖北)有限公司 | 一种微波变频器及其微波变频电路 |
CN108964422A (zh) * | 2018-08-27 | 2018-12-07 | 华讯方舟科技有限公司 | 一种双输出单本振微波变频电路及变频器 |
-
2016
- 2016-06-08 CN CN201620558461.5U patent/CN205681410U/zh not_active Expired - Fee Related
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106533494A (zh) * | 2016-12-22 | 2017-03-22 | 华讯方舟科技(湖北)有限公司 | 一种微波变频器及其微波变频电路 |
CN106533494B (zh) * | 2016-12-22 | 2019-05-03 | 华讯方舟科技(湖北)有限公司 | 一种微波变频器及其微波变频电路 |
CN108964422A (zh) * | 2018-08-27 | 2018-12-07 | 华讯方舟科技有限公司 | 一种双输出单本振微波变频电路及变频器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105915263B (zh) | 一种微波分频电路及微波变频器 | |
CN106487402B (zh) | 综合片上射频接口的低功耗射频接收前端 | |
CN205681410U (zh) | 一种防串扰多频分频电路及微波变频器 | |
CN204886876U (zh) | 一种微波变频电路及微波变频器 | |
CN104779917B (zh) | 一种基于集成电感噪声相消技术的接收机前端电路 | |
Ying et al. | A HBT-based 300 MHz-12 GHz blocker-tolerant mixer-first receiver | |
CN101867345A (zh) | 超宽频低相位噪声的集成电感电容压控振荡器 | |
CN101931396B (zh) | 带钟控晶体管的预分频器 | |
CN206422770U (zh) | 一种微波变频器及其微波变频电路 | |
CN208589909U (zh) | 一种双输出单本振微波变频电路及变频器 | |
JPH11340741A (ja) | 緩衝増幅回路 | |
WO2016177212A1 (zh) | 用于输电网中的电容补偿柜的无线通讯控制*** | |
CN110391821A (zh) | 一种信号接收电路及卫星信号接收设备 | |
CN215300583U (zh) | 功率放大器及射频前端模组 | |
CN107277471B (zh) | 一种八输出微波变频电路及八输出微波变频器 | |
CN108964684A (zh) | 一种微波降流电路 | |
CN205178999U (zh) | 一种功率放大器的功率控制电路 | |
CN204733133U (zh) | 双通道短波射频预处理*** | |
CN1463478B (zh) | 用于发射机的功率混频器体系结构 | |
CN101771388B (zh) | 多模全差分放大器 | |
CN205829609U (zh) | 一种馈源切换微波变频电路及微波变频器 | |
CN103208990A (zh) | 一种新型的高速预分频电路 | |
CN210351114U (zh) | *** | |
CN211406007U (zh) | 触摸式ip网络调谐器 | |
CN104393886B (zh) | 双路下变频转换控制电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20211103 Address after: 518000 418, floor 4, building 37, chentian Industrial Zone, Baotian 1st Road, Xixiang street, Bao'an District, Shenzhen, Guangdong Patentee after: SHENZHEN HUAXUN FANGZHOU SATELLITE INDUSTRIAL TECHNOLOGY Co.,Ltd. Address before: 434020 shacen Road (Zhuqiao Industrial Park), Jingzhou Development Zone, Jingzhou City, Hubei Province Patentee before: CHINA COMMUNICATION TECHNOLOGY(HUBEI) Co.,Ltd. |
|
TR01 | Transfer of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20161109 |
|
CF01 | Termination of patent right due to non-payment of annual fee |