CN205491422U - 差分阻抗的阻抗条结构 - Google Patents

差分阻抗的阻抗条结构 Download PDF

Info

Publication number
CN205491422U
CN205491422U CN201620011817.3U CN201620011817U CN205491422U CN 205491422 U CN205491422 U CN 205491422U CN 201620011817 U CN201620011817 U CN 201620011817U CN 205491422 U CN205491422 U CN 205491422U
Authority
CN
China
Prior art keywords
impedance
differential
layer
line
bar
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201620011817.3U
Other languages
English (en)
Inventor
刘文敏
王红飞
陈蓓
程柳军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangzhou Xingsen Electronic Co Ltd
Shenzhen Fastprint Circuit Tech Co Ltd
Original Assignee
Guangzhou Xingsen Electronic Co Ltd
Shenzhen Fastprint Circuit Tech Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangzhou Xingsen Electronic Co Ltd, Shenzhen Fastprint Circuit Tech Co Ltd filed Critical Guangzhou Xingsen Electronic Co Ltd
Priority to CN201620011817.3U priority Critical patent/CN205491422U/zh
Application granted granted Critical
Publication of CN205491422U publication Critical patent/CN205491422U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Measurement Of Resistance Or Impedance (AREA)

Abstract

差分阻抗的阻抗条结构,包括第一阻抗层、第二阻抗层、第三阻抗层、两个第一过孔和两个第二过孔。该第一阻抗层上设有两个信号孔、两个地孔和两个第一差分阻抗条,每个第一差分阻抗条均包括多个相互串联的第一阻抗线;第二阻抗层设于第一阻抗层下方,该第二阻抗层上设有两个第二差分阻抗条,每个第二差分阻抗条均包括多个相互串联的第二阻抗线;两个第一过孔均位于第一阻抗层和第二阻抗层之间;第三阻抗层设于第二阻抗层下方,该第三阻抗层上设有两个第三差分阻抗条,每个第三差分阻抗条均包括多个相互串联的第三阻抗线;两个第二过孔均位于第二阻抗层和第三阻抗层之间。本实用新型既可以降低阻抗条空间占有率,又可以提高阻抗测量效率。

Description

差分阻抗的阻抗条结构
技术领域
本实用新型涉及差分阻抗的阻抗条结构。
背景技术
PCB厂家制作有差分阻抗要求的PCB时会在板边设计一个阻抗条,阻抗条包含有需要阻抗控制的阻抗线,如同一层有不同的阻抗设计值,会将不同阻抗要求的阻抗线并排设计,另外,如PCB有多个层次需要进行阻抗控制,受阻抗条设计宽度限制,会设计多个阻抗条来满足要求,此种设计存在以下几个问题:(1)阻抗条占用的空间会较大,这样会降低拼板图形对材料的利用率,造成PCB制作成本增加;(2)当阻抗线较多时,需要单个测试阻抗,阻抗测试时间较长,影响生产效率。
实用新型内容
针对现有技术的不足,本实用新型的目的旨在于提供一种差分阻抗的阻抗条结构,既可以降低阻抗条空间占有率,又可以提高阻抗测量效率。
为实现上述目的,本实用新型采用如下技术方案:
差分阻抗的阻抗条结构,包括:
第一阻抗层,该第一阻抗层上设有两个信号孔、两个地孔和两个第一差分阻抗条,每个第一差分阻抗条均包括多个相互串联的第一阻抗线,两个信号孔分别与两个第一差分阻抗条的一端电性连接,该两个地孔均位于信号孔的一侧,并且该两个地孔均电连接于印刷电路板的屏蔽层;
设于第一阻抗层下方的第二阻抗层,该第二阻抗层上设有两个第二差分阻抗条,每个第二差分阻抗条均包括多个相互串联的第二阻抗线;
两个第一过孔,均位于第一阻抗层和第二阻抗层之间,每个第一过孔的一端均与该第一差分阻抗条远离信号孔的一端电性连接、另一端均与该第二差分阻抗条的一端电性连接;
设于第二阻抗层下方的第三阻抗层,该第三阻抗层上设有两个第三差分阻抗条,每个第三差分阻抗条均包括多个相互串联的第三阻抗线;
两个第二过孔,均位于第二阻抗层和第三阻抗层之间,每个第二过孔的一端均与该第二差分阻抗条远离第一过孔的一端电性连接、另一端均与该第三差分阻抗条的一端电性连接。
每个第一差分阻抗条均包括三个阻抗值相异的第一阻抗线。
每个第二差分阻抗条均包括三个阻抗值相异的第二阻抗线。
每个第三差分阻抗条均包括三个阻抗值相异的第三阻抗线。
本实用新型的有益效果在于:
相比于现有技术,本实用新型的差分阻抗的阻抗线结构的第一阻抗层、第二阻抗层和第三阻抗层上分别设有两个第一差分阻抗条、两个第二差分阻抗条和两个第三差分阻抗条,每个阻抗条包括多个相互串联的阻抗线,这样,可以减少阻抗条的空间占有率,可节约生产成本,而且,由于第一差分阻抗条、第二差分阻抗条和第三差分阻抗条通过第一过孔和第二过孔电性连接,这样,两个第一差分阻抗条、两个第二差分阻抗条和两个第三差分阻抗条形成了一对差分导线,在测量阻抗时,阻抗测试仪的探头上的两个探针同时***两个信号孔中,因此,根据阻抗测试仪的TDR曲线便可以得知各个阻抗线的阻抗值,这样,提高了阻抗的测量效率。
附图说明
图1为本实用新型的结构示意图;
图2为阻抗测试仪的TDR曲线;
其中:10、第一阻抗层;20、第二阻抗层;30、第三阻抗层;40、第一差分阻抗条;41、第一阻抗线;50、第二差分阻抗条;51、第二阻抗线;60、第三差分阻抗条;61、第三阻抗线;70、信号孔;80、地孔;90、第一过孔;100、第二过孔。
具体实施方式
下面,结合附图以及具体实施方式,对本实用新型做进一步描述:
如图1所示,本实用新型的差分阻抗的阻抗条结构,包括第一阻抗层10、第二阻抗层20、第三阻抗层30、两个第一过孔90和两个第二过孔100。该第一阻抗层10上设有两个信号孔70、两个地孔80和两个第一差分阻抗条40,每个第一差分阻抗条40均包括多个相互串联的第一阻抗线41,两个信号孔70分别与两个第一差分阻抗条40的一端电性连接,该两个地孔80均位于信号孔70的一侧,并且该两个地孔80均电连接于印刷电路板的屏蔽层;第二阻抗层20设于第一阻抗层10下方,该第二阻抗层20上设有两个第二差分阻抗条50,每个第二差分阻抗条50均包括多个相互串联的第二阻抗线51;两个第一过孔90均位于第一阻抗层10和第二阻抗层20之间,每个第一过孔90的一端均与该第一差分阻抗条40远离信号孔70的一端电性连接、另一端均与该第二差分阻抗条50的一端电性连接;第三阻抗层30设于第二阻抗层20下方,该第三阻抗层30上设有两个第三差分阻抗条60,每个第三差分阻抗条60均包括多个相互串联的第三阻抗线61;两个第二过孔100均位于第二阻抗层20和第三阻抗层30之间,每个第二过孔100的一端均与该第二差分阻抗条50远离第一过孔90的一端电性连接、另一端均与该第三差分阻抗条60的一端电性连接。
本实用新型的差分阻抗的阻抗线结构的第一阻抗层10、第二阻抗层20和第三阻抗层30上分别设有两个第一差分阻抗条40、两个第二差分阻抗条50和两个第三差分阻抗条60,每个阻抗条包括多个相互串联的阻抗线,这样,可以减少阻抗条的空间占有率,可节约生产成本,而且,由于第一差分阻抗条40、第二差分阻抗条50和第三差分阻抗条60通过第一过孔90和第二过孔100电性连接,这样,两个第一差分阻抗条40、两个第二差分阻抗条50和两个第三差分阻抗条60形成了一对差分导线,一对差分导线用于传输差分信号,在测量阻抗时,阻抗测试仪的探头上的两个探针同时***两个信号孔70中,因此,根据阻抗测试仪的TDR曲线便可以得知各个阻抗线的阻抗值,这样,提高了阻抗的测量效率。
比如,当一个差分阻抗条的阻抗线的数量一共有5个时(即第一差分阻抗条40、第二差分阻抗条50和第三差分阻抗条60上的阻抗线的数量一共有5个),阻抗测试仪的TDR曲线如图2所示(图2的横坐标为时间,纵坐标为阻抗值),由于TDR曲线对应相邻的阻抗线的连接位置会有明显的波动,依序找出各个阻抗线对应的直线段,而且每个直线段的长度与相应的阻抗线的长度成正比,因此,可以较为容易地找出各个阻抗线对应的直线段,从而得知各个阻抗线的阻抗值。比如Z2和Z1对应的直线段的时间为t1和t2
优选地,每个第一差分阻抗条40均包括三个阻抗值相异的第一阻抗线41。优选地,每个第二差分阻抗条50均包括三个阻抗值相异的第二阻抗线51。优选地,每个第三差分阻抗条60均包括三个阻抗值相异的第三阻抗线61。这样,可以更加容易地得知出各个阻抗线的阻抗值。更优选地,每个阻抗条上的阻抗线的长度均不一致。
对本领域的技术人员来说,可根据以上描述的技术方案以及构思,做出其它各种相应的改变以及形变,而所有的这些改变以及形变都应该属于本实用新型权利要求的保护范围之内。

Claims (4)

1.差分阻抗的阻抗条结构,其特征在于,包括:
第一阻抗层,该第一阻抗层上设有两个信号孔、两个地孔和两个第一差分阻抗条,每个第一差分阻抗条均包括多个相互串联的第一阻抗线,两个信号孔分别与两个第一差分阻抗条的一端电性连接,该两个地孔均位于信号孔的一侧,并且该两个地孔均电连接于印刷电路板的屏蔽层;
设于第一阻抗层下方的第二阻抗层,该第二阻抗层上设有两个第二差分阻抗条,每个第二差分阻抗条均包括多个相互串联的第二阻抗线;
两个第一过孔,均位于第一阻抗层和第二阻抗层之间,每个第一过孔的一端均与该第一差分阻抗条远离信号孔的一端电性连接、另一端均与该第二差分阻抗条的一端电性连接;
设于第二阻抗层下方的第三阻抗层,该第三阻抗层上设有两个第三差分阻抗条,每个第三差分阻抗条均包括多个相互串联的第三阻抗线;
两个第二过孔,均位于第二阻抗层和第三阻抗层之间,每个第二过孔的一端均与该第二差分阻抗条远离第一过孔的一端电性连接、另一端均与该第三差分阻抗条的一端电性连接。
2.如权利要求1所述的差分阻抗的阻抗条结构,其特征在于,每个第一差分阻抗条均包括三个阻抗值相异的第一阻抗线。
3.如权利要求1所述的差分阻抗的阻抗条结构,其特征在于,每个第二差分阻抗条均包括三个阻抗值相异的第二阻抗线。
4.如权利要求1所述的差分阻抗的阻抗条结构,其特征在于,每个第三差分阻抗条均包括三个阻抗值相异的第三阻抗线。
CN201620011817.3U 2016-01-01 2016-01-01 差分阻抗的阻抗条结构 Active CN205491422U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201620011817.3U CN205491422U (zh) 2016-01-01 2016-01-01 差分阻抗的阻抗条结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201620011817.3U CN205491422U (zh) 2016-01-01 2016-01-01 差分阻抗的阻抗条结构

Publications (1)

Publication Number Publication Date
CN205491422U true CN205491422U (zh) 2016-08-17

Family

ID=56664120

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201620011817.3U Active CN205491422U (zh) 2016-01-01 2016-01-01 差分阻抗的阻抗条结构

Country Status (1)

Country Link
CN (1) CN205491422U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108633166A (zh) * 2017-03-22 2018-10-09 日立金属株式会社 多层布线基板以及差动传输模块

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108633166A (zh) * 2017-03-22 2018-10-09 日立金属株式会社 多层布线基板以及差动传输模块

Similar Documents

Publication Publication Date Title
CN103743974A (zh) 可靠性测试板以及印制电路板的耐caf性能测试方法
CN206945824U (zh) 阻抗测试条及电路板
CN105163483A (zh) 一种线路板Dk测试图形及线路板Dk测试方法
CN201628751U (zh) 简易电阻式同轴电缆校线器
DE112009005186T5 (de) Signalerfassungsvorrichtungen und schaltungsplatinen
CN205491422U (zh) 差分阻抗的阻抗条结构
CN104582238B (zh) 一种pcb板及其制造方法
CN206258536U (zh) 金属封装外壳引线与引线之间短路快速测试装置
CN105424758A (zh) 一种电阻校验装置
CN206209051U (zh) 一种可扩展式电缆绝缘测试仪
CN205657907U (zh) 一种可同时测量过孔阻抗及过孔损耗的电路板
CN205454221U (zh) 单端阻抗的阻抗条结构
CN204560009U (zh) 印制电路板测点引出转接板
CN201436588U (zh) Pcb分布参数阻抗测试电缆及配用的阻抗测试条
CN206497183U (zh) 一种集成电路测试接口装置
CN207817125U (zh) 多针插头校检装置
CN206411249U (zh) 接地电阻表检定装置
CN202057750U (zh) 用于检测排线电性的检测装置
CN210199201U (zh) 封装基板
CN203673009U (zh) 风力发电机组轮毂连接器线束检测装置
CN204408747U (zh) 一种具有埋阻的pcb板
CN204375299U (zh) 一种新型印刷电路板
CN207396672U (zh) 测试治具
CN205450113U (zh) Pcb阻抗探头
CN203705485U (zh) Lvds器件测试适配器

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant