CN204031076U - 一种连续调节d类功放功率的电路 - Google Patents
一种连续调节d类功放功率的电路 Download PDFInfo
- Publication number
- CN204031076U CN204031076U CN201420188190.XU CN201420188190U CN204031076U CN 204031076 U CN204031076 U CN 204031076U CN 201420188190 U CN201420188190 U CN 201420188190U CN 204031076 U CN204031076 U CN 204031076U
- Authority
- CN
- China
- Prior art keywords
- circuit
- input
- drain electrode
- electronic circuit
- grid
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 230000003321 amplification Effects 0.000 claims abstract description 23
- 238000003199 nucleic acid amplification method Methods 0.000 claims abstract description 23
- 239000003990 capacitor Substances 0.000 claims description 2
- 230000005236 sound signal Effects 0.000 abstract description 15
- 238000005516 engineering process Methods 0.000 abstract description 6
- 230000000694 effects Effects 0.000 description 6
- 238000010586 diagram Methods 0.000 description 3
- 238000001914 filtration Methods 0.000 description 3
- 239000000203 mixture Substances 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 230000008447 perception Effects 0.000 description 2
- 230000001105 regulatory effect Effects 0.000 description 2
- 230000003412 degenerative effect Effects 0.000 description 1
Landscapes
- Amplifiers (AREA)
Abstract
本实用新型涉及电子技术领域,公开了一种连续调节D类功放功率的电路,该电路包括:限幅电路和D类功率放大电路,D类功率放大电路包括积分器子电路;限幅电路并接在该积分器子电路输入和输出之间;将该积分器子电路的输出作为该限幅电路的输入,限幅电路包括跨导放大器子电路、电流镜子电路及限幅晶体管,跨导放大器子电路将输入限幅电路的电压与预设的限制电压的差值转换为电流值,并对积分器子电路的输入进行分流;电流镜子电路为跨导放大器子电路提供偏置电流,限幅晶体管对预设的限制电压进行电平位移。该电路比较智能,能够在输入的音频信号电压较小,不需要做功率限制时,关闭限幅电路中各晶体管的电流,减少功率消耗,简化电路结构。
Description
技术领域
本实用新型涉及电子技术领域,特别涉及一种连续调节D类功放功率的电路。
背景技术
随着人们对音响技术要求的提高,一系列大功率音频功率放大器也相继产生。功率放大器简称功放,人们在使用功放时,对功放的安全性也非常关注,其中一个要求就是避免突发状况下将功放内的扬声器烧毁。
如图1所示,现有技术避免突发状况下将D类功放内的扬声器烧毁的方案是在功放中设计功率限制电路,该功率限制电路通过调节输入电压的方式来达到功率限制的目的。该功率限制电路包括限幅电路和D类功率放大电路,限幅电路位于整个功率限制电路的前端,D类功率放大电路位于整个功率限制电路的后端,限幅电路和D类功率放大电路相连。在使用时,在前级运放上采用限压电路,限压电路即图1中所示的限幅电路,当输入信号的幅度超过限压电路的预设限制电压时,前级输出信号峰值产生削波,此波形经过D类功率放大电路中的功率放大器后,产生一个电压幅度被限制的放大信号,本领域的技术人员可以看出功率放大器输出电压限制在之间。
为了对前级信号电压幅度进行限制,需要对最高电压和最低电压都作限制,其中,MN1和MN2为低电平钳位管,MP1和MP2为高电平钳位管,OP1为限制低电压的运放,OP1具体的电路结构如图2所示,OP2为限制高电压的运放,OP2具体的电路结构如图3所示,当输入信号幅度低于VDD/2-Vs时,OP1输出高电平,通过钳位管MN1(或MN2)将输入信号限制在VDD/2-Vs;当输入信号幅度高于VDD/2+Vs时,OP2输出低电平,通过钳位管MP1(或MP2)将输入信号限制在VDD/2+Vs;当输入信号幅度在VDD/2-Vs与VDD/2+Vs之间时,OP1输出低电平,OP2输出低电平,MP1、MP2、MN1、MN2均处于关断状态。在OP1中,P1、P2和P7为镜像电流源,P3~P6、N1~N4构成折叠式共源共栅运放,VB1、VB2为偏置电源,P8为电平位移管,抵消MN1(或MN2)的阈值电压。在OP2中,N5、N6和N11为镜像电流源,N7~N10、P9~P12构成折叠式共源共栅运放,VB3、VB4为偏置电源,N12为电平位移管,抵消MP1(或MP2)的阈值电压。
综上所述,由于现有技术中的功率限制电路采用的是对前级信号电压幅度进行限制,因此需要对最高电压和最低电压都作限制,电路实现复杂。当输入的音频信号电压较小,不需要做功率限制时,限幅电路仍需要工作,需要消耗功率,因此,现有技术中的功率限制电路不智能。
实用新型内容
本实用新型的目的在于提供一种连续调节D类功放功率的电路,该电路比较智能,能够在输入的音频信号电压幅度较小,不需要做功率限制时,自动关闭该限幅电路中各晶体管的电流,减少了限幅电路的功率消耗,简化了电路结构。
为解决上述技术问题,本实用新型的实施方式提供了一种连续调节D类功放功率的电路,包括限幅电路和D类功率放大电路,包括:
所述D类功率放大电路包括积分器子电路;所述限幅电路并接在所述积分器子电路的输入和输出之间;将所述积分器子电路的输出作为所述限幅电路的输入;
所述限幅电路包括跨导放大器子电路、电流镜子电路及限幅晶体管,所述跨导放大器子电路将输入所述限幅电路的电压与所述预设的限制电压的差值转换为电流值,并对所述积分器子电路的输入进行分流;所述电流镜子电路为所述跨导放大器子电路提供偏置电流,所述限幅晶体管对所述预设的限制电压进行电平位移。
本实用新型实施方式相对于现有技术而言,提供的连续调节D类功放功率的电路比较智能,限幅电路置于D类功放电路的内部,即将该限幅电路并接在积分器子电路输入和输出之间,将积分器子电路的输出作为所述限幅电路的输入,具体工作时,若积分器子电路的输出电压幅值等于或大于预设的限制电压,限幅电路中的晶体管导通,即启动限幅电路;若积分器子电路的输出电压幅值小于预设的限制电压,限幅电路中的晶体管关断,即断开限幅电路;因此,该电路能够在输入的音频信号电压较小,不需要做功率限制时,自动关断该限幅电路中各晶体管的电流,从而减少了限幅电路的功率消耗。
优选地,所述跨导放大器子电路包含P沟道晶体管P1~P8及N沟道晶体管N1~N6;所述电流镜子电路包含P沟道晶体管P9、P10及N沟道晶体管N7~N9;所述限幅晶体管为N10;
其中,所述P1、所述P2、所述P3、所述P4、所述P5、所述P6、所述P7、所述P8、所述P9及所述P10的源极均连接电源电压VDD;所述P1的栅极、所述P5的漏极、所述P6的栅极及漏极、所述P7的栅极均与所述N4的漏极相连;所述N1的栅极、所述N2的栅极及漏极均与所述P2的漏极相连;所述P2的栅极、所述P3的栅极及漏极、所述P4的漏极及所述P8的栅极均与所述N3的漏极相连;所述P4、所述P5、所述P9的栅极、所述P10的栅极及漏极均与所述N8的漏极相连;所述N5的栅极及漏极、所述N6的栅极均与所述P7的漏极相连;所述N3及所述N4的栅极、所述N10的漏极及栅极均与所述P9的漏极相连;所述N7、所述N8及所述N9的栅极连接在一起后与电流源相连;
所述N1、所述N2、所述N5、所述N6、所述N7、所述N8及所述N9的源极均接地;所述N3和所述N4的源极分别作为所述限幅电路的第一输入端和第二输入端;所述P8与所述N6的漏极连接在一起作为所述限幅电路的第一输出端;所述P1的漏极与所述N1的漏极连接在一起作为所述限幅电路的第二输出端;所述N7的漏极和所述N10的源极均连接限制电压Vs。
将积分器子电路的输出作为限幅电路的输入,也就是将积分器子电路输出的电压输入到N3的源极或N4的源极,当积分器子电路的输出电压幅值小于预设的限制电压时,电压幅度无法达到N3和N4导通所要求的幅度,因此,N3和N4均处于关断状态,此时,N3和N4内部没有电流通过,这样一来,由于整个限幅电路中其他电子器件都是和N3或N4串接在一起的,所以,整个限幅电路中的其他电子器件中也是没有电流通过的,因此,可以理解为整个限幅电路是断开状态的,是没有工作的,跨导放大器输出电流为0,限幅电路不会影响到功放的正常输出;当积分器子电路的输出电压幅值等于或大于预设的限制电压时,电压幅度达到了N3或N4导通所要求的幅度,因此,N3或N4会在音频信号的每半个周期内轮流导通,此时,N3和N4内部有电流轮流通过,这样一来,由于整个限幅电路中其他电子器件都是和N3或N4串接在一起的,所以,整个限幅电路中的其他电子器件中,与N3或N4构成电流镜像的晶体管也是有电流轮流通过的,因此,可以理解为整个限幅电路是处于工作状态的。通过跨导放大器后的输出拉电流对积分器子电路分流,使得积分器子电路输出电压的幅度受到限制,再经过D类功率放大电路后端的PWM调制电路、后级门驱动器及开关功率管,经低通滤波后,输出幅度受限制的电压信号,起到功率限制的作用。当输入信号弱时,本实用新型中的限幅电路不参与工作,几乎不消耗多余的功率。同时本实用新型实现了连续功率调节的目的,取得了更佳的听觉效果,能提高客户的感知。
附图说明
图1是现有技术中D类功放的功率限制电路图;
图2是现有技术中D类功放中OP1的具体电路结构图;
图3是现有技术中D类功放中OP2的具体电路结构图;
图4是本实用新型第一实施方式中的连续调节D类功放功率的电路原理示意图;
图5是本实用新型第一实施方式中的连续调节D类功放功率的电路图;
图6是本实用新型第一实施方式中连续调节D类功放功率的电路中限幅电路的电路图;
图7是本实用新型第一实施方式中连续调节D类功放功率的电路中限幅电路的一种输入信号的波形图;
图8是本实用新型第一实施方式中连续调节D类功放功率的电路中限幅电路的一种输入信号的波形图。
具体实施方式
为使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型的各实施方式进行详细的阐述。然而,本领域的普通技术人员可以理解,在本实用新型各实施方式中,为了使读者更好地理解本申请而提出了许多技术细节。但是,即使没有这些技术细节和基于以下各实施方式的种种变化和修改,也可以实现本申请各权利要求所要求保护的技术方案。
本实用新型第一实施方式提供一种连续调节D类功放功率的电路,如图4所示,该连续调节D类功放功率的电路包括限幅电路和D类功率放大电路。积分器子电路和调节子电路组成D类功率放大电路,其中,调节子电路包括PWM(Pulse Width Modulation,脉冲宽度调制)调制电路、门驱动器(Gate Driver)及开关功率管;积分器子电路用于对输入信号与输出误差进行积分运算,比较器和三角波发生器组成PWM调制电路,用于将积分器子电路输出信号与三角波电压进行比较,产生PWM信号;门驱动器用于驱动开关功率管。限幅电路并接在积分器子电路和输入和输出之间,用于限制积分器子电路的输出电压幅值。
如图5所示,限幅电路为图5中虚线框中的部分,图5中除限幅电路的部分组成D类功率放大电路,该D类功率放大电路与现有技术相同。
具体的,由图5可知,该D类功率放大电路包括积分器子电路和调节子电路;调节子电路包括PWM调制电路、门驱动器和开关功率管M1~M4,积分器子电路包括:电容C1~C6,电阻R11、R12、R13、R21、R22及R23,积分器A1和A2;该积分器子电路为二阶积分器,与限幅电路构成闭合的负反馈环路。PWM调制电路包括三角波发生器、比较器B1和B2。
其中,R11及R21的第一端分别连接正向输入电压和反向输入电压;正向输入电压可以为正电压,可以用(IN+)来表示,反向输入电压可以为负电压,可以用(IN-)来表示。C1、C2及C3顺序相连,C4、C5及C6顺序相连,R11的第二端同时与C1的正极、A1的同相输入端及R12的第一端相连,C1的正极与限幅电路的第一输出端相连;R21的第二端同时与C4的正极、A1的反相输入端及R22的第一端相连,C4的正极与限幅电路的第二输出端相连;A1的反相输出端同时与C1的负极、R13的第一端和C2的正极相连,A1的同相输出端同时与C4的负极、R23的第一端和C5的正极相连,R13的第二端同时与C2的负极、A2的同相输入端和C3的正极相连,R23的第二端同时与C5的负极、A2的反相输入端和C6的正极相连;C3的负极、A2的反相输出端同时与B1的同相输入端及限幅电路的第一输入端相连;C6的负极、A2的同相输出端同时与B2的同相输入端及限幅电路的第二输入端相连;B1的反相输入端和B2的反相输入端均与三角波发生器TRIP相连;B1和B2的输出端作为门驱动器的输入端使用,M1及M2的栅极均连接门驱动器的输出端;M3及M4的栅极均连接门驱动器的输出端;M1与M2的漏极与R12的第二端相连连接D类功率放大电路的反相输出端,该D类功率放大电路的反相输出端可以用来表示,M3与M4的漏极与R22的第二端相连连接D类功率放大电路的同相输出端,该D类功率放大电路的同相输出端可以用来表示;M1和M4的源极连接电源电压功率电源PVDD;M2和M3的源极均接地。其中,M1和M4为P沟道晶体管,M2和M3为N沟道晶体管。
如图6所示,限幅电路包括跨导放大器子电路、电流镜子电路及限幅晶体管,跨导放大器子电路与电流镜子电路并联连接,限幅晶体管串接在电流镜子电路中。跨导放大器子电路包含P沟道晶体管P1~P8及N沟道晶体管N1~N6;电流镜子电路包含P沟道晶体管P9、P10及N沟道晶体管N7~N9;电流镜子电路可以为跨导放大器子电路提供偏置电流,限幅晶体管为N10;N3、N4与N10镜像,构成源极跟随电路。其中,P1、P2、P3、P4、P5、P6、P7、P8、P9及P10的源极均连接电源电压VDD;N7、N8及N9的栅极连接在一起后与电流源相连;P1的栅极、P6的漏极与N4的漏极相连;N1的栅极、N2的栅极及漏极均与P2的漏极相连;P2及P3的栅极均与P4的漏极相连;P3的漏极及P8的栅极均与N3的漏极相连;P4、P5、P9的栅极、P10的栅极及漏极均与N8的漏极相连;P6及P7的栅极与P5的漏极相连;N5的栅极及漏极、N6的栅极均与P7的漏极相连;N3及N4的栅极、N10的漏极及栅极均与P9的漏极相连;N1、N2、N5、N6、N7、N8及N9的源极均接地;N3和N4的源极分别作为限幅电路的第一输入端和第二输入端,第一输入端和第二输入端可以分别用V1和V2来表示;P8与N6的漏极连接在一起作为限幅电路的第一输出端,第一输出端可以用V01来表示;P1的漏极与N1的漏极连接在一起作为限幅电路的第二输出端,第一输出端可以用V02来表示;N7及N8的栅极均与N9的栅极相连;N7的漏极和N10的源极均连接限制电压Vs。通过N1和N2的电流的镜像比例和通过N5和N6的电流的镜像比例均为K:1,K为不等于0的数。通过P2和P3的电流的镜像比例及通过P6和P7的电流的镜像比例为1:1。这样可以通过调节K值的大小调节限幅电路构成的负反馈环路的开环增益。
具体工作时,将R11的第一端作为积分器子电路的第一输入端,将R21的输入端作为积分器子电路的第二输入端,积分器子电路的第一输入端的输入信号经R11输入A1的同相输入端,A1的反相输出端输出的信号一路经R13输入A2的同相输入端,另一路经C1反馈至A1的同相输入端,A2的反相输入端输出的信号一路进入限幅电路的第一输入端,另一路经C3反馈至A2的同相输入端;同理,
积分器子电路的第二输入端的输入信号经R21输入A1的反相输入端,A1的同相输出端输出的信号一路经R23输入A2的反相输入端,另一路经C4反馈至A1的反相输入端,A2的同相输入端输出的信号一路进入限幅电路的第二输入端,另一路经C6反馈至A2的反相输入端。
在将限幅电路连接至积分器子电路和门驱动器子电路时,具体的连接方法为:限幅电路的第一输入端同时与C3的负极及A2的反相输出端相连,其中,限幅电路的第一输入端可以为N3的源极;限幅电路的第二输入端与C6的负极及A2的同相输出端相连,限幅电路的第二输入端可以为N4的源极;限幅电路的第一输出端与C1的正极相连;限幅电路的第二输出端与C4的正极相连。
以下对照图5及图6中的电路对该连续调节D类功放功率的电路的工作过程进行简单描述。由于积分器A2的差分输出信号是完全对称的信号,因此限幅电路只需要对信号的上半周期或下半周期限制即可,控制方式更为简洁。以对信号的下半周期限幅为例,当积分器A2的输出电压幅度在限制电压以内时,A2的输出电压作为晶体管N3或N4的输入,无法达到N3或N4导通所要求的电压值,因此,N3或N4处于关断状态,相应的,限幅电路中的其他晶体管也处于关断状态,也就是说,限幅电路处于断开状态,连续调节D类功放功率的电路输出不失真的放大信号;当积分器子电路的输出电压幅度大于或等于预设的限制电压时,A2的输出电压作为晶体管N3或N4的输入,可以满足N3或N4导通所要求的电压值,因此,N3或N4处于导通状态,相应的,限幅电路中的其他晶体管也可以被导通,也就是说,限幅电路被启动,在环路负反馈的作用下,积分器子电路的输出电压被限制在设定电压内。
设D类功放的PWM调制电路调制信号TRIP的三角波峰值为Vt,功率电源PVDD的电源电压为Vp,则从积分器输出端到连续调节D类功放的功率功率的电路输出端的电压增益为A=Vp/Vt,当限幅电路预设的限制电压为VS时,本领域的技术人员可以推算出功率放大器的输出最高电压幅度为(VDD/2-VS)×Vp/Vt,对应的输入音频信号幅度为该输入音频信号幅度为输入音频信号的电压幅度,当输入音频信号小于此幅度时,限幅电路不工作,当输入音频信号大于或等于此幅度时,限幅电路将会启动。合理调节VS的值,就可以控制输出电压幅度(VDD/2-VS)×Vp/Vt的值,这样也就可以将功率放大器限制在不同的输出功率上。此外,VS的值可以进行连续调整,也就是说可以通过连续调节VS的电压值,对该D类功放功率的电路的功率可以进行连续调节。
在图6所示的限幅电路的结构中,P1~P8以及N1~N6构成跨导放大器,P9~P10以及N7~N9组成电流镜,为跨导放大器提供偏置电流,Vs端接设定限制电压,N3、N4与N10镜像,构成源极跟随电路,本领域的技术人员可以看出,在负反馈环路的作用下,V1和V2的源极电压限制在Vs+VgsN10-VgsN3≈Vs。其中,VgsN10表示N10的源极和栅极间所加的电压的最大值,VgsN3表示N10的源极和栅极间所加的电压的最大值。由于V1和V2信号为积分器差分输出信号,因此,当VS<VDD/2时,N3管和N4管在每半个音频信号周期内只会轮流导通,现分两种情况分析该跨导放大器子电路的工作过程:
1、假设预设的限制电压为VS,当输入跨导放大器子电路的输入电压幅度小于预设的限制电压时,即V1的电压值大于VS时,(即V1>VS或V2>VS),V1的电压幅值小于VS,如图7所示,对应的输入音频信号幅度小于内部没有电流通过,因此,P1~P8、N1~N6管均没有电流通过,跨导放大器输出电流为0,限幅电路不会影响到功放的正常输出。
2、当输入跨导放大器子电路的输入电压幅度大于预设的限制电压时(即V1<VS或V2<VS),如图8所示,对应的输入音频信号幅度大于此时N3管或N4管在每半个音频信号周期内轮流导通,示例的,N3在上半周期导通,N4在下半周期导通。本领域的技术人员可以推算出N3管(或N4管)中通过的电流为IN3,N4=gmN3,N4×(VS-V1),其中,gmN3,N4表示N3管(或N4管)的跨导,因此,P1~P8、N1~N3或P5~P8、N4~N6管有电流轮流通过,通过跨导放大器后VO2(或VO1)的输出电流为IO2=gmN3,N4×(VS-V1)×K(K为电流镜像比例),该电流对积分器分流,使得积分器子电路输出电压的幅度限制在Vs以上,再经过PWM调制电路、后级门驱动器及开关功率管M1~M4,经过低通滤波后输出幅度受限制的电压信号,起到功率限制的作用。
本实用新型实施方式相对于现有技术而言,提供的连续调节D类功放功率的电路比较智能,限幅电路并接在积分器子电路输入和输出之间,将积分器子电路的输出作为限幅电路的输入,也就是将积分器子电路输出的电压输入到N3的源极或N4的源极,当积分器子电路的输出电压幅度小于预设的限制电压时,电压幅度无法达到N3和N4导通所要求的幅度,因此,N3和N4均处于关断状态,此时,N3和N4内部没有电流通过,这样一来,由于整个限幅电路中其他电子器件都是和N3或N4串接在一起的,所以,整个限幅电路中的其他电子器件中也是没有电流通过的,因此,可以理解为整个限幅电路是断开状态的,是没有工作的,跨导放大器输出电流为0,限幅电路不会影响到功放的正常输出;当积分器子电路的输出电压幅度等于或大于预设的限制电压时,电压幅度达到了N3或N4导通所要求的幅度,因此,N3或N4会在输入音频信号的每半个周期中轮流导通,此时,N3或N4内部有电流轮流通过,这样一来,由于整个限幅电路中其他电子器件都是和N3或N4串接在一起的,所以,整个限幅电路中的其他电子器件中,与N3或N4构成电流镜像的晶体管中也是轮流有电流通过的,因此,可以理解为整个限幅电路是处于工作状态的。通过跨导放大器后的输出拉电流对积分器子电路分流,使得积分器子电路输出电压的幅度受到限制,再经过PWM调制电路、后级门驱动器及开关功率管,经过低通滤波后,输出幅度受限制的电压信号,起到功率限制的作用。当输入信号弱时,本实用新型中的限幅电路不参与工作,几乎不消耗多余的功率。同时本实用新型实现了连续功率调节的目的,取得了更佳的听觉效果,能提高客户的感知。
本领域的普通技术人员可以理解,上述各实施方式是实现本实用新型的具体实施例,而在实际应用中,可以在形式上和细节上对其作各种改变,而不偏离本实用新型的精神和范围。
Claims (4)
1.一种连续调节D类功放功率的电路,包括限幅电路和D类功率放大电路,其特征在于,
所述D类功率放大电路包括积分器子电路;所述限幅电路并接在所述积分器子电路的输入和输出之间;将所述积分器子电路的输出作为所述限幅电路的输入;
所述限幅电路包括跨导放大器子电路、电流镜子电路及限幅晶体管,所述跨导放大器子电路将输入所述限幅电路的电压与预设的限制电压的差值转换为电流值,并对所述积分器子电路的输入进行分流;所述电流镜子电路为所述跨导放大器子电路提供偏置电流,所述限幅晶体管对所述预设的限制电压进行电平位移。
2.根据权利要求1所述的连续调节D类功放功率的电路,其特征在于,所述跨导放大器子电路包含P沟道晶体管P1~P8及N沟道晶体管N1~N6;所述电流镜子电路包含P沟道晶体管P9、P10及N沟道晶体管N7~N9;所述限幅晶体管为N10;
其中,所述P1、所述P2、所述P3、所述P4、所述P5、所述P6、所述P7、所述P8、所述P9及所述P10的源极均连接电源电压VDD;所述P1的栅极、所述P5的漏极、所述P6的栅极及漏极、所述P7的栅极均与所述N4的漏极相连;所述N1的栅极、所述N2的栅极及漏极均与所述P2的漏极相连;所述P2的栅极、所述P3的栅极及漏极、所述P4的漏极及所述P8的栅极均与所述N3的漏极相连;所述P4、所述P5、所述P9的栅极、所述P10的栅极及漏极均与所述N8的漏极相连;所述N5的栅极及漏极、所述N6的栅极均与所述P7的漏极相连;所述N3及所述N4的栅极、所述N10的漏极及栅极均与所述P9的漏极相连;所述N7、所述N8及所述N9的栅极连接在一起后与电流源相连;
所述N1、所述N2、所述N5、所述N6、所述N7、所述N8及所述N9的源极均接地;所述N3和所述N4的源极分别作为所述限幅电路的第一输入端和第二输入端;所述P8与所述N6的漏极连接在一起作为所述限幅电路的第一输出端;所述P1的漏极与所述N1的漏极连接在一起作为所述限幅电路的第二输出端;所述N7的漏极和所述N10的源极均连接限制电压Vs。
3.根据权利要求2所述的连续调节D类功放功率的电路,其特征在于,通过所述P2和所述P3的电流的镜像比例及通过所述P6和所述P7的电流的镜像比例为1:1。
4.根据权利要求2所述的连续调节D类功放功率的电路,其特征在于,所述D类功率放大电路还包括调节子电路;
所述积分器子电路包括:电容C1~C6,电阻R11、R12、R13、R21、R22及R23,运算放大器A1和A2;所述调节子电路包括三角波发生器TRIP、比较器B1和B2;门驱动器及开关功率管M1~M4;
其中,所述R11及所述R21的第一端分别连接正向输入电压和反向输入电压;所述C1、所述C2及所述C3顺序相连,所述C4、所述C5及所述C6顺序相连,所述R11的第二端同时与所述C1的正极、所述A1的同相输入端及所述R12的第一端相连,所述C1的正极与所述限幅电路的第一输出端相连;所述R21的第二端同时与所述C4的正极、所述A1的反相输入端及所述R22的第一端相连,所述C4的正极与所述限幅电路的第二输出端相连;所述A1的反相输出端同时与所述C1的负极、所述R13的第一端和所述C2的正极相连,所述A1的同相输出端同时与所述C4的负极、所述R23的第一端和所述C5的正极相连,所述R13的第二端同时与所述C2的负极、所述A2的同相输入端和所述C3的正极相连,所述R23的第二端同时与所述C5的负极、所述A2的反相输入端和所述C6的正极相连;所述C3的负极、所述A2的反相输出端同时与所述B1的同相输入端及所述限幅电路的 第一输入端相连;所述C6的负极、所述A2的同相输出端同时与所述B2的同相输入端及所述限幅电路的第二输入端相连;所述B1的反相输入端和所述B2的反相输入端均与所述TRIP相连;所述B1和所述B2的输出端作为所述门驱动器的输入端使用,所述开关功率管M1及所述M2的栅极均连接所述门驱动器的输出端;所述开关功率管M3及所述M4的栅极均连接所述门驱动器的输出端;所述M1与所述M2的漏极与所述R12的第二端相连连接所述D类功率放大电路的反相输出端,所述M3与所述M4的漏极与所述R22的第二端相连连接所述D类功率放大电路的同相输出端;所述M1和所述M4的源极连接所述功率电源PVDD;所述M2和所述M3的源极均接地。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420188190.XU CN204031076U (zh) | 2014-04-17 | 2014-04-17 | 一种连续调节d类功放功率的电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420188190.XU CN204031076U (zh) | 2014-04-17 | 2014-04-17 | 一种连续调节d类功放功率的电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN204031076U true CN204031076U (zh) | 2014-12-17 |
Family
ID=52070900
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201420188190.XU Expired - Lifetime CN204031076U (zh) | 2014-04-17 | 2014-04-17 | 一种连续调节d类功放功率的电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN204031076U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106487343A (zh) * | 2015-08-31 | 2017-03-08 | 恩智浦有限公司 | 用于d类放大器的功率级的驱动器电路 |
CN108736848A (zh) * | 2018-08-20 | 2018-11-02 | 上海艾为电子技术股份有限公司 | 一种数字音频功率放大器及电子设备 |
CN113541480A (zh) * | 2021-09-15 | 2021-10-22 | 武汉市聚芯微电子有限责任公司 | 稳压型功率调节电路、功率调节装置及电子装置 |
-
2014
- 2014-04-17 CN CN201420188190.XU patent/CN204031076U/zh not_active Expired - Lifetime
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106487343A (zh) * | 2015-08-31 | 2017-03-08 | 恩智浦有限公司 | 用于d类放大器的功率级的驱动器电路 |
CN106487343B (zh) * | 2015-08-31 | 2022-02-08 | 恩智浦有限公司 | 用于d类放大器的功率级的驱动器电路 |
CN108736848A (zh) * | 2018-08-20 | 2018-11-02 | 上海艾为电子技术股份有限公司 | 一种数字音频功率放大器及电子设备 |
CN108736848B (zh) * | 2018-08-20 | 2023-09-08 | 上海艾为电子技术股份有限公司 | 一种数字音频功率放大器及电子设备 |
CN113541480A (zh) * | 2021-09-15 | 2021-10-22 | 武汉市聚芯微电子有限责任公司 | 稳压型功率调节电路、功率调节装置及电子装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8823343B2 (en) | Power amplifying circuit, DC-DC converter, peak holding circuit, and output voltage control circuit including the peak holding circuit | |
US7816992B2 (en) | Offset voltage correction circuit and class D amplifier | |
US7944297B2 (en) | Class D amplifier | |
US20110221529A1 (en) | Class d amplifier | |
US20150358486A1 (en) | Improved voltage boost for et modulator | |
US9660652B2 (en) | Differential driver with pull up and pull down boosters | |
US20090015327A1 (en) | Switching audio power amplifier with de-noise function | |
US8212612B2 (en) | Closed-loop class-D amplifier with modulated reference signal and related method | |
CN103929137A (zh) | 一种连续调节d类功放功率的电路及其功率调节方法 | |
US9344045B2 (en) | Amplifier and method of amplifying a differential signal | |
US8736367B2 (en) | Power amplifier with switching means and feedback circuit | |
CN101557203A (zh) | 一种具有过流保护的功率放大器 | |
CN108667285B (zh) | 调整开关频率与负载电流关系的控制电路及开关电源 | |
CN204031076U (zh) | 一种连续调节d类功放功率的电路 | |
CN102545804A (zh) | D类放大器电路 | |
US12009749B2 (en) | Smart power stage circuit of power converter and current monitoring circuit thereof | |
CN102611402A (zh) | 动态范围压缩电路和d类放大器 | |
WO2017160556A1 (en) | Generation of voltage reference signals in a hybrid switched mode amplifier | |
TW201633704A (zh) | 差動放大器 | |
US9477245B1 (en) | High performance voltage-to-current converter for LTE transmitter | |
WO2020081220A1 (en) | Chopped triangular wave pwm quantizer and pwm modulator having quantizer with controllable analog gain and calibratable for multi-non-ideal gain-affecting characteristics | |
CN112135390B (zh) | 调光电路及电源芯片 | |
CN203457116U (zh) | 共模反馈的差分放大电路及集成电路 | |
WO2023155600A1 (zh) | 共模电压动态调制电路、方法和d类音频功率放大器 | |
US7701283B2 (en) | Power amplifier with noise shaping |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CX01 | Expiry of patent term |
Granted publication date: 20141217 |
|
CX01 | Expiry of patent term |