CN203950155U - 一种基于fpga的闭环控制正弦信号基准生成*** - Google Patents

一种基于fpga的闭环控制正弦信号基准生成*** Download PDF

Info

Publication number
CN203950155U
CN203950155U CN201420344249.XU CN201420344249U CN203950155U CN 203950155 U CN203950155 U CN 203950155U CN 201420344249 U CN201420344249 U CN 201420344249U CN 203950155 U CN203950155 U CN 203950155U
Authority
CN
China
Prior art keywords
digital
signal
phase place
amplitude
filtering
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201420344249.XU
Other languages
English (en)
Inventor
孟桂芳
翟红
祝清兰
孙岚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Vocational Institute of Industrial Technology
Original Assignee
Suzhou Vocational Institute of Industrial Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Vocational Institute of Industrial Technology filed Critical Suzhou Vocational Institute of Industrial Technology
Priority to CN201420344249.XU priority Critical patent/CN203950155U/zh
Application granted granted Critical
Publication of CN203950155U publication Critical patent/CN203950155U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Emergency Protection Circuit Devices (AREA)

Abstract

本实用新型公开了一种基于FPGA的闭环控制正弦信号基准生成***,包括:PID控制器,接收一设定幅值和一设定相位;正弦基准生成模块,连接PID控制器;数模转换器,连接正弦基准生成模块;滤波及调理电路,连接数模转换器;模数转换器,连接滤波及调理电路;数字高通滤波器,连接数模转换器;信号解调电路,连接数字高通滤波器;数字低通滤波器,连接信号解调电路以及PID控制器,对经过解调后的数字信号进行低通滤波,提取得到幅值和相位,将所得到的幅值和相位分别与设定幅值及设定相位输入PID控制器。

Description

一种基于FPGA的闭环控制正弦信号基准生成***
技术领域
本实用新型涉及电子电路领域,特别涉及一种基于FPGA的闭环控制正弦信号基准生成***。
背景技术
伴随着继电保护的发展历程,继电保护测试***及测试技术也在不断发展进步,同时也对测试***提出了更高的要求。首先,继电保护测试***作为校准和测量***,需要提供高精度的信号源;其次,为了方便现场使用及测试,需要测试***小型化、轻量化、便于携带。需要同时满足以上两点较为困难。
实用新型内容
本实用新型针对现有技术存在的上述不足,提供了一种。
本实用新型通过以下技术方案实现:
一种基于FPGA的闭环控制正弦信号基准生成***,包括:
PID控制器,接收一设定幅值和一设定相位;
正弦基准生成模块,连接PID控制器,用以输出正弦信号;
数模转换器,连接正弦基准生成模块,用以将正弦信号转换为模拟信号;
滤波及调理电路,连接数模转换器,对模拟信号进行滤波及调理;
模数转换器,连接滤波及调理电路,用以将接收到的模拟信号转换为数字信号;
数字高通滤波器,连接数模转换器,用于将模数转换器输出的数字信号进行高通滤波,消除直流分量和慢变误差信号;
信号解调电路,连接数字高通滤波器,用于对经过消除直流分量和慢变误差信号后的数字信号进行解调;
数字低通滤波器,连接信号解调电路以及PID控制器,用于对经过解调后的数字信号进行低通滤波,提取得到幅值和相位,将所得到的幅值和相位分别与设定幅值及设定相位输入PID控制器。
较佳的,还包括一功率电路,连接数模转换器,将数模转换器输出的模拟信号进行电压或电流放大,并输出至被测继电保护设备。
本实用新型基于FPGA,在单芯片内实现了数字滤波和PID闭环控制。设计独特,为继电保护测试装置中的信号处理方法提供了一种新颖的思路,同时为测试装置生成高精度的基准源提供了一种可行的方法。使测试装置更加小型化、轻量化、便于携带、方便现场使用及测试。经济效益和社会效应显著。
附图说明
图1所示的是本实用新型的原理图;
图2所示的是本实用新型的闭环控制原理图;
图3所示的是本实用新型输出的一50Hz正弦波。
具体实施方式
以下将结合本实用新型的附图,对本实用新型实施例中的技术方案进行清楚、完整的描述和讨论,显然,这里所描述的仅仅是本实用新型的一部分实例,并不是全部的实例,基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本实用新型的保护范围。
为了便于对本实用新型实施例的理解,下面将结合附图以具体实施例为例作进一步的解释说明,且各个实施例不构成对本实用新型实施例的限定。
如图1和图2所示,本实用新型公开的一种基于FPGA的闭环控制正弦信号基准生成***,包括:PID控制器、正弦基准生成模块、数模转换器、滤波及调理电路、模数转换器、数字高通滤波器、信号解调电路、数字低通滤波器。
PID控制器接收一设定幅值和一设定相位,控制正弦基准生成模块输出正弦信号;数模转换器将正弦信号转换为模拟信号,通过滤波及调理电路输入模数转换器以及直接将模拟信号输出,模数转换器将接收到的模拟信号转换为数字信号;数字高通滤波器将模数转换器输出的数字信号进行高通滤波,消除直流分量和慢变误差信号;信号解调电路对经过消除直流分量和慢变误差信号后的数字信号进行解调;数字低通滤波器对经过解调后的数字信号进行低通滤波,提取得到幅值和相位,将所得到的幅值和相位分别与设定幅值及设定相位输入PID控制器,从而达到调整正弦基准生成模块输出的目的。
数模转换器是将正弦信号通过功率电路输出,功率电路将数模转换器输出的模拟信号进行电压或电流放大,并输出至被测继电保护设备。
以下举例说明本实用新型的工作原理:
数字高通滤波器:ADC(模数转换器)采用过采样方式,每周波3200点,采样率为160kHz,设计滤波器的截止频率为10Hz。高通滤波器的类型可根据滤波对象来选择切比雪夫、巴特沃斯、贝塞尔滤波器等,阶数也可根据实际情况进行调整。在此以一阶切比雪夫II型滤波器设计传递函数为:
y(n)=0.99998037[y1(n)-y1(n-1)]
得出高通滤波器幅频和相频特性曲线。
信号通过数字高通滤波器要进行解调,经过解调以后的信号,根据其与参考信号的相位关系,可以分为同相分量和正交分量。同相分量的解调过程为:
2倍频的分量已经去除,只剩下一项,当为一个小量时,近似得1,最后的结果就只剩下A/2。因此解调后的同相分量可反映原信号的幅值信息,闭环控制中可将同相分量与幅值设定目标比较来获得控制器的输入参数。
正交分量是指相位与参考相位相差90度的分量,其解调过程为:
低通滤波器滤除2倍频分量以后,只剩下一项。将滤波以后的正交分量除以滤波后的同相分量,可得到:
较小时,正交分量与同相分量之比可以近似等于因此正交同相分量之比可以反映出原信号与参考信号之间的相位差,闭环控制中可将此分量比与相位和频率的设定目标比较来实现相位和频率的闭环。
信号基准生成模块将输出信号的数字表达式传送到DAC(数模转换器),输出模拟信号,同时经过滤波及调理电路,调整到ADC量程范围内。在ADC采样后重新回到FPGA内,数字高通滤波以后进行幅值和相位分离,可以得出相位的偏移量与相位设定值比较之后,送入PID控制器,再对信号基准生成器的输入进行调整。就相当于将回采到的信号相位重新反馈到信号生成器的输入端,形成了基准信号相位的闭环。通过该环路,消除了DAC及其***模拟电路带来的相差,为产生了精确的信号基准,如图3所示,为本实用新型所输出的一50Hz正弦信号。
1、采用FPGA作为片上***,在芯片内集成了数字滤波器和PID控制器,实现了信号基准的发生、数字滤波算法以及PID闭环控制,通过DAC输出以及ADC采样,来实现信号的发送和回采。
2、本实用新型在输出信号幅值大于5V时,误差小于万分之一。当输出幅值信号较小时,相比开环***,采用闭环控制的输出精度得到了明显的改善。
3、设计独特,在保证信号精度的前提下,大大提高了***的集成度。经济效益和社会效应显著。
用途:在FPGA片内实现闭环正弦生成***,为继电保护测试***提供高精度的信号源,利于现场使用和测试。
以上所述,仅为本实用新型较佳的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应该以权利要求的保护范围为准。

Claims (2)

1.一种基于FPGA的闭环控制正弦信号基准生成***,其特征在于,包括:
PID控制器,接收一设定幅值和一设定相位;
正弦基准生成模块,连接所述PID控制器,用以输出正弦信号;
数模转换器,连接所述正弦基准生成模块,用以将所述正弦信号转换为模拟信号;
滤波及调理电路,连接所述数模转换器,对所述模拟信号进行滤波及调理;
模数转换器,连接所述滤波及调理电路,用以将接收到的所述模拟信号转换为数字信号;
数字高通滤波器,连接所述数模转换器,用于将所述模数转换器输出的数字信号进行高通滤波,消除直流分量和慢变误差信号;
信号解调电路,连接所述数字高通滤波器,用于对经过消除直流分量和慢变误差信号后的所述数字信号进行解调;
数字低通滤波器,连接所述信号解调电路以及所述PID控制器,用于对经过解调后的所述数字信号进行低通滤波,提取得到幅值和相位,将所得到的幅值和相位分别与所述设定幅值及所述设定相位输入所述PID控制器。
2.根据权利要求1所述的基于FPGA的闭环控制正弦信号基准生成***,其特征在于,还包括一功率电路,连接所述数模转换器,将所述数模转换器输出的所述模拟信号进行电压或电流放大,并输出至被测继电保护设备。
CN201420344249.XU 2014-06-25 2014-06-25 一种基于fpga的闭环控制正弦信号基准生成*** Expired - Fee Related CN203950155U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201420344249.XU CN203950155U (zh) 2014-06-25 2014-06-25 一种基于fpga的闭环控制正弦信号基准生成***

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201420344249.XU CN203950155U (zh) 2014-06-25 2014-06-25 一种基于fpga的闭环控制正弦信号基准生成***

Publications (1)

Publication Number Publication Date
CN203950155U true CN203950155U (zh) 2014-11-19

Family

ID=51892183

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201420344249.XU Expired - Fee Related CN203950155U (zh) 2014-06-25 2014-06-25 一种基于fpga的闭环控制正弦信号基准生成***

Country Status (1)

Country Link
CN (1) CN203950155U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105186951A (zh) * 2015-09-18 2015-12-23 李鹏 一种四闭环步进伺服控制方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105186951A (zh) * 2015-09-18 2015-12-23 李鹏 一种四闭环步进伺服控制方法
CN105186951B (zh) * 2015-09-18 2018-06-19 李鹏 一种四闭环步进伺服控制方法

Similar Documents

Publication Publication Date Title
CN203688638U (zh) 一种用于金属氧化物避雷器阻性泄漏电流的检测装置
CN204425298U (zh) 一种微弱交流信号幅值锁定放大器
CN104079193A (zh) 一种直流分量调节的装置及其控制方法
CN204465483U (zh) 一种带数字电位器的信号处理电路
CN204241558U (zh) 一种电压信号周期性采集装置
CN203950155U (zh) 一种基于fpga的闭环控制正弦信号基准生成***
CN203745634U (zh) 三相电力谐波标准源
CN103647550A (zh) 一种用于动态电压无功补偿的锁相环方法
CN205317850U (zh) 基于单片机内部ad实现交流采样的装置
CN202735407U (zh) 有源电力滤波器谐波检测装置
CN210269894U (zh) 一种基于微弱转子电流信号提取的滤波电路
CN204349936U (zh) 一种滤波电路
CN203337725U (zh) 用于光伏并网逆变器***中网侧相电压的采样电路
CN204633728U (zh) 微弱信号检测装置
CN203825088U (zh) 谐波检测装置
CN101282043A (zh) 一种新型电力滤波器
CN207609850U (zh) 一种用于抑制模拟量仪表信号抖动的装置
CN105137241A (zh) 一种自适应电网频率的电能质量数据采集方法与装置
CN203151119U (zh) 可转速模式下调节有功功率的并网运行同步发电机***
CN204359870U (zh) 一种用于小型水轮发电机组调速器的综合测量装置
CN204439706U (zh) 一种宽量程电能计量装置
CN103412186A (zh) 一种环网柜电流采集装置
CN203243286U (zh) 一种模拟量变换器隔离放大电路
CN204882689U (zh) 开关电源输出电压采样电路
CN208013293U (zh) 一种交流电流采样电路

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20141119

Termination date: 20150625

EXPY Termination of patent right or utility model