CN203811954U - 一种双栅线阵列基板及显示装置 - Google Patents

一种双栅线阵列基板及显示装置 Download PDF

Info

Publication number
CN203811954U
CN203811954U CN201420243725.9U CN201420243725U CN203811954U CN 203811954 U CN203811954 U CN 203811954U CN 201420243725 U CN201420243725 U CN 201420243725U CN 203811954 U CN203811954 U CN 203811954U
Authority
CN
China
Prior art keywords
pixel cell
line
electrically connected
source electrode
row
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN201420243725.9U
Other languages
English (en)
Inventor
陈曦
毛国琪
刘聪
李梁梁
白金超
刘晓伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201420243725.9U priority Critical patent/CN203811954U/zh
Application granted granted Critical
Publication of CN203811954U publication Critical patent/CN203811954U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本实用新型提供一种双栅线阵列基板及显示装置,能缩短DO或DGS的修复时间,减少修复成本,增加修复成功率。所述双栅线阵列基板包括纵横排列的多个栅线组,多条数据线和像素阵列,像素阵列包括M行N列的像素单元,每个像素单元包括源极,每个栅线组包括两条栅线,双栅线阵列基板还包括数据修复线,数据修复线的第一端与像素阵列中第i行第j列的像素单元的源极电连接,第二端与像素阵列中第i+1行第j+1列的像素单元的源极电连接,或第二端与像素阵列中第i+1行第j-1列的像素单元的源极电连接,第i行像素单元与第i+1行像素单元之间存在一个栅线组。本实用新型实施例提供的双栅线阵列基板及显示装置,用于阵列基板的制造。

Description

一种双栅线阵列基板及显示装置
技术领域
本实用新型涉及显示技术领域,尤其涉及一种双栅线阵列基板及显示装置。
背景技术
近年来,随着显示技术领域的迅速发展,对各种类型的显示设备的需求越来越大。目前主流的显示装置主要有:LCD(Liquid CrystalDisplay,液晶显示器),PDP(Plasma Display Panel,等离子体显示器),ELD(Electroluminescent Display,电致发光显示器)和VFD(VacuumFluorescent Display,真空荧光显示器)等。
由于包括LCD的液晶显示装置具有:轻、薄、占地小、耗电小、辐射小等优点,被广泛应用于各种数据处理设备中,例如电视、笔记本电脑、移动电话、个人数字助理等。由于LCD的源极驱动器成本比栅极驱动器的成本高,因此为了节约成本,现有的显示装置常常采用双栅线(dual gate)的LCD。相较于单栅线LCD,双栅线的LCD的数据线的数量减少了一半,栅极线的数量增加了1倍,但是在栅线和数据线的跨接处容易产生DO(Data Open,数据线断开)和DGS(Data and Gate short,栅线与数据线短路)。现有技术中,当栅线和数据线的跨接处形成DO和DGS时,通常采用沉积钨金属的方法进行修复,导致修复时间较长,修复成本过高,同时,由于通过沉积钨金属进行DO和DGS修复的步骤较复杂,容易造成修复失败,导致修复后双栅线的LCD仍然不能正常进行画面显示。
实用新型内容
本实用新型的实施例提供一种双栅线阵列基板及显示装置,能够缩短DO或DGS的修复时间,减少修复成本,增加修复成功率。
为达到上述目的,本实用新型的实施例采用如下技术方案:
一方面,提供一种双栅线阵列基板,包括纵横排列的多个栅线组和多条数据线,以及像素阵列,所述像素阵列包括M行N列的像素单元,所述M与所述N均为大于或等于2的整数,每个所述像素单元包括TFT(Thin Film Transistor,薄膜场效应晶体管),所述TFT包括源极,每个所述栅线组包括两条栅线,
所述双栅线阵列基板还包括数据修复线,所述数据修复线的第一端与所述像素阵列中第i行第j列的像素单元的源极电连接,第二端与所述像素阵列中第i+1行第j+1列的像素单元的源极电连接;或所述第二端与所述像素阵列中第i+1行第j-1列的像素单元的源极电连接,所述第i行像素单元与第i+1行像素单元之间存在一个所述栅线组;其中,所述i为大于或等于1,且小于M的整数,所述j为大于或等于1,且小于或等于N的整数。
可选的,所述数据修复线包括与所述数据线平行设置的第一部分和第二部分,与所述栅线平行设置的第三部分;
其中,所述第一部分包括与所述像素阵列中第i行第j列的像素单元的源极电连接的所述第一端,所述第二部分包括与所述像素阵列中第i+1行第j+1列的像素单元的源极电连接的所述第二端;或者所述第二部分包括与所述像素阵列中第i+1行第j-1列的像素单元的源极电连接的所述第二端。
可选的,所述第一部分,所述第二部分和所述第三部分均为长方形。
可选的,所述数据修复线为包括与所述像素阵列中第i行第j列的像素单元的源极电连接的所述第一端和与所述像素阵列中第i+1行第j+1列的像素单元的源极电连接的所述第二端的长方形,或者所述数据修复线为包括与所述像素阵列中第i行第j列的像素单元的源极电连接的所述第一端和与所述像素阵列中第i+1行第j-1列的像素单元的源极电连接的所述第二端的长方形;所述数据修复线与所述数据线的夹角大于0°小于180°,并且所述数据修复线与所述数据线的夹角不等于90°。
可选的,所述数据修复线与所述数据线同层设置。
可选的,所述数据修复线的金属材料与所述数据线的金属材料相同。
一方面,提供一种显示装置,包括以上所述的任意一种的双栅线阵列基板。
本实用新型实施例提供一种双栅线阵列基板及显示装置,当所述双栅线阵列基板中所述栅线与所述数据线跨接处出现DO时,所述数据线上传输的信号还可以通过数据修复线从第i行像素传输到第j行像素,不需要对出现DO的数据线进行修复,当所述双栅线阵列基板中所述栅线与所述数据线跨接处出现DGS时,只需要将出现短路区域前后的数据线切断,所述数据线上传输的信号通过数据修复线从第i行像素传输到第j行像素,相较于现有技术,能够缩短DO或DGS的修复时间,减少修复成本,增加修复成功率。
附图说明
为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型实施例提供的一种双栅线阵列基板的结构示意图;
图2为本实用新型实施例提供的另一种双栅线阵列基板的结构示意图;
图3为本实用新型实施例提供的又一种双栅线阵列基板的结构示意图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
本实用新型实施例提供一种双栅线阵列基板10,如图1所示,包括纵横排列的多个栅线组101和多条数据线102,以及像素阵列103,所述像素阵列103包括M行N列的像素单元,所述M与所述N均为大于或等于2的整数,每个所述像素单元包括TFT(Thin FilmTransistor,薄膜场效应晶体管),所述TFT包括源极,每个所述栅线组101包括两条栅线。
所述双栅线阵列基板10还包括数据修复线104,所述数据修复线104的第一端1041与所述像素阵列103中第i行第j列的像素单元1031的源极1031a电连接,第二端1042与所述像素阵列103中第i+1行第j+1列的像素单元1032的源极1032a电连接,或者如图2所示,所述第二端1042与所述像素阵列103中第i+1行第j-1列的像素单元1033的源极1033a电连接,所述第i行像素单元与第i+1行像素单元之间存在一个所述栅线组101;其中,所述i为大于或等于1,且小于M的整数,所述j为大于或等于1,且小于或等于N的整数。
这样一来,当所述栅线与所述数据线跨接处出现DO(数据线断路)时,所述数据线上传输的信号还可以通过数据修复线从第i行像素传输到第j行像素,不需要对出现DO的数据线进行修复,当所述栅线与所述数据线跨接处出现DGS(数据线和栅线短路)时,只需要将出现短路区域前后的数据线切断,所述数据线上传输的信号通过数据修复线从第i行像素传输到第j行像素,相较于现有技术,能够缩短DO或DGS的修复时间,减少修复成本,增加修复成功率。
需要说明的是,第一,所述数据修复线104的形状可以是任意形状,只需要包括与所述像素阵列103中第i行第j列的像素单元1031的源极1031a电连接的所述第一端1041和与所述像素阵列103中第i+1行第j+1列的像素单元1032的源极1032a电连接的所述第二端1042,本实用新型实施例对所述数据修复线的形状不做限定。示例的,参考图1所示,所述数据修复线104可以是包括所述第一端1041和所述第二端1042的长方形。
第二,当所述数据修复线的第一端与所述像素阵列中第i行第j列的像素单元的源极电连接,第二端与所述像素阵列中第i+1行第j+1列的像素单元的源极电连接时,所述i为大于或等于1,且小于M的整数,所述j为大于或等于1,且小于N的整数;当所述数据修复线的第一端与所述像素阵列中第i行第j列的像素单元的源极电连接,所述第二端与所述像素阵列中第i+1行第j-1列的像素单元的源极电连接时,所述i为大于或等于1,且小于M的整数,所述j为大于或等于2,且小于或等于N的整数。
第三,本实用新型实施例以所述数据修复线104的第一端1041与所述像素阵列103中第i行第j列的像素单元1031的源极1031a电连接,第二端1042与所述像素阵列103中第i+1行第j+1列的像素单元1032的源极1032a电连接为例进行说明。
本实用新型实施例提供一种双栅线阵列基板10,包括纵横排列的多个栅线组101和多条数据线102,以及像素阵列103,所述像素阵列103包括M行N列的像素单元,每个所述像素单元包括源极,每个所述栅线组101包括两条栅线。
所述双栅线阵列基板10还包括数据修复线104,所述数据修复线104的第一端1041与所述像素阵列103中第i行第j列的像素单元1031的源极1031a电连接,第二端1042与所述像素阵列103中第i+1行第j+1列的像素单元1032的源极1032a电连接,或所述第二端1042与所述像素阵列103中第i+1行第j-1列的像素单元1033的源极1033a电连接,所述第i行像素单元与第i+1行像素单元之间存在一个所述栅线组101。
示例的,参考图1所示,当图1中A点出现数据线102断路时,所述数据线102上传输的信号可以沿图1中箭头所示的方向由所述数据修复线104从第i行像素单元传输到第j行像素单元。当图1中区域B出现数据线102与栅线1011短路时,可以如图1中C-C线和D-D线将所述数据线102切断,这样所述区域B的短路现象无法影响像素单元对图像的正常显示,而且所述数据线102上传输的信号可以沿图1中箭头所示的方向由所述数据修复线104从第i行像素单元传输到第j行像素单元。
较佳的,所述数据修复线104包括与所述数据线102平行设置的第一部分104a和第二部分104b,与所述栅线平行设置的第三部分104c;其中,所述第一部分104a包括与所述像素阵列103中第i行第j列的像素单元1031的源极1031a电连接的所述第一端1041,如图3所示,所述第二部分104b包括与所述像素阵列103中第i+1行第j+1列的像素单元1032的源极1032a电连接的所述第二端1042;或者所述第二部分104b包括与所述像素阵列103中第i+1行第j-1列的像素单元1033的源极1033a电连接的所述第二端1042。示例的,当图3中E点出现数据线102断路时,所述数据线102上传输的信号可以沿图3中箭头所示的方向由所述数据修复线104从第i行像素单元传输到第j行像素单元。当图3中区域F出现数据线102与栅线1011短路时,可以如图3中G-G线和H-H线将所述数据线102切断,这样所述区域F的短路现象无法影响像素单元对图像的正常显示,而且所述数据线102上传输的信号可以沿图3中箭头所示的方向由所述数据修复线104从第i行像素单元传输到第j行像素单元。
可选的,参考图3所示,所述第一部分104a,所述第二部分104b和所述第三部分104c均为长方形,实际应用中,所述第一部分104a,所述第二部分104b和所述第三部分104c也可以均为正方形,或者所述第一部分104a和所述第二部分104b为正方形,所述第三部分104c为长方形,本实用新型实施例对此不做限定。
可选的,参考图1所示,所述数据修复线104为包括与所述像素阵列103中第i行第j列的像素单元1031的源极1031a电连接的所述第一端1041和与所述像素阵列103中第i+1行第j+1列的像素单元1032的源极1032a电连接的所述第二端1042的长方形,或者参考图2所示,所述数据修复线104为包括与所述像素阵列103中第i行第j列的像素单元1031的源极1031a电连接的所述第一端1041和与所述像素阵列103中第i+1行第j-1列的像素单元1033的源极1033a电连接的所述第二端1042的长方形;所述数据修复线104与所述数据线102的夹角大于0°小于180°,并且所述数据修复线104与所述数据线102的夹角不等于90°,当所述数据修复线104的第一端1041与所述像素阵列103中第i行第j列的像素单元1031的源极1031a电连接,第二端1042与所述像素阵列103中第i+1行第j+1列的像素单元1032的源极1032a电连接时,所述数据修复线104与所述数据线102的夹角大于0°小于90°,当所述数据修复线104的第一端1041与所述像素阵列103中第i行第j列的像素单元1031的源极1031a电连接,所述第二端1042与所述像素阵列103中第i+1行第j-1列的像素单元1033的源极1033a电连接时,所述数据修复线104与所述数据线102的夹角大于90°小于180°。
优选的,所述数据修复线104与所述数据线102同层设置,这样一来,可以在制作数据线102的同时,通过同一次构图工艺制作出所述数据修复线104,节约制作时间,减少构图工艺。
优选的,所述数据修复线104的金属材料与所述数据线102的金属材料相同,在制作所述数据线102的同时,可以采用同一种金属材料制作所述数据线102和所述数据修复线104,这样一来,可以节约制作时间,节约制作物料。
本实用新型实施例提供一种双栅线阵列基板,当所述双栅线阵列基板中所述栅线与所述数据线跨接处出现DO时,所述数据线上传输的信号还可以通过数据修复线从第i行像素传输到第j行像素,不需要对出现DO的数据线进行修复,当所述双栅线阵列基板中所述栅线与所述数据线跨接处出现DGS时,只需要将出现短路区域前后的数据线切断,所述数据线上传输的信号通过数据修复线从第i行像素传输到第j行像素,相较于现有技术,能够缩短DO或DGS的修复时间,减少修复成本,增加修复成功率。
本实用新型实施例提供一种显示装置,所述显示装置包括以上所述的任意一种的双栅线阵列基板10。
具体的,所述双栅线阵列基板10包括纵横排列的多个栅线组101和多条数据线102,以及像素阵列103,所述像素阵列103包括M行N列的像素单元,每个所述像素单元包括源极,每个所述栅线组101包括两条栅线,其中,所述双栅线阵列基板10还包括数据修复线104,所述数据修复线104的第一端1041与所述像素阵列103中第i行第j列的像素单元1031的源极1031a电连接,第二端1042与所述像素阵列103中第i+1行第j+1列的像素单元1032的源极1032a电连接,或者所述第二端1042与所述像素阵列103中第i+1行第j-1列的像素单元1033的源极1033a电连接,所述第i行像素单元与第i+1行像素单元之间存在一个所述栅线组101。
本实用新型实施例提供一种显示装置,所述显示装置包括的双栅线阵列基板在所述双栅线阵列基板中所述栅线与所述数据线跨接处出现DO时,所述数据线上传输的信号还可以通过数据修复线从第i行像素传输到第j行像素,不需要对出现DO的数据线进行修复,在所述双栅线阵列基板中所述栅线与所述数据线跨接处出现DGS时,只需要将出现短路区域前后的数据线切断,所述数据线上传输的信号通过数据修复线从第i行像素传输到第j行像素,相较于现有技术,能够缩短DO或DGS的修复时间,减少修复成本,增加修复成功率。
以上所述,仅为本实用新型的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应以所述权利要求的保护范围为准。

Claims (7)

1.一种双栅线阵列基板,包括纵横排列的多个栅线组和多条数据线,以及像素阵列,所述像素阵列包括M行N列的像素单元,所述M与所述N均为大于或等于2的整数,每个所述像素单元包括薄膜场效应晶体管TFT,所述TFT包括源极,每个所述栅线组包括两条栅线,其特征在于,
所述双栅线阵列基板还包括数据修复线,所述数据修复线的第一端与所述像素阵列中第i行第j列的像素单元的源极电连接,第二端与所述像素阵列中第i+1行第j+1列的像素单元的源极电连接;或所述第二端与所述像素阵列中第i+1行第j-1列的像素单元的源极电连接,所述第i行像素单元与第i+1行像素单元之间存在一个所述栅线组,其中,所述i为大于或等于1,且小于M的整数,所述j为大于或等于1,且小于或等于N的整数。
2.根据权利要求1所述的双栅线阵列基板,其特征在于,所述数据修复线包括与所述数据线平行设置的第一部分和第二部分,与所述栅线平行设置的第三部分;
其中,所述第一部分包括与所述像素阵列中第i行第j列的像素单元的源极电连接的所述第一端,所述第二部分包括与所述像素阵列中第i+1行第j+1列的像素单元的源极电连接的所述第二端;或者所述第二部分包括与所述像素阵列中第i+1行第j-1列的像素单元的源极电连接的所述第二端。
3.根据权利要求2所述的双栅线阵列基板,其特征在于,所述第一部分,所述第二部分和所述第三部分均为长方形。
4.根据权利要求1所述的双栅线阵列基板,其特征在于,所述数据修复线为包括与所述像素阵列中第i行第j列的像素单元的源极电连接的所述第一端和与所述像素阵列中第i+1行第j+1列的像素单元的源极电连接的所述第二端的长方形,或者所述数据修复线为包括与所述像素阵列中第i行第j列的像素单元的源极电连接的所述第一端和与所述像素阵列中第i+1行第j-1列的像素单元的源极电连接的所述第二端的长方形;所述数据修复线与所述数据线的夹角大于0°小于180°,并且所述数据修复线与所述数据线的夹角不等于90°。
5.根据权利要求1至4任意一项权利要求所述的双栅线阵列基板,其特征在于,所述数据修复线与所述数据线同层设置。
6.根据权利要求1至4所述的双栅线阵列基板,其特征在于,所述数据修复线的金属材料与所述数据线的金属材料相同。
7.一种显示装置,其特征在于,包括权利要求1至7任意一项权利要求所述的双栅线阵列基板。
CN201420243725.9U 2014-05-13 2014-05-13 一种双栅线阵列基板及显示装置 Expired - Lifetime CN203811954U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201420243725.9U CN203811954U (zh) 2014-05-13 2014-05-13 一种双栅线阵列基板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201420243725.9U CN203811954U (zh) 2014-05-13 2014-05-13 一种双栅线阵列基板及显示装置

Publications (1)

Publication Number Publication Date
CN203811954U true CN203811954U (zh) 2014-09-03

Family

ID=51450686

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201420243725.9U Expired - Lifetime CN203811954U (zh) 2014-05-13 2014-05-13 一种双栅线阵列基板及显示装置

Country Status (1)

Country Link
CN (1) CN203811954U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104916650A (zh) * 2015-06-18 2015-09-16 合肥鑫晟光电科技有限公司 一种双栅线阵列基板、显示面板及显示装置
WO2017118088A1 (zh) * 2016-01-04 2017-07-13 京东方科技集团股份有限公司 阵列基板及其维修方法、显示面板和显示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104916650A (zh) * 2015-06-18 2015-09-16 合肥鑫晟光电科技有限公司 一种双栅线阵列基板、显示面板及显示装置
CN104916650B (zh) * 2015-06-18 2017-10-27 合肥鑫晟光电科技有限公司 一种双栅线阵列基板、显示面板及显示装置
WO2017118088A1 (zh) * 2016-01-04 2017-07-13 京东方科技集团股份有限公司 阵列基板及其维修方法、显示面板和显示装置
CN105446038B (zh) * 2016-01-04 2018-11-23 京东方科技集团股份有限公司 一种阵列基板及其维修方法、显示面板和显示装置
US10199401B2 (en) 2016-01-04 2019-02-05 Boe Technology Group Co., Ltd. Array substrate and method for maintaining the same, display panel and display device

Similar Documents

Publication Publication Date Title
US10283027B2 (en) Dual gate array substrate, testing method, display panel and display apparatus
CN102621758B (zh) 液晶显示装置及其驱动电路
CN103928003B (zh) 一种栅极驱动电路及其修复方法、显示面板和显示装置
CN102866551B (zh) 液晶显示装置及其驱动电路
CN102591084B (zh) 液晶显示装置、驱动电路及其驱动方法
US9500924B2 (en) Array substrate and liquid crystal display device
CN106094272B (zh) 一种显示基板、其制作方法及显示装置
CN104732944B (zh) 源极驱动电路、源极驱动方法及显示装置
CN203054412U (zh) 一种阵列基板、显示面板及显示装置
US20160335975A1 (en) Array Substrate and Driving Method Thereof, Display Panel, and Display Apparatus
CN101539700B (zh) 液晶显示装置
CN102636920A (zh) 一种硬屏液晶显示的装置和实现方法及其应用
CN104537989A (zh) 一种双向扫描的电荷分享型像素结构及其驱动方法
US20180138214A1 (en) Display device
CN105425484A (zh) 阵列基板结构及阵列基板断线修复方法
CN104777639A (zh) 一种阵列基板及其驱动方法、显示面板、显示装置
CN104900206A (zh) 一种源极驱动线路板和显示装置
CN104991678A (zh) 阵列基板及其驱动方法、制作方法、显示装置
CN203811954U (zh) 一种双栅线阵列基板及显示装置
CN104880881B (zh) 一种阵列基板及其修复方法、显示面板和显示装置
US9753344B2 (en) Liquid crystal display panel and liquid crystal display device
CN104142588A (zh) 液晶显示面板以及液晶显示器
CN105301809A (zh) 阵列基板结构及阵列基板的数据线断线修复方法
CN104090426A (zh) 基板、显示装置、配向膜的制造方法
CN103913913B (zh) 一种阵列基板及其制备方法、显示面板和显示装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20140903