CN203351574U - 阵列基板和显示装置 - Google Patents
阵列基板和显示装置 Download PDFInfo
- Publication number
- CN203351574U CN203351574U CN 201320451996 CN201320451996U CN203351574U CN 203351574 U CN203351574 U CN 203351574U CN 201320451996 CN201320451996 CN 201320451996 CN 201320451996 U CN201320451996 U CN 201320451996U CN 203351574 U CN203351574 U CN 203351574U
- Authority
- CN
- China
- Prior art keywords
- oxide semiconductor
- metal oxide
- layer
- semiconductor layer
- photoresist
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Abstract
本实用新型提供一种阵列基板和显示装置,属于显示技术领域。所述阵列基板的有源层由至少两个金属氧化物半导体层组成,其中,靠近栅绝缘层的第一金属氧化物半导体层的迁移率大于靠近源漏金属层的第二金属氧化物半导体层的迁移率。通过本实用新型的技术方案,能够制备性能良好、稳定且具有高迁移率的有源层。
Description
技术领域
本实用新型涉及显示技术领域,特别涉及一种阵列基板和显示装置。
背景技术
随着科技的不断进步,用户对液晶显示设备的需求日益增加,TFT-LCD(Thin Film Transistor-Liquid Crystal Display,薄膜场效应晶体管液晶显示器)也成为了手机、平板电脑等产品中使用的主流显示器。此外,随着显示设备的普及,用户对大尺寸显示产品的需求也越来越普遍。
TFT的性能决定了液晶显示器的显示品质。量产中常常采用非晶硅作为有源层,但非晶硅具有较多的缺陷,并且迁移率较低。非晶硅TFT的载流子实际迁移率大致在10cm2/(V*s)左右,但由于缺陷数目太多,栅电极所吸引的大部分电荷被攫取在缺陷中而无法提供导电能力,使得等效载流子迁移率仅仅剩下不到1cm2/(V*s),不能满足大尺寸显示产品的需求。
为了提高有源层的迁移率,现有技术采用金属氧化物半导体制作有源层,但有的金属氧化物半导体的迁移率不够高,而有的金属氧化物半导体虽然迁移率比较高,但是漏电流比较大,将会影响TFT的性能,导致显示器不能正常显示。
实用新型内容
本实用新型要解决的技术问题是提供一种阵列基板和显示装置,能够制备性能良好、稳定且具有高迁移率的有源层。
为解决上述技术问题,本实用新型的实施例提供技术方案如下:
一方面,提供一种阵列基板,所述阵列基板的有源层由至少两个金属氧化物半导体层组成,其中,靠近栅绝缘层的第一金属氧化物半导体层的迁移率大于靠近源漏金属层的第二金属氧化物半导体层的迁移率。
进一步地,上述方案中,所述第一金属氧化物半导体层的迁移率大于30cm2/V*s,所述第二金属氧化物半导体层的迁移率为8-10cm2/V*s。
进一步地,上述方案中,所述第一金属氧化物半导体层的厚度为10nm-50nm,所述第二金属氧化物半导体层的厚度为10nm-50nm。
进一步地,上述方案中,所述第一金属氧化物半导体层为ITZO,所述第二金属氧化物半导体层为IGZO。
进一步地,上述方案中,所述阵列基板具体包括:
衬底基板;
所述衬底基板上的栅电极和栅线;
所述栅电极和所述栅线上的所述栅绝缘层;
所述栅绝缘层上的所述有源层,所述有源层由第一金属氧化物半导体层和第二金属氧化物半导体层组成;
所述有源层上的刻蚀阻挡层;
所述刻蚀阻挡层上的由所述源漏金属层组成的漏电极、源电极和数据线;
所述漏电极、所述源电极和所述数据线上的钝化层,所述钝化层包括有对应所述漏电极的过孔;
所述钝化层上的像素电极,所述像素电极通过所述过孔与所述漏电极电连接。
本实用新型实施例还提供了一种显示装置,包括如上所述的阵列基板。
本实用新型的实施例具有以下有益效果:
上述方案中,阵列基板的有源层由至少两个金属氧化物半导体层组成,其中,靠近栅绝缘层的第一金属氧化物半导体层作为载流子传输层具有较高的迁移率,而靠近源漏金属层的第二金属氧化物半导体层作为相对高电阻层具有较低的迁移率,可以起到降低漏电流、稳定TFT特性的作用。这样通过至少两个金属氧化物半导体层组合,最终可以制备性能良好、稳定且具有高迁移率的有源层。
附图说明
图1为本实用新型实施例在阵列基板上形成栅电极和栅线后的截面示意图;
图2为本实用新型实施例在阵列基板上形成栅绝缘层后的截面示意图;
图3为本实用新型实施例在阵列基板上形成第一金属氧化物半导体层和第二金属氧化物半导体层后的截面示意图;
图4为本实用新型实施例在阵列基板上形成有源层的图形后的截面示意图;
图5为本实用新型实施例在阵列基板上形成刻蚀阻挡层的图形后的截面示意图;
图6为本实用新型实施例在阵列基板上形成源电极、漏电极和数据线后的截面示意图;
图7为本实用新型实施例在阵列基板上形成钝化层的图形后的截面示意图;
图8为本实用新型实施例在阵列基板上形成像素电极后的截面示意图。
附图标记
1衬底基板 2栅电极 3栅绝缘层
4第一金属氧化物半导体层 5第二金属氧化物半导体层
6刻蚀阻挡层 7源漏金属层 8钝化层
9像素电极
具体实施方式
为使本实用新型的实施例要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
本实用新型的实施例提供一种阵列基板和显示装置,能够制备性能良好、稳定且具有高迁移率的有源层。
本实用新型实施例提供了一种阵列基板,所述阵列基板的有源层由至少两个金属氧化物半导体层组成,其中,靠近栅绝缘层的第一金属氧化物半导体层的迁移率大于靠近源漏金属层的第二金属氧化物半导体层的迁移率。
本实用新型的阵列基板中,靠近栅绝缘层的第一金属氧化物半导体层作为载流子传输层具有较高的迁移率,而靠近源漏金属层的第二金属氧化物半导体层作为相对高电阻层具有较低的迁移率,可以起到降低漏电流、稳定TFT特性的作用。这样通过至少两个金属氧化物半导体层组合,最终可以制备性能良好、稳定且具有高迁移率的有源层。
本实用新型的阵列基板并不局限于采用两个金属氧化物半导体层形成有源层,有源层还可以具有三层以上的结构,只需要保证靠近栅绝缘层的那一层结构具有较高的迁移率,靠近源漏金属层的那一层结构具有较低的迁移率即可。在实际生产中,为了简化生产流程和节省生产成本,一般采用两个金属氧化物半导体层形成有源层。
进一步地,为了保证制备的有源层具有较高的迁移率,一般地,所采用的第一金属氧化物半导体层的迁移率大于30cm2/V*s;为了保证制备的有源层性能良好、稳定,一般地,所采用的第二金属氧化物半导体层的迁移率为8-10cm2/V*s。
进一步地,所述第一金属氧化物半导体层的厚度可以为10nm-50nm,所述第二金属氧化物半导体层的厚度可以为10nm-50nm。
具体地,本实用新型的阵列基板中,第一金属氧化物半导体层可以采用ITZO,第二金属氧化物半导体层可以采用IGZO。IGZO的迁移率在10cm2/V*s左右,ITZO的迁移率可以达到30cm2/V*s以上,但是ITZO的漏电流比较大,这样将ITZO作为第一金属氧化物半导体层布置在栅绝缘层之上,由于其具有较高的迁移率可以作为载流子传输层;将IGZO作为第二金属氧化物半导体层布置在源漏金属层之下,由于其具有较低的迁移率可以作为相对高电阻层,起到降低漏电流、稳定TFT特性的作用。
具体地,本实用新型的阵列基板可以包括:
衬底基板;
所述衬底基板上的栅电极和栅线;
所述栅电极和所述栅线上的所述栅绝缘层;
所述栅绝缘层上的所述有源层,所述有源层由第一金属氧化物半导体层和第二金属氧化物半导体层组成;
所述有源层上的刻蚀阻挡层;
所述刻蚀阻挡层上的由所述源漏金属层组成的漏电极、源电极和数据线;
所述漏电极、所述源电极和所述数据线上的钝化层,所述钝化层包括有对应所述漏电极的过孔;
所述钝化层上的像素电极,所述像素电极通过所述过孔与所述漏电极电连接。
本实用新型实施例还提供了一种显示装置,包括如上任一实施例所述的阵列基板。其中,阵列基板的结构同上述实施例,在此不再赘述。另外,显示装置其他部分的结构可以参考现有技术,对此本文不再详细描述。该显示装置可以为:液晶面板、电子纸、液晶电视、液晶显示器、数码相框、手机、平板电脑等具有任何显示功能的产品或部件。
本实用新型实施例还提供了一种上述阵列基板的制作方法,包括:利用至少两个金属氧化物半导体层完成有源层的制作,其中,靠近栅绝缘层的第一金属氧化物半导体层的迁移率大于靠近源漏金属层的第二金属氧化物半导体层的迁移率。
本实用新型制作的阵列基板,靠近栅绝缘层的第一金属氧化物半导体层作为载流子传输层具有较高的迁移率,而靠近源漏金属层的第二金属氧化物半导体层作为相对高电阻层具有较低的迁移率,可以起到降低漏电流、稳定TFT特性的作用。这样通过至少两个金属氧化物半导体层组合,最终可以制备性能良好、稳定且具有高迁移率的有源层。
本实用新型的制作方法并不局限于采用两个金属氧化物半导体层形成有源层,还可以利用三个以上的金属氧化物半导体层形成有源层,只需要保证靠近栅绝缘层的那一层金属氧化物半导体层具有较高的迁移率,靠近源漏金属层的那一层金属氧化物半导体层具有较低的迁移率即可。在实际生产中,为了简化生产流程和节省生产成本,一般采用两个金属氧化物半导体层形成有源层。
进一步地,为了保证制备的有源层具有较高的迁移率,一般地,所采用的第一金属氧化物半导体层的迁移率大于30cm2/V*s;为了保证制备的有源层性能良好、稳定,一般地,所采用的第二金属氧化物半导体层的迁移率为8-10cm2/V*s。
具体地,所述制作方法可以包括:
在衬底基板上依次形成栅金属层和栅绝缘层,所述栅金属层包括栅电极和栅线的图形;
在形成有所述栅绝缘层的衬底基板上形成有源层的图形,所述有源层由第一金属氧化物半导体层和第二金属氧化物半导体层组成;
在形成有所述有源层的衬底基板上形成刻蚀阻挡层的图形;
在形成有所述刻蚀阻挡层的衬底基板上形成数据线、源电极和漏电极的图形;
在形成有所述数据线、所述源电极和所述漏电极的衬底基板上形成钝化层的图形,所述钝化层的图形包括有对应所述漏电极的过孔;
在形成有所述钝化层的衬底基板上形成像素电极的图形,所述像素电极通过所述过孔与所述漏电极电连接。
其中,所述在形成有所述栅绝缘层的衬底基板上形成有源层的图形包括:
在形成有所述栅绝缘层的衬底基板上沉积所述第一金属氧化物半导体层;
在所述第一金属氧化物半导体层上沉积所述第二金属氧化物半导体层;
在所述第二金属氧化物半导体层上涂覆光刻胶,通过构图工艺,形成由所述第一金属氧化物半导体层和所述第二金属氧化物半导体层组成的有源层的图形。
具体地,本实用新型的制作方法中,可以采用ITZO作为第一金属氧化物半导体层,可以采用IGZO作为第二金属氧化物半导体层。IGZO的迁移率在10cm2/V*s左右,ITZO的迁移率可以达到30cm2/V*s以上,但是ITZO的漏电流比较大,这样将ITZO作为第一金属氧化物半导体层布置在栅绝缘层之上,由于其具有较高的迁移率可以作为载流子传输层;将IGZO作为第二金属氧化物半导体层布置在源漏金属层之下,由于其具有较低的迁移率可以作为相对高电阻层,起到降低漏电流、稳定TFT特性的作用。
下面结合具体的工艺流程对本实施例的阵列基板的制作方法进行进一步地介绍:
如图1~图8所示,本实用新型的阵列基板的制作方法包括以下步骤:
步骤a、提供一衬底基板,在衬底基板上形成由栅金属层组成的栅电极和栅线的图形;
如图1所示,首先通过一次构图工艺在衬底基板1上形成由栅金属层组成的包括栅电极2和与栅电极2连接的栅线的图形。其中,衬底基板1可为玻璃基板或石英基板。
具体地,可以采用溅射或热蒸发的方法在衬底基板1上沉积一层栅金属层。栅金属层的材料可以是Cr、W、Ti、Ta、Mo、Al、Cu等金属及其合金,栅金属层也可以是由多层金属薄膜组成。在栅金属层上涂覆一层光刻胶,采用掩膜板对光刻胶进行曝光,使光刻胶形成光刻胶未保留区域和光刻胶保留区域,其中,光刻胶保留区域对应于栅线和栅电极2的图形所在区域,光刻胶未保留区域对应于上述图形以外的区域;进行显影处理,光刻胶未保留区域的光刻胶被完全去除,光刻胶保留区域的光刻胶厚度保持不变;通过刻蚀工艺完全刻蚀掉光刻胶未保留区域的栅金属薄膜,形成栅线和栅电极2的图形;剥离剩余的光刻胶。
步骤b:如图2所示,在形成有栅电极2和栅线的衬底基板1上形成栅绝缘层3;
具体地,可以采用等离子体增强化学气相沉积(PECVD)方法,在经过步骤a的衬底基板1上沉积厚度为的栅绝缘层材料,形成栅绝缘层3。其中,栅绝缘层材料可以选用氧化物或者氮化物或者氮氧化物,栅绝缘层可以为单层、双层或多层结构。
步骤c:在形成有栅绝缘层3的衬底基板1上沉积第一金属氧化物半导体层4和第二金属氧化物半导体层5;
具体地,如图3所示,可以先在经过步骤b的衬底基板1上采用磁控溅射、热蒸发或其它成膜方法沉积ITZO作为第一金属氧化物半导体层4,具体地,ITZO的厚度可以为10nm-50nm,之后可以再沉积IGZO作为第二金属氧化物半导体层5,IGZO的厚度可以为10nm-50nm。
步骤d:如图4所示,在衬底基板1上形成有源层的图形;
具体地,在第二金属氧化物半导体层5上涂覆光刻胶,对光刻胶进行曝光,使光刻胶形成光刻胶未保留区域和光刻胶保留区域;之后进行显影处理,光刻胶未保留区域的光刻胶被完全去除,光刻胶保留区域的光刻胶厚度保持不变;通过刻蚀工艺完全刻蚀掉光刻胶未保留区域的第一金属氧化物半导体层和第二金属氧化物半导体层,形成有源层的图形;剥离光刻胶保留区域的剩余的光刻胶。
步骤e:如图5所示,在衬底基板1上形成刻蚀阻挡层6的图形;
具体地,在经过步骤d的衬底基板1上采用磁控溅射、热蒸发或其它成膜方法沉积刻蚀阻挡层材料,其中,刻蚀阻挡层材料可以选用氧化物或者氮化物。在刻蚀阻挡层材料上涂覆一层光刻胶,采用掩膜板对光刻胶进行曝光,使光刻胶形成光刻胶未保留区域和光刻胶保留区域,其中,光刻胶保留区域对应于刻蚀阻挡层6的图形所在区域,光刻胶未保留区域对应于上述图形以外的区域;进行显影处理,光刻胶未保留区域的光刻胶被完全去除,光刻胶保留区域的光刻胶厚度保持不变;通过刻蚀工艺完全刻蚀掉光刻胶未保留区域的刻蚀阻挡层材料,形成刻蚀阻挡层6的图形;剥离剩余的光刻胶。
步骤f:如图6所示,在衬底基板1上形成由源漏金属层7组成的源电极、漏电极和数据线的图形;
具体地,在经过步骤e的衬底基板1上采用磁控溅射、热蒸发或其它成膜方法沉积一层源漏金属层7。源漏金属层7的材料可以是Cr、W、Ti、Ta、Mo、Al、Cu等金属及其合金,源漏金属层7也可以是由多层金属薄膜组成。在源漏金属层7上涂覆一层光刻胶,采用掩膜板对光刻胶进行曝光,使光刻胶形成光刻胶未保留区域和光刻胶保留区域,其中,光刻胶保留区域对应于源电极、漏电极和数据线的图形所在区域,光刻胶未保留区域对应于上述图形以外的区域;进行显影处理,光刻胶未保留区域的光刻胶被完全去除,光刻胶保留区域的光刻胶厚度保持不变;通过刻蚀工艺完全刻蚀掉光刻胶未保留区域的源漏金属薄膜,形成源电极、漏电极和数据线的图形;剥离剩余的光刻胶。
步骤g:如图7所示,在衬底基板1上形成钝化层8的图形;
具体地,在经过步骤f的衬底基板1上采用磁控溅射、热蒸发或其它成膜方法沉积厚度为的钝化层材料,其中,钝化层材料可以选用氧化物或者氮化物或者复合结构层。在钝化层材料上涂敷一层光刻胶;采用掩膜板对光刻胶进行曝光,使光刻胶形成光刻胶未保留区域和光刻胶保留区域,其中,光刻胶保留区域对应于钝化层的图形所在区域,光刻胶未保留区域对应于上述图形以外的区域;进行显影处理,光刻胶未保留区域的光刻胶被完全去除,光刻胶保留区域的光刻胶厚度保持不变;通过刻蚀工艺完全刻蚀掉光刻胶未保留区域的钝化层材料,形成包括对应于漏电极的过孔的钝化层8的图形;剥离剩余的光刻胶。
步骤h:如图8所示,在衬底基板1上形成像素电极9的图形,像素电极9通过过孔与漏电极连接。
具体地,在经过步骤g的衬底基板1上采用磁控溅射、热蒸发或其它成膜方法沉积厚度为的透明导电层,其中,透明导电层可以采用氧化铟锡(ITO)、氧化铟锌(IZO)等材料。在透明导电层上涂敷一层光刻胶;采用掩膜板对光刻胶进行曝光,使光刻胶形成光刻胶未保留区域和光刻胶保留区域,其中,光刻胶保留区域对应于像素电极9的图形所在区域,光刻胶未保留区域对应于上述图形以外的区域;进行显影处理,光刻胶未保留区域的光刻胶被完全去除,光刻胶保留区域的光刻胶厚度保持不变;通过刻蚀工艺完全刻蚀掉光刻胶未保留区域的透明导电层,形成像素电极9的图形;剥离剩余的光刻胶。
经过上述步骤a-h即可得到如图8所示的本实施例的阵列基板,本实施例的技术方案采用两个金属氧化物半导体层制备有源层,其中,靠近栅绝缘层的第一金属氧化物半导体层作为载流子传输层具有较高的迁移率,而靠近源漏金属层的第二金属氧化物半导体层作为相对高电阻层具有较低的迁移率,可以起到降低漏电流、稳定TFT特性的作用。这样通过至少两个金属氧化物半导体层组合,最终可以制备性能良好、稳定且具有高迁移率的有源层。
以上所述是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本实用新型所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本实用新型的保护范围。
Claims (6)
1.一种阵列基板,其特征在于,所述阵列基板的有源层由至少两个金属氧化物半导体层组成,其中,靠近栅绝缘层的第一金属氧化物半导体层的迁移率大于靠近源漏金属层的第二金属氧化物半导体层的迁移率。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一金属氧化物半导体层的迁移率大于30cm2/V*s,所述第二金属氧化物半导体层的迁移率为8-10cm2/V*s。
3.根据权利要求2所述的阵列基板,其特征在于,所述第一金属氧化物半导体层的厚度为10nm-50nm,所述第二金属氧化物半导体层的厚度为10nm-50nm。
4.根据权利要求2所述的阵列基板,其特征在于,所述第一金属氧化物半导体层为ITZO,所述第二金属氧化物半导体层为IGZO。
5.根据权利要求1-4中任一项所述的阵列基板,其特征在于,所述阵列基板具体包括:
衬底基板;
所述衬底基板上的栅电极和栅线;
所述栅电极和所述栅线上的所述栅绝缘层;
所述栅绝缘层上的所述有源层,所述有源层由第一金属氧化物半导体层和第二金属氧化物半导体层组成;
所述有源层上的刻蚀阻挡层;
所述刻蚀阻挡层上的由所述源漏金属层组成的漏电极、源电极和数据线;
所述漏电极、所述源电极和所述数据线上的钝化层,所述钝化层包括有对应所述漏电极的过孔;
所述钝化层上的像素电极,所述像素电极通过所述过孔与所述漏电极电连接。
6.一种显示装置,其特征在于,包括如权利要求1-5中任一项所述的阵列基板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201320451996 CN203351574U (zh) | 2013-07-26 | 2013-07-26 | 阵列基板和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201320451996 CN203351574U (zh) | 2013-07-26 | 2013-07-26 | 阵列基板和显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN203351574U true CN203351574U (zh) | 2013-12-18 |
Family
ID=49751440
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201320451996 Expired - Lifetime CN203351574U (zh) | 2013-07-26 | 2013-07-26 | 阵列基板和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN203351574U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103412450A (zh) * | 2013-07-26 | 2013-11-27 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法和显示装置 |
WO2015192549A1 (zh) * | 2014-06-19 | 2015-12-23 | 京东方科技集团股份有限公司 | 阵列基板、其制作方法以及显示装置 |
CN115548127A (zh) * | 2022-09-30 | 2022-12-30 | 惠科股份有限公司 | 晶体管、阵列基板以及显示面板 |
-
2013
- 2013-07-26 CN CN 201320451996 patent/CN203351574U/zh not_active Expired - Lifetime
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103412450A (zh) * | 2013-07-26 | 2013-11-27 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法和显示装置 |
WO2015010427A1 (zh) * | 2013-07-26 | 2015-01-29 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法和显示装置 |
US9646997B2 (en) | 2013-07-26 | 2017-05-09 | Boe Technology Group Co., Ltd. | Array substrate, method for manufacturing the same and display device |
WO2015192549A1 (zh) * | 2014-06-19 | 2015-12-23 | 京东方科技集团股份有限公司 | 阵列基板、其制作方法以及显示装置 |
CN115548127A (zh) * | 2022-09-30 | 2022-12-30 | 惠科股份有限公司 | 晶体管、阵列基板以及显示面板 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103412450A (zh) | 阵列基板及其制作方法和显示装置 | |
CN103325841B (zh) | 薄膜晶体管及其制作方法和显示器件 | |
US8912538B2 (en) | Thin film transistor array substrate and method for manufacturing the same | |
CN103700665B (zh) | 金属氧化物薄膜晶体管阵列基板及其制作方法、显示装置 | |
CN103236440B (zh) | 薄膜晶体管、阵列基板及其制造方法、显示装置 | |
TW201231696A (en) | Method of making oxide thin film transistor array, and device incorporating the same | |
JP2007221137A (ja) | シリコン層の形成方法及びそれを用いた表示基板の製造方法 | |
CN101131495A (zh) | 柔性显示装置面板的制造 | |
CN102683422A (zh) | 氧化物薄膜晶体管及制作方法、阵列基板、显示装置 | |
CN103545319A (zh) | 低温多晶硅薄膜晶体管阵列基板及其制作方法、显示装置 | |
CN104952932A (zh) | 薄膜晶体管、阵列基板及其制作方法、显示装置 | |
CN106449667B (zh) | 阵列基板及其制作方法、显示装置 | |
CN104779302A (zh) | 薄膜晶体管及其制作方法、阵列基板、显示装置 | |
CN103531640A (zh) | 薄膜晶体管、阵列基板及其制造方法和显示装置 | |
CN103700628A (zh) | 阵列基板制作方法、阵列基板及显示装置 | |
CN104934443A (zh) | 阵列基板及其制造方法、显示装置 | |
CN103441129A (zh) | 阵列基板及其制作方法和显示装置 | |
CN102637648A (zh) | 薄膜晶体管液晶显示器、阵列基板及其制造方法 | |
CN203351574U (zh) | 阵列基板和显示装置 | |
CN103400802B (zh) | 阵列基板及其制作方法和显示装置 | |
CN103456747A (zh) | 阵列基板及其制作方法、显示装置 | |
CN103700663A (zh) | 一种阵列基板及其制作方法、显示装置 | |
WO2015032135A1 (zh) | 阻挡层及其制备方法、薄膜晶体管、阵列基板 | |
CN102693938A (zh) | 薄膜晶体管液晶显示器、阵列基板及其制造方法 | |
CN104617039A (zh) | 阵列基板及其制作方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CX01 | Expiry of patent term |
Granted publication date: 20131218 |
|
CX01 | Expiry of patent term |