CN203117884U - 一种多模块时序控制的嵌入式*** - Google Patents

一种多模块时序控制的嵌入式*** Download PDF

Info

Publication number
CN203117884U
CN203117884U CN 201220643079 CN201220643079U CN203117884U CN 203117884 U CN203117884 U CN 203117884U CN 201220643079 CN201220643079 CN 201220643079 CN 201220643079 U CN201220643079 U CN 201220643079U CN 203117884 U CN203117884 U CN 203117884U
Authority
CN
China
Prior art keywords
functional module
resistance
interface
main control
control chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 201220643079
Other languages
English (en)
Inventor
高战
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Coship Electronics Co Ltd
Original Assignee
Shenzhen Coship Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Coship Electronics Co Ltd filed Critical Shenzhen Coship Electronics Co Ltd
Priority to CN 201220643079 priority Critical patent/CN203117884U/zh
Application granted granted Critical
Publication of CN203117884U publication Critical patent/CN203117884U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Electronic Switches (AREA)

Abstract

本实用新型提供了一种多模块时序控制的嵌入式***,包括包括主控芯片、前级功能模块、后级功能模块及开关电路;所述主控芯片包括通用可编程输入输出接口,通过通用可编程输入输出接口耦接所述后级功能模块及所述开关电路;所述开关电路耦接所述前级功能模块;所述后级功能模块耦接所述前级功能模块,可接收所述前级功能模块的输出信号。由于该嵌入式***所包括的主控芯片通过通用可编程输入输出接口耦接后级功能模块及开关电路,通过开关电路耦接前级功能模块,从而简单可靠的实现相关联功能模块的上电时序控制,确保***稳定可靠。

Description

一种多模块时序控制的嵌入式***
技术领域
本实用新型属于嵌入式***领域,尤其涉及一种多模块时序控制的嵌入式***。 
背景技术
随着嵌入式***设备功能越来越复杂,各功能模块之间耦合及关联度也随之提高,因此,相关联模块之间会存在信号冲突的问题,假设A和B分别是某嵌入式***中的两个功能模块,用以实现不同的功能应用,其中: 
1)B模块接收A模块的输出信号; 
2)B模块在上电时需要对B模块的处理器单元进行硬件配置,如设置某些寄存器上电初始状态为高或低,配置其启动时***状态等; 
3)很多情况下,上电配置管脚和正常工作时的信号I/O管脚是复用的; 
在上述三点的约束条件下,则会导致一种情况,即上电时A正常工作输出给B模块的信号,与B模块上电配置脚产生冲突。 
实用新型内容
有鉴于此,需要提供一种多模块时序控制的嵌入式***,可以对相关联功能模块的时序要求进行控制,确保***稳定可靠。 
本实用新型提供一种多模块时序控制的嵌入式***,包括主控芯片、前级功能模块、后级功能模块及开关电路; 
所述主控芯片包括通用可编程输入输出接口,通过通用可编程输入输出接口耦接所述后级功能模块及所述开关电路; 
所述开关电路耦接所述前级功能模块; 
所述后级功能模块耦接所述前级功能模块,可接收所述前级功能模块的输出信号。 
较优地,所述主控芯片通过其通用可编程输入输出接口输出复位信号; 
所述后级功能模块接收所述复位信号进入复位状态; 
所述开关电路接收所述复位信号,输出关断的开关信号至所述前级功能模块,以使所述前级功能模块进入高阻状态。 
较优地,所述前级功能模块包括通用可编程输入输出接口,通过其通用可编程输入输出接口接收所述开关电路的开关信号。 
较优地,所述后级功能模块包括复位接口,通过所述复位接口接收所述主控芯片的复位信号。 
较优地,所述开关电路包括三极管、场效应管、第一电阻、第二电阻、第三电阻及第四电阻; 
所述三极管的基极连接所述主控芯片的通用可编程输入输出接口,发射极接地,集电极通过第三电阻串联第二电阻连接第一电源; 
所述场效应管的源极连接于所述第一电源、第二电阻之间,栅极连接于第二电阻、第三电阻之间,漏极连接所述前级功能模块并通过第四电阻接地。 
由于该嵌入式***所包括的主控芯片通过通用可编程输入输出接口耦接后级功能模块及开关电路,通过开关电路耦接前级功能模块,从而简单可靠的实现相关联功能模块的上电时序控制,确保***稳定可靠。 
附图说明
图1为本实用新型实施例提供的一种多模块时序控制的嵌入式***框图; 
图2为本实用新型实施例提供的开关电路。 
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。 
图1为本实用新型实施例提供的一种多模块时序控制的嵌入式***框图。该实施例中以模块A用以说明前级功能模块,模块B用以说明后级功能模块,其中,通用可编程输入输出接口将以GPIO(General Purpose Input Output)进行说明。 
如图1所示,多模块时序控制的嵌入式***100,包括主控芯片110、模块A120、模块B130及开关电路140,主控芯片110包括通用可编程输入输出接口GPIO1,通过GPIO1耦接模块B130及开关电路140,通过GPIO1输出信号至模块A120、开关电路140,开关电路140耦接模块A120;模块B130耦接模块A120,可接收模块A120的输出信号,即模块A120与模块B130为关联模块。 
主控芯片110为该嵌入式***100的中央处理单元,GPIO1是主控芯片110的通用可编程输入输出接口,通过软件配置可以将其设置输出状态为高电平或低电平。 
该实施例中,模块A120包括通用可编程输入输出接口GPIO2,通过GPIO2接收开关电路140依据主控芯片110GPIO1的输出信号输出的开关信号。模块B130包括复位接口RESET,通过RESET接收主控芯片110的GPIO1的复位信号。 
主控芯片110通过其通用可编程输入输出接口GPIO1输出复位信号,模块B130接收复位信号进入复位状态,开关电路140接收复位信号,输出关断的开关信号至模块A120,以使模块A120进入高阻状态。 
该实施例中,模块A120包括通用可编程输入输出接口GPIO2,通过GPIO2接收开关电路140的开关信号。模块B130包括复位接口RESET,通过RESET接收主控芯片110的复位信号。 
图2为本实用新型实施例提供的开关电路,以NPN型三极管Q1、PMOS管Q2、第一电源3.3V,并结合图1加以说明。如图所示,开关电路140包括三极管Q1、PMOS管Q2、电阻R1、电阻R2、电阻R3及电阻R4;三极管Q1的基极连接主控芯片110的GPIO1,发射极接地,集电极通过电阻R3串联电阻R2连接第一电源3.3V;PMOS管Q2的源极连接于3.3V电源、电阻R2之间,栅极连接于电阻R2、电阻R3之间,漏极连接模块A120的GPIO2,并通过电阻R4接地。 
以下结合上述***结构,对其工作原理加以说明。 
该例中以后级功能模块模块B130低电平复位加以说明,主控芯片110通过GPIO1输出复位信号至模块B130,即GPIO1输出低电平,则三极管Q1截止,进而PMOS管Q2截止,则GPIO2输出使模块A120进入高阻状态,即相当于模块A120与模块B130断路。模块B130在从复位状态进入正常启动后,GPIO1的输出状态由复位状态的低电平转为高电平,则三极管Q1导通,进而PMOS管Q2导通,GPIO2输出3.3V,模块A120进入正常工作状态,即模块A120与模块B130之间保持通路,模块A120可正常输出信号至模块B130。 
当前级功能模块及后级功能模块均正常启动后,若后级功能模块因为某种意外情况,如异常中断,非法操作,计数溢出等,需要主控芯片对后级功能模块进行复位,开关模块可以实时检测到主控芯片输出的复位信号,进而对复位的后级功能模块(该实施例中的模块B130)相关联的前级功能模块(该实施例中的模块A120)输出进入高阻状态,有效控制相关联功能模块的时序,避免在复位的后级功能模块进入复位状态期间,前级功能模块依旧正常输出,影响后级功能模块的正常启动。 
本实用新型仅通过一个简单的开关电路即可有效监测、控制相关联功能模块的时序而无需增加软件开销,且无需为了时序控制而占用多个GPIO资源。 
在本实用新型另一实施例中,如遇到更多的模块在上电给需要有时序控制要求时,即***至少包括一个前级功能模块和一个后级功能模块,本领域技术 人员可参考此方法依此类推实现控制,在此不再赘述。 
以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。 

Claims (5)

1.一种多模块时序控制的嵌入式***,其特征在于,包括主控芯片、前级功能模块、后级功能模块及开关电路; 
所述主控芯片包括通用可编程输入输出接口,通过通用可编程输入输出接口耦接所述后级功能模块及所述开关电路; 
所述开关电路耦接所述前级功能模块; 
所述后级功能模块耦接所述前级功能模块,可接收所述前级功能模块的输出信号。 
2.如权利要求1所述的***,其特征在于,所述主控芯片通过其通用可编程输入输出接口输出复位信号; 
所述后级功能模块接收所述复位信号进入复位状态; 
所述开关电路接收所述复位信号,输出关断的开关信号至所述前级功能模块,以使所述前级功能模块进入高阻状态。 
3.如权利要求2所述的***,其特征在于,所述前级功能模块包括通用可编程输入输出接口,通过其通用可编程输入输出接口接收所述开关电路的开关信号。 
4.如权利要求2所述的***,其特征在于,所述后级功能模块包括复位接口,通过所述复位接口接收所述主控芯片的复位信号。 
5.如权利要求2所述的***,其特征在于,所述开关电路包括三极管、场效应管、第一电阻、第二电阻、第三电阻及第四电阻; 
所述三极管的基极连接所述主控芯片的通用可编程输入输出接口,发射极接地,集电极通过第三电阻串联第二电阻连接第一电源; 
所述场效应管的源极连接于所述第一电源、第二电阻之间,栅极连接于第二电阻、第三电阻之间,漏极连接所述前级功能模块并通过第四电阻接地。 
CN 201220643079 2012-11-29 2012-11-29 一种多模块时序控制的嵌入式*** Expired - Fee Related CN203117884U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201220643079 CN203117884U (zh) 2012-11-29 2012-11-29 一种多模块时序控制的嵌入式***

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201220643079 CN203117884U (zh) 2012-11-29 2012-11-29 一种多模块时序控制的嵌入式***

Publications (1)

Publication Number Publication Date
CN203117884U true CN203117884U (zh) 2013-08-07

Family

ID=48898213

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201220643079 Expired - Fee Related CN203117884U (zh) 2012-11-29 2012-11-29 一种多模块时序控制的嵌入式***

Country Status (1)

Country Link
CN (1) CN203117884U (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103746684A (zh) * 2014-01-16 2014-04-23 上海斐讯数据通信技术有限公司 一种防止电源倒灌的***及其方法
CN107991981A (zh) * 2017-12-05 2018-05-04 迈普通信技术股份有限公司 一种业务单板和电子设备
CN110913379A (zh) * 2019-10-15 2020-03-24 上海思致汽车工程技术有限公司 一种车载多功能声学***
CN112180798A (zh) * 2020-10-09 2021-01-05 珠海格力电器股份有限公司 时序控制电路、电源控制电路和变频器
CN114489303A (zh) * 2021-12-30 2022-05-13 深圳市广和通无线股份有限公司 上电时序控制电路和***

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103746684A (zh) * 2014-01-16 2014-04-23 上海斐讯数据通信技术有限公司 一种防止电源倒灌的***及其方法
CN103746684B (zh) * 2014-01-16 2020-10-23 上海斐讯数据通信技术有限公司 一种防止电源倒灌的***及其方法
CN107991981A (zh) * 2017-12-05 2018-05-04 迈普通信技术股份有限公司 一种业务单板和电子设备
CN107991981B (zh) * 2017-12-05 2019-09-20 迈普通信技术股份有限公司 一种业务单板和电子设备
CN110913379A (zh) * 2019-10-15 2020-03-24 上海思致汽车工程技术有限公司 一种车载多功能声学***
CN112180798A (zh) * 2020-10-09 2021-01-05 珠海格力电器股份有限公司 时序控制电路、电源控制电路和变频器
CN114489303A (zh) * 2021-12-30 2022-05-13 深圳市广和通无线股份有限公司 上电时序控制电路和***
CN114489303B (zh) * 2021-12-30 2024-01-05 深圳市广和通无线股份有限公司 上电时序控制电路和***

Similar Documents

Publication Publication Date Title
CN203117884U (zh) 一种多模块时序控制的嵌入式***
CN100511200C (zh) 单串口多cpu的控制方法、***及设备
CN102508533B (zh) 一种复位控制装置和方法
CN102981994A (zh) 具有节能模式的再驱动器电路
RU2015109465A (ru) Стойка с функцией автоматического восстановления и способ автоматического восстановления для этой стойки
CN103532541A (zh) 一种光模块电源控制方法和***
CN107959806A (zh) 一种双节点服务器kvm切换线路
US8935451B2 (en) Network card detecting circuit
CN110659238A (zh) 数据通信***
US7933264B2 (en) Serial multiplexer module for server management
CN103684407A (zh) Otg装置
CN104867437A (zh) Mipi模块的esd保护装置
CN203117618U (zh) 具有静电保护功能的面板内电路***
CN110703892A (zh) 基于usb c型接口的ec复位电路以及电子设备
CN101498971B (zh) 遥控网络物理隔离装置及其控制方法
CN101087062B (zh) 单用户用电现场智能管理装置
CN104539493A (zh) 基于usb接口实现的智能终端对智能家电的管控***及其实现方法
CN210038710U (zh) 一种供电切换电路和服务器
CN103885910A (zh) 多设备在主模式下进行iic通信的方法及***
CN102236630A (zh) 多设备连接***
CN101387966A (zh) 具有基本输入输出***选择功能的电脑设备
CN104881340A (zh) 电子装置
CN102955545A (zh) 计算机
CN208548903U (zh) 通讯电路、控制器和用电设备
CN108388481B (zh) Olt设备的智能看门狗电路***

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130807

Termination date: 20151129