CN1979620B - 显示装置的控制电路、显示装置及应用其的电子设备 - Google Patents
显示装置的控制电路、显示装置及应用其的电子设备 Download PDFInfo
- Publication number
- CN1979620B CN1979620B CN2006101641910A CN200610164191A CN1979620B CN 1979620 B CN1979620 B CN 1979620B CN 2006101641910 A CN2006101641910 A CN 2006101641910A CN 200610164191 A CN200610164191 A CN 200610164191A CN 1979620 B CN1979620 B CN 1979620B
- Authority
- CN
- China
- Prior art keywords
- video data
- frame
- storage area
- data storage
- control circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/399—Control of the bit-mapped memory using two or more bit-mapped memories, the operations of which are switched in time, e.g. ping-pong buffers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/18—Use of a frame buffer in a display terminal, inclusive of the display panel
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
显示装置的控制电路、显示装置及应用其的电子设备本发明的目标是通过有效地利用显示装置控制电路的存储器物理区域而实现显示装置的尺寸缩小及成本降低。该控制电路的视频数据存储部分的结构为,设有用于存储接收到的视频数据中的第n帧(n为自然数)的视频数据的视频数据存储部分、用于存储第(n+1)帧的视频数据的视频数据存储部分以及用于共享第n帧和第(n+1)帧的视频数据的视频数据存储部分。
Description
技术领域
本发明涉及显示装置和显示装置的驱动方法,具体地涉及在像素中使用发光元件的显示面板的控制电路。存储器的控制电路是控制对存储器,典型地为SRAM(静态随机存取存储器),进行读取的电路。
背景技术
注意,这里提到的显示面板的控制电路是指这样的电路,其转换接收到的视频数据使得该显示面板内的像素的灰度表达成为可能,并将其写入存储装置以及将该视频数据从该存储装置输出到该显示面板用于显示。
注意,该显示装置由显示器以及将信号输入到该显示器的***电路构成。
近年来,出现了作为替代液晶显示装置(LCD)的显示装置的发光装置,该发光装置由每个像素中布置了发光元件的显示面板和将信号输入到该面板的***电路构成,并通过控制该发光元件的发光而执行图像显示。
使用由布置成矩阵形式的发光元件构成的模块的发光装置的发展得到人们广泛的研究,且EL元件吸引着人们的注意。
在这种发光装置中,通常在每个像素中放置两个或三个TFT(薄膜晶体管)。通过控制这些TFT的导通/截止,控制各个像素的发光元件的亮度和发光/不发光。此外,用于控制各个像素的TFT的导通/截止的驱动电路被提供于该显示面板的像素部分的***部分。
这里,多种元件可以用于本说明书的发光元件。例如,可给出的示例为OLED元件、无机发光二极管元件或其他发光二极管元件、无机EL(电致发光)元件或其他固态***发光元件、FED元件或其他真空***发光元件等。注意,OLED元件包括阳极、阴极、以及夹在该阳极和阴极之间的有机发光层。
用于表达例如前述结构的像素的灰度的方法有两种主要方法,即,模拟方法和数字方法。数字方法较模拟方法的优点在于,其可抵 抗TFT特性的变化。数字方法的灰度表达方法有时间灰度方法和面积灰度方法。
时间灰度方法是通过控制显示装置各个像素发光的时间段而表达灰度的方法。如果显示一幅图像的时间段为一个帧周期,该帧周期被分成多个子帧周期。通过使各个像素在各个子帧周期内发光或不发光并改变各个子帧周期的显示时间段,并通过选择各个像素发光的子帧周期的组合而控制发光的总时间段,表达各个像素的灰度。
面积灰度方法是通过控制显示装置的各个像素内发光部分的面积而表达灰度的方法。特别地,面积灰度表达方法是通过将各个像素分成子像素并改变发光的子像素的数目而表达灰度的方法。
注意,对于使用前述的时间灰度方法或面积灰度方法表达灰度的显示装置,需要这样的控制电路,其执行从接收到的视频数据到用于时间灰度显示的视频数据或者用于面积灰度显示的视频数据的格式转换,并输出到显示面板。
作为这种显示装置的控制电路,例如专利文件1:日本公开专利申请No.2004-163919中提到了用于时间灰度方法的显示装置的电路,其示出于图11。图11中的控制电路由下述部分构成:格式转换电路,其包括将第一视频数据转换成用于时间灰度的第二视频数据的格式转换部分1401;第一视频存储器1402和第二视频存储器1403,用于存储经过格式转换的第二视频数据;显示控制电路,其包括从第一视频存储器1402或第二视频存储器1403读取数据并将该数据传输到显示面板1406的显示控制部分1404;以及选择电路1405,用于选择被写入数据的存储器以及从中读取数据的存储器。
图12示出了传统控制电路的时序图。输入到格式转换部分1401的视频数据被转换成适用于时间灰度方法的数据,并利用选择电路1405,数据写入和数据读取每一个帧周期发生交替。换而言之,利用第一视频存储器1402和第二视频存储器1403,在特定时间点,一个存储器用于读取视频数据而另一个用于写入。
在将存储于第一视频存储器1402内的第一视频数据读取到显示控制部分的同时,与后续帧周期对应的第二视频数据经选择电路被写入第二视频存储器1403。
这样,图11的显示装置的控制电路包括第一视频存储器1402和 第二视频存储器1403,每一个可存储一个帧周期的数字视频数据,且通过交替地使用第一视频存储器1402和第二视频存储器1403对第二视频数据采样。
发明内容
在专利文件1中提到的传统方法中,对于每个帧周期,在第一视频存储器1402和第二视频存储器1403中执行所有像素的第二视频数据的写入和读取。如果输入到视频数据格式转换部分1401的视频数据被转换成6位数字时间灰度数据,如图11所示,该6位视频数据被存储于第一视频存储器1402中,为第n帧(n为自然数)内第一位的视频数据1100、第n帧(n为自然数)内第二位的视频数据1101、第n帧(n为自然数)内第三位的视频数据1102、第n帧(n为自然数)内第四位的视频数据1103、第n帧(n为自然数)内第五位的视频数据1104以及第n帧(n为自然数)内第六位的视频数据1105。此外,该6位视频数据被存储于第二视频存储器1403中,为第(n+1)帧内第一位的视频数据1106、第(n+1)帧内第二位的视频数据1107、第(n+1)帧内第三位的视频数据1108、第(n+1)帧内第四位的视频数据1109、第(n+1)帧内第五位的视频数据1110以及第(n+1)帧内第六位的视频数据1111。因此,为了存储将被存储于第一视频存储器1402和第二视频存储器1403的数据,需要位数为所有像素的灰度位数的至少两倍的存储器。因此,当像素数目在纵向和横向加倍,且像素的总数变成2次幂倍,则存储将被存储于第一视频存储器1402和第二视频存储器1403的数据所需的存储器的物理区域增加为2次幂倍。
此外,在专利文件1提到的结构中,在从一帧视频数据被写入显示面板的所有像素到后一帧视频数据被写入为止的回扫周期内,针对第一视频存储器1402和第二视频存储器1403的写入和读取未被执行;因此,存储器的物理区域使用效率过剩。然而,就单个存储器而言,在执行写入和读取时,存在伴随着数据重写(overwriting)的问题,正确的视频数据无法被写入像素。
此外,通过简单地增加存储器能力预先被设置的,例如ASIC(专用集成电路)或FPGA(现场编程门阵列)的,某一规格的视频数据的物理区域,来应对将被写入显示面板的视频数据的增大,唯一的方法是 另外提供新的存储器。因此,通过增加选择电路,例如新提供的存储器的选择器或缓冲器,衬底上被电路元件占据的面积以及安装引脚的数目增大,这成为缩小产品尺寸和降低制造成本方面的障碍。
鉴于前述问题而提出了本发明,本发明的目标是提供解决了前述问题的显示装置的控制电路以及结合了该控制电路的显示装置和电子设备。
为了实现前述目标,在本发明中提出了以下结构。换而言之,在本发明中,在接收到的视频数据中,准备了存储第n帧(n为自然数)的视频数据的存储器、存储第(n+1)帧的视频数据的存储器以及共享第n帧和(n+1)帧的视频数据的存储器。
本发明的显示装置的控制电路的一个特征为这样一种结构,其包括:第一至第三视频数据存储装置;写入装置,将视频数据写入第一至第三视频数据存储装置;选择装置,用于每一帧周期在将视频数据写入第一视频数据存储装置和将视频数据写入第二视频数据存储装置之间交替;以及显示控制装置,用于每一帧周期在从第一视频数据存储装置读取视频数据和从第二视频数据存储装置读取视频数据之间交替;由此,在第一视频数据存储装置和第二视频数据存储装置中交替地执行视频数据的写入和视频数据的读出,且在一个图像的视频数据未被接收的一个帧周期的时间段内,通过该写入装置将由显示控制装置读取的视频数据写入第三视频数据存储装置。
本发明的显示装置的控制电路的另一个特征为包括以下方面的结构:第一至第三视频数据存储装置;写入装置,将视频数据转换成包括多个位的视频数据以及将该视频数据写入第一至第三视频数据存储装置;选择装置,每一帧周期在将视频数据写入第一视频数据存储装置和将视频数据写入第二视频数据存储装置之间交替;以及显示控制装置,每一帧周期在从第一视频数据存储装置读取视频数据和从第二视频数据存储装置读取视频数据之间交替;由此,视频数据的写入和视频数据的读出在第一视频数据存储装置和第二视频数据存储装置中被交替地执行,且在未接收一个图像的视频数据的一个帧周期的时间段内,通过写入装置将由显示控制装置读取的视频数据写入第三视频数据存储装置。
本发明的显示装置的控制电路的又一个特征为包括以下方面的结 构:第一至第六视频数据存储装置;写入装置,将视频数据写入第一至第六视频数据存储装置;选择装置,每一帧周期在将视频数据写入第一视频数据存储装置和将视频数据写入第二视频数据存储装置之间交替;以及显示控制装置,每一帧周期在从第一视频数据存储装置读取视频数据和从第二视频数据存储装置读取视频数据之间交替;由此,在一个帧周期内分别依次执行将视频数据写入第一视频数据存储装置和第二视频数据存储装置,以及将视频数据写入第三视频数据存储装置和第四视频数据存储装置;在第一视频数据存储装置和第二视频数据存储装置中写入视频数据和读出视频数据,以及在第三视频数据存储装置和第四视频数据存储装置中写入视频数据和读出视频数据,交替地执行;以及在未接收一个图像的视频数据的一个帧周期的时间段内,通过写入装置将由显示控制装置读取的视频数据写入第五视频数据存储装置和第六视频数据存储装置。
本发明的显示装置的控制电路的再一个特征为包括以下方面的结构:第一至第六视频数据存储装置;写入装置,将视频数据转换成包括多个位的视频数据,以及将视频数据写入该第一至第六视频数据存储装置;选择装置,每一帧周期在将视频数据写入第一视频数据存储装置和将视频数据写入第二视频数据存储装置之间交替;以及显示控制装置,每一帧周期在从第一视频数据存储装置读取视频数据和从第二视频数据存储装置读取视频数据之间交替;由此,在一个帧周期内分别依次执行将视频数据写入该第一视频数据存储装置和该第二视频数据存储装置,以及将视频数据写入该第三视频数据存储装置和该第四视频数据存储装置;在第一视频数据存储装置和第二视频数据存储装置中写入视频数据和读出视频数据,以及在第三视频数据存储装置和第四视频数据存储装置中写入视频数据和读出视频数据,交替地执行;以及在未接收一个图像的视频数据的一个帧周期的时间段内,通过写入装置将由显示控制装置读取的视频数据写入第五视频数据存储装置和第六视频数据存储装置。
此外,本发明可以是这样的结构,其包括本发明的显示装置控制电路以及其中为每个像素提供了发光元件的显示面板。
此外,在本发明中,该发光元件可以是EL元件。
根据本发明,在显示装置的控制电路中,第n帧内任意位的视频 数据和第(n+1)帧内任意位的视频数据可被存储于公共存储器内,且对该存储器的读写可以被执行。因此,和简单地另外提供必要的存储器的情形相比,存储器物理区域的有效利用是可能的。因此,可以获得安装引脚数目的减少、结构的简化以及电路空间的节省,且存储器物理利用效率的改善变得可能。结果,包括本发明的控制电路的显示装置和电子设备可以实现尺寸减小、制造成本降低、可靠性改善以及功耗降低。
此外,根据本发明,在显示装置的控制电路中,第n帧内任意位的视频数据和第(n+1)帧内任意位的视频数据不必被诸如选择器的选择电路选择。因此,可以获得安装引脚数目的减少、结构的简化以及电路空间的节省。结果,包括本发明的控制电路的显示装置和电子设备可以实现尺寸减小、制造成本降低、可靠性改善以及功耗降低。
附图说明
在附图中:
图1为示出了使用本发明的显示装置控制电路的方框图;
图2为示出了使用本发明的显示装置控制电路的工作的时序图;
图3A至3C分别为示出了使用本发明的显示装置控制电路的工作流程的方框图;
图4为示出了使用本发明的实施模式的方框图;
图5为示出了使用本发明的实施模式的时序图;
图6A至6D分别为示出了使用本发明的实施模式的方框图;
图7为示出了使用本发明的显示装置的一个示例的图示;
图8为示出了使用本发明的显示装置的一个示例的图示;
图9为示出了使用本发明的显示装置的一个示例的图示;
图10A至10G分别为示出了使用本发明的电子设备的示例的图示;
图11为示出了传统示例的方框图的图示;以及
图12为示出了传统示例的工作的时序图的图示。
具体实施方式
以下参考附图描述本发明的实施模式。然而,本发明不限于以下 描述,本领域技术人员可以容易地理解,在不背离本发明的精神和范围的条件下可以通过多种方式改变这些模式和细节。因此,本发明不限于对实施模式的以下描述。在下述本发明的结构中,在不同图示中使用相同的参考数字表示相同部分。
实施模式1
图1示意性示出了根据本发明的显示装置控制电路的结构示例。该控制电路由视频数据格式转换部分101、第一视频数据存储部分102、第二视频数据存储部分103、第三视频数据存储部分104、显示控制部分105和显示面板106构成。当视频数据格式转换部分101接收视频数据时,视频数据格式转换部分101将视频数据的格式转换成使显示面板的像素内灰度表达成为可能的视频数据格式,例如如果显示装置使用了时间灰度方法,转换成用于时间灰度显示的视频数据格式。作为写入装置,视频数据格式转换部分101通过选择器107或选择器108分别将用于时间灰度显示的视频数据写入第一视频数据存储部分102或第二视频数据存储部分103,其中所述选择器为选择装置。此外,作为写入装置,视频数据格式转换部分101将用于时间灰度显示的视频数据写入第三视频数据存储部分104。
注意,可以使用其他连接控制装置(例如模拟开关或三态缓冲器)替代选择器107及选择器108。
作为显示控制装置的显示控制部分105通过选择器107或选择器108从第一视频数据存储部分102或第二视频数据存储部分103读取视频数据,并将该视频数据输出到显示控制部分。接着,显示控制部分105与显示时序同步地将由选择器108选择的视频数据传送到显示面板。
注意,在本实施模式中,所描述的示例是将被输入到视频数据格式转换部分101的视频数据转换成6位数字时间灰度数据,也与为传统示例的图11进行比较。当然,另外,如果视频数据的格式被转换成用于时间灰度方法或面积灰度方法的数据格式,则输入到格式转换部分的视频数据不限于六位的视频数据。
不同于传统技术的一点为,提供了第三视频数据存储部分104。第n帧(n为自然数)内第i位(对于视频数据被格式转换成六位的情 形,i满足1<i<6)视频数据和第(n+1)帧的第i位视频数据被存储于第三视频数据存储部分104的地址区域。换而言之,第n帧和(n+1)帧的视频数据被共同存储于第三视频数据存储部分104。
随后,使用图1描述电路结构。首先,视频数据被输入视频数据格式转换部分101。视频数据格式转换部分101将视频数据格式转换成使得灰度表达成为可能的视频数据,例如当显示装置使用时间灰度方法时,转换成用于时间灰度显示的视频数据,且各个灰度位的数据被写入第一视频数据存储部分102、第二视频数据存储部分103或第三视频数据存储部分104。另外,同时,显示控制部分105读取被写入第一视频数据存储部分102、第二视频数据存储部分103或第三视频数据存储部分104的视频数据,并将该视频数据输出到显示面板106。
这里,描述了被写入了经过格式转换的视频数据的存储器区域。第一视频数据存储部分102包括存储器区域111、存储器区域112、存储器区域113和存储器区域114,且按照相似的方式,第二视频数据存储部分103包括存储器区域115、存储器区域116、存储器区域117和存储器区域118。此外,第三视频数据存储部分104包括存储器区域119和存储器区域120。第n帧的视频数据存储于第一视频数据存储部分102,第(n+1)帧的视频数据存储于第二视频数据存储部分103。在一个图像的视频数据未被接收的一个帧周期内的时间段内,换而言之,在视频数据被输出到显示面板且图像未被接收的时间段内,第n帧的视频数据和第(n+1)帧的视频数据被存储于第三视频数据存储部分104。
接着,参考图2描述视频数据的时序图。
在图2中,第一帧内中的被格式转换的视频数据的第一位数据200、第二位数据201、第三位数据202、第四位数据203、第五位数据204、第六位数据205,在第一帧内除了回扫周期之外的时间段内从视频数据格式转换部分101输出,并被存储于视频数据存储部分。按照相似的方式,第二帧内被格式转换的视频数据的第一位数据206、第二位数据207、第三位数据208、第四位数据209、第五位数据210、第六位数据211,在该第二帧内除了回扫周期219之外的时间段内从视频数据格式转换部分101输出,并被存储于视频数据存储部分。另外,按照相似的方式,第三帧内被格式转换的视频数据的第一位数据212、 第二位数据213、第三位数据214、第四位数据215、第五位数据216、第六位数据217,在该第三帧内除了回扫周期221之外的时间段内从视频数据格式转换部分101输出,并被存储于视频数据存储部分。
此时,如果聚焦于视频数据的第三位数据和第四位数据,通过显示控制部分从视频数据存储部分被输出到显示面板的信号中,第一帧内的第三位数据202和第四位数据203在时间段218被写入该视频数据存储部分,且在时间段219完成将其从视频数据存储部分读取到显示控制部分。
此外,按照相似的方式,第二帧内的第三位数据208和第四位数据209在时间段220被写入视频数据存储部分,且在时间段221完成将其从视频数据存储部分读取到显示控制部分。另外,第三帧内的第三位数据214和第四位数据215在时间段222被写入视频数据存储部分。
第一帧内的第三位数据202和第四位数据203在时间段219通过显示控制部分提供到显示面板,这些数据在时间段220内不被提供到显示面板。按照相似的方式,第二帧内的第三位数据208和第四位数据209在时间段221通过显示控制部分被提供到显示面板,这些数据在时间段222内不被提供到显示面板。对于前述的第三位数据202和第四位数据203,在时间段220和时间段222不必将第n帧灰度数据和第(n+1)帧灰度数据存储在不同的存储器内,使用第三视频数据存储部分104的存储器区域119和120,可将该第三位数据和第四位数据分配到第三位和第四位的写入区域。
注意,在本实施模式中,就第三位数据202和第四位数据203而言,描述了这样的示例,其中在回扫周期内通过显示控制部分被提供到显示面板的视频数据被存储于第三视频数据存储部分104,其中回扫周期为一个帧周期内除了显示周期之外的时间段(图2中一个SYNC(垂直同步信号)周期的时间段)。然而,本发明不限于此,且如果它们为在除了显示周期之外的时间段通过显示控制部分被提供到显示面板的视频数据,甚至如果它们为第n帧(n为自然数)和第(n+1)帧内的视频数据,则它们可作为第i位视频数据(对于视频数据被格式转换成m位的情形,i满足1<i<m)被存储于第三视频数据存储部分104。
图3A至3C描述了被写入第一视频数据存储部分102、第二视频 数据存储部分103和第三视频数据存储部分104的数据流。注意,在图3A至3C中,图1中的视频数据格式转换部分101和显示控制部分105被简单地共同称为控制器。
图3A描述了时序图的时间段218和时间段219内的状态。在视频数据不被传送的第二帧的时间段内,即在回扫周期内,将被提供到显示面板的第三位数据202和第四位数据203被存储于第三视频数据存储部分104。此外,其余的视频数据,第一位数据200、第二位数据201、第五位数据204和第六位数据205被存储于第一视频数据存储部分102。
图3B描述了时序图的时间段220和时间段221内的状态。格式转换视频数据从第一视频数据存储部分102和第三视频数据存储部分104被读取,并通过显示控制部分被输出到显示面板。随后,在视频数据未被传送的第三帧的时间段内,即在回扫周期内,将被提供到显示面板的第三位数据208和第四位数据209被存储于第三视频数据存储部分104,其中通过该第三视频数据存储部分104接收第二帧的视频数据。此外,其余的灰度数据在第二视频数据存储部分内被存储为第一位数据206、第二位数据207、第五位数据210和第六位数据211。
图3C描述了时序图的时间段222内的状态。经格式转换的视频数据从第二视频数据存储部分103和第三视频数据存储部分104被读取,并通过显示控制部分被输出到显示面板。随后,在视频数据未被传送的时间段内,即在回扫周期内,待提供到显示面板的第三位数据214和第四位数据215被存储于第三视频数据存储部分104,其中通过该第三视频数据存储部分104接收第三帧的视频数据。此外,其余的灰度数据在第一视频数据存储部分102内被存储为第一位数据212、第二位数据213、第五位数据216和第六位数据217。
如前结合图1至3C所述,通过本发明,在一个帧周期内的回扫周期内,即除了显示周期之外的时间段内,任意灰度位的数据通过显示控制部分被输出到第三视频数据存储部分104,且后一帧的任意灰度位的数据可以被存储。换而言之,第n帧(n为自然数)和第(n+1)帧内的任意灰度位的数据可以被保留在第三视频数据存储部分104内。因此,数据可以被输入或输出第三视频数据存储部分104,而不使用诸如选择器或三态缓冲器的选择电路。
在传统示例中,为视频数据的写入和读取分别提供存储部分。例如,对于6位视频数据,需要确保12位的存储部分以用于读取和写入。在本发明的该实施模式中,第n帧(n为自然数)和第(n+1)帧内的任意灰度位的数据的读取和写入可以在相同的存储部分内被执行。换而言之,在本实施模式中,尽管提供多于传统示例的第三视频数据存储部分,但是只要提供总共十位的存储部分用于读取和写入,这就是可以接受的,因此该存储部分可以减少两个位。
根据本发明,在显示装置的控制电路中,第n帧内的任意位的视频数据和第(n+1)帧内的任意位的视频数据可以被存储于公共存储器中,且可以执行从该存储器的读取以及对该存储器的写入。因此,与简单地另外提供所需的存储器的情形相比,存储器物理区域的有效利用变得可能。因此,可以实现安装引脚数目的减少、结构的简化以及电路空间的节省,且存储器物理使用效率的提高成为可能。结果,包括本发明的控制电路的显示装置和电子设备可以实现尺寸减小、制造成本降低、可靠性改善以及功耗降低。
此外,根据本发明,在显示装置的控制电路中,第n帧内任意位的视频数据和第(n+1)帧内任意位的视频数据无必被诸如选择器的选择电路选择。因此,可以实现安装引脚数目的减少、结构的简化以及电路空间的节省。结果,包括本发明的控制电路的显示装置和电子设备可以实现尺寸减小、制造成本降低、可靠性改善以及功耗降低。
实施模式2
描述与实施模式1不同的本发明的实施模式。
图4示意性示出了根据本发明的显示装置的控制电路的结构示例。该控制电路由以下部分构成:视频数据格式转换部分401、第一视频数据存储部分402、第二视频数据存储部分403、第三视频数据存储部分404、第四视频数据存储部分405、第五视频数据存储部分406、第六视频数据存储部分407、显示控制部分408和显示面板409。当视频数据格式转换部分401接收视频数据时,视频数据格式转换部分401将该视频数据的格式转换成使得该显示面板的像素的灰度表达成为可能的视频数据格式,例如如果显示装置采用时间灰度方法则转换成用于时间灰度显示的视频数据的格式。视频数据格式转换部分401作为 写入装置,按照存储器选择信号的时序分别通过作为选择装置的选择器410或选择器411,将经过格式转换的视频数据写入第一视频数据存储部分402和第二视频数据存储部分403;或者写入第三视频数据存储部分404和第四视频数据存储部分405。此外,作为写入装置的视频数据格式转换部分401将用于时间灰度显示的视频数据写入第五视频数据存储部分406和第六视频数据存储部分407。
注意,可以使用其他连接控制装置,例如模拟开关或三态缓冲器,替代选择器410及选择器411。
作为显示控制装置的显示控制部分408通过选择器411从第一视频数据存储部分402和第二视频数据存储部分403,或者第三视频数据存储部分404和第四视频数据存储部分405读取视频数据,并将该视频数据输出到显示控制部分。接着,显示控制部分408与显示时序同步地将由选择器411选择的视频数据传送到显示面板409。
注意,在本实施模式中,所描述的示例是将被输入到视频数据格式转换部分401的视频数据转换成6位数字时间灰度数据,也与为传统示例的图11进行比较。当然,如果视频数据的格式被转换成用于时间灰度方法或面积灰度方法的格式,则输入到格式转换部分的视频数据不限于六位的视频数据。
特别不同于传统技术的一点为,提供了第五视频数据存储部分406和第六视频数据存储部分407。第n帧(n为自然数)内第i位(对于视频数据被格式转换成六位的情形,i满足1<i<6)视频数据和第(n+1)帧的第i位视频数据被存储于第五视频数据存储部分406和第六视频数据存储部分407中每一个的地址区域。换而言之,第n帧和(n+1)帧的视频数据被共同存储于第五视频数据存储部分406和第六视频数据存储部分407。
随后,使用图4描述电路结构。首先,视频数据被输入视频数据格式转换部分401。视频数据格式转换部分401将视频数据格式转换成使得灰度表达成为可能的视频数据,例如当显示装置使用时间灰度方法时转换成用于时间灰度显示的视频数据,且每一灰度位的数据被写入第一视频数据存储部分402、第二视频数据存储部分403、第三视频数据存储部分404、第四视频数据存储部分405、第五视频数据存储部分406或第六视频数据存储部分407。另外,同时,显示控制部分408 读取被写入第一视频数据存储部分402、第二视频数据存储部分403、第三视频数据存储部分404、第四视频数据存储部分405、第五视频数据存储部分406或第六视频数据存储部分407的视频数据,且该视频数据被输出到显示面板409。
这里,描述了被写入了经过格式转换的视频数据的存储器区域。第一视频数据存储部分402包括存储器区域421、存储器区域422、存储器区域423、存储器区域424和存储器区域425,且按照相似的方式,第二视频数据存储部分403包括存储器区域426、存储器区域427和存储器区域428。此外,第三视频数据存储部分404包括存储器区域429、存储器区域430、存储器区域431、存储器区域432和存储器区域433。另外,第四视频数据存储部分405包括存储器区域434、存储器区域435和存储器区域436。第五视频数据存储部分406包括存储器区域437。第六视频数据存储部分407包括存储器区域438、存储器区域439和存储器区域440。第n帧前一半时间段的视频数据存储于第一视频数据存储部分402,第n帧后一半时间段的视频数据存储于第二视频数据存储部分403。此外,第(n+1)帧前一半的视频数据存储于第三视频数据存储部分404,第(n+1)帧后一半时间段的视频数据存储于第四视频数据存储部分405。在一个图像的视频数据未被接收的一个帧周期内的时间段内,即在视频数据被输出到显示面板且图像未被接收的时间段内,第n帧的视频数据和第(n+1)帧的视频数据被存储于第五视频数据存储部分406和第六视频数据存储部分407。
接着,参考图5描述视频数据的时序图。
在图5中,第一帧周期前一半时间段内被格式转换的视频数据550的第一位数据500、第二位数据501、第三位数据502、第四位数据503、第五位数据504和第六位数据505,在该第一帧内除了回扫周期549之外的前一半时间段内从视频数据格式转换部分401输出,并被存储于视频数据存储部分。此外,第一帧周期后一半时间段内被格式转换的视频数据551的第一位数据506、第二位数据507、第三位数据508、第四位数据509、第五位数据510和第六位数据511,在该第一帧内除了回扫周期549之外的后一半时间段内从视频数据格式转换部分401输出,并被存储于视频数据存储部分。按照相似的方式,第二帧周期前一半时间段内被格式转换的视频数据553的第一位数据512、第二位 数据513、第三位数据514、第四位数据515、第五位数据516和第六位数据517,在该第二帧内除了回扫周期552之外的前一半时间段内从视频数据格式转换部分401输出,并被存储于视频数据存储部分。此外,第二帧周期后一半时间段内被格式转换的视频数据554的第一位数据518、第二位数据519、第三位数据520、第四位数据521、第五位数据522和第六位数据523,在该第二帧内除了回扫周期552之外的后一半时间段内从视频数据格式转换部分401输出,并被存储于视频数据存储部分。另外,按照相似的方式,第三帧周期前一半时间段内被格式转换的视频数据556的第一位数据524、第二位数据525、第三位数据526、第四位数据527、第五位数据528和第六位数据529,在该第三帧内除了回扫周期555之外的前一半时间段内从视频数据格式转换部分401输出,并被存储于视频数据存储部分。此外,第三帧周期后一半时间段内被格式转换的视频数据557的第一位数据530、第二位数据531、第三位数据532、第四位数据533、第五位数据534和第六位数据535,在该第三帧内除了回扫周期555之外的后一半时间段内从视频数据格式转换部分401输出,并被存储于视频数据存储部分。
注意“第x帧前一半时间段(或后一半时间段)的视频数据”并不表示前一半时间段和后一半时间段的视频数据的数据量相等,根据将被使用的视频数据存储部分的存储器区域,其分布可以不同。因此,通过改变视频数据的分割分布,将被使用的视频数据存储部分的规格可被改变,这种做法是有益的。
此时,通过显示控制部分从视频数据存储部分被输出到显示面板的信号中,聚焦于该视频数据的第一帧前一半时间段内的第三位数据502、第一帧后一半时间段内的第三位数据508、第一帧后一半时间段内的第四位数据509和第一帧后一半时间段内的第五位数据510。这里,第一帧前一半时间段内的第三位数据502在时间段538被写入该视频数据存储部分,且在时间段539完成将其从该视频数据存储部分读取到显示控制部分。第一帧后一半时间段内的第三位数据508、第一帧后一半时间段内的第四位数据509和第一帧后一半时间段内的第五位数据510在时间段544被写入视频数据存储部分,且在时间段545完成将其从视频数据存储部分读取到显示控制部分。
此外,按照相似的方式,第二帧前一半时间段内的第三位数据514 在时间段540被写入视频数据存储部分,且在时间段541完成将其从视频数据存储部分读取到显示控制部分。第二帧后一半时间段内的第三位数据520、第二帧后一半时间段内的第四位数据521和第二帧后一半时间段内的第五位数据522在时间段546被写入视频数据存储部分,且在时间段547完成将其从视频数据存储部分读取到显示控制部分。
注意,在本实施模式中,就第一帧前一半时间段内的第三位数据502和第一帧后一半时间段内的第三位数据508而言,描述了这样的示例,其中,在回扫周期内通过显示控制部分提供到显示面板的视频数据被存储于第五视频数据存储部分406和第六视频数据存储部分407,其中该回扫周期为一个帧周期内除了显示周期之外的时间段(图5中一个SYNC(垂直同步信号)周期的时间段)。然而,本发明不限于此,且如果其为在除了显示周期之外的时间段通过显示控制部分被提供到显示面板的视频数据,甚至如果其为第n帧(n为自然数)和第(n+1)帧内的视频数据,则其可作为第i位视频数据(对于视频数据被格式转换成m位的情形,i满足1<i<m)被存储于第五视频数据存储部分406和第六视频数据存储部分407。
图6A至6D分别描述了被写入第一视频数据存储部分402、第二视频数据存储部分403、第三视频数据存储部分404、第四视频数据存储部分405、第五视频数据存储部分406和第六视频数据存储部分407的数据流。注意,在图6A至6D中,图4中的视频数据格式转换部分401和显示控制部分408被简单地共同称为控制器。
图6A描述了在时序图的时间段538内的状态。在视频数据未被传送的第二帧周期的一时间段内,即在回扫周期内,将被提供到显示面板的第一帧周期前一半时间段内的第三位数据502被存储于第五视频数据存储部分406。此外,作为其余的视频数据,第一帧周期前一半时间段内的第一位数据500、第一帧周期前一半时间段内的第二位数据501、第一帧周期前一半时间段内的第四位数据503、第一帧周期前一半时间段内的第五位数据504和第一帧周期前一半时间段内的第六位数据505被存储于第一视频数据存储部分402。
此外,在第二帧周期的前一半时间段内,第一帧周期后一半时间段内的第三位数据508、第一帧周期后一半时间段内的第四位数据509 和第一帧周期后一半时间段内的第五位数据510被存储于第六视频数据存储部分407。此外,作为剩余的视频数据,第一帧周期后一半时间段内的第一位数据506、第一帧周期后一半时间段内的第二位数据507和第一帧周期后一半时间段内的第六位数据511被存储于第二视频数据存储部分403。
图6B描述了在时序图的回扫周期552内的状态。经格式转换的第一帧周期前一半时间段内的第三位数据502和第一帧周期后一半时间段内的第三位数据508,从第五视频数据存储部分406和第六视频数据存储部分407被读取,并通过显示控制部分被输出到显示面板。
图6C描述了在时序图的时间段540内的状态。第一帧周期前一半时间段内的第四位数据503、第一帧周期后一半时间段内的第四位数据509、第一帧周期前一半时间段内的第五位数据504和第一帧周期后一半时间段内的第五位数据510,从第一视频数据存储部分402和第六视频数据存储部分407被读取,并通过显示控制部分被输出到显示面板。此外,在视频数据未被传送的第三帧周期的时间段内,换言之,在回扫周期内,将被提供到显示面板的第二帧周期前一半时间段内的第三位数据514被存储于第五视频数据存储部分406。此外,作为其余的灰度数据,第二帧周期前一半时间段内的第一位数据512、第二帧周期前一半时间段内的第二位数据513、第二帧周期前一半时间段内的第四位数据515、第二帧周期前一半时间段内的第五位数据516和第二帧周期前一半时间段内的第六位数据517被存储于第三视频数据存储部分404。
图6D描述了在时序图的时间段544内的状态。第一帧周期前一半时间段内的第一位数据500、第一帧周期后一半时间段内的第一位数据506、第一帧周期前一半时间段内的第二位数据501、第一帧周期后一半时间段内的第二位数据507、第一帧周期前一半时间段内的第六位数据505和第一帧周期后一半时间段内的第六位数据511,从第一视频数据存储部分402和第二视频数据存储部分403被读取,并通过显示控制部分被输出到显示面板。此外,在第三帧周期前一般时间段内,待提供到显示面板的第二帧周期后一半时间段内的第三位数据520、第二帧周期后一半时间段内的第四位数据521和第二帧周期后一半时间段内的第五位数据522被存储于第五视频数据存储部分406
如前结合图4至6C所述,通过本发明,在一个帧周期内的回扫周期(除了显示周期之外的时间段)内且在第二帧的前一半时间段内,任意灰度位的数据通过显示控制部分被输出到第五视频数据存储部分406和第六视频数据存储部分407,且后一帧的任意灰度位的数据可以被存储。换而言之,第n帧(n为自然数)和第(n+1)帧内的任意灰度位的数据可以被保留在第五视频数据存储部分406和第六视频数据存储部分407内。因此,数据可以被输入或输出第五视频数据存储部分406和第六视频数据存储部分407而不使用诸如选择器或三态缓冲器的选择电路。
在传统示例中,为视频数据的写入和读取分别提供存储部分。例如,如果6位视频数据被分成前一半时间段和后一半时间段,需要确保12位的存储部分以用于读取和写入的存储部分。在本发明的该实施模式中,第n帧(n为自然数)和第(n+1)帧内的任意灰度位的数据的读取和写入都可以在相同的存储部分内被执行。换而言之,在本实施模式中,尽管提供了多于传统示例的第五视频数据存储部分406和第六视频数据存储部分407,但是只要为读取和写入提供总共20位的存储部分,这就是可以接受的,因此存储部分可以减少四个位。
根据本发明,在显示装置的控制电路中,第n帧内的任意位的视频数据和第(n+1)帧内的任意位的视频数据可以被存储于公共存储器,且可以实施从该存储器的读取以及对该存储器的写入。因此,与简单地另外提供所需的存储器的情形相比,存储器物理区域的有效利用变得可能。因此,可以实现安装引脚数目的减少、结构的简化以及电路空间的节省,且存储器物理使用效率的提高成为可能。结果,包括本发明的控制电路的显示装置和电子设备可以实现尺寸减小、制造成本降低、可靠性改善以及功耗降低。
此外,根据本发明,在显示装置的控制电路中,第n帧内任意位的视频数据和第(n+1)帧内任意位的视频数据不必被诸如选择器的选择电路选择。因此,可以获得安装引脚数目的减少、结构的简化以及电路空间的节省。结果,包括本发明的控制电路的显示装置和电子设备可以实现尺寸减小、制造成本降低、可靠性改善以及功耗降低。
实施模式3
在本实施模式中,图7示出了使用显示装置的控制电路以及在每个像素中使用EL元件的显示装置的示例。
该显示装置包括控制电路701、源信号线驱动电路702、栅信号线驱动电路703和704、显示部分705、存储器706、FPC 707和连接器708。显示装置的每个电路形成于面板700上,或者设于外部。
描述操作。从FPC 707发送的数据和控制信号通过连接器708输入到控制电路701,该数据被重新排列以输出到存储器706(存储部分)且随后再次被发送到控制电路701。控制电路701将用于显示的数据和信号发送到源信号线驱动电路702以及数据信号线驱动电路703及704,从而在使用EL元件的显示部分705中执行显示。
已知电路可用于源信号线驱动电路702以及栅信号线驱动电路703和704。此外,根据电路结构,可提供一个栅信号线驱动电路。
此外,本实施模式可以与本说明书中其他实施模式的任何内容自由组合。换而言之,通过将显示装置的控制电路应用于本实施模式的控制电路701,第n帧和(n+1)帧内任意位的视频数据可存储于公共存储器,且对该存储器的读写可以被执行。因此,和简单地另外提供必要的存储器的情形相比,存储器物理区域的有效利用是可能的。因此,可以获得安装引脚数目的减少、结构的简化以及电路空间的节省,且存储器物理利用效率的改善变得可能。结果,包括本发明的控制电路的显示装置和电子设备可以实现尺寸减小、制造成本的降低、可靠性的改善以及功耗的降低。
此外,根据本发明,在显示装置的控制电路中,第n帧内任意位的视频数据和第(n+1)帧内任意位的视频数据无需被诸如选择器的选择电路选择。因此,可以获得安装引脚数目的减少、结构的简化以及电路空间的节省。结果,包括本发明的控制电路的显示装置和电子设备可以实现尺寸减小、制造成本降低、可靠性改善以及功耗降低。
实施模式4
在本实施模式中,在使用显示装置的控制电路以及在每个像素中使用EL元件的显示装置中,在图8中示出了与另一实施模式的示例不同的示例。
显示装置包括控制电路901、源信号线驱动电路902、栅信号线驱 动电路903和904、显示部分905、存储器906和包括FPC 907的连接器908。显示装置的各个电路形成于面板900上,或者设于外部。
描述操作。从FPC 907发送的数据和控制信号通过连接器908输入到控制电路901,该数据被返回到FPC 907内的存储器906,以便该数据被重新排列用于输出,且随后再次被发送到控制电路901。控制电路901将用于显示的数据和信号发送到源信号线驱动电路902以及栅信号线驱动电路903及904,从而在使用EL元件的显示部分905中执行显示。
与实施模式3不同之处位,在FPC 907中结合了存储器906。因此,可以实现显示装置的尺寸缩小。
按照与实施模式3相似的方式,已知电路可用于源信号线驱动电路902以及栅信号线驱动电路903和904。此外,根据电路结构,可提供一个栅信号线驱动电路。
此外,本实施模式可以与本说明书中其他实施模式的任何内容自由组合。换而言之,通过将显示装置的控制电路应用于本实施模式的控制电路901,第n帧和(n+1)帧内任意位的视频数据可存储于公共存储器,且可以执行对该存储器的读写。因此,和简单地另外提供必要的存储器的情形相比,存储器物理区域的有效利用是可能的。因此,可以获得安装引脚数目的减少、结构的简化以及电路空间的节省,且存储器物理利用效率的改善变得可能。结果,包括本发明的控制电路的显示装置和电子设备可以实现尺寸减小、制造成本降低、可靠性改善以及功耗降低。
此外,根据本发明,在显示装置的控制电路中,第n帧内任意位的视频数据和第(n+1)帧内任意位的视频数据不必被诸如选择器的选择电路选择。因此,可以获得安装引脚数目的减少、结构的简化以及电路空间的节省。结果,包括本发明的控制电路的显示装置和电子设备可以实现尺寸减小、制造成本降低、可靠性改善以及功耗降低。
实施模式5
在本实施模式中,在使用显示装置的控制电路以及在每个像素中使用EL元件的显示装置中,在图9中示出了向显示器输出的控制电路的结构的示例,该显示器使用了EL元件且具有不同于另一实施模式的 结构。
与模拟显示相比,时间灰度显示必然具有更高的工作频率。一般而言,为了获得高的图像质量,需要抑制伪轮廓(pseudo contour)的发生,并因此需要有十个或更多子帧。因此,工作频率也需要为十倍或更高。
为了使用这种工作频率进行驱动,这要求用于待使用的存储部分的SRAM也可以高速工作,且需要使用高速的SRAM-IC。
然而,高速SRAM在保持期间具有高功耗,尤其不适用于移动设备。此外,为了使用具有低功耗的SRAM,需要更进一步降低频率。
如图9所示,在将数字视频信号写入第一视频数据存储部分1703、第二视频数据存储部分1704和第三视频数据存储部分1708之前,使用串行-并行转换电路1702将数字视频信号从串行转换成并行。随后,这些视频信号通过开关1706和1707被写入显示器1705。
通过采取这些措施,低频的并行读取在读取期间也变得可能;因此,存储部分中使用的低功耗SRAM可用于低频,且移动设备的电能可被降低。
此外,本实施模式可以与本说明书中其他实施模式的任何内容自由组合。换而言之,通过将显示装置的控制电路应用于本实施模式的第一视频数据存储部分1703、第二视频数据存储部分1704和第三视频数据存储部分1708,第n帧和(n+1)帧内任意位的视频数据可存储于公共存储器,且可以执行对该存储器的读写。因此,和简单地另外提供必要的存储器的情形相比,存储器物理区域的有效利用是可能的。因此,可以获得安装引脚数目的减少、结构的简化以及电路空间的节省,且存储器物理利用效率的改善变得可能。结果,包括本发明的控制电路的显示装置和电子设备可以实现尺寸减小、制造成本降低、可靠性改善以及功耗降低。
此外,根据本发明,在显示装置的控制电路中,第n帧内任意位的视频数据和第(n+1)帧内任意位的视频数据不必被诸如选择器的选择电路选择。因此,可以获得安装引脚数目的减少、结构的简化以及电路空间的节省。结果,包括本发明的控制电路的显示装置和电子设备可以实现尺寸减小、制造成本降低、可靠性改善以及功耗降低。
实施方案1
使用本发明的电子设备的示例包括,例如摄像机或数码照相机的照相机、护目镜式显示器(头戴式显示器)、导航***、音频再现装置(例如汽车音频***或音频元件)、笔记本个人计算机、游戏机、便携式信息终端(移动计算机、蜂窝电话、便携式游戏机、电子书等)、具有记录介质的图像再现装置(特别是,再现诸如数字多功能盘(DVD)并具有用于显示被再现的图像的显示器的装置)等。这些电子设备的具体示例示于图10A至10G。
图10A示出了液晶显示器或OLED显示器,该显示器由框架1001、支持底座1002、显示部分1003等构成。本发明可以应用于包括显示部分1003的显示装置的驱动电路。
图10B示出了摄像机,该摄像机由主体1011、显示部分1012、音频输入1013、操作开关1014、电池1015、图像接收部分1016等构成。本发明可以应用于包括显示部分1017的显示装置的驱动电路。
图10C示出了笔记本个人计算机,该笔记本个人计算机由主体1021、框架1022、显示部分1023、键盘1024等构成。本发明可以应用于包括显示部分1023的显示装置的驱动电路。
图10D示出了便携信息终端,该便携信息终端由主体1031、触笔1032、显示部分1033、操作按钮1034、外部接口1035等构成。本发明可以应用于包括显示部分1033的显示装置的驱动电路。
图10E示出了音频再现装置,特别是,安装在车辆内的音频装置,该音频装置由主体1041、显示部分1042、操作开关1043和1044等构成。本发明可以应用于包括显示部分1042的显示装置的驱动电路。此外,尽管安装于车辆内的音频装置被给出为示例,该音频再现装置可以用于便携型音频装置或家用的音频装置。
图10F示出了数码照相机,该数码照相机由主体1051、显示部分(A)1052、目镜1053、操作开关1054、显示部分(B)1055、电池1056等构成。本发明可以应用于包括显示部分(A)1052和显示部分(B)1055的显示装置的驱动电路。
图10G示出了蜂窝电话,该蜂窝电话由主体1061、音频输出部分1062、音频输入部分1063、显示部分1064、操作开关1065、天线1066等构成。本发明可以应用于包括显示部分1064的显示装置的驱动电 路。
对于用于这些电子设备的显示装置,除了玻璃衬底之外,也可使用具有耐热性的塑料衬底。因此,可以实现进一步的重量减小。
还要注意,本实施方案中描述的示例仅仅是一些示例,本发明不限于这些用途。
此外,本实施模式可以与本说明书中其他实施模式的任何内容自由组合。因此在显示装置的控制电路中,第n帧和(n+1)帧内任意位的视频数据可存储于公共存储器,且可以执行对该存储器的读写。因此,和简单地另外提供必要的存储器的情形相比,存储器物理区域的有效利用是可能的。因此,可以获得安装引脚数目的减少、结构的简化以及电路空间的节省,且存储器物理利用效率的改善变得可能。结果,包括本发明的控制电路的显示装置和电子设备可以实现尺寸减小、制造成本降低、可靠性改善以及功耗降低。
同样,根据本发明,在显示装置的控制电路中,第n帧内任意位的视频数据和第(n+1)帧内任意位的视频数据不必被诸如选择器的选择电路选择。因此,可以获得安装引脚数目的减少、结构的简化以及电路空间的节省。结果,包括本发明的控制电路的显示装置和电子设备可以实现尺寸减小、制造成本降低、可靠性改善以及功耗降低。
本申请是基于2005年12月8日于日本专利局提交的日本专利申请No.2005-354222,其全部内容于此引入作为参考。
Claims (24)
1.一种显示装置的控制电路,包括:
第一至第三视频数据存储部分;
视频数据格式转换部分,用于将第n帧的第一视频数据写入所述第一视频数据存储部分,将第(n+1)帧的第二视频数据写入所述第二视频数据存储部分,以及将所述第n帧和所述第(n+1)帧的第三视频数据写入所述第三视频数据存储部分;
选择装置,用于每一帧周期在将所述第n帧的第一视频数据写入所述第一视频数据存储部分和将所述第(n+1)帧的第二视频数据写入所述第二视频数据存储部分之间交替;以及
显示控制部分,用于每一帧周期在从所述第一视频数据存储部分读取所述第n帧的第一视频数据和从所述第二视频数据存储部分读取所述第(n+1)帧的第二视频数据之间交替,
其中所述第n帧的第一视频数据的写入和所述第n帧的第一视频数据的读取被交替地执行,
其中所述第(n+1)帧的第二视频数据的写入和所述第(n+1)帧的第二视频数据的读取被交替地执行,以及
其中在回扫周期期间,通过所述显示控制部分从所述第三视频数据存储部分读取所述第n帧和所述第(n+1)帧的第三视频数据。
2.一种显示装置的控制电路,包括:
第一至第六视频数据存储部分;
视频数据格式转换部分,用于将第n帧的第一视频数据写入所述第一视频数据存储部分,将所述第n帧的第二视频数据写入所述第二视频数据存储部分,将第(n+1)帧的第三视频数据写入所述第三视频数据存储部分,将所述第(n+1)帧的第四视频数据写入所述第四视频数据存储部分,将所述第n帧和所述第(n+1)帧的第五视频数据写入所述第五视频数据存储部分,以及将所述第n帧和所述第(n+1)帧的第六视频数据写入所述第六视频数据存储部分;
选择装置,用于每一帧周期在将所述第n帧的第一视频数据和所述第n帧的第二视频数据写入所述第一视频数据存储部分和所述第二视频数据存储部分,以及将所述第(n+1)帧的第三视频数据和所述第(n+1)帧的第四视频数据写入所述第三视频数据存储部分和所述第四视频数据存储部分之间交替;以及
显示控制部分,用于每一帧周期在从所述第一视频数据存储部分和所述第二视频数据存储部分读取所述第n帧的第一视频数据和所述第n帧的第二视频数据,以及从所述第三视频数据存储部分和所述第四视频数据存储部分读取所述第(n+1)帧的第三视频数据和所述第(n+1)帧的第四视频数据之间交替,
其中在一个帧周期内分别依次执行将所述第n帧的第一视频数据和所述第n帧的第二视频数据写入所述第一视频数据存储部分和所述第二视频数据存储部分,以及将所述第(n+1)帧的第三视频数据和所述第(n+1)帧的第四视频数据写入所述第三视频数据存储部分和所述第四视频数据存储部分,
其中所述第n帧的第一视频数据及所述第n帧的第二视频数据的写入和所述第n帧的第一视频数据及所述第n帧的第二视频数据的读取被交替地执行,
其中所述第(n+1)帧的第三视频数据及所述第(n+1)帧的第四视频数据的写入和所述第(n+1)帧的第三视频数据及所述第(n+1)帧的第四视频数据的读取被交替地执行,以及
其中在回扫周期期间,通过所述显示控制部分从所述第五视频数据存储部分及所述第六视频数据存储部分读取所述第n帧和所述第(n+1)帧的第五视频数据及所述第n帧和所述第(n+1)帧的第六视频数据的一部分。
3.根据权利要求1的显示装置控制电路,其中所述控制电路控制显示面板,所述显示面板中为每个像素提供了发光元件。
4.根据权利要求2的显示装置控制电路,其中所述控制电路控制显示面板,所述显示面板中为每个像素提供了发光元件。
5.根据权利要求3的显示装置控制电路,其中所述发光元件为OLED元件。
6.根据权利要求4的显示装置控制电路,其中所述发光元件为OLED元件。
7.一种具有根据权利要求1的显示装置控制电路的电子设备,其中所述电子设备是选自包括以下电子设备的组中的一个:显示器、导航***、音频再现装置、笔记本个人计算机、电子书、蜂窝电话、便携式游戏机、以及具有记录介质的图像再现装置。
8.一种具有根据权利要求2的显示装置控制电路的电子设备,其中所述电子设备是选自包括以下电子设备的组中的一个:显示器、导航***、音频再现装置、笔记本个人计算机、电子书、蜂窝电话、便携式游戏机、以及具有记录介质的图像再现装置。
9.根据权利要求1的显示装置控制电路,其中所述选择装置为选自包括选择器、模拟开关和三态缓冲器的组中的一个。
10.根据权利要求2的显示装置控制电路,其中所述选择装置为选自包括选择器、模拟开关和三态缓冲器的组中的一个。
11.一种显示装置的控制电路,包括:
第一至第三视频数据存储部分;
视频数据格式转换部分,用于将第n帧的第一视频数据写入所述第一视频数据存储部分,将第(n+1)帧的第二视频数据写入所述第二视频数据存储部分,以及将所述第n帧和第(n+1)帧的第三视频数据写入所述第三视频数据存储部分;以及
显示控制部分,用于从所述第一视频数据存储部分读取所述第n帧的第一视频数据和从所述第二视频数据存储部分读取所述第(n+1)帧的第二视频数据,
其中,n是自然数,以及
其中在回扫周期期间,通过所述显示控制部分从所述第三视频数据存储部分读取所述第n帧和第(n+1)帧的第三视频数据。
12.一种显示装置的控制电路,包括:
第一至第三视频数据存储部分;
视频数据格式转换部分,用于将第n帧的第一视频数据写入所述第一视频数据存储部分,将第(n+1)帧的第二视频数据写入所述第二视频数据存储部分,以及将所述第n帧和第(n+1)帧的第三视频数据写入所述第三视频数据存储部分;
选择装置,用于每一帧周期在将所述第n帧的第一视频数据写入所述第一视频数据存储部分和将所述第(n+1)帧的第二视频数据写入所述第二视频数据存储部分之间交替;以及
显示控制部分,用于每一帧周期在从所述第一视频数据存储部分读取所述第n帧的第一视频数据和从所述第二视频数据存储部分读取所述第(n+1)帧的第二视频数据之间交替,
其中,n是自然数,以及
其中在回扫周期期间,通过所述显示控制部分从所述第三视频数据存储部分读取所述第n帧和第(n+1)帧的第三视频数据。
13.根据权利要求11的显示装置控制电路,其中所述控制电路控制显示面板,所述显示面板中为每个像素提供了发光元件。
14.根据权利要求12的显示装置控制电路,其中所述控制电路控制显示面板,所述显示面板中为每个像素提供了发光元件。
15.根据权利要求13的显示装置控制电路,其中所述发光元件为OLED元件。
16.根据权利要求14的显示装置控制电路,其中所述发光元件为OLED元件。
17.一种具有根据权利要求11的显示装置控制电路的电子设备,其中所述电子设备是选自包括以下电子设备的组中的一个:显示器、导航***、音频再现装置、笔记本个人计算机、电子书、蜂窝电话、便携式游戏机、以及具有记录介质的图像再现装置。
18.一种具有根据权利要求12的显示装置控制电路的电子设备,其中所述电子设备是选自包括以下电子设备的组中的一个:显示器、导航***、音频再现装置、笔记本个人计算机、电子书、蜂窝电话、便携式游戏机、以及具有记录介质的图像再现装置。
19.根据权利要求12的显示装置控制电路,其中所述选择装置为选自包括选择器、模拟开关和三态缓冲器的组中的一个。
20.一种用于驱动控制电路的方法,包括:
通过选择装置将第n帧的第一视频数据从视频数据格式转换部分写入第一视频数据存储部分;
将第n帧的第二视频数据从所述视频数据格式转换部分写入第二视频数据存储部分;
在回扫周期期间,通过显示控制部分读取被存储于第二视频数据存储部分内的所述第n帧的第二视频数据;
通过所述选择装置将第(n+1)帧的第三视频数据从所述视频数据格式转换部分写入第三视频数据存储部分;
将第(n+1)帧的第四视频数据从所述视频数据格式转换部分写入所述第二视频数据存储部分,
其中,n是自然数。
21.根据权利要求20的用于驱动控制电路的方法,其中回扫周期为所述第(n+1)帧的回扫周期。
22.根据权利要求20的用于驱动控制电路的方法,其中所述第一视频数据的写入和所述第二视频数据的写入被同时执行。
23.根据权利要求20的用于驱动控制电路的方法,其中所述第三视频数据的写入和所述第四视频数据的写入被同时执行。
24.根据权利要求20的用于驱动控制电路的方法,其中所述选择装置为选自包括选择器、模拟开关和三态缓冲器的组中的一个。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005354222 | 2005-12-08 | ||
JP2005354222 | 2005-12-08 | ||
JP2005-354222 | 2005-12-08 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1979620A CN1979620A (zh) | 2007-06-13 |
CN1979620B true CN1979620B (zh) | 2012-07-04 |
Family
ID=38130759
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006101641910A Expired - Fee Related CN1979620B (zh) | 2005-12-08 | 2006-12-08 | 显示装置的控制电路、显示装置及应用其的电子设备 |
Country Status (3)
Country | Link |
---|---|
US (3) | US7847793B2 (zh) |
CN (1) | CN1979620B (zh) |
TW (1) | TWI434260B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100931468B1 (ko) * | 2008-05-09 | 2009-12-11 | 삼성모바일디스플레이주식회사 | 유기전계발광표시장치 및 그의 구동방법 |
CN103003867B (zh) * | 2010-07-29 | 2016-09-07 | 株式会社半导体能源研究所 | 液晶显示装置的驱动方法 |
JP6413787B2 (ja) * | 2015-01-21 | 2018-10-31 | 沖電気工業株式会社 | 通信装置、プログラム及び方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1345161A (zh) * | 2000-08-03 | 2002-04-17 | 夏普公司 | 液晶显示设备驱动方法 |
Family Cites Families (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61237094A (ja) | 1985-04-15 | 1986-10-22 | 株式会社熊谷組 | 原子炉解体装置に於ける機械装置の格納構造 |
JP3081966B2 (ja) | 1990-09-07 | 2000-08-28 | セイコーインスツルメンツ株式会社 | フレーム間引き階調駆動光弁装置 |
JP2761128B2 (ja) | 1990-10-31 | 1998-06-04 | 富士通株式会社 | 液晶表示装置 |
JPH04291395A (ja) | 1991-03-20 | 1992-10-15 | Fujitsu Ltd | 情報端末装置 |
JPH0572998A (ja) | 1991-09-13 | 1993-03-26 | Yokogawa Electric Corp | 液晶表示装置 |
JP3036210B2 (ja) | 1992-03-04 | 2000-04-24 | 横河電機株式会社 | 画像処理回路 |
JPH075834A (ja) | 1993-06-18 | 1995-01-10 | Fujitsu Ltd | 液晶表示装置 |
JPH07281636A (ja) | 1994-04-07 | 1995-10-27 | Asahi Glass Co Ltd | 液晶表示装置に用いられる駆動装置ならびに列電極駆動用半導体集積回路および行電極駆動用半導体集積回路 |
JPH1078770A (ja) | 1996-09-05 | 1998-03-24 | Fujitsu Ltd | 表示制御装置 |
TW441136B (en) | 1997-01-28 | 2001-06-16 | Casio Computer Co Ltd | An electroluminescent display device and a driving method thereof |
JP3359270B2 (ja) * | 1997-10-24 | 2002-12-24 | キヤノン株式会社 | メモリー制御装置と液晶表示装置 |
JP2000029426A (ja) | 1998-07-13 | 2000-01-28 | Mitsubishi Electric Corp | 表示装置 |
JP2000056750A (ja) | 1998-08-10 | 2000-02-25 | Namco Ltd | 画像生成装置および画像生成方法 |
JP2001117534A (ja) | 1999-10-21 | 2001-04-27 | Pioneer Electronic Corp | アクティブマトリクス型表示装置及びその駆動方法 |
JP3788248B2 (ja) | 2000-03-27 | 2006-06-21 | セイコーエプソン株式会社 | デジタル駆動装置およびこれを用いた画像表示装置 |
JP2002006808A (ja) | 2000-04-19 | 2002-01-11 | Semiconductor Energy Lab Co Ltd | 電子装置およびその駆動方法 |
US6847341B2 (en) | 2000-04-19 | 2005-01-25 | Semiconductor Energy Laboratory Co., Ltd. | Electronic device and method of driving the same |
US6611108B2 (en) | 2000-04-26 | 2003-08-26 | Semiconductor Energy Laboratory Co., Ltd. | Electronic device and driving method thereof |
JP5127099B2 (ja) | 2000-04-26 | 2013-01-23 | 株式会社半導体エネルギー研究所 | 電子装置、表示装置 |
TW536827B (en) * | 2000-07-14 | 2003-06-11 | Semiconductor Energy Lab | Semiconductor display apparatus and driving method of semiconductor display apparatus |
JP2003233366A (ja) * | 2002-02-13 | 2003-08-22 | Nec Access Technica Ltd | 表示合成回路及び携帯用電子機器 |
JP2003271099A (ja) | 2002-03-13 | 2003-09-25 | Semiconductor Energy Lab Co Ltd | 表示装置および表示装置の駆動方法 |
JP2004157526A (ja) * | 2002-10-15 | 2004-06-03 | Nec Electronics Corp | コントローラ・ドライバ、表示装置及び表示方法 |
JP4771395B2 (ja) | 2002-10-21 | 2011-09-14 | 株式会社半導体エネルギー研究所 | 表示装置及びその駆動方法並びに電子機器 |
AU2003269500A1 (en) * | 2002-10-21 | 2004-05-04 | Semiconductor Energy Laboratory Co., Ltd. | Display device and driving method thereof |
JP4337081B2 (ja) | 2002-11-15 | 2009-09-30 | パナソニック株式会社 | フレームメモリアクセス方法及び回路 |
JP2004326006A (ja) | 2003-04-28 | 2004-11-18 | Nec Corp | Dstn制御方法とその装置 |
TWI367466B (en) | 2003-05-16 | 2012-07-01 | Semiconductor Energy Lab | Display device, method for driving the same, and electronic device using the same |
JP4647238B2 (ja) | 2003-05-16 | 2011-03-09 | 株式会社半導体エネルギー研究所 | 表示装置および表示装置の駆動方法 |
US7032413B1 (en) | 2003-12-29 | 2006-04-25 | Denyse Specktor | Knitting needle sizing structure and method |
JP2005351920A (ja) | 2004-06-08 | 2005-12-22 | Semiconductor Energy Lab Co Ltd | 表示装置の制御回路及びそれを内蔵した表示装置・電子機器並びにその駆動方法 |
JP4297100B2 (ja) * | 2004-11-10 | 2009-07-15 | セイコーエプソン株式会社 | 電気光学装置、その駆動方法および電子機器 |
-
2006
- 2006-11-21 US US11/561,975 patent/US7847793B2/en not_active Expired - Fee Related
- 2006-11-27 TW TW095143780A patent/TWI434260B/zh not_active IP Right Cessation
- 2006-12-08 CN CN2006101641910A patent/CN1979620B/zh not_active Expired - Fee Related
-
2010
- 2010-12-03 US US12/959,667 patent/US8004510B2/en not_active Expired - Fee Related
-
2011
- 2011-08-17 US US13/211,779 patent/US8253717B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1345161A (zh) * | 2000-08-03 | 2002-04-17 | 夏普公司 | 液晶显示设备驱动方法 |
Non-Patent Citations (2)
Title |
---|
JP特开2005-196032A 2005.07.21 |
JP特开2005-62898A 2005.03.10 |
Also Published As
Publication number | Publication date |
---|---|
TWI434260B (zh) | 2014-04-11 |
TW200731198A (en) | 2007-08-16 |
US20110074801A1 (en) | 2011-03-31 |
US20110298975A1 (en) | 2011-12-08 |
US20070132747A1 (en) | 2007-06-14 |
US8004510B2 (en) | 2011-08-23 |
CN1979620A (zh) | 2007-06-13 |
US8253717B2 (en) | 2012-08-28 |
US7847793B2 (en) | 2010-12-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6620188B2 (ja) | 表示装置 | |
CN100481194C (zh) | 有源矩阵显示器件及其驱动方法 | |
JP2006309182A (ja) | 表示装置、およびそれを用いた電子機器 | |
CN1694143A (zh) | 列驱动器及具有该列驱动器的平板显示器 | |
CN1979619B (zh) | 显示设备及其驱动方法 | |
CN100485747C (zh) | 显示器件的控制电路及驱动方法、显示器件和电子设备 | |
CN101192397B (zh) | 用于显示控制的半导体集成电路器件 | |
CN104778927A (zh) | 适配于部分显示的液晶显示设备 | |
US7551166B2 (en) | Display device, method for driving the same, and electronic device using the same | |
CN101236724A (zh) | 通过数据写入实现负脉冲退火的方法、装置及其驱动电路 | |
CN1979620B (zh) | 显示装置的控制电路、显示装置及应用其的电子设备 | |
JP4771395B2 (ja) | 表示装置及びその駆動方法並びに電子機器 | |
CN110751924A (zh) | 分屏控制的Micro-LED显示屏 | |
JP4614261B2 (ja) | コントローラドライバ,及びその動作方法 | |
KR101957296B1 (ko) | 전원공급장치와 이를 구비한 액정표시장치, 및 전원공급방법 | |
JP4647238B2 (ja) | 表示装置および表示装置の駆動方法 | |
JP5346436B2 (ja) | 制御回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120704 Termination date: 20211208 |