CN1897270B - 布线结构、制造布线的方法、薄膜晶体管基板及其制造方法 - Google Patents

布线结构、制造布线的方法、薄膜晶体管基板及其制造方法 Download PDF

Info

Publication number
CN1897270B
CN1897270B CN200610099012XA CN200610099012A CN1897270B CN 1897270 B CN1897270 B CN 1897270B CN 200610099012X A CN200610099012X A CN 200610099012XA CN 200610099012 A CN200610099012 A CN 200610099012A CN 1897270 B CN1897270 B CN 1897270B
Authority
CN
China
Prior art keywords
layer
copper
barrier layer
substrate
conductive layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN200610099012XA
Other languages
English (en)
Other versions
CN1897270A (zh
Inventor
李制勋
郑敞午
赵范锡
裵良浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN1897270A publication Critical patent/CN1897270A/zh
Application granted granted Critical
Publication of CN1897270B publication Critical patent/CN1897270B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • H01L29/456Ohmic electrodes on silicon
    • H01L29/458Ohmic electrodes on silicon for thin film silicon, e.g. source or drain electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/13629Multilayer wirings
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Thin Film Transistor (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本发明提供了一种布线结构、一种用于制造布线的方法、一种薄膜晶体管(TFT)基板、以及一种用于制造TFT基板的方法。布线结构包括形成在基板上并且包括氮化铜的阻隔层,以及形成在阻隔层上并且包括铜或铜合金的铜导电层。

Description

布线结构、制造布线的方法、薄膜晶体管基板及其制造方法
相关申请的交叉参考
本申请要求于2005年7月15日在韩国知识产权局提交的韩国专利申请第10-2005-0064483号中的优先权,其全部内容结合于此作为参考。
技术领域
本发明涉及布线结构,并且更特别地,涉及一种包括铜(Cu)或铜合金的布线结构、一种用于制造布线的方法、一种薄膜晶体管(TFT)基板、以及一种用于制造TFT基板的方法。
背景技术
薄膜晶体管(TFT)基板被用作用于具有矩阵阵列中的像素的液晶显示器(LCD)和有机电致发光(EL)显示器的基板。
LCD作为最广泛使用的平板显示器之一,包括两个具有多个电极的基板以及置于其间的液晶层,并且通过向电极施加电压以重新排列液晶层中的液晶分子来调节穿过其传输的光量。在LCD中,薄膜晶体管被用作用于控制施加到各个电极的图像信号的开关元件。
有机电致发光(EL)显示装置通过电激励磷光有机材料来显示图像,并且包括用于向像素提供发光所需的电流的驱动TFT和开关TFT。
随着LCD或有机EL显示装置的显示面积的增加,连接至TFT的栅极线和数据线也变长,导致布线阻抗的增加。为了解决由阻抗增加而导致的信号延迟问题,栅极线和数据线应当由具有尽可能低的电阻率的材料来形成。
另外,为了改善布线的可靠性,要求布线具有良好的粘附性并图案化为具有良好剖面。
发明内容
本发明提供了一种具有铜布线结构的薄膜晶体管(TFT)基板,其中,铜布线结构展示出改进的粘附性和出色的侧剖面。本发明还提供了一种用于制造该TFT基板的方法。
根据本发明的一个方面,提供了一种布线结构,其包括阻隔层(barrier layer),形成在基板上,优选地包括氮化铜,以及铜导电层,形成在阻隔层上并且包括铜或铜合金。
根据本发明的另一方面,提供了一种用于制造布线的方法,该方法包括:在基板上形成包括氮化铜的阻隔层;在阻隔层上形成包括铜或铜合金的铜导电层;在铜导电层上形成包括钼或钼合金的保护层(capping layer);以及使用限定布线的光刻胶图样作为蚀刻掩模来使保护层、铜导电层、以及阻隔层图样化。
根据本发明的又一方面,提供了一种TFT基板,包括:在第一方向延伸的栅极布线和栅极线;在绝缘基板上连接至栅极线的栅电极;与栅极布线绝缘的数据布线;在第二方向延伸并与栅极线交叉的数据线;连接至数据线的源电极;在绝缘基板上与源电极隔开的漏电极;以及在栅极布线和数据布线上为每个像素形成的并连接至漏电极的像素电极,其中,栅极布线和/或数据布线包括形成在基板上并且包括氮化铜的阻隔层以及形成在阻隔层上并且包括铜或铜合金的铜导电层。
根据本发明的又一方面,提供了一种用于制造薄膜晶体管(TFT)基板的方法,该方法包括:在绝缘基板上形成包括在第一方向延伸的栅极线和连接至栅极线的栅电极的栅极布线;在绝缘基板上形成与栅极布线绝缘的数据布线,数据布线包括在第二方向延伸并与栅极线交叉的数据线、连接至数据线的源电极、以及与源电极隔开的漏电极;以及在栅极布线和数据布线上形成连接至每个像素的漏电极的像素电极,其中,形成栅极布线和/或数据布线包括:在基板上形成包括氮化铜的阻隔层;在阻隔层上形成包括铜或铜合金的铜导电层;在铜导电层上形成包括钼或钼合金的保护层;以及使用限定布线的光刻胶图样作为蚀刻掩模来使保护层、铜导电层、以及阻隔层图样化。
附图说明
通过参照附图来详细描述本发明的优选实施例,本发明的上述和其他特征和优点将变得更加显而易见,在附图中:
图1是示出了根据本发明的实施例的布线结构的截面图;
图2示出了形成在基板上的根据本发明的实施例的布线结构的面间接触(interfacial contact);
图3和图4是示出了根据本发明的实施例的制造布线的方法的处理步骤的截面图;
图5A是示出了通过根据本发明的实施例的布线制造方法制成的布线结构的显微照片;
图5B是示出了通过根据本发明的实施例的布线制造方法制成的布线结构的截面图;
图6A是示出了根据本发明的实施例的薄膜晶体管(TFT)基板的布局图;
图6B是沿着图6A中的线B-B’截取的截面图;
图7A、8A、9A、和10A是顺序地示出根据本发明的实施例的用于制造TFT基板的方法的布局图;
图7B、8B、9B、和10B是沿着图7A、8A、9A、和10A中的线B-B’截取的截面图;
图11A是示出了根据本发明的实施例的TFT基板的另一实例的布局图;
图11B是沿着图11A中的线B-B’截取的截面图;
图12A是示出了根据本发明的另一实施例的TFT基板的布局图;
图12B和12C是沿着图12A中的线B-B’和C-C’截取的截面图;
图13A、14A、15A、16A、17A、和18A是顺序地示出根据本发明的另一实施例的用于制造TFT基板的方法的布局图;
图13B、14B、15B、16B、17B、和18B是沿着图13A、14A、15A、16A、17A、和18A中的线B-B’截取的示出了处理步骤的截面图;以及
图13C、14C、15C、16C、17C、和18C是沿着图13A、14A、15A、16A、17A、和18A中的线C-C’截取的示出了处理步骤的截面图。
具体实施方式
以下将参照附图来全面地描述本发明,其中,附图示出了本发明的优选实施例。然而,本发明也可以通过多种不同的形式来实现,而不应理解为局限于在此所列举的实施例。相反,提供这些实施例,以便使公开透彻和完整,并且向本领域的技术人员充分地传达本发明的思想。在整篇说明书始终,相同的参考标号指示相同的元件。在附图中,为了清楚起见,放大了层和区域的厚度。
应当理解,当提到层“位于”另一层或基板上时,其可以直接在另一层或基板上,或者还可以存在***层。相反,当提到元件“直接位于”另一元件上时,不存在***元件。
为了便于说明,在此可能使用诸如“在...之下”、“在...下面”、“下面的”、“在...上面”、以及“上面的”等的空间关系术语,以描述如图中所示的一个元件或机构与另一元件或机构的关系。应当理解,除了图中所示的方位之外,空间关系术语还将包括使用或操作中的装置的各种不同方位。例如,如果翻转图中所示的装置,则被描述为在其他元件或机构“下面”或“之下”的元件将被定位为在其他元件或机构的“上面”。因此,示例性术语“在...下面”包括在上面和在下面的方位。装置可以以其它方式定位(旋转90度或在其他方位),并且通过在此使用的空间关系描述符进行相应地解释。
除非文中另有指出或明显违背上下文,在描述本发明的上下文中(特别是在随后的权利要求中)使用的术语“一个”、“这个”以及类似指示词包括单数和复数。除非另有注释,术语“包含”、“具有”、“包括”和“含有”可以解释为可扩展术语。
除非另有限定,在此所采用的所有技术术语和科技术语具有与本发明所属领域的普通技术人员通常所理解的相同解释。应当注意,除非另外指出,对于在此提供的任何和全部实例或示例性术语的使用,目的仅在于更好地说明本发明而不是限制本发明的范围。此外,除非另有限定,不能过度解释在通用字典中定义的所有术语。
将参照透视图、横截面图、和/或平面图来描述本发明,其中示出了本发明的优选实施例。因此,可以根据制造技术和/或定量配额来修改示例性视图的轮廓。即,本发明的实施例并非用于限制本发明的范围,而是覆盖可以由于制造工艺的变化而引起的所有变化和修改。因此,附图中示出的区域是以示意性形式来说明,并且区域的形状仅通过说明的方式来表示而不是作为限制。
下文中,将参照附图来描述根据本发明实施例的布线结构和布线制造方法。图1是示出了根据本发明实施例的布线结构的截面图,以及图2示出了根据本发明实施例的布线结构和基板的面间接触。
在各种布线材料中,铜(Cu)较便宜并且具有相对较低的电阻率。Cu具有大约1.67μΩcm的电阻率,其远远小于铝(Al)的电阻率(即,大约2.65μΩcm)。因此,在实际处理中,同基于Al的栅极线或数据线相比,由Cu制成的栅极线或数据线有效地改善了信号延迟问题。
然而,Cu对底层基板(诸如由例如玻璃制成的绝缘基板或半导体基板)有不良的粘附性,因此,其易于剥落或翘起。此外,因为Cu对化学物质有不良的耐化学性,所以当在后续处理中将其暴露于化学物质时,其易于被氧化或腐蚀。因此,可以使用包括下阻隔层和上保护层的多层布线。
参照图1,根据本发明实施例的布线结构包括基板1和布线2,其中,布线包括阻隔层2a、铜导电层2b、和保护层2c。包括氮化铜(CuN)的阻隔层2a置于基板1和铜导电层2b之间。保护层2c形成在铜导电层2b上。
下基板1在形成布线2的地方设置有表面并且支撑布线。基板1可以包括具有单一部件元件层的单一结构,以及具有多种部件、元件、层等的组合的复杂结构。例如但不限于此,基板1可以是由玻璃制成的绝缘基板、由非晶硅制成的半导体层、或绝缘层。
包括铜或铜合金的铜导电层2b形成在基板1上。铜在薄膜状态下呈现出低电阻率(即,2.1μΩcm)并且优选地被用作良好的布线材料。
包括氮化铜(CuN)的阻隔层2a位于基板1和铜导电层2b之间。阻隔层2a改善了铜导电层2b和基板1之间提供粘附力,并且防止铜离子扩散到基板1中。当沉积铜导电层2b并使其形成图样时,铜由于其对基板1的不良粘附性而倾向于翘起或剥落。然而,由于阻隔层2a包括氮化铜,通过氮化铜改善了粘附性,从而避免了翘起或剥落。
这里,由于氮化铜(CuN)是基于铜的材料,其相对于其他材料,对Cu表现出相对较好的粘附性。此外,氮化铜具有许多优点,例如,简化了诸如沉积、蚀刻等的制造过程。此外,由于对形成上层的Cu的蚀刻选择率低,并且氮化铜的蚀刻速度类似于Cu的蚀刻速度,因此可以有利地执行批量(batch-type)蚀刻并且获得良好的轮廓。氮化铜的实例包括但不限于Cu3N。
参照图2,由于阻隔层2a中的氮化铜(CuN)比在阻隔层2a和基板1之间的界面中的铜具有更好的粘附性,因此,通过将氮化铜置于阻隔层2a和基板1之间的界面中,可以改善铜导电层2b的粘附性。氮化铜不必连续地存在于界面中。当不连续地存在氮化铜时,仍旧可以确保氮化铜和铜之间的一定程度的粘附性,并且有效地防止铜扩散到基板1中。阻隔层2a通过防止铜离子扩散到基板中来保持基板1(例如,半导体层)的特性。另一方面,阻隔层2a通过防止基板1的材料扩散到铜导电层2b中来防止铜导电层2b的电阻率的增加。因此,阻隔层2a优选地包括足够量的氮化铜以防止铜扩散。阻隔层2a中的氮的量可以在0.001at%至50at%的范围内,并且阻隔层2a中的氮化铜的量可以取决于氮的原子百分数。
重新参照图1,可以根据阻隔层2a中包含的氮化铜的量(即,氮的原子百分比)来调整阻隔层2a的厚度。例如,当氮的原子百分比高时,阻隔层2a的厚度可以小。然而,当氮的原子百分比低时,阻隔层2a的厚度应该足够大。此外,随着阻隔层2a和基板1之间的界面中的氮化铜的量的增加,可以将阻隔层2a的厚度制成较小。从理论上讲,当氮化铜连续地存在于界面中时,在阻隔层2a的厚度等于原子或分子的厚度时可以获得适当的粘附级。然而,实际上,难以仅使用氮化铜形成连续界面。从基板1的特性的角度看,为了给予阻隔层2a一些传导性,不连续地形成阻隔层2a通常是有利的。另外,为了获得更好的防扩散功能,阻隔层2a应当具有最小的厚度。如上所述,阻隔层2a的厚度可以在
Figure S06199012X20060718D000081
Figure S06199012X20060718D000082
的范围内进行调整。
当连续地形成阻隔层2a和铜导电层2b时,它们之间的界面可能不清晰。在这种情况下,氮化铜的量可以认为是划分阻隔层2a和铜导电层2b的标准。换句话说,如果一个部分(section)尽管包括很少量的氮化铜还是呈现出足够的传导性,则其可以包括在铜导电层2b中。另一方面,尽管一个部分与包括大量氮化铜的部分具有相同的电平并且其特定窄部分几乎不具有氮化铜,但是如果该部分与阻隔层2a起到相同的作用,则其可以包括在阻隔层2a中。因此,阻隔层2a的厚度是所有部分的平均值,而与部分之间的微小差异无关。
保护层2c形成在铜导电层2b上,以防止铜导电层2b的某些区域由于与化学蚀刻剂反应而被腐蚀,其中化学蚀刻剂通过氧化来使铜导电层2b图样化。对铜导电层的不加选择的腐蚀将不合需要地增加其电阻率。因此,保护层2c位于铜导电层2b上,以防止铜导电层2b直接暴露于蚀刻剂。可以用在保护层2c中的材料的适当实例包括Mo和Mo合金(诸如MoW、MoTi、MoNb、MoZr、MoTa、MoIn等)。在不存在后续蚀刻步骤或引起腐蚀问题的步骤的情况下,可以省略保护层2c的形成。
接下来,将参照图1、图3和图4来描述用于制造具有上述布线结构的布线的方法。图3和图4是示出了根据本发明实施例的制造布线的方法的处理步骤的截面图。
参照图3,设置诸如由玻璃形成的绝缘基板、半导体层、或绝缘层的基板1。基板1可以在包括氮的大气中经历使用铜或铜合金靶的溅射。除了氮之外,大气还可以包括氩(Ar)。当作为惰性气体的氩气与处于等离子状态的Cu靶碰撞(collide with)时,Cu与靶分离并且沉积在基板1上。氮气与Cu反应以形成作为阻隔层2a的氮化铜。阻隔层2a利于粘附并且防止铜扩散。一些目标元素不与氮气反应,但是具有多种可以用于构成阻隔层2a的目标元素,包括氮化铜。一些与氩气碰撞的铜原子和一些与氮气碰撞的铜原子可能不与氮气反应。
在溅射室中包含的氩气和氮气的比率可以是90:10至40:60。氮含量在初始溅射阶段优选地保持在高等级,并且随着氩含量的增加而逐渐减小。然后,可以从基板1的表面往上,即,在基板1和阻隔层2a之间的界面附近沉积大量氮化铜。距离界面越远,阻隔层2a中的氮化铜的含量越小。阻隔层2a中的氮含量可以在0.001at%至50at%的范围内。阻隔层2a的厚度可以在
Figure S06199012X20060718D000101
Figure S06199012X20060718D000102
的范围内进行调整。
接下来,通过使用溅射在阻隔层2a上沉积铜或铜合金来形成铜导电层2b。该步骤可以原地与形成阻隔层2a的先前步骤连续地执行。更特别地,该步骤可以在中断氮气供应并且增加Ar气量时,在与执行先前步骤相同的室内执行。为了区分阻隔层2a和铜导电层2b,中断氮气供应,然后使用很短的通风期间清除氮气,之后对铜导电层2b执行溅射。铜导电层2b的厚度可以在
Figure S06199012X20060718D000103
的范围内,优选地,在
Figure S06199012X20060718D000104
的范围内。
然后,通过使用Ar气的溅射在铜导电层2b上形成保护层2c。在批处理中与形成下部铜导电层2b和阻隔层2a的基于铜的材料一起被蚀刻掉的材料,即,具有小选择性的材料,被有利地使用,以及其合适的实例包括Mo和Mo合金。有用的保护层2c的特定实例包括Mo、MoW、MoTi、MoNb、MoZr、MoTa、MoIn等。这样,完成了具有阻隔层2a、铜导电层2b和保护层2c的三层结构的形成。
参照图4,可以使用光刻胶图样3作为蚀刻掩模来选择性地蚀刻保护层2c、铜导电层2b、和阻隔层2a。使用湿蚀刻,保护层2c、铜导电层2b、和阻隔层2a可以使用相同的蚀刻剂在批处理中被蚀刻,这是因为它们具有低蚀刻选择性。可以使用基于过氧化氢物或硝酸的蚀刻剂作为蚀刻剂,并且磷酸或醋酸也可以包括在蚀刻剂中。当去除光刻胶图样3时,形成图1所示的布线2。
为了评价布线2的粘附性和侧面轮廓,显微拍摄了布线2的平面图和截面图。图5A是示出了通过根据本发明实施例的制造布线的方法制成的布线结构的显微照片,以及图5B是示出了通过根据本发明实施例的制造布线的方法制成的布线结构的截面图。在图5A和图5B中,相对较亮的区域表示布线区域。这里,布线结构具有三层结构,包括厚度分别为
Figure S06199012X20060718D000111
的由CuN制成的阻隔层、由Cu制成的铜导电层、以及由Mo制成的保护层。
参照图5A和图5B,即使在诸如湿蚀刻和去除光刻胶层的图样化处理之后,形成没有任何腐蚀的清洁的布线图样。包括铜导电层的合成(resultant)布线良好地附着于基板。另外,可以看出,布线的侧面轮廓没有突起并且具有良好的圆锥角。因此,布线具有与低电阻布线一样出色的信号特性。此外,布线具有出色的粘附性和侧面轮廓,因此其可靠性很高。
上述根据本发明的布线结构及其制造方法可以应用于用于LCD或有机EL显示器的TFT基板、半导体装置、半导体设备以及任何需要精确布线图样的其他领域。在以下描述的优选实施例中,尽管将相对于TFT基板来描述本发明,但是本发明并不局限于此,这对本领域技术人员来说是显而易见的。
在此使用的术语“薄膜晶体管基板”指的是至少包括一个TFT的基板,但是不排除在TFT和基板之间***另一结构或存在形成于其上的其它结构。
首先,将参照图6A和图6B来描述包括上述布线结构的根据本发明实施例的薄膜晶体管(TFT)基板。图6A是示出了根据本发明实施例的薄膜晶体管(TFT)基板的布局图,以及图6B是沿着图6A中的线B-B’截取的截面图。
如图6A和图6B所示,传输选通信号的多个栅极布线形成在绝缘基板10上。栅极布线包括:栅极线22,在横向方向延伸;栅极焊盘24,连接至栅极线22的端部以接收来自外部电路(未示出)的选通信号。TFT的栅电极26连接至栅极线22。存储电极27和存储电极线28并行于栅极线22形成。存储电极线28在横向方向上延伸穿过像素区,并且连接至比存储电极线28宽的存储电极27。存储电极27覆盖与像素电极82连接的漏电极延伸部67。如下面将要描述的,这种重叠结构形成存储电容器,其增强了像素的电荷存储能力。可以使用各种形状和布置的存储电极线28和存储电极27。当通过重叠像素电极82和栅极线22而生成足够的存储电容时,可以省略形成存储电极27。
如图6B所示,栅极布线22、24、26和27具有三层结构,分别包括:包含氮化铜的阻隔层221、241、261、和271,包含铜或铜合金的导电层222、242、262和272,以及保护层223、243、263和273。尽管在附图中没有直接示出,存储电极线28具有与栅极布线22、24、26和27相同的多层结构。在以下描述的具有多层结构的栅极布线中,同样包括存储电极线28,并且栅极布线22、24、26和27的多层特性同样适用于存储电极线28。
根据本发明实施例的布线结构可以应用于多层栅极布线22、24、26和27。这里,阻隔层221、241、261、和271帮助下部导电层222、242、262和272粘附到绝缘基板10并且防止形成绝缘基板10的材料和形成导电层222、242、262和272的材料彼此扩散。
栅极绝缘层30由氮化硅(SiNx)形成在基板10和栅极布线22、24、26、27和28上。半导体层40由氢化非晶硅或多晶硅以岛状形成在栅电极26上的栅极绝缘层30上。欧姆接触层55和56形成在半导体层40上,并且可以由硅化物或掺杂有高浓度n型杂质的n+氢化非晶硅制成。
数据布线形成在欧姆接触层55和56以及栅极绝缘层30上。数据线包括:数据线62大致在纵向方向延伸并且与栅极线22交叉以限定像素;源电极65,连接至数据线62,并且在欧姆接触层55上方延伸;数据焊盘68,连接至数据线62的端部,并且接收来自外部电路的图像信号;漏电极66,与源电极65隔开,并且形成在欧姆接触层56上,由栅电极26看来与源电极65相对;以及漏电极延伸部67,从漏电极66延伸,并且具有与存储电极27重叠的大面积。
与栅极布线22、24、26和27一样,数据布线62、65、66、67和68形成为三层结构,分别包括:包含氮化铜的阻隔层621、651、661、671和681,包含铜或铜合金的导电层622、642、662、672和682以及保护层623、643、663、673、和683。根据本发明实施例的布线结构应用于由多层结构形成的数据布线62、65、66、67和68。这里,阻隔层621、651、661、671和681补充了导电层622、642、662、672和682与基板的粘附度,即,欧姆接触层55和56以及栅极绝缘层30防止形成欧姆接触层55和56的材料、形成栅极绝缘层30的材料以及形成导电层622、642、662、672和682的材料彼此扩散。
源电极65与至少部分的半导体层40重叠。漏电极66从栅电极26看过来与源电极65相对并面向源电极,并且与至少部分的半导体层40重叠。欧姆接触层55和56存在于下部半导体层40和上部源电极65以及漏电极66之间,以减小其之间的接触电阻。
漏电极延伸部67与存储电极27重叠,以形成将栅极绝缘层30***存储电极27和漏电极延伸部67之间的存储电极器。在没有存储电极27的情况下,可以不形成漏电极延伸部67。
这里,栅电极26、形成于其上的半导体层40、欧姆接触层55和56、源电极65、以及漏电极66构成TFT,并且半导体层40构成TFT的沟道区。在示出的本发明的实施例中,采用了底部栅极型TFT,其中,栅电极26形成在包括沟道区的半导体层40的下面。
钝化层70形成在数据线62、65、66、67和68以及从其穿过的半导体层40的露出部上。钝化层70可以优选地由具有良好平特性(flatness characteristic)的感光有机材料、诸如通过等离子体增强化学汽相沉积(PECVD)形成的低介电绝缘材料(例如,a-Si:C:O和a-Si:O:F)、或诸如氮化硅的无机绝缘体制成。当钝化层70由有机材料制成时,由氮化硅(SiN)或二氧化硅(SiO2)制成的绝缘层(未示出)可以进一步设置在有机层下面,以防止钝化层70的有机材料与源电极65和漏电极66之间的半导体层40的露出部分接触。
接触孔77和78形成在钝化层70中,以分别露出漏电极延伸部67和数据焊盘68。接触孔74形成在钝化层70和栅极绝缘层30中,以露出栅极焊盘24。像素电极82以经由接触孔77电连接至漏电极66并且位于像素区中的方式形成在钝化层70上。像素电极82通过接触孔77在物理上电连接至漏电极66,使得像素电极82接收来自漏电极66的数据电压。在被供给数据电压的像素电极82和上显示基板的共电极之间产生电场,该电场决定了像素电极82和共电极之间的LC层中的液晶分子的方向。
此外,辅助栅极焊盘84和辅助数据焊盘88以分别经由接触孔74和78连接至栅极焊盘24和数据焊盘68的方式形成在钝化层70上。像素电极82和辅助栅极焊盘84以及辅助数据焊盘88优选地由诸如ITO的透明导体制成。
根据本发明实施例的TFT基板可以应用到液晶显示器(LCD)等。
接下来,将参照图6A和图6B以及图7A至图10B来详细描述根据本发明实施例的制造TFT基板的方法。本领域技术人员将发现省略了本发明的一些特定细节。对于可以应用根据本发明实施例的用于形成布线结构的方法的部分,在本领域技术人员能够容易预见或理解具体实施例的情况下,没有论述或详细描述一些特定技术细节。图7A、8A、9A和10A是顺序地示出了根据本发明实施例的制造TFT基板的方法的布局图,以及图7B、8B、9B、和10B是沿着图7A、8A、9A和10A中的线B-B’截取的截面图。
首先,如图7A和7B所示,通过使用溅射在绝缘基板10上顺序地沉积包括氮化铜的阻隔层221、241、261和271、包括铜或铜合金的铜导电层222、242、262和272、以及保护层223、243、263和273来形成栅极多层。然后,在栅极多层上形成限定栅极布线22、24、26、27和28的光刻胶图样,并且使用光刻胶图样作为蚀刻掩模以批处理方式顺序地蚀刻保护层223、243、263和273、铜导电层222、242、262和272、以及阻隔层221、241、261和271。光刻胶图样然后被去除。这样,形成包括栅极线22、栅电极26、栅极焊盘24、存储电极27、和存储电极线28的栅极布线。使用根据本发明实施例的制造布线的方法来形成栅极布线22、24、26、27和28。因此,如同参照图5A和5B所描述的,所形成的包括铜导电层222、242、262和272的栅极布线22、24、26、27和28被较好的附着到基板,并且即使在湿蚀刻并去除光刻胶层之后,它们的侧面轮廓也没有突出且具有良好圆锥角。
然后,如图8A和8B所示,使用化学汽相沉积(CVD)顺序地将由氮化硅制成的栅极绝缘层30、本质非晶硅层、以及掺杂非晶硅层分别沉积为
Figure S06199012X20060718D000161
Figure S06199012X20060718D000162
以及的厚度。对本质非晶硅层和掺杂非晶硅层执行光刻,从而在栅电极24上的栅极绝缘层30上形成岛状半导体层40和掺杂半导体层50。
参照图9A和9B,通过使用溅射在栅极绝缘层30和掺杂半导体层50上顺序地沉积包括氮化铜的阻隔层621、651、661、671和681、包括铜或铜合金的导电层622、642、662、672和682、以及保护层623、643、663、673和683。在数据多层上形成限定数据布线62、65、66、67和68的光刻胶图样,并且使用光刻胶图样作为蚀刻掩模以批处理方式顺序地蚀刻保护层623、643、663、673和683、导电层622、642、662、672和682、以及阻隔层621、651、661、671和681,从而露出沟道区下面的掺杂半导体层50。然后去除光刻胶图样。形成数据布线62、65、66、67和68,数据布线62、65、66、67和68包括:数据线62,基本上在纵向方向延伸并且与栅极线22交叉;源电极65,连接至数据线62并且在欧姆接触层55之上延伸;数据焊盘68,连接至数据线62的端部并且接收来自外部电路的图像信号;漏电极66,与源电极65隔开并形成在欧姆接触层56上,以从栅电极26来看与源电极65相对;以及漏电极延伸部67,从漏电极66延伸并且具有大面积与存储电极27重叠。通过与根据本发明实施例形成布线结构的方法相同的方法来形成数据布线62、65、66、67和68。因此,如同参照图5A和5B所描述的,所形成的数据布线62、65、66、67和68较好地附着到基板,并且即使在湿蚀刻之后,它们的侧面轮廓也没有突起并且良好圆锥角。
接下来,对通过数据布线62、65、66、67和68露出的掺杂半导体层50执行干蚀刻,从而在栅电极26的两侧形成欧姆接触层55和56,并且露出欧姆接触层55和56之间的半导体层40。此时,可以使用源电极65和66作为蚀刻掩模来执行蚀刻,并且可以在使用限定数据布线62、65、66、67和68的光刻胶图样作为蚀刻掩模来对半导体层40执行干蚀刻之后去除光刻胶图样。因此,形成了底栅极型TFT,其包括栅电极26、形成于其上的半导体层40、欧姆接触层55和56、源电极65、以及漏电极66,其中栅电极26形成在半导体层40的沟道区下面。
然后,如图10A和10B所示,钝化层70由单层或多层形成,其中,单层或多层由具有优异平面特性和感光性的有机材料、通过等离子体增强化学汽相沉积(PEVCD)形成的具有低介电常数的绝缘材料(例如,a-Si:C:O或a-Si:O:F)、或诸如SiNx的无机材料制成。
接下来,通过光刻使栅极绝缘层30和钝化层70图样化,从而形成露出栅极焊盘24、漏电极延伸部67、以及数据焊盘68的接触孔74、77和78。当钝化层70由具有感光性的有机材料制成时,可以优选地在与栅极绝缘层30和钝化层70具有相同的蚀刻选择性的蚀刻条件下,仅通过光刻来形成接触孔74、77和78。
接下来,如图5A和5B所示,沉积氧化铟锡(ITO)层并且对ITO层执行光刻,从而形成通过接触孔77连接至漏电极66的像素电极82、以及通过接触孔74和78连接至栅极焊盘24和数据焊盘68的辅助栅极焊盘84和辅助数据焊盘88。
尽管半导体层形成为岛状,以及在本发明示出的实施例中描述了具有数据布线和不同图样的TFT基板以及TFT基板的制造方法,但是本发明还可以应用于具有半导体层和相同图样布线的TFT基板以及TFT基板的制造方法,这将在下文中参照图11A和11B来描述。图11A是示出了根据本发明实施例的TFT基板的另一实例的布局图,以及图11B是沿着图11A中的线B-B’截取的截面图。
如图11A和图11B所示,除了半导体层42、44和48以及欧姆接触层52、55、56和58形成为具有与数据布线62、65、66、67和68相同图样的线性形状之外,TFT基板的修改实例具有与图6A和6B类似的结构。然而,欧姆接触层52、55、56和58具有与数据布线62、65、66、67和68基本上相同的图样,但是不同在于,半导体层44没有连接在沟道区。不同于根据本发明实施例的使用不同掩模来形成半导体层和数据布线的TFT基板的制造方法,在根据本发明另一实施例的制造TFT基板的方法中,使用包括狭缝或半透膜的单掩模来使数据布线、欧姆接触层、和数据线形成图样。由于其他处理与根据本发明实施例的制造TFT基板的方法大致相同,并且本领域技术人员可以容易地实施,因此将不再给出详细描述。
接下来,将参照图12A至12C来描述根据本发明另一实施例的TFT基板的制造方法。根据本发明另一实施例的TFT基板用于有机EL显示装置,并且包括根据本发明实施例的布线结构。至于哪些部分可以应用根据本发明实施例的布线结构制造方法,由于本领域技术人员能够容易的想象或理解,因此一些特定技术细节没有论述或详细描述。图12A是示出了根据本发明另一实施例的TFT基板的布局图,以及图12B和12C是沿着图12A中的线B-B’和C-C’截取的截面图。
由氧化硅或氮化硅制成的阻挡层11形成在绝缘基板10上,并且由多晶硅制成的第一半导体层40a和第二半导体层40b形成在阻挡层11上。由多晶硅制成的电容器半导体层40c连接至第二半导体层40b。第一半导体层40a包括第一TFT部405a、406a和402a,以及第二半导体层40b包括第二TFT部405b、406b和402b。第一TFT部405a、406a和402a的被称为第一源区的第一TFT部405a、以及被称为第一漏区的区域406a掺杂有n型杂质,第二半导体层40b的被称为第二源区的第二TFT部405b、以及被称为第二漏区的区域406b掺杂有p型杂质。根据驱动条件,第一源区405a和第一漏区406b可以掺杂有p型杂质并且第二源区405b和第二漏区406b可以掺杂有n型杂质。
由氧化硅和氮化硅制成的栅极绝缘层30形成在半导体层40a、40b和40c上。栅极布线形成在栅极绝缘层30上,包括:栅极线22,在横向方向延伸;第一栅电极26a,以突起的形式连接至栅极线22,并且与第一TFT的沟道区402a重叠;第二栅电极26b,与栅极线22隔开,并且与第二TFT的沟道区402b重叠;以及存储电极27,连接至第二栅电极26b,并且与电容器半导体层40c重叠。
栅极布线22、26a、26b和27具有三层结构,包括:包括氮化铜的阻隔层261a、261b和271、包括铜或铜合金的铜导电层262a、262b和272、以及保护层263a、263b和273。尽管在附图中没有直接示出,栅极线22具有与栅极布线26a、26b和27相同的多层结构。在具有以下描述的具有多层结构的栅极布线中,也包括栅极线22,并且栅极布线26a、26b和27的多层特性同样适用于栅极线22。
根据本发明实施例的布线结构可以应用于多层栅极布线22、26a、26b和27。这里,阻隔层261a、261b和271帮助重叠的导电层262a、262b和272附着到栅极绝缘层30,并且防止形成栅极绝缘层30的材料和形成铜导电层262a、262b和272的材料彼此扩散。
第一层间绝缘层71形成在形成有栅极布线22、26a、26b和27的栅极绝缘层30上。
数据布线形成在第一层间绝缘层71上。数据布线包括:数据线62,在纵向方向延伸,与栅极线22交叉,并且限定像素;驱动电压线63,用于提供驱动电压;第一源电极65a,通过接触孔75a连接至第一源区405a作为数据线62的分支;第一漏电极66a,与第一源电极65a分开并连接到第一源区406a;第二源电极65b,通过接触孔75b连接至第二源区406b作为驱动电压线63的分支;以及第二漏电极66b,与第二源电极65b隔开,并且连接至第二漏区406b。第一漏电极66a通过穿过第一层间绝缘层71和栅极绝缘层30的接触孔76a和73与第一漏区406a和第二栅极26b接触,并与其电连接。第二漏电极66b通过穿过第一层间绝缘层71和栅极绝缘层30的接触孔76b与第二漏区406b电连接。
如同栅极布线22、26a、26b和27一样,数据布线62、63、65a、65b、66a和66b具有三层结构,该三层结构分别包括:包含氮化铜的阻隔层621、631、651a、651b、661a和661b、包含铜或铜合金的铜导电层621、632、652a、652b、662a和662b、以及保护层623、643、663、673和683。
将根据本发明实施例的布线结构应用于多层数据布线62、63、65a、65b、66a和66b。这里,阻隔层621、631、651a、651b、661a和661b补充铜导电层621、632、652a、652b、662a和662b与基板的粘附度,即,半导体层405a、405b、406a和406b以及第一层间绝缘层71防止形成半导体层405a、405b、406a和406b的材料、形成第一层间绝缘层71的材料以及形成铜导电层621、632、652a、652b、662a和662b的材料相互扩散。
这里,半导体层40a和40b、第一栅电极26a和第二栅电极26b、第一源电极65a和第二源电极65b、以及第一漏电极66a和第二漏电极66b分别构成第一TFT晶体管和第二TFT晶体管。第一TFT是开关TFT以及第二TFT是驱动TFT。在示出的实施例中,形成了顶部栅极型TFT,包括形成在具有沟道区402a和402b的半导体层40a和40b上的栅电极26a和26b。
由氮化硅、氧化硅、或有机绝缘材料制成的第二层间绝缘层72形成在数据布线62、63、65a、65b、66a和66b上,并且包括露出漏电极66b的接触孔72b。
通过接触孔72b连接至第二漏电极66b的像素电极82形成在第二层间绝缘层72上。像素电极82优选地由诸如Al(或Al合金)或Ag(或Ag合金)的高反射率材料制成。在必要时,像素电极82可以由诸如ITO或IZO的透明导电材料制成。形成像素电极82的材料可以根据显示装置是在TFT基板以下显示图像的底部发光型还是在TFT基板以上显示图像的顶部发光型来适当地选择。
由有机绝缘材料制成的隔墙91形成在第二层间绝缘层72上,以隔开有机发光单元。通过曝光和显影包括黑色颜料的感光剂来形成隔墙91以作为阻挡层,并且简化其形成过程。有机发光层92形成在被隔墙91围绕的像素电极82上的区域中。由发射红色、绿色、和蓝色光中的一种的有机层制成的有机发光层92以及有机发光层92的红色、绿色、和蓝色有机层重复地顺序设置。
缓冲层95形成在有机发光层92和隔墙91上。如果必要可以不形成缓冲层95。
共电极100形成在缓冲层95上。共电极100由诸如ITO或IZO的透明导电材料制成。当像素电极82可以由诸如ITO或IZO的透明导电材料制成时,共电极100可以由诸如Al(或Al合金)或Ag(或Ag合金)的高反射率材料制成。
根据本发明另一实施例的TFT基板可以应用于有机EL显示装置。
接下来,将参照图12A至12C和图13A至18C来详细描述根据本发明另一实施例的TFT基板制造方法。对于可以应用根据本发明实施例的形成布线结构的方法的部分,因为本领域技术人员能够容易预见或理解具体实施例,所以没有论述或详细描述一些特定技术细节。图13A、14A、15A、16A、17A、和18A是顺序示出根据本发明另一实施例的制造TFT基板的方法的布局图,以及图13B、14B、15B、16B、17B、和18B是沿着示出了处理步骤的图13A、14A、15A、16A、17A、和18A中的线B-B’截取的截面图,以及图13C、14C、15C、16C、17C、和18C是沿着示出了处理步骤的图13A、14A、15A、16A、17A、和18A中的线C-C’截取的截面图。
参照图13A至13C,通过将氧化硅沉积在基板10上来形成阻挡层11,并且通过低压化学汽相沉积(LPCVD)或等离子体增强化学汽相沉积(PECVD)将非晶硅沉积在阻挡层11上,然后被图样化。接下来,用激光照射非晶硅或对其施热,以将非晶硅结晶成多晶硅。接下来,形成由多晶硅制成的半导体层40a、40b和40c。
参照图14A至14C,栅极绝缘层30形成在阻挡层11上,半导体层40a、40b和40c通过使用CVD沉积氮化硅而形成在阻挡层处。
通过使用溅射在栅极绝缘层30上顺序沉积包括氮化铜的阻隔层261a、261b和271、包括铜或铜合金的铜导电层262a、262b和272、以及保护层263a、263b和273来形成栅极多层。
接下来,用于限定第一栅电极26a和栅极线22的第一光刻胶图样形成在栅极多层上。覆盖和保护将要形成第二栅电极26b和存储电极27的区域,其包括第二TFT的沟道区402b。然后,使用第一光刻胶图样作为蚀刻掩模来顺序蚀刻或以批处理方式蚀刻保护层263a、铜导电层262a、以及阻隔层261a。
通过在第一TFT部的半导体层40a中注入n型杂质离子来限定第一栅电极26a下面的沟道区402a,并且形成第一源区405a和第一漏区406a。然后,去除第一光刻胶图样。因此,形成了栅极线22、第一栅电极26a以及包括沟道区402a、第一源区405a、以及第一漏区406a的半导体层40a。
接下来,形成用于限定第二栅电极26b和存储电极27的第二光刻胶图样。覆盖和保护形成第一栅电极26a和栅极线22的区域,其包括第一TFT的沟道区402a。然后,使用第二光刻胶图样作为蚀刻掩模来顺序蚀刻或以批处理方式蚀刻保护层263b和273、铜导电层262b和272、以及阻隔层261b和271。
通过向第二TFT部的半导体层40b注入p型杂质来限定第二栅电极26b下面的沟道区402b,并且形成第二源区405b和第二漏区406b。接下来,去除第二光刻胶图样。因此,形成第二栅电极26b、存储电极27、以及包括沟道区402b、第二源区405b、以及第二漏区406b的半导体层40b。
根据本发明实施例的布线结构可以应用于栅极布线22、26a、26b和27。因此,如图5A和5B所示,即使在诸如湿蚀刻以及去除光刻胶层的图样化处理之后,所形成的包括铜导电层262a、262b和272的栅极布线22、26a、26b和27也能较好地附着于基板。另外,布线结构的侧面轮廓没有突起并且具有良好圆锥角。
参照图15A至15C,在形成有栅极布线22、26a、26b和27的栅极绝缘层30上沉积第一层间绝缘层71,并且对第一层间绝缘层71和栅极绝缘层30执行光刻,从而形成露出第一源区405a、第一漏区406a、第二源区405b、以及第二漏区406的接触孔75a、76a、75b和76b以及漏出第二栅电极26b的一部分的接触孔73。
参照图16A至16C,通过使用溅射,在由第一层间绝缘层71和接触孔75a、76a、75b和76b露出的半导体层40a和40b上顺序沉积包括氮化铜的阻隔层621、631、651a、651b、661a和661b、包括铜或铜合金的铜导电层622、632、652a、652b、662a和662b、以及保护层623、633、653a、653b、663a和663b来形成数据多层。接下来,在数据多层上形成用于限定数据布线的光刻胶图样,并且使用光刻胶图样作为蚀刻掩模来顺序蚀刻或以批处理方式蚀刻保护层623、633、653a、653b、663a和663b、铜导电层622、632、652a、652b、662a和662b、以及阻隔层621、631、651a、651b、661a和661b。形成数据布线,其包括:数据线62,在纵向方向延伸,与栅极线22交叉以限定像素;驱动电压线63,提供驱动电压;第一源电极65a,通过接触孔75a连接至第一源极区405a作为数据线62的分支;第一漏电极66a,与第一源电极65a隔开,并且连接至第一漏区406a;第二源电极65b,通过接触孔75b连接至第二源区406a作为驱动电压线63的分支;以及第二漏电极66b,与第二源电极65b隔开,并且连接至第二漏区406b。根据本发明实施例的布线结构可以应用于数据布线62、63、65a、65b、66a和66b。因此,如图5A和5B所示,即使在诸如湿蚀刻以及去除光刻胶层的图样化处理之后,所形成的包括铜导电层622、632、652a、652b、662a和662b的数据布线62、63、65a、65b、66a和66b也能较好地附着到基板。另外,布线结构的侧面轮廓没有突起并且具有良好圆锥角。因此,形成了包括半导体层40a、形成于其上的栅电极26a、源电极65a、以及漏电极66a的第一顶部栅极型TFT,其中,栅电极26a形成在半导体层40a上,以及形成了包括半导体层40b、形成于其上的栅电极26b、源电极65b、以及漏电极66b的第二顶部栅极型TFT,其中,栅电极26b形成在半导体层40b上。
接下来,如图17A至17C所示,沉积第二层间绝缘层72并使其图样化,从而形成露出第二漏电极66b的接触孔72b。
然后,如图18A至18C所示,沉积并取样化诸如铝(或铝合金)或银(或银合金)的具有优异反射率的金属,从而形成像素电极82。
然后,如图12A至12C所示,将包括黑色颜料的有机层涂布在形成有像素电极82的第二层间绝缘层72上,然后将其曝光并显影,从而形成填充除了有机发光空间之外的区域的隔墙91。接下来,使用沉积或喷墨印刷,在有机发光空间中形成有机发光层92。
之后,在隔墙91和有机发光层92上涂布导电有机材料,从而形成缓冲层95。在缓冲层95上沉积ITO或IZO,从而形成共电极100。这里,像素电极82优选地由诸如ITO或IZO的透明导电材料制成。在这种情况下,共电极100可以由诸如Al(或Al合金)或Ag(或Ag合金)的高反射率材料制成。
虽然已经通过实例的方式在根据本发明多个实施例的TFT基板及其制造方法中描述了包括在栅极线和数据线中包含氮化铜的阻隔层、包含铜或铜合金的铜导电层、以及保护层的三层布线结构,然而栅极线和数据线中可能只有一个具有三层布线结构而另一个可以具有本领域内已知的布线结构或者本发明范围内的任何其他特定布线结构。
虽然上述的根据本发明实施例的TFT基板及其制造方法通过实例的方式应用于底部栅极型LCD,但是本发明并不局限于此,其还可以应用于有机EL显示器。在这种情况下,为每个像素设置一对底部栅极型TFT分别作为开关TFT和驱动TFT。同时,虽然上述的根据本发明另一实施例的TFT基板及其制造方法通过实例的方式应用于顶部栅极型有机EL显示器,但是本发明并不局限于此,其还可以应用于具有用于每个像素的TFT的LCD的TFT基板。在这种情况下,顶部栅极型TFT LCD优选地是反射型。除了示出的实施例之外,根据本发明的TFT基板及其制造方法可以有利地应用于在滤色器上具有薄膜晶体管的滤色器(AOC)基板上的阵列。此外,根据本发明的TFT基板及其制造方法可以应用于各种TFT基板,并且没有给出其详细描述,以便不会不必要地使本发明的各个方面模糊。
如上所述,在根据本发明的布线结构和制造布线结构的方法中,改善了铜导电层到基板的粘附度,并且可以获得具有改善的侧面轮廓和可靠性的低阻抗铜布线。
另外,简化了制造布线结构的方法并且提高了处理效率。
此外,在根据本发明的TFT基板和制造TFT基板的方法中,可以确保栅极布线和/或数据布线的优异可靠性,从而改善信号特性、图像质量、以及处理效率。
在总结对本发明的详细描述时,本领域技术人员可以理解,在不背离本发明的精神的情况下,可以对优选实施例作出各种修改和变化。因此,所公开的本发明的优选实施例仅是一般性的和描述性的,而不是用于限制本发明。

Claims (15)

1.一种布线结构,该布线结构包括:
阻隔层,包括形成在基板上的氮化铜;以及
导电层,形成在所述阻隔层上,所述导电层包括铜或铜合金;
其中,所述阻隔层与所述基板接触,以及
其中,所述阻隔层的侧面轮廓和所述导电层的侧面轮廓具有相同的圆锥角。
2.根据权利要求1所述的布线结构,其中,所述阻隔层的厚度在
Figure FSB00000357443500011
的范围内。
3.根据权利要求1所述的布线结构,其中,所述阻隔层包括量为0.001at%-50at%的氮。
4.根据权利要求1所述的布线结构,进一步包括保护层,形成在所述铜导电层上并且包括钼或钼合金。
5.根据权利要求1所述的布线结构,其中,从包括半导体层、绝缘层、或玻璃的材料中选择所述基板。
6.一种用于制造布线的方法,所述方法包括:
在基板上形成包括氮化铜的阻隔层;
在所述阻隔层上形成包括铜或铜合金的铜导电层;
在所述铜导电层上形成包括钼或钼合金的保护层;以及
蚀刻所述保护层、所述铜导电层、以及所述阻隔层,以形成图样;
其中,所述阻隔层与所述基板接触,以及
其中,所述阻隔层的侧面轮廓、所述导电层的侧面轮廓和所述保护层的侧面轮廓具有相同的圆锥角。
7.根据权利要求6所述的方法,其中,所述形成所述阻隔层的步骤包括:在包含氮的大气中使用铜或铜合金靶执行溅射的步骤。
8.根据权利要求7所述的方法,其中,在所述在氮的大气中形成所述阻隔层的步骤之后,原位执行所述形成所述铜导电层的步骤。
9.根据权利要求6所述的方法,其中,所述阻隔层的厚度在
Figure FSB00000357443500021
的范围内。
10.根据权利要求6所述的方法,其中,所述阻隔层包括量为0.001at%-50at%的氮。
11.根据权利要求6所述的方法,其中,所述基板是绝缘基板、半导体层、绝缘层、或玻璃。
12.一种薄膜晶体管(TFT)基板,包括:
栅极布线,包括:栅极线,在第一方向延伸;以及栅电极,位于绝缘基板上,连接至所述栅极线;
数据布线,与所述栅极布线绝缘,并且包括:数据线,在第二方向延伸并且与所述栅极线交叉;源电极,连接至所述数据线;以及漏电极,位于所述绝缘基板上,与所述源电极隔开;以及
像素电极,位于所述栅极布线和所述数据布线上,为每个像素形成并且连接至所述漏电极,
其中,所述栅极布线包括:阻隔层,形成在基板上并且包括氮化铜;以及导电层,形成在所述阻隔层上并且包括铜或铜合金;保护层,形成在所述导电层上,并且包括钼或钼合金,
其中,所述阻隔层与所述基板接触,以及
其中,所述阻隔层的侧面轮廓、所述导电层的侧面轮廓和所述保护层的侧面轮廓具有相同的圆锥角。
13.根据权利要求12所述的薄膜晶体管基板,其中,所述阻隔层的厚度在的范围内。
14.根据权利要求12所述的薄膜晶体管基板,其中,所述阻隔层包括量为0.001at%-50at%的氮。
15.根据权利要求13所述的薄膜晶体管基板,进一步包括形成在所述铜导电层上并且包括钼或钼合金的保护层。
CN200610099012XA 2005-07-15 2006-07-12 布线结构、制造布线的方法、薄膜晶体管基板及其制造方法 Expired - Fee Related CN1897270B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020050064483 2005-07-15
KR10-2005-0064483 2005-07-15
KR1020050064483A KR101168728B1 (ko) 2005-07-15 2005-07-15 배선 구조와 배선 형성 방법 및 박막 트랜지스터 기판과 그제조 방법

Publications (2)

Publication Number Publication Date
CN1897270A CN1897270A (zh) 2007-01-17
CN1897270B true CN1897270B (zh) 2011-08-17

Family

ID=37609722

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200610099012XA Expired - Fee Related CN1897270B (zh) 2005-07-15 2006-07-12 布线结构、制造布线的方法、薄膜晶体管基板及其制造方法

Country Status (4)

Country Link
US (2) US7851920B2 (zh)
KR (1) KR101168728B1 (zh)
CN (1) CN1897270B (zh)
TW (1) TWI396885B (zh)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080008562A (ko) * 2006-07-20 2008-01-24 삼성전자주식회사 어레이 기판의 제조방법, 어레이 기판 및 이를 갖는표시장치
JPWO2008081805A1 (ja) * 2006-12-28 2010-04-30 株式会社アルバック 配線膜の形成方法、トランジスタ、及び電子装置
KR20080084084A (ko) * 2007-03-14 2008-09-19 엘지디스플레이 주식회사 박막트랜지스터와 이를 포함하는 액정표시장치용 어레이기판의 제조방법
KR101308534B1 (ko) * 2007-07-18 2013-09-23 삼성디스플레이 주식회사 표시 기판 및 이의 제조 방법
JP5377940B2 (ja) 2007-12-03 2013-12-25 株式会社半導体エネルギー研究所 半導体装置
KR101414043B1 (ko) * 2007-12-04 2014-07-21 삼성디스플레이 주식회사 박막 트랜지스터 기판
KR101253497B1 (ko) * 2008-06-02 2013-04-11 엘지디스플레이 주식회사 액정표시장치용 어레이 기판의 제조방법
WO2010010753A1 (ja) * 2008-07-22 2010-01-28 国立大学法人東北大学 配線基板及びその製造方法
TWI405017B (zh) * 2008-12-18 2013-08-11 Lg Display Co Ltd 顯示裝置之陣列基板及其製造方法
WO2011148424A1 (ja) * 2010-05-27 2011-12-01 パナソニック株式会社 表示装置用薄膜半導体装置、表示装置及び表示装置用薄膜半導体装置の製造方法
TWI471946B (zh) * 2010-11-17 2015-02-01 Innolux Corp 薄膜電晶體
CN102254950B (zh) * 2011-07-12 2013-05-08 北京大学深圳研究生院 一种氧化亚铜薄膜晶体管及其制备方法
JP5781428B2 (ja) * 2011-12-20 2015-09-24 日東電工株式会社 導電性フィルムおよび導電性フィルムロール
KR101968115B1 (ko) * 2012-04-23 2019-08-13 엘지디스플레이 주식회사 어레이 기판 및 이의 제조방법
US8859419B2 (en) 2013-02-01 2014-10-14 Globalfoundries Inc. Methods of forming copper-based nitride liner/passivation layers for conductive copper structures and the resulting device
US8753975B1 (en) 2013-02-01 2014-06-17 Globalfoundries Inc. Methods of forming conductive copper-based structures using a copper-based nitride seed layer without a barrier layer and the resulting device
CN103227208B (zh) * 2013-04-10 2016-12-28 京东方科技集团股份有限公司 薄膜晶体管及其制造方法、阵列基板和显示装置
KR102044667B1 (ko) * 2013-05-28 2019-11-14 엘지디스플레이 주식회사 산화물 박막 트랜지스터를 구비한 평판표시장치 및 그의 제조방법
US9293480B2 (en) * 2013-07-10 2016-03-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device including the semiconductor device
TWI551926B (zh) * 2014-01-27 2016-10-01 友達光電股份有限公司 畫素結構
CN104600123B (zh) * 2015-01-05 2018-06-26 京东方科技集团股份有限公司 一种薄膜晶体管及其制作方法、阵列基板及显示装置
CN105185840A (zh) * 2015-10-28 2015-12-23 深圳市华星光电技术有限公司 一种薄膜晶体管、阵列基板及其制成方法
KR20180107117A (ko) * 2016-01-29 2018-10-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 및 상기 반도체 장치를 가지는 표시 장치
US10483285B2 (en) 2016-06-01 2019-11-19 Innolux Corporation Element substrate and display device
KR20200089789A (ko) * 2019-01-17 2020-07-28 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR20210132769A (ko) * 2020-04-27 2021-11-05 삼성디스플레이 주식회사 표시 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1167420A (zh) * 1996-04-25 1997-12-10 Lg电子株式会社 用于等离子体显示板的电极及其制造方法
CN1610859A (zh) * 2002-01-02 2005-04-27 三星电子株式会社 布线结构、利用该布线结构的薄膜晶体管基片及其制造方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6219125B1 (en) * 1996-07-26 2001-04-17 Canon Kabushiki Kaisha Electrode plate, process for producing the plate, for an LCD having a laminated electrode with a metal nitride layer
JP3916334B2 (ja) 1999-01-13 2007-05-16 シャープ株式会社 薄膜トランジスタ
JP2000275663A (ja) * 1999-03-26 2000-10-06 Hitachi Ltd 液晶表示装置とその製造方法
JP2001291720A (ja) * 2000-04-05 2001-10-19 Hitachi Ltd 半導体集積回路装置および半導体集積回路装置の製造方法
TW490857B (en) * 2001-02-05 2002-06-11 Samsung Electronics Co Ltd Thin film transistor array substrate for liquid crystal display and method of fabricating same
TW550707B (en) * 2001-04-27 2003-09-01 Promos Technologies Inc Tantalum carbide nitride diffusion barrier for copper metallization process
CN100424063C (zh) * 2001-12-21 2008-10-08 三菱化学株式会社 制备易聚合物质的方法
KR100904524B1 (ko) * 2002-12-31 2009-06-25 엘지디스플레이 주식회사 액정표시장치용 어레이기판 제조방법
KR100938885B1 (ko) 2003-06-30 2010-01-27 엘지디스플레이 주식회사 액정표시장치용 어레이기판과 제조방법
KR100939560B1 (ko) 2003-06-30 2010-01-29 엘지디스플레이 주식회사 액정표시장치용 어레이기판과 제조방법
TWI242289B (en) * 2004-11-22 2005-10-21 Au Optronics Corp Fabrication method of thin film transistor
TWI242290B (en) * 2004-11-22 2005-10-21 Au Optronics Corp Fabrication method of thin film transistor
US20060197089A1 (en) * 2005-03-03 2006-09-07 Chunghwa Picture Tubes., Ltd. Semiconductor device and its manufacturing method
TWI354350B (en) * 2005-05-25 2011-12-11 Au Optronics Corp Copper gate electrode and fabricating method there

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1167420A (zh) * 1996-04-25 1997-12-10 Lg电子株式会社 用于等离子体显示板的电极及其制造方法
CN1610859A (zh) * 2002-01-02 2005-04-27 三星电子株式会社 布线结构、利用该布线结构的薄膜晶体管基片及其制造方法

Also Published As

Publication number Publication date
US7851920B2 (en) 2010-12-14
TW200705017A (en) 2007-02-01
KR101168728B1 (ko) 2012-07-26
KR20070009325A (ko) 2007-01-18
TWI396885B (zh) 2013-05-21
CN1897270A (zh) 2007-01-17
US20070013078A1 (en) 2007-01-18
US20110047792A1 (en) 2011-03-03
US8158499B2 (en) 2012-04-17

Similar Documents

Publication Publication Date Title
CN1897270B (zh) 布线结构、制造布线的方法、薄膜晶体管基板及其制造方法
CN100562998C (zh) 布线结构、布线形成方法、薄膜晶体管基板及其制造方法
CN1917202B (zh) 布线结构、布线制造方法、薄膜晶体管基板及其制造方法
CN1913146B (zh) 薄膜导体及其制造方法
CN1964067A (zh) 用于显示器的薄膜晶体管基板
JP2002055362A (ja) 液晶表示装置用薄膜トランジスタ基板の製造方法
JP2002246607A (ja) 薄膜トランジスタ基板及びその製造方法
WO2003058724A1 (en) A thin film transistor array panel and a method for manufacturing the same
JP5214125B2 (ja) 配線構造と配線形成方法及び薄膜トランジスタ基板とその製造方法
US20200348784A1 (en) Touch display substrate, method of manufacturing the same and display device
US6905917B2 (en) Thin film transistor array panel for liquid crystal display and method for manufacturing the same
KR20060081470A (ko) 박막트랜지스터 기판과 그 제조방법
KR20060027918A (ko) 박막 트랜지스터 표시판과 그 제조방법
KR20080012490A (ko) 액정표시장치 및 그의 제조방법
KR20020080559A (ko) 박막 트랜지스터 기판 및 그 제조 방법
US7501652B2 (en) Thin film transistor structure and manufacturing method thereof
KR20060090352A (ko) 박막트랜지스터 기판과 그 제조방법
KR20010096804A (ko) 배선의 접촉 구조 및 그의 제조 방법과 이를 포함하는박막 트랜지스터 기판 및 그 제조 방법
JPH06294973A (ja) 液晶表示装置用アレイ基板
KR100709707B1 (ko) 박막 트랜지스터 기판 및 그 제조 방법
KR100658069B1 (ko) 액정표시장치의 제조방법
KR20040000803A (ko) 금속 패턴의 형성 방법 및 이를 이용한 박막 트랜지스터기판과 그의 제조 방법
KR20020065053A (ko) 액정 표시 장치용 박막 트랜지스터 기판 및 그 제조 방법
KR20070009308A (ko) 박막 트랜지스터 기판 및 이의 제조 방법
KR20010001361A (ko) 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: SAMSUNG DISPLAY CO., LTD.

Free format text: FORMER OWNER: SAMSUNG ELECTRONICS CO., LTD.

Effective date: 20130104

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20130104

Address after: Gyeonggi Do, South Korea

Patentee after: Samsung Display Co.,Ltd.

Address before: Gyeonggi Do, South Korea

Patentee before: Samsung Electronics Co.,Ltd.

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110817

Termination date: 20210712

CF01 Termination of patent right due to non-payment of annual fee