CN1848699A - 多路径混合式电路以及相关方法 - Google Patents
多路径混合式电路以及相关方法 Download PDFInfo
- Publication number
- CN1848699A CN1848699A CNA2006100719509A CN200610071950A CN1848699A CN 1848699 A CN1848699 A CN 1848699A CN A2006100719509 A CNA2006100719509 A CN A2006100719509A CN 200610071950 A CN200610071950 A CN 200610071950A CN 1848699 A CN1848699 A CN 1848699A
- Authority
- CN
- China
- Prior art keywords
- signal
- input
- filter
- transmission line
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/02—Details
- H04B3/20—Reducing echo effects or singing; Opening or closing transmitting path; Conditioning for transmission in one direction or the other
- H04B3/23—Reducing echo effects or singing; Opening or closing transmitting path; Conditioning for transmission in one direction or the other using a replica of transmitted signal in the time domain, e.g. echo cancellers
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Telephonic Communication Services (AREA)
Abstract
本发明揭露一种适用于全双工收发器的混合式电路,其包含二对四比例转换器(50,Z1,Z2),其根据输入信号TX于传输线41上递送已传送信号TX’,且比例转换器亦根据到达传输线的已接收信号RX以产生信号RXA。被动滤波器H1及第一主动滤波器H2对输入信号TX分别滤波以产生信号TXA及TXB,使放大器输出信号RXC。第二主动滤波器H3对输入信号滤波以产生输出信号RX。被动滤波器的阻抗被设计致使当传输线具有目标阻抗时,被动滤波器的输出信号TXA适当地偏移TX信号回波RXA。控制电路监看输出信号的剩余回波,且当传输线阻抗变化而被动滤波器无法消除回波时,启动第一主动滤波器及/或第二主动滤波器以消除回波。主动滤波器的频率响应为可调整以适应传输线阻抗的变化。
Description
技术领域
本发明是有关于一种全双工(full-duplex)通讯的收发器,特别是有关于一种用于全双工收发器的混合式电路(hybrid circuit)。
背景技术
收发器包含回波(echo)消除混合式电路,以于收发器中结合传送信号及接收信号,致使收发器可通过双心传输线,如无遮蔽隔离式双绞线(unshielded twist wire pair,UTP),进行双向数据传输。混合式电路消除接收信号中部分传送信号所造成的回波信号。
请参阅图1,其绘示现有技术的收发器。图中,收发器10通过传输线12,将输入信号TX作为已传送信号TX’递送(forward)至远程收发器(图中未显示),并根据自远程收发器到达传输线12的已接收信号RX’产生输出信号RX。收发器10包含放大器11、加总放大器16及混合式电路18,放大器11用以放大输入信号TX,加总放大器16用以产生输出信号RX,混合式电路18连接传输线12、放大器11的输出端及放大器16的输入端。混合式电路18包含阻抗元件Z1及转换器14,转换器(transformer)14连接放大器11的输出端及传输线12。转换器14亦连接放大器16的非反相输入端及传输线12。于传输线12的已接收信号RX’及已传输信号TX’皆为加总放大器16的非反相输入端的信号VIN的成份。混合式电路18亦包含具有阻抗元件Z2及阻抗元件Z3的分压网络(voltage divider network),以于加总放大器16的非反相输入端提供偏移信号VOFF,以偏移VIN信号的传输信号成分。当Z1/ZL=Z2/Z3时,VOFF信号将消除已传送信号TX’及已接收信号RX’的回波,其中ZL为传输线12的阻抗。
以调变解调器(modem)为例,符合非对称数字式用户线路(AsymmetricalDigital Subscriber Line,ADSL)标准的modem使用分频双工(FrequencyDivision Duplex,FDD)技术,其中传输线上的已接收信号RX’及已传送信号TX’是占用不同频带。例如客户端产品(customer premise equipment,CPE)ADSL modem,其已传送信号占用30KHz~138KHz频带(上传频带),而已接收信号占用138KHz~1.1MHz频带(下传频带)。虽然CPE modem的线驱动器(line driver)于上传频带发送已传送信号TX’,然已传送信号TX’不可避免地产生一些噪声并干扰已接收信号RX’所占用的下传频带。混合式电路18无法完全消除位于输出信号RX的已传送信号TX’的回波,而剩余回波的残留部份驻于已接收信号的下传频带。接收器的频带的剩余回波与已接收信号RX’难以辨识,并降低接收器的效能。
滤波器(CPE收发器的高通滤波器)可分离传送频带的剩余回波,但若剩余回波的强度太强,则会令接收器饱和,特别是接收器的低噪声放大器。因此,具有良好回波消除的混合式电路对收发器是十分重要的,收发器可藉此减少上传频带及下传频带的回波信号。当传输线12为理想双绞线时,设计可消除传送频带及接收频带的回波的混合式电路并不困难。然而,双绞传输线通常包含桥接分路(bridged taps),其致使传输线的阻抗随着频率而变化,且桥接分路的长度及位置亦大大地影响传输线阻抗及信号频率的关系。当传输线的频率响应特性具有大幅度变化时,设计可消除传送频带及接收频带的回波的混合式电路是一件困难的事。传统解决方法是使用数个离散式开关以移除或增加电阻及/或电容至阻抗元件Z3,使混合式电路的阻抗元件Z3为可调整,以合成良好匹配传输线阻抗的阻抗。
下列专利是说明与桥接分路相关的混合式电路拓扑寻址(topologiesaddressing)传输线阻抗匹配问题:美国专利公开资料2003/0147526、美国专利公开资料2003/0123650、美国专利公开资料2003/0169875、美国专利公开数据2003/0169806、以及美国专利6208732。
请参阅图2,其绘示另一已知收发器20。输入信号TX通过混合式电路21驱动驱动传输线26的差动放大器22,以产生已传送信号TX’。混合式电路21亦连接传输线26及具有阻抗元件Z3反馈的差动放大器28的输入端。放大器28放大到达传输线26的已接收信号RX’,以产生输出信号RX。
混合式电路21包含转换器24,转换器24具有主要线圈(primary winding)及多个次要线圈,主要线圈连接传输线26,次要线圈通过阻抗元件Z1连接放大器22的输出端,其它次要线圈通过阻抗元件Z2连接放大器22的输出端。阻抗元件Z1匹配传输线26的阻抗(nominal impedance)。例如,若传输线26的阻抗为100Ohms,假设转换器的传输端(TX)及线端(line side)之间的转换器线圈的匝数比为1∶1,则每一阻抗元件Z1应为500hms。阻抗元件Z2为高于阻抗元件Z1的阻抗,致使混合式电路21自传输线26观入(lookinginto)的阻抗实质上匹配传输线26的阻抗。在差动放大器28作为低噪声放大器,其提供增益-Z3/Z2予到达传输线26的信号。被动电路(passivecircuit)H1包含串联阻抗元件H1Z,其配置于线驱动器22的输出端及放大器28的输入端之间。流经被动电路H1的差动信号的反极性可消除该回波。若线阻抗为100Ohms,且转换器24的主要线圈及次要线圈有相同匝数,则阻抗元件Z1可为50Ohms的电阻,而阻抗元件Z2可为1KOhms。若放大器22的输出信号为1V,则转换器的连接线端及RX端之间的跨压近似0.5V。位于放大器28的输出端,由转换器的次要线圈所造成的回波将为0.5V×Z3/1K。位于放大器28的输出端,由被动电路的路径所造成的回波将为1V×Z3/H1Z。为了消除回波,H1Z必须符合下列方程式:
0.5V×Z3/1K=1V×Z3/H1Z即表示H1Z应为2KOhms。因为双绞线的线阻抗为频率函数,使用串连电阻来实现H1无法有效地消除回波。然而,简单的二阶RC网络可有效地消除回波。通常,若线驱动器输出信号为1V而线阻抗为ZL,则位于放大器28的输出端,由转换器的TX端及RX端之间连接所造成的回波近似1V×ZL/(2×Z1+ZL)×Z3/Z2。位于放大器28的输出端,由电路H1的路径所造成的信号将为1V×Z3/H1Z。为了消除回波,被动电路H1的单端阻抗H1Z应符合下列方程式:
1V×ZL/(2×Z1+ZL)×Z3/Z2=1V×Z3/H1Z
即表示
H1Z=Z2×(1+2×Z1/ZL)
当传输线26包含桥接分路(bridged taps)而非理想双绞线时,电路H1的设计变得更困难此外,当传输线26包含桥接分路时,使用简单被动电阻电容(RC)网络无法达到良好的回波消除效果。回路长度及桥接分路架构,可以高阶被动电阻电容电感(RLC)网络取代被动RC网络以得到近似阻抗Z2×(1+2×Z1/ZL)。然而,电感比起其它电子元件较为昂贵,不易降低成本。
请参阅图3,其绘示另一已知收发器30。收发器30类似图2的收发器20,除了收发器30的混合式电路是使用二阶主动滤波器电路HA取代图2的被动电路H1。请参阅图4,其绘示已知二阶主动滤波器。于整合电路中,主动滤波器可近似任何一阻抗,且无造成不稳定的右平面极点(right halfplane pole),故可以较低成本取代昂贵离散式RLC网络。然而,主动滤波器产生噪声至混合式电路,且噪声随着滤波器的阶数而增加。当主动滤波器所产生噪声显著时,其损害低噪声放大器28的效能。
无遮蔽隔离式双绞线26以40dB耗损减弱源自远程传送器的已接收信号,接收器通常需要多阶段放大以提升(boost)信号电平并补偿损耗,使信号适合后端处理。信号电平自最初阶段到最后阶段逐渐增加,然而每一阶段的信号放大亦增加了噪声。所增加的噪声特别损耗强度较弱的最初阶段信号。因此,在最初放大阶段需使用低噪声放大器。然而混合式电路的主动滤波器HA所产生噪声损害低噪声放大器28的效能。为了保护信号健全(preserve signalintegrity),主动滤波器HA必须为低噪声设计,然其十分困难,特别是高阶滤波器。
具有多种频率变化阻抗的混合式电路架构为传输线连接所迫切需要的,且此电路架构不需昂贵的RLC网络,仅使用简单设计、低噪声、低阶的主动滤波器。
有鉴于现有技术的各项问题,为了能够兼顾解决之,本发明人基于多年从事混合式电路的研究开发与诸多实际经验,提出一种多路径主动混合式电路,以作为改善上述缺点的实现方式与依据。
发明内容
本发明提出一种用于全双工收发器的混合式电路,其包含比例转换器(ratio converter),其根据输入信号TX于传输线上递送已传送信号TX’。比例转换器亦根据到达传输线的已接收信号RX产生信号RXA,其中信号RXA包含输入信号TX的回波。
再者,本发明提出一被动滤波器及一第一主动滤波器是分别处理输入信号TX,以产生信号TXA及信号TXB。信号TXB及信号RXA相加以产生信号RXB作为放大器的输入信号,而放大器输出信号RXC。
此外,本发明提出一种第二主动滤波器,其对输入信号TX进行滤波以产生信号TXC,信号TXC与信号RXC相加以产生信号RX。被动滤波器的阻抗被设计以致使当传输线具有目标阻抗(target impedance)时,如理想双绞线的阻抗,被动滤波器的输出信号TXA可适当地偏移信号RXA的TX信号回波。
此外,本发明提出一种控制电路,是监看(monitor)输出信号的剩余回波。当传输线阻抗变化致使被动滤波器无法适当地消除回波时,则控制电路开启第一滤波器及/或第二滤波器以提供额外的回波消除。该些主动滤波器的频率响应为可调整以适应传输线的阻抗变化。当不需滤波器时,控制电路关闭该些主动滤波器,以避免增加输出信号的噪声。
根据本发明的一个方面,提供了一种用于传输线、输入端口及输出端口之间的混合式电路,包含:比例转换器,根据到达该输入端口的输入信号,于该传输线上产生已传输信号,且该比例转换器亦根据到达该传输线的已接收信号,产生第一信号,其中该第一信号包括该输入信号的回波;第一滤波器,对该输入信号进行滤波以产生第二信号;第二滤波器,对该输入信号进行主动滤波,以产生第三信号;以及放大电路,加总并放大该第一信号、该第二信号及该第三信号以产生第四信号,该第四信号是与该输出端口的输出信号相关联。
根据本发明的另一个方面,还提供了一种用于传输线、输入端口及输出端口之间的接口方法,包含:根据该输入端口所接收的输入信号,产生传输信号;根据该传输线的接收信号,产生第一信号,其包括该输入信号的回波;对该输入信号进行滤波以产生第二信号;根据第一选定频率响应,对该输入信号进行滤波以产生第三信号;以及将该第一信号、该第二信号及该第三信号的总和进行放大,以产生第四信号,其中该第四信号是与该输出端口的输出信号相关联。
兹为使贵审查委员对本发明的技术特征及所达到的功效有更进一步的了解与认识,谨佐以较佳的实施例及配合详细的说明如后。
附图说明
图1为已知收发器的示意图;
图2为另一已知收发器的示意图;
图3为另一已知收发器的示意图;
图4为图3所示的已知主动滤波器的示意图;
图5为本发明的全双工收发器的较佳实施例的架构方块图;
图6为图5所示混合式电路的较佳实施例的架构示意图;
图7为适用于图5所示的混合式电路的主动放大器的较佳实施例的架构方块图;
图8为本发明的混合式电路的较佳实施例的架构方块图;
图9为二对四比例转换器的示意图;以及
图10为图5所示的DSP电路的较佳实施例的方块图。
[主要元件标号说明]
10、20、30、40:收发器
11、22、28:放大器
12、26、41:传输线
14、24、50:转换器
16:加总放大器
18、21:混合式电路
45、46、52、62:放大器
42:输入端口
43:输出端口
44:节点
47:模拟数字转换器
48:混合式电路
49、87:数字信号处理电路
51:滤波器
60:电阻电容(RC)网络
70:比例转换器
80:快速傅立叶转换(FFT)
82:均衡器
84:截剪器(slicer)
H1:被动滤波器
H2,H3:主动滤波器
Z1~Z5,H1Z:阻抗元件
具体实施方式
以下将参照相关图式,说明依本发明较佳实施例的多路径主动混合式电路,为使便于理解,下述实施例中的相同元件是以相同的符号标示来说明。
请参阅图5,其为本发明的收发器的实施例的示意图。图中,收发器40通过传输线41与远程收发器进行通讯。收发器40根据输入信号TX传送已传送信号TX’至远程收发器,并产生输出信号(DATA_OUT)以表示自远程收发器的已接收信号RX’所传达的数据。收发器40包含差动放大器45以放大信号TX”以产生输入信号TX于输入端口42。输入端口42传送信号TX至传输线41。混合式电路48连接输入端口42,并根据输入信号TX产生已传输信号TX’。混合式电路48亦连接传输线41及输出端口43,并根据到达传输线41的已接收信号RX’,于传输端口41产生信号RX。差动放大器46放大信号RX以产生输出信号RX,及滤波器51减弱信号RX的传输频带以产生输出信号RX”。一对阻抗元件Z5用以提供放大器46的反馈。模拟数字转换器(ADC)47对信号RX”进行数字化以产生数据序列D1,其表示滤波器51的输出信号RX”的连续取样的振幅。数字信号处理(DSP)电路49处理数据序列D1以产生包含控制数据C2及C3的DATA_OUT序列。控制数据C2及C3控制该混合式电路48的操作特性。
请参阅图6,其绘示图5的混合式电路48的较佳实施例。图中,混合式电路48包含转换器(transformer)50,转换器50具有一主要线圈及多个次要线圈。主要线圈连接传输线41,一次要线圈通过阻抗元件Z1连接输入端口42,而其它次要线圈通过阻抗元件Z2连接差动放大器52的输入端及放大器52的输入节点44。转换器50根据到达传输线41的已接收信号RX’,于输入节点44产生信号RXA。阻抗元件Z4连接放大器52的输出端及图5所示的输出端口43,而阻抗元件Z3提供反馈予放大器52。
因为转换器50亦通过其次要线圈连接输入端口42及放大器52的输入节点44,转换器50所提供的信号RXA包含混合式电路的输入信号TX的回波。被动滤波器H1及主动滤波器H2分别对输入信号TX进行滤波,以产生信号TXA及信号TXB,其于放大器52的输入端相加,以协助消除放大器输出信号RXC的TX信号回波。主动滤波器H 3亦对信号TX进行滤波以产生另一信号TXC,信号TXC与放大器的输出信号相加以产生混合式电路的输出信号RX。信号TX用以协助消除信号RXC中的任何的信号Tx的剩余回波(residual echo)。当信号TXB需要提供来消除回波时,图5所示的控制数据C2将主动滤波器H2启动,通过主动滤波器H2与电源供应器相连接;当不需要信号TXB时,则关闭主动滤波器H2。当需要信号TXC以消除回波时,图5所示的控制数据C3将主动滤波器H启动3;当不需要信号TXC时,则关闭主动滤波器H3。当滤波器H2及H3被启动时,控制数据C2及C3亦控制滤波器H2及H3以致于最小化该输出信号RX的TX信号的回波。
被动滤波器H1包含两个串联阻抗元件H1Z,其连接传输线42及44,其中ZL/(2×Z1+ZL)×Z3/Z2=Z3/H1Z,ZL为传输线41的所选“目标”阻抗(selected target impedance)。例如,若理想双绞线无桥接分路,则阻抗ZL为传输线41的阻抗。由于所选的RC元件合成阻抗H1Z以达成传输线的回波消除,当传输线41具有目标阻抗时,控制数据C2及C3可关闭主动滤波器H2及H3。若不需要则将其关闭可避免主动滤波器H2及H3成为噪声源。
当传输线41具有至少一桥接分路时,则线阻抗实质上与目标阻抗不同。单是使用被动滤波器H1无法有效消除回波。在此状况下,图5所示的DSP电路49设定控制数据C2及C3以开启主动滤波器H2及/或主动滤波器H3以协助消除剩余回波(residual echo)。
虽然主动滤波器H2必须有低噪声设计,因为此滤波器的阶数比图3所示已知混合式电路21架构的阶数更低,所以其设计困难度降低许多。因为放大器52已提升信号电平,使滤波器H3的噪声限制较为宽松,致使图5所示的放大器46可容忍较高电平的噪声。放大器46及52皆为可调整增益的放大器。且应在放大器输出信号不饱和的条件下,先调整放大器52的增益至较高电平,接着,再调整放大器46至较高电平。
图5所示的ADC 47周期性地对信号RX”进行数字化以产生数据序列D1,其表示RX”的连续振幅。在初始校正程序期间,DSP电路49处理序列D1以决定输出信号RX”的TX回波的量质(amount),且当被动滤波器H1无法有效消除回波时,DSP电路49设定数据C2及C3以启动主动滤波器H2及/或H3,并适当地调整主动滤波器的响应(response)。
请参阅图10,其绘示图5所示的DSP电路49的方块示意图。DSP电路49包含快速傅立叶转换(FFT)80、均衡器82及截剪器(slicer)84。FFT 80用以处理数据序列D1以产生第二数据序列D2,其表示位于频域子载波(frequency domain subcarrier)的数字信号RX”的接收频带。于接收频带(如CPE的下传频带)的FFT 80的每一输出信号包含所欲得的接收信号及剩余回波误差。均衡器82用以处理第二数据序列D2以产生第三数据序列D3。传输线41所造成的接收信号的振幅改变及相位偏移于第三数据序列D3进行补偿,以复原接收信号至远程收发机所传送的原始振幅及相位。截剪器(slicer)84对数据序列D3进行量化以产生数据序列D4,其近似于远程收发机所传送的原始振幅及相位。额外的DSP电路87以广为熟知的方法处理数据序列D4以产生DATA_OUT序列。
当RX”信号的接收频带无回波时,截剪器的误差(均衡器输出序列D3及截剪器输出序列D4之间的差异)甚小,且位于均衡器82输出端的检测信号RX将被以近似理想量化电平(quantization)进行量化,此理想量化电平表示远程收发器所传送的消息。信号RX”内出现回波将致使截剪器误差变大。误差估算电路86根据截剪器的输入序列D3及输出序列D4,产生与接收频带(下传频带)的剩余回波相对应的误差数据(ERROR)。当触发信号INIT以执行初始化程序时,若截剪器误差超过可接受的门坎值时,控制电路88只启动主动滤波器H3并反复调整控制数据C3的值以调整主动滤波器H3的响应以减少截剪器误差,藉此减少接收频带(下传频带)内的信号RX”剩余回波。
FFT 80亦处理数据序列D1以产生数据序列D5,数据序列D5表示数字信号RX”于频域的传送频带。估算电路89处理数据序列D5以产生POWER数据,POWER数据表示传送频带(CPE的上传频带)内的剩余回波估算值。于初始化处理期间,若传送频带内的剩余回波超过门坎值,则控制电路88设定控制数据C2以启动主动滤波器H2,并反复调整控制数据C2的值以调整主动滤波器H2的响应以减少传送频带内的回波功率。
请参阅图7,其绘示以滤波器H2或H3实现的主动滤波器。滤波器H2或H3包含RC网络60以递送其输入信号至一对放大器62,以产生滤波器输出信号提供予图6所示的放大器52。RC网络60包含与放大器62输入端串联的可变换的切换电容排(bank of switched capacitor)。控制数据C2及C3控制电容的切换以调整主动滤波器的频率响应。
二对四线比例转换器(two-to-four wire ratio converter)提供传输线端(line side)的两线及收发器端的四线(两线为TX,四线为RX)的阻抗匹配界面。虽然图6所示的混合式电路所使用的二对四线比例转换器,其包含转换器(trans former)50、阻抗元件Z1及Z2,但其它二对四线比例转换器亦在本发明的范围内。如图8所示,图6的混合式电路可包含任何种类的二对四线比例转换器70。图9是显示另一二对四线比例转换器架构的范例,以实现图8所示的二对四线比例转换器70。
已上所述仅为举例性,而非为限制性者。虽然本发明以分频双工(Frequency Division Duplex,FDD)***进行说明,然其它全双工***或是其它通讯***亦在本发明的范围内,例如传送频带与接收频带重迭的全双工***等等。任何未脱离本发明的精神与范畴,而对其进行的等效修改或变更,均应包含于所附的权利要求范围中。
Claims (23)
1.一种用于传输线、输入端口及输出端口之间的混合式电路,包含:
比例转换器,根据到达该输入端口的输入信号,于该传输线上产生已传输信号,且该比例转换器亦根据到达该传输线的已接收信号,产生第一信号,其中该第一信号包括该输入信号的回波;
第一滤波器,对该输入信号进行滤波以产生第二信号;
第二滤波器,对该输入信号进行主动滤波,以产生第三信号;以及
放大电路,加总并放大该第一信号、该第二信号及该第三信号以产生第四信号,该第四信号是与该输出端口的输出信号相关联。
2.根据权利要求1所述的混合式电路,其中该比例转换器包含:
至少一第一阻抗元件;
至少一第二阻抗元件;以及
转换器,具有主要线圈、第一次要线圈及第二次要线圈,该主要线圈是连接该传输线,该第一次要线圈通过该第一阻抗元件连接该输入端口,该第二次要线圈通过该第二阻抗元件连接该放大电路。
3.根据权利要求1所述的混合式电路,其中该放大电路包含:
放大器,具有至少一输入端及一输出端,该输入端接收该第一信号、第二信号及第三信号;
至少一第三阻抗元件,是连接该放大器的该输入端及其输出端;以及
至少一第四阻抗元件,是连接该放大器的该输出端及该输出端口。
4.根据权利要求1所述的混合式电路,其中该第二滤波器具有可调整频率响应。
5.根据权利要求1所述的混合式电路,其中该第一滤波器具有阻抗,而该第二滤波器具有可调整频率响应,致使该第二信号及该第三信号可最小化在该第四信号中的该输入信号的该回波。
6.根据权利要求1所述的混合式电路,其中还包含:
第一电路,依据该输出信号以估算在该输出信号中的该输入信号的剩余回波的强度,该第一电路根据该剩余回波的强度估算值,以控制该第二滤波器。
7.根据权利要求6所述的混合式电路,其中该第一电路包含:
数字器,对该输出信号进行数字化,以产生第一数据序列;
傅立叶转换器,处理该第一数据序列以产生第二数据序列,该第二数据序列表示该输出信号的频域信号;
均衡器,用以处理该第二数据序列以产生第三数据序列,该第三数据序列表示该已接收信号的频域信号;以及
控制电路,依据该第三数据序列以估算在该输出信号中的该输入信号的该剩余回波的该强度,且该控制电路根据该剩余回波的该强度估算值以控制该第二滤波器。
8.根据权利要求6所述的混合式电路,其中当该传输线具有目标传输线阻抗时,该第一滤波器调整其阻抗致使该第二信号实质上匹配在该第一信号中的该输入信号的该回波。
9.根据权利要求6所述的混合式电路,其中该第二滤波器具有可调整频率响应,当该传输线具有不同于该目标传输线阻抗的阻抗时,通过调整该第二滤波器的频率响应,致使该第二信号及该第三信号的总和实质上匹配在该第一信号中的该输入信号的该回波。
10.根据权利要求1所述的混合式电路,其中还包含:
第三滤波器,是连接该输入端口及该输出端口,并根据该输入信号产生第五信号;
其中,该第四信号及该第五信号是结合成为该输出端口的该输出信号。
11.根据权利要求10所述的混合式电路,其中该第二滤波器及该第三滤波器中至少一个具有可调整频率响应。
12.根据权利要求10所述的混合式电路,其中该传输信号驻于第一频带,该接收信号驻于不同于该第一频带的第二频带,其中该混合式电路还包含:
第一电路,用以依据该输出信号以控制该第二滤波器以及该第三滤波器。
13.根据权利要求12所述的混合式电路,其中该第一电路包含:
数字器,对该输出信号进行数字化,以产生第一数据序列;
傅立叶转换器,处理该第一数据序列以产生第二数据序列,该第二数据序列表示该输出信号的频域信号;
均衡器,用以处理该第二数据序列以产生第三数据序列,该第三数据序列表示该已接收信号的频域信号;
截剪器,量化该第二数据序列以产生第四数据序列;
误差估算电路,根据该第三数据序列及该第四数据序列的差异值产生误差数据;以及
控制电路,依据该第三数据序列以估算在该输出信号中的该输入信号的第一剩余回波的强度,该控制电路亦依据该误差数据以估算在该输出信号中于该第一频带的第二剩余回波的强度,且该控制电路根据该第一剩余回波的强度估算值以控制该第二滤波器,且根据该第二剩余回波的强度估算值以控制该第三滤波器。
14.根据权利要求10所述的混合式电路,其中该第三滤波器具有可调整频率响应,当该传输线具有不同于该目标阻抗的阻抗时,通过调整该第三滤波器的频率响应,致使该第五信号实质上匹配在该第四信号中于该第二频带的该输入信号的剩余回波。
15.一种用于传输线、输入端口及输出端口之间的接口方法,包含:
根据该输入端口所接收的输入信号,产生传输信号;
根据该传输线的接收信号,产生第一信号,其包括该输入信号的回波;
对该输入信号进行滤波以产生第二信号;
根据第一选定频率响应,对该输入信号进行滤波以产生第三信号;以及
将该第一信号、该第二信号及该第三信号的总和进行放大,以产生第四信号,其中该第四信号是与该输出端口的输出信号相关联。
16.根据权利要求15所述的接口方法,其中该传输线具有不同于该目标传输线阻抗的阻抗时,该第二信号及该第三信号的总和实质上匹配在该第一信号中的该输入信号的该回波。
17.根据权利要求15所述的接口方法,其中还包含:
依据该输出信号以估算在该输出信号中的该输入信号的剩余回波的强度;以及
根据该剩余回波的强度估算值,以控制该第一选定频率响应。
18.根据权利要求15所述的接口方法,还包含:
根据第二选定频率响应,对该输入信号进行滤波以产生第五信号;以及
结合该第四信号与该第五信号而形成结合信号;
其中,该结合信号与该输出端口的该输出信号相关联。
19.根据权利要求18所述的接口方法,其中该第五信号实质上匹配在该第四信号中的该输入信号的剩余回波。
20.根据权利要求18所述的接口方法,其中还包含:
估算在该输出信号中的该输入信号的第一剩余回波的强度;
估算在该输出信号中于该第一频带的第二剩余回波的强度;
根据该第一剩余回波的强度估算值,以控制该第一选定频率响应;以及
根据该第二剩余回波的强度估算值,以控制该第二选定频率响应。
21.根据权利要求15所述的接口方法,其中该传输信号驻于第一频带,该接收信号驻于不同于该第一频带的第二频带。
22.根据权利要求21所述的接口方法,还包含:
根据第二选定频率响应,对该输入信号进行滤波以产生第五信号;以及
结合该第四信号与该第五信号而形成结合信号;
其中,该结合信号与该输出端口的该输出信号相关联。
23.根据权利要求22所述的接口方法,其中该第五信号实质上匹配在该第四信号中的该输入信号的剩余回波。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/099,956 | 2005-04-05 | ||
US11/099,956 US8045702B2 (en) | 2005-04-05 | 2005-04-05 | Multi-path active hybrid circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1848699A true CN1848699A (zh) | 2006-10-18 |
CN1848699B CN1848699B (zh) | 2011-06-01 |
Family
ID=37070512
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006100719509A Active CN1848699B (zh) | 2005-04-05 | 2006-04-03 | 多路径混合式电路以及相关方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8045702B2 (zh) |
CN (1) | CN1848699B (zh) |
TW (1) | TWI311426B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103546197A (zh) * | 2012-07-13 | 2014-01-29 | 瑞昱半导体股份有限公司 | 整合混合器电路与数字用户回路收发***的设定方法 |
CN103916157A (zh) * | 2013-01-09 | 2014-07-09 | 联发科技股份有限公司 | 并联混合电路 |
CN104022799A (zh) * | 2013-03-01 | 2014-09-03 | 瑞昱半导体股份有限公司 | 数字用户回路的传收器及传收方法 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8565337B2 (en) * | 2007-02-07 | 2013-10-22 | Valens Semiconductor Ltd. | Devices for transmitting digital video and data over the same wires |
US8027279B2 (en) * | 2007-09-17 | 2011-09-27 | Lantiq Deutschland Gmbh | Echo cancellation |
US9065546B2 (en) * | 2013-01-09 | 2015-06-23 | Econet (Suzhou) Limited | Parallel hybrid circuit |
TWI500299B (zh) * | 2013-02-27 | 2015-09-11 | Realtek Semiconductor Corp | 數位用戶迴路之傳收器及傳收方法 |
TWI504173B (zh) | 2013-10-16 | 2015-10-11 | Realtek Semiconductor Corp | 數位用戶迴路之訊號收發電路 |
WO2016036845A1 (en) * | 2014-09-02 | 2016-03-10 | Ikanos Communications, Inc. | Dual-source hybrid cancellation scheme |
CN105763254B (zh) * | 2014-12-16 | 2018-08-21 | 复旦大学 | 一种均衡器及基于可见光的数据发送装置 |
US9473204B2 (en) * | 2015-03-09 | 2016-10-18 | Realtek Semiconductor Corporation | Full-duplex transceiver circuit and method thereof |
US12058083B2 (en) * | 2020-11-12 | 2024-08-06 | Avago Technologies International Sales Pte. Limited | Capacitive hybrid with PGA for full duplex transceivers |
TWI763195B (zh) * | 2020-12-18 | 2022-05-01 | 瑞昱半導體股份有限公司 | 具有回音消除機制的訊號收發裝置及方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6208732B1 (en) * | 1998-02-12 | 2001-03-27 | Globespan Semiconductor, Inc. | Switched hybrid circuit for use with digital subscriber lines |
US7006458B1 (en) * | 2000-08-16 | 2006-02-28 | 3Com Corporation | Echo canceller disabler for modulated data signals |
DE10050336C1 (de) * | 2000-10-11 | 2002-07-25 | Infineon Technologies Ag | Programmierbares Echokompensationsfilter und Transceiver für xDSL-Signale |
DE60217101T2 (de) * | 2001-02-01 | 2007-07-19 | Analog Devices Inc., Norwood | Leitungsschnittstellenschaltung mit impedanzanpassung, die eine rückkopplungspfad angeschlossenen ist |
JP3608525B2 (ja) * | 2001-05-09 | 2005-01-12 | ヤマハ株式会社 | 2チャンネルエコーキャンセル用フィルタのインパルス応答設定方法および2チャンネルエコーキャンセラ並びに双方向2チャンネル音声伝送装置 |
AU2002367364A1 (en) * | 2001-12-26 | 2003-07-24 | Globespan Virata Incorporated | Simple adaptive hybrid circuit |
US7298838B2 (en) * | 2002-02-05 | 2007-11-20 | Texas Instruments Incorporated | Adaptive cancellation network system and method for digital subscriber line |
US20030169875A1 (en) * | 2002-03-07 | 2003-09-11 | Lsi Logic Corporation | On-chip compensation scheme for bridged tap lines in ADSL hybrid |
US7260142B2 (en) * | 2002-03-07 | 2007-08-21 | Texas Instruments Incorporated | Dynamic hybrid switching in a wireline modem |
-
2005
- 2005-04-05 US US11/099,956 patent/US8045702B2/en active Active
-
2006
- 2006-04-03 CN CN2006100719509A patent/CN1848699B/zh active Active
- 2006-04-06 TW TW095112260A patent/TWI311426B/zh active
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103546197A (zh) * | 2012-07-13 | 2014-01-29 | 瑞昱半导体股份有限公司 | 整合混合器电路与数字用户回路收发***的设定方法 |
CN103546197B (zh) * | 2012-07-13 | 2015-07-29 | 瑞昱半导体股份有限公司 | 用于数字用户回路的收发***及其设定方法 |
CN103916157A (zh) * | 2013-01-09 | 2014-07-09 | 联发科技股份有限公司 | 并联混合电路 |
CN103916157B (zh) * | 2013-01-09 | 2016-03-23 | 创发信息科技(苏州)有限公司 | 并联混合电路 |
CN104022799A (zh) * | 2013-03-01 | 2014-09-03 | 瑞昱半导体股份有限公司 | 数字用户回路的传收器及传收方法 |
CN104022799B (zh) * | 2013-03-01 | 2016-07-06 | 瑞昱半导体股份有限公司 | 数字用户回路的传收器及传收方法 |
Also Published As
Publication number | Publication date |
---|---|
CN1848699B (zh) | 2011-06-01 |
TW200642403A (en) | 2006-12-01 |
US8045702B2 (en) | 2011-10-25 |
TWI311426B (en) | 2009-06-21 |
US20060222173A1 (en) | 2006-10-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1848699A (zh) | 多路径混合式电路以及相关方法 | |
US6831975B1 (en) | Digital subscriber line (DSL) modem compatible with home networks | |
EP2429114B1 (en) | Coupling arrangement for phantom-mode transmission | |
EP2538567A1 (en) | Coupling arrangement for phantom-mode transmission | |
US7483528B2 (en) | Loop extender with selectable line termination and equalization | |
CN1245056C (zh) | 用于用户线路的线路终端器件 | |
US6804349B1 (en) | Hybrid transceiver circuit | |
US6965578B1 (en) | Echo canceling method and apparatus for digital data communication system | |
US7583797B2 (en) | Single ended analog front end | |
EP1391055B1 (en) | Line interface with a matching impedance coupled to a feedback path | |
US8005206B1 (en) | VDSL splitter | |
US6816004B2 (en) | Minimizing noise in data channels implemented using frequency division multiplexing | |
US7010025B1 (en) | Circuit and method for an improved front end in duplex signal communication systems | |
US6970515B1 (en) | Line driver for asymmetric digital subscriber line system | |
US8049537B2 (en) | Method and apparatus for reducing transmitter AC-coupling droop | |
CN104813592B (zh) | 铜线接口电路 | |
US20070153835A1 (en) | Providing High Data Rates in DSL Systems Connected by Multiple Pairs of Wires | |
CN1655468B (zh) | 用于全双工通信***的可调式回音消除装置 | |
JP2008072301A (ja) | 同相信号低減回路 | |
EP1973272A1 (en) | Combiner with active balun for providing broadband internet access on catv networks | |
JP4213374B2 (ja) | 増幅装置 | |
EP3723295A1 (en) | Transmitting device and signal transmission method | |
US9083427B2 (en) | Transceiver and communication method of digital subscriber line | |
JP2004112669A (ja) | ハイブリッド回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |