CN1614508A - 测试掩模结构 - Google Patents

测试掩模结构 Download PDF

Info

Publication number
CN1614508A
CN1614508A CNA2003101148686A CN200310114868A CN1614508A CN 1614508 A CN1614508 A CN 1614508A CN A2003101148686 A CNA2003101148686 A CN A2003101148686A CN 200310114868 A CN200310114868 A CN 200310114868A CN 1614508 A CN1614508 A CN 1614508A
Authority
CN
China
Prior art keywords
zone
test mask
pattern
density
area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2003101148686A
Other languages
English (en)
Other versions
CN1277288C (zh
Inventor
吴文彬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanya Technology Corp
Original Assignee
Nanya Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanya Technology Corp filed Critical Nanya Technology Corp
Priority to CNB2003101148686A priority Critical patent/CN1277288C/zh
Publication of CN1614508A publication Critical patent/CN1614508A/zh
Application granted granted Critical
Publication of CN1277288C publication Critical patent/CN1277288C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Preparing Plates And Mask In Photomechanical Process (AREA)

Abstract

本发明涉及一种测试掩模结构。本发明的测试掩模结构包含有至少一个与最终产品成固定比例的阵列图样区域,该阵列图样区域依据所述固定比例具有第一图样密度;以及至少一个具有第二图样密度的测试掩模区域。本发明之测试掩模结构系根据该第一图样密度以及该第二图样密度来调整阵列图样区域之面积与测试掩模区域之面积,以获得所需之图样密度。

Description

测试掩模结构
技术领域
本发明涉及一种半导体制作工艺,更明确地涉及一种用于提高蚀刻精确度的测试掩模结构。
背景技术
在半导体装置的制作工艺中,集成电路各部件的形成需大量利用掩模蚀刻的技术。然而在图样设定、制作掩模、曝光、显影、成像到最后蚀刻完成等各步骤中,会因为材料、实际操作之误差等等因素,而无法将所预定之临界尺寸在每个步骤中都百分之百维持。举例来说,以180nm尺寸的图样为例,最初设计布局的设定线宽均为180nm,然而,为了后续可能产生的误差,因此在制作掩模时,在图样密度高的部分维持为线宽180nm,而在中密度的部分,将掩模的线宽临界尺寸放大为200nm,而低密度的部分,则将掩模的线宽临界尺寸放大为220nm,以期望在最后蚀刻出来的图样中,各种密度的区域的线宽均能维持在180nm。但是,有可能最终蚀刻出来的图样,在中密度的区域,线宽是190nm,而低密度区域的线宽为200nm,因此就需要去调整掩模各区域线宽的设定,例如掩模的中密度区域的线宽调整为190nm,而低密度区域的线宽调整为200nm。为了决定生产时掩模所需的各线宽设定,在制造之前,需要利用测试掩模进行测试以了解从应用掩模到蚀刻完成所会造成的偏差。
图1显示目前一般所使用的测试掩模之结构,图样的密度分布是从一侧到另一侧由高渐低。以一片110nm版的测试掩模而言,其图案之整体密度为32.2%。
然而,对于110nm尺寸的实际产品来说,图样的密度为大约50%,通常为45~48%。由于图样密度的差异,以致利用测试掩模所做的裕度调整有失准确,造成最终蚀刻出来的产品的轮廓劣化。
因此,需要一种克服上述问题的解决之道。
发明内容
本发明的一个目的为提供一种测试掩模结构,可调整结构中各区域的面积比例组合以达到所需之预定图样密度。
根据本发明的另一方面,测试掩模结构包含有至少一个与最终产品成固定比例的阵列图样区域,而依据该固定比例具有第一图样密度;以及至少一个测试掩模区域,具有第二图样密度,其中根据该第一图样密度以及该第二图样密度来调整阵列图样区域的面积与测试掩模区域的面积,以获得所需的图样密度。
根据本发明的另一方面,该测试掩模结构中的测试掩模区域呈现十字型,而阵列图样区域分成四个部分分布于该十字型测试掩模区域的周围。
根据本发明的又一方面,该测试掩模结构中的阵列图样区域的面积与测试掩模区域的面积依照下式进行调整:
所需之图样密度=(结构总面积中阵列样区域面积之比例×第一密度)+(结构总面积中测试掩模区域面积之比例×第二密度)。
附图说明
下列图式中,并非依照实际尺寸比例绘制,仅为显示各部分相关的关系,此外,相同的附图标记表示相同的部分。
图1为显示现有技术中的测试掩模的示意图;以及
图2为显示根据本发明的测试掩模结构的示意图。
附图标记说明:
12    1∶1产品阵列图样区域
14    1∶1产品阵列图样区域
16    1∶1产品阵列图样区域
18    1∶1产品阵列图样区域
20    现有的测试掩模区域
具体实施方式
将参照图式详细说明本发明的方法。
根据本发明,一种新颖的测试掩模结构是利用与最终产品的比例为1∶1的阵列图样与现有的测试掩模图样依照特定面积比例组合以达到所需的预定图样密度。
如图2所示,根据本发明的实施例,测试掩模结构中包含与最终产品之线宽比例为1∶1的阵列图样区域12、14、16以及18(因线宽与线距成1∶1,其图样密度为50%),而结构中的十字区域20为现有的测试掩模图样区域。通过调整1∶1产品阵列图样区域12、14、16以及18的总面积与现有测试掩模图样区域20的面积的比例,则可以获得所需的图样密度。其公式如下:
Do=Dp×[Ap/(Ap+Am)]+Dm×[Am/(Ap+Am)]
其中Do为所需图案密度;
Dp为1∶1阵列图样区域之图案密度,为50%;
Dm为习用测试掩模之图案密度;
Ap为1∶1产品阵列图样区域12、14、16以及18的总面积;
Am为现有的测试掩模图样区域20的面积。
以110nm线宽的测试掩模而言,而图样密度为32.2%。如果最终产品的图样密度为48%的话,则
48%=[Ap/(Ap+Am)]×50%+[Am/(Ap+Am)]×32.2%
由此可以决定1∶1阵列图样区域12、14、16以及18的总面积与现有的测试掩模图样区域20之面积的比例。
虽然在较佳实施例中,现有测试掩模图样区域20呈十字型,但1∶1产品阵列图样区域12、14、16以及18与现有的测试掩模图样区域20亦可呈现其它任何适当的配置。
本发明已就实施例作详细说明,然而上述实施例仅为例示性说明本发明之原理以及功效,并非用于限制本发明。熟知此项技艺者可知,不悖离本发明之精神与范畴的各种修正、变更均可实行。本发明之保护范围如所附的申请专利范围所界定。

Claims (4)

1.一种测试掩模结构,包含有:
至少一个与最终产品线宽与间隔等比例且成固定比例之阵列图样区域,该阵列图样区域依据该固定比例具有第一图样密度;以及
至少一个测试掩模区域,具有第二图样密度,
其中根据该第一图样密度以及该第二图样密度来调整阵列图样区域的面积与测试掩模区域的面积,以获得所需之图样密度。
2.如权利要求1所述的测试掩模结构,其中该测试掩模区域系呈现十字型,而阵列图样区域分成四个部分分布于该十字型测试掩模区域的周围。
3.如权利要求1所述的测试掩模结构,其中该阵列图样区域的面积与测试掩模区域的面积按照下式调整:
所需之图样密度=(结构总面积中阵列图样区域面积之比例x第一密度)+(结构总面积中测试掩模区域面积之比例x第二密度)。
4.如权利要求1所述的测试掩模结构,其中该测试掩模区域使用测试掩模。
CNB2003101148686A 2003-11-07 2003-11-07 测试掩模结构 Expired - Lifetime CN1277288C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2003101148686A CN1277288C (zh) 2003-11-07 2003-11-07 测试掩模结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2003101148686A CN1277288C (zh) 2003-11-07 2003-11-07 测试掩模结构

Publications (2)

Publication Number Publication Date
CN1614508A true CN1614508A (zh) 2005-05-11
CN1277288C CN1277288C (zh) 2006-09-27

Family

ID=34760236

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2003101148686A Expired - Lifetime CN1277288C (zh) 2003-11-07 2003-11-07 测试掩模结构

Country Status (1)

Country Link
CN (1) CN1277288C (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102831850A (zh) * 2011-06-15 2012-12-19 广东中显科技有限公司 一种用于检测igzo-tft驱动特性的装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102831850A (zh) * 2011-06-15 2012-12-19 广东中显科技有限公司 一种用于检测igzo-tft驱动特性的装置

Also Published As

Publication number Publication date
CN1277288C (zh) 2006-09-27

Similar Documents

Publication Publication Date Title
US7963628B2 (en) Method for the printing of homogeneous electronic material with a multi-ejector print head
DE102010028390B4 (de) Verfahren zur Bestimmung eines Erregerleiterabstandes von einem Magnetfeldsensor, Verfahren zum Kalibrieren des Magnetfeldsensors sowie ein kalibrierbarer Magnetfeldsensor und Verwendung einer Erregerleiterstruktur zur Bestimmung eines Erregerleiterabstandes
US5506793A (en) Method and apparatus for distortion compensation in an automatic optical inspection system
DE69207330T2 (de) Kontrolle der Gross-Skale-Topografie auf Siliciumsubstraten
DE112018006828T5 (de) Selbstreferenzierende und selbstkalibrierende interferenzmusterüberlagerungsmessung
JPH04307723A (ja) 電子ビーム・リソグラフィの近接効果補正方法
DE60217213T2 (de) Methode zur Herstellung einer Fotomaske
DE19628874A1 (de) Verfahren zur Korrektur eines Maskenmusters und einer Maske, Verfahren zur Belichtung, Vorrichtung dazu und eine Photomasken- und Halbleitervorrichtung, die eine solche verwendet
KR102234406B1 (ko) 회절 기반의 포커스 메트롤로지
US5313068A (en) Partitioning method for E-beam lithography
CN1277288C (zh) 测试掩模结构
DE102005003001B4 (de) Verfahren zur Korrektur des optischen Proximity-Effektes
DE112018000173B4 (de) Verfahren zum Bestimmen eines charakteristischen Beitrags einer Vorrichtung aus einer Vielzahl von Vorrichtungen zu einem Fingerabdruck eines Parameters
DE102020101363A1 (de) Sensor, Steuergerät und Verfahren zur Bestimmung der Richtung eines Magnetfeldes
CN1450407A (zh) 一种修正掩膜布局图的方法
KR20040090458A (ko) 상보성 분할조건 결정법과 프로그램 및 상보성 분할법
DE10128269B4 (de) Eine Chipflächen-Justierstruktur
CN112782943B (zh) 一种目标图形获取方法、装置及相关设备
JP2000122263A (ja) フォトマスク及びその作成方法
Reß et al. Structural investigations of shadow masks by means of x-ray reciprocal space mapping
DE10236422A1 (de) Verfahren zur Charakterisierung einer Beleuchtungsquelle in einem Belichtungsgerät
Martin et al. Reliable Automatic Measurements Of Critical Dimensions Using SEM
JP6806432B2 (ja) 可変矩形成形型の荷電ビーム描画装置の調整方法、荷電ビーム描画方法、レジストパターンの形成方法、及びフォトマスクの製造方法
EP0163199A2 (de) Verfahren und Vorrichtung zur Ermittlung von Deckungsfehlern zwischen nacheinander fotolithografisch auf eine Halbleiterscheibe zu übertragenden Strukturen
CN115931423A (zh) 一种半导体芯片的失效点位置的切片方法及切片装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20060927

CX01 Expiry of patent term