CN1433115A - 监控物理量的方法和电路布置 - Google Patents

监控物理量的方法和电路布置 Download PDF

Info

Publication number
CN1433115A
CN1433115A CN02144398A CN02144398A CN1433115A CN 1433115 A CN1433115 A CN 1433115A CN 02144398 A CN02144398 A CN 02144398A CN 02144398 A CN02144398 A CN 02144398A CN 1433115 A CN1433115 A CN 1433115A
Authority
CN
China
Prior art keywords
circuit
signal
pon
monitoring module
res2
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN02144398A
Other languages
English (en)
Inventor
H·-J·赛茨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Publication of CN1433115A publication Critical patent/CN1433115A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
    • G01R19/16533Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the application
    • G01R19/16538Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the application in AC or DC supplies
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/0082Monitoring; Testing using service channels; using auxiliary channels
    • H04B17/0085Monitoring; Testing using service channels; using auxiliary channels using test signal generators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/30Monitoring; Testing of propagation channels
    • H04B17/309Measuring or estimating channel quality parameters

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Electromagnetism (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

监控物理量,尤其是在电信设备上应用的方法和电路布置。对于数字部件,电源电压(U1、U2)通过电压监控模块(UR1、UR2)来监控。电源电压(U1、U2)与其预设的理论值范围有偏差时,电压监控模块(RG1、RG2)引发整个数字部件复位,以便阻止难下定义的逻辑-状态。同样,在接通电源电压(U1、U2)时产生一个接通电源的复位-信号,这导致使数字部件在一个确定的时间之后才过渡到运行状态。对于对其故障安全性有一定最低要求的***,通常是进行在线诊断。所希望的是,将电压监控模块(RG1、RG2)也纳入到该在线诊断中。一个电压监控测试,像例如接通电源一样,产生同样的接通电源复位,一个“真”接通电源的复位是很难与一个“模拟”的区分的。按照本发明这就得到解决,此时监控是通过至少两个互不相关的监控模块(RG1、RG2)进行,其信号通过连接元件(V1、V2、V3、V4)连接。这就使两个独立的监控模块(RG1、RG2)互不相关地进行测试成为可能。

Description

监控物理量的方法和电路布置
本发明涉及监控物理量的一种电路布置和方法,其中尤其是在电信设备上应用的物理量,以及诊断按照本发明的电路布置的一种方法。
对于数字部件,电源电压通过电压监控模块来监控。如果电源电压理论值的偏差达到或超过一定的阈值,则电压监控模块引发整个数字部件的复位,以下称接通电源的复位,以便阻止不确定的逻辑-状态。同样,在接通电源电压时,整个数字部件用一个接通电源的复位-信号负责,其作用是使数字部件只有在规定的时间之后或电源电压达到稳定状态时才进入运行状态。
对于对故障安全性有一定最低要求的***,通常的是借助于内置或外部的机构、以规律性的时间间隔和/或按操作要求,在不断的运行中进行诊断或自检,一般称为在线诊断。希望也将电压监控模块纳入到该在线诊断中,因为正是这些模块有相对高的故障概率,即电压监控模块有相对高的FIT Rate-Failure in Time Rate(故障率)。
如果在电压监控模块的在线诊断范围内要测试具体功能的话,就是说通过在电压监控模块相应信号输入端的输入来模拟例如电源电压波动,电压监控模块何以产生一个激活的接通电源的复位-信号,则该接通电源的复位-信号同样导致部件整个逻辑包括位于其上的处理器的复位。这些处理器之一,通常情况在整个诊断过程的范围内是作为一个测试步骤来引发电压监控测试。因为该测试如同例如接通电源电压或电源电压剧烈波动一样被引发,对于处理器来说就很难区分是部件刚刚被接通-“真的”接通电源的复位-还是电压监控模块的一个测试-“模拟的”接通电源的复位-对接通电源的复位负责。
其次,与部件启动过程的接通电源的复位衔接。如果例如大的存储范围要格式化或大的数据量要从慢慢非易失存储器加载到工作存储器,该启动过程或部件在接通电源的复位后启动就需要有一个不小的时间间隔。
此问题的众所周知的解决办法是应用一个存储寄存器,例如静态RAM存储器,它不会因无断电的纯复位而被清除,以便在“真”和“模拟”接通电源的复位进行区分。该寄存器在每次接通电源的复位后被读区。这区分为三种情况:
-在存储寄存器中有“测试-数据模式”。
这是在此位置继续下去的在线诊断范围内“模拟”接通电源复位的标志。
-在存储寄存器中有“运行-数据模式”。
这是”真”复位的标志,它例如由于通过电压监控模块的电压波动或通过部件复位而引发。
-在存储寄存器中既无“测试-数据模式”又无“运行-数据模式”。这是接通电源电压后”真”接通电源复位的标志。处理器立即用“运行数据模式”写满寄存器,实现通常的部件-启动。
然而这三种情况的区分,例如受物理效应的限制,不是在所有情况都是明确唯一的。例如没有规定静态RAM存储器在无工作电压时还保持数据模式多久。能发生这种情况,即虽然部件已经切断了较长时间,甚至是数分钟,存储寄存器还保持着“运行-数据模式”。也能有这种情况,即“测试-数据模式”已经写入存储寄存器,复位不是通过测试信号,而是通过一个偶然出现的电压波动被引发,不能从这些情况中区分出复位是通过测试信号引发的。
本发明的任务是,改进已知的监控物理量的方法和电路布置。
这些任务通过权利要求1以及9来解决。
优选的实施型是与权利要求有关的对象。
按照本发明,通过电路布置来解决任务,其中包括:
-第一监控模块RG1去监控至少一个物理量U1、U2,采用传输信号的措施在被监控的物理量U1、U2从其预设的理论值范围偏差时,经第一输出信号线路装置PON_RES1_L_I向分析电路A和第一输入信号线路装置PON_TEST1_L_O去输入第一测试信号,此时就像通过被监控的物理量从其理论值范围的偏离那样,通过第一测试信号能产生第一监控模块RG1的相同的状态交换,
-至少一个另外的监控模块RG2去监控至少一个物理量U1、U2,借助传输信号的措施在被监控的物理量U1、U2从其预设的理论值范围偏离时,经另外输出信号线路装置PON_RES2_L_I向分析电路A和另外的输入信号线路装置PON_TEST2_L_O去输入另外的测试信号,此时就像通过被监控的物理量与其理论值范围的偏差那样,通过另外的测试信号能产生其它监控模块RG2的相同的状态交换,
-属于分析电路A的连接元件V1,用于将经第一输出信号线路装置PON_RES1_L_I和另外输出信号线路装置PON_RES2_L_I传输信号连接为由此产生的输出信号PON_RES,
-属于分析电路A的第一寄存器装置RTR,用于将在第一输入信号线路装置PON_TEST1_L_O上的第一测试信号和在另外输入信号线路装置PON_TEST2_L_O上的第二测试信号分开施加,此时第一寄存器装置RTR包括从控制单元S接受控制信息(SI)的元件。
-属于分析电路A的第二寄存器装置RIR,它们连接到第一输出信号线路装置PON_RES1_L_I和另外输出信号线路装置PON_RES2_L_I并包括传输状态信息ZI到控制单元S的元件。
-属于分析电路A的控制单元S,包括用于分析第二寄存器装置RIR状态信息ZI的元件和发送控制信息SI到第一寄存器装置RTR上的元件。
该改进后的电路布置的一个主要优点在于,监控通过至少两个独立的监控模块RG1、RG2进行,这样通过适当选择分析电路A的连接元件V1,与只用一个监控模块的电路布置相比,就达到了改进的结果。尤其有可能的是,对至少两个独立的监控模块RG1、RG2进行互不相关的测试。与已知的解决办法相比,有了显著优点,即不用引发包括测试逻辑和诊断逻辑在内的整个数字部件的复位或置零,就能测试监控模块RG1、RG2。
还有的优点是,监控模块的信号借助于逻辑“与”功能来连接-权利要求2。这样,只有一个通过至少两个监控模块RG1、RG2同时确定的状态,能为数字部件产生一个有效的复位-信号PON_RES。监控模块之一的单个复位-信号在该模块的测试范围内,不引发整个数字部件的复位。
为了确保分析电路A的可靠性和检测故障,将分析电路纳入到高一级单元的自检-或诊断策略-权利要求3和4。尤其是对于专门用途的集成的电路,所谓的ASICs,提供有以内置自检(Bilt-in SelfTest)形式的方法和电路技术的实现,这些都能以简单的方式应用到分析电路A或分析电路A的部分上-权利要求4。
电路布置适用于对所有物理量的监控,对于这些物理量,例如出自安全原因或为了避免部件受损以及为了测试相应的监控模块,偏离理论值范围就要求复位-权利要求5。
监控电压、电流和温度对于电子部有特殊的意义-权利要求6。在对电压监控的情况下就能避免不确定的逻辑状态。如果监控电流和/或温度,能通过中断运行避免由于过高的损耗功率造成的损坏。
在电子逻辑部件中,通常出现两个给逻辑模块供电的电压U1、U2,按照权利要求7,这两个电压由相应的两个监控模块监控。
对于用高脉冲频率驱动的脉冲的电子逻辑部件,要求在激活电路逻辑之前达到稳定的脉冲状态。按照权利要求8,经不同的输出信号线路装置设置带各自时间特性曲线的复位-信号,这样相对于取消为脉冲产生的电路部分的复位-信号,就有可能取消为电路逻辑的复位-信号。
对监控模块RG1、RG2进行测试,在这种情况下:
-第一步通过控制装置S选择第一监控模块RG1,
-第二步将此选择所代表的控制信息SI传输给第一寄存器装置RTR,
-第三步借助于第一输入信号线路装置PON_TEST1_L_O将测试信号传输给监控模块RG1,
-第四步由第二寄存器装置RIR产生的、代表输出信号线路装置PON_RES1_L_I、PON_RES2_L_I信号的状态信息ZI,通过控制装置S被接受并检测第一输出信号线路装置PON_RES1_L_I的信号是否是一个有效的复位-信号和置零信号,另外的输出信号线路装置PON_RES2_L_I是否是任意一个有效的、不同于复位-信号的信号,
-第五步可预置的时间间隔终结后随着在第四步中有效复位-信号的确定而开始,终结之后通过控制装置S查验,第一输出信号线路装置PON_RES1_L_I的信号是否返回到任意有效的、不同于复位-信号的信号。
-对于所有其它监控模块RG2,将第一步至第五步相应进行重复。
借助于此方法,就能有利地使用按照本发明的电路布置,以便互不相关地测试至少两个独立的RG1、RG2。由此与已知的解决办法相比,主要的优点达到了,即不用引发包括测试逻辑和诊断逻辑在内的整个数字部件的复位,就能测试监控模块RG1、RG2。
以下将按照本发明的电路布置和按照本发明的方法以两张图作为
实施例详细阐述。
图1是按照本发明的电路布置的示意图,依据它阐明本发明用于监控物理量的原理,在此涉及的物理量是电压U1。
图2是按照本发明的电路布置监控两个电压U1、U2应用的示意图。
图1中示出的是被监控的电压U1,它由第一接通电源的复位-发生器RG1(以下称电压监控模块RG1)和第二接通电源的复位-发生器RG2(以下称电压监控模块RG2)来监控。在电压U1与预设的理论值范围有偏差时,例如额定值5V时允许偏差为额定值的±5%,第一电压监控模块RG1在第一复位-线路PON_RES1_L_I(用于:Power-on_Reset1_Low-active_Input)产生一个复位-信号,该线路是第一电压监控模块RG1的输出线路;  第二电压监控模块RG2在第二复位-线路PON_RES2_L_I(用于:Power-on_Reset2_Low-active_Input)产生一个复位-信号,该线路是第二电压监控模块RG2的输出线路。
第一电压监控模块RG1包括一个输入线路PON_TEST1_L_O(用于:Power-on_Test1_Low-active_Output),经过它可将第一测试信号输入到第一电压监控模块RG1中。第一测试信号输入到第一电压监控模块RG1中,导致电压监控模块RG1的自检,通过该自检将一个有效的复位-信号输出到第一复位-线路PON_RES1_L_I上。
第二电压监控模块RG2包括一个输入线路PON_TEST2_L_O(用于:Power-on_Test2_Low-active_Output),经过它可将第二测试信号输入到第二电压监控模块RG2中。第二测试信号输入到第二电压监控模块RG2中,导致电压监控模块RG2的自检,通过该自检将一个有效的复位-信号输出到第二复位-线路PON_RES2_L_I上。
在正常运行状态,就是说被监控的电压U1在预设的理论值范围之内且没有测试信号经输入线路PON_TEST1_L_O、PON_TEST2_L_O输入到电压监控模块RG1、RG2,输出到复位线路PON_RES1_L_I、PON_RES2_L_I的是与复位-信号不同的信号。一个在复位-线路上不同于复位-信号的信号普通形式,是持续高电平代表的逻辑状态“1”,而一个活性复位-信号是较低电平代表的逻辑状态“0”。信号线路的这个特性也被称作为“Low-Aktiv”。按照本发明的电路布置,可将复位-线路PON_RES1_L_I、PON_RES2_L_I上的信号毫无困难地应用到其它形式上。
复位-线路PON_RES1_L_I、PON_RES2_L_I的信号是分析电路A上的输入信号,而电压监控模块RG1、RG2的输入线路PON_TEST1_L_O、PON_TEST2_L_O的信号是分析电路A的输出信号。
按照本发明,分析电路A包括至少四个元件,这四个元件能任意组合。这四个元件的具体情况如下:
-连接电路V1,将第一复位-线路PON_RES1_L_I和第二复位-线路PON_RES2_L_I的信号作为输入信号,将一个借助于逻辑“与”功能形成的合成复位-信号PON_RES作为输出信号,
-复位-标记-寄存器RIR,中间存储第一复位-线路PON_RES1_L_I和第二复位线路PON_RES2_L_I的信号,并包括用于此目的存储单元的相应个数,
-复位-测试-寄存器RTR,将分离的信号施加到电压监控模块RG1、RG2的入口线路PON_TEST1_L_O、PON_TEST2_L_O上,
-控制S,将控制信息SI发送到复位-标记-寄存器RIR,从复位-标记-寄存器RIR读出状态信息并控制电压监控模块RG1、RG2的诊断。
分析电路A在这种情况能是部件的组成部分-未示出。根据按本发明电路布置的有利扩展,能将分析电路A纳入到部件的诊断中。控制S就同时控制另外的、控制部件其它功能单元诊断的诊断控制,或者控制S通过集中控制来控制-未示出。
分析电路A可以是现代化专用集成电路-application specificintegrated circuit ASIC-未示出。为了确保分析电路A的可靠性,从而尤其是连接电路V1的可靠性以及整个***的高可实用性,就将分析电路A全部或部分包括到ASIC的内置自检方法BIST中,这在技术上是众所周知的-未示出。
按照本发明监控电压U1的方法,以上面已经说明的步骤在控制S中进行。
关于图2,下面指明的是与图1有关的、本发明对语音交换***中处理器的存储部件所阐明的学说的应用。
图2指出了第一要监控的电压U1和第二要监控的电压U2,两者由第一电压监控模块RG1和第二电压监控模块RG2监控。对于典型的逻辑部件,例如能用额定值为2.5伏和3.3伏以及相应所属的第一和第二理论值范围监控第一电压U1和第二电压U2。
不是每个只有一个复位-线路,而是两个电压监控模块RG1、RG2的每个都有两个复位-线路。当第一电压U1与所属的第一理论值范围或第二电压U2与所属的第二理论值范围有偏差时以及在接通电源电压时,第一电压监控模块RG1在第一复位-线路PON_RES1_L_I和一条第三复位-线路PLL_Rest1_L_I(用于:PLL_RESET1_Low-active_Input)上产生一个复位-信号,这两个线路是电压监控模块RG1的两个出口线路。以同样方式,第二电压监控模块RG2在第一电压U1与所属的第一理论值范围或第二电压U2与所属的第二理论值范围有偏差时以及在接通电源电压时,在第二复位-线路PON_RES2_L_I和一条另外的复位-线路上产生一个复位-信号,该另外的复位-线路总共供给三个复位-线路信号:一条第四复位-线路PLL_RES2_HSA_L_I(用于:PLL_Reset2_HighSpeedDlockDomainA_Low-active_Input)、一条第五复位-线路PLL_RES2_HSB_L_I(用于:PLL_Rese2_HighSpeedClockDomainB_Low-active_Input)和一条第六个复位-线路PLL_RES2_75__L_I(用于:PLL_Reset2_75MhzClockDomain_Low-active_Input)。
出自电路技术考虑,对于这个实施例要求将复位-信号就像下面阐述的那样总共分配到六个复位-线路上。电压监控和产生接通电源的复位-信号是为一个模块ACMY( ASIC for  Common  Memor y)而进行,ACMY是一个高度复杂的ASIC,它也有三个不同脉冲范围,通过三个-未示出-单独的相位调节环PLL(锁相环)控制。用于这些PLL的复位-信号通过下面的四个复位-线路来提供:第三复位-线路PPL_RES1_L_I、第四复位-线路PLL_RES2_HSA_L_I、第五复位-线路PLL_RES2_HSB_L_I和第六个复位-线路PLL_RES1_75_L_I,而第一复位-线路PON_RES1_L_I和第二复位-线路PON_RES2_L_I提供用于通过三个PLL发出脉冲的电路逻辑的复位-信号。
一旦脉冲状态稳定,就要把电路逻辑置于它的运行状态。为了达到这种情况,要使电路逻辑通过在第一复位-线路PON_RES1_L_I和第二复位-线路PON_RES2_L_I上延长了的复位-信号,与其它四个复位-线路的复位-信号相比,比三个PLL晚一些激活。
三个PLL要用不同的复位-信号照管。这对测试PLL提供了优点,因为这样就有可能使每个PLL以及由PLL照管的脉冲范围单独进行测试。在按照本发明电路布置上发生的作用也只是就此而言,第二电压监控模块RG2的PLL-复位-信号总共供给复位-线路:第四复位-线路PLL_RES2_HAS_L_I、第五复位-线路PLL_RES2_HAS_L_I和第六个复位-线路PLL_RES2_75_L_I。
第一电压监控模块RG1,如已经与图1的关系中阐明的那样,表明有第一入口线路PON_TEST1_L_O,经此线路第一测试信号可输入给第一电压监控模块RG1。第一测试信号输入到第一电压监控模块RG1中,导致电压监控模块RG1的自检,通过它一个有效的复位-信号相应地输出到第一复位-线路PON_RES1_L_I和第二复位-线路PLL_RES1_L_I上。
此外第一电压监控模块RG1还表明有第三入口线路,它与中央复位-线路MAN_RESET_L连接。该中央复位-线路,例如与一台手动引发复位的设备相连接。经与中央复位-线路连接的第三输入线路向第一电压监控模块RG1输入一个有效的复位-信号,导致相应的向第一复位-线路PON_RES1_L_I和第三复位-线路PLL_RES1_L_I上输出有效复位信号。
第二电压监控模块RG2,如已经与图1的关系中阐明的那样,表明有第二入口线路PON_TEST2_L_O,经此线路第二测试信号可输入给第二电压监控模块RG2。第二测试信号输入到第二电压监控模块RG2中,导致电压监控模块RG2的自检,通过它一个有效的复位-信号相应地输出到第二复位-线路PON_RES2_L_I、第四复位-线路PLL_RES2_HSA_L_I、第五复位-线路PLL_RES2_HSB_L_I和第六个复位-线路PLL_RES2_75_L_I上。
此外第二电压监控模块RG2还表明有第四入口线路,它与中央复位-线路MAN_RESET_L连接。经与中央复位-线路连接的第四输入线路向第二电压监控模块RG2输入一个有效的复位-信号,导致相应的向第二复位-线路PON_RES2_L_I、第四复位-线路PLL_RES2_HSA_L_I、第五复位-线路PLL_RES2_HSB_L_I和第六个复位-线路PLL_RES2_75_L_I上输出有效复位信号。
所说的六个复位-线路是ASIC ACMY的入口线路,从它那里只表明了为电压监控和其测试所要求的元件。第一电压监控模块RG1的第一入口线路PON_TEST1_L_I和第二电压监控模块RG2的第二入口线路PON_TEST2_L_I是ASIC ACMY的出口线路。
这六个复位-线路,在ASIC ACMY之内,与四个提供四个生成复位-信号的连接元件如下列方式连接:
-第一复位-线路PON_RES1_L_I的信号和第二复位-线路PON_RES2_L_I的信号,在第一连接元件V1中,连接成第一生成的复位-信号PON_RES。
-第三复位-线路PLL_RES1_L_I的信号和第四复位-线路PLL_RES2_HSA_L_I的信号,在第二连接元件V2中,连接成第二生成的复位-信号PLL_RES1。
-第三复位-线路PLL_RES1_L_I的信号和第五复位-线路PLL_RES2_HSB_L_I的信号,在第三连接元件V3中,连接成第三生成的复位-信号PLL_RES2。
-第三复位-线路PLL_RES1_L_I的信号和第六个复位-线路PLL_RES2_75_L_I的信号,在第四连接元件V4中,连接成第四生成的复位-信号PLL_RES3。
此外,六个复位-线路在ASIC ACMY之内,与复位-标志-寄存器RIR的入口连接,它与图1的区别在于有相应的六个入口和较大数量的存储单元供使用。这在图2中用图示给出。复位-标志-寄存器,如图1所示,与控制S相连接,这在图2中没有详细表示出。
ASIC ACMY的输出线路(第一输入线路PON_TEST1_L_O和第二输入线路PON_TEST2_L_O),在ASIC ACMY之内与图1的复位-测试-寄存器RTR相连接-未表示出。复位-测试-寄存器RTR与控制S相连接-未表示出。
按照图2的电路布置的测试方法,与按照图1所阐述的电路布置的测试方法相符合,在步骤四和五有修正。修正涉及的情况是,按照图2的电路布置,对于第一电压监控模块RG1表明有两个复位-线路,对于第二电压监控模块RG2表明有四个复位-线路。与此相应的是,在方法的步骤四和五中要考虑两个或四个复位-线路,它们在各种时间间隔过去之后又返回到任意有效的、与复位-信号有别的信号,即在步骤五中,要为相同模块的不同复位-线路设置不同的时间间隔。
在优先选择的实施例中使用的连接元件V1、V2、V3和V4,使以有效复位-信号为基础的逻辑“与”功能成为现实。因为有效复位-信号能用逻辑状态“0”来代表,例如在低活性的信号线路情况,在电路设计时就必须选择相应于现有入口的信号和所希望的出口信号的电路技术现实。为了实现逻辑功能设计电路逻辑和电路布置的方法,例如对于低活性逻辑电路,在技术上是众所周知,这能使本发明毫无困难地适应相应的具体显示的情况。

Claims (17)

1.监控物理量(U1、U2)的电路布置,包括:
-第一监控模块(RG1)去监控至少一个物理量(U1、U2),利用传输信号的手段在被监控的物理量(U1、U2)从其预设的理论值范围偏离时,经第一输出信号线路装置(PON_RES1_L_I)向分析电路(A)和第一输入信号线路装置(PON_TEST1_L_O)去输入一个第一测试信号,此时就像通过被监控的物理量从其理论值范围的偏离那样,通过另外的测试信号能产生第一监控模块(RG1)的相同的状态交换,
-至少一个另外的监控模块(RG2)去监控同样的物理量(U1、U2),利用传输信号的手段在被监控的物理量(U1、U2)从其预设的理论值范围偏离时,经另外输出信号线路装置(PON_RES2_L_I)向分析电路(A)和另外输入信号线路装置(PON_TEST2_L_O)去输入另外的测试信号,此时就像通过被监控的物理量从其理论值范围的偏离那样,通过另外的测试信号能产生其它监控模块(RG2)的相同的状态交换,
-属于分析电路(A)的连接单元(V1),用于将经第一输出信号线路装置(PON_RES1_L_I)和另外输出信号线路装置(PON_RES2_L_I)所传输的信号连接为由此产生的输出信号(PON_RES),
-属于分析电路(A)的第一寄存器装置(RTR),用于分别在第一输入信号线路装置(PON_TEST1_L_O)上施加第一测试信号和在第二输入信号线路装置(PON_TEST2_L_O)上施加第二测试信号,此时第一寄存器装置(RTR)包括用于从控制装置(S)接受控制信息(ZI)的装置。
-属于分析电路(A)的第二寄存器装置(RIR),它们连接到第一输出信号线路装置(PON_RES1_L_I)和另外输出信号线路装置(PON_RES2_L_I)并包括用于传输状态信息(ZI)到控制装置(S)的装置。
-属于分析电路A的控制装置(S),包括用于分析第二寄存器装置(RIR)状态信息(ZI)的装置和发送控制信息(SI)到第一寄存器装置(RTR)上的装置。
2.如权利要求1的电路布置,
其特征在于:
连接元件(V1)是一个逻辑“与”功能实现的门电路。
3.如权利要求1或2之一的电路布置,
其特征在于:
分析电路(A)是部件的一部分,在这里分析电路(A)是部件诊断对策的组成部分。
4.如权利要求1或2之一的电路布置,
其特征在于:
分析电路(A)是专用集成电路的部分:Application SpecificIntegrated Circuit ASIC,其中,ASIC的集成自检:内置自检BIST,包括分析电路(A)。
5.如权利要求1至4之一的电路布置,
其特征在于:
至少一个被监控的物理量(U1、U2)是任意选择的物理量,当它与预设的理论值范围有偏差时可产生一个复位信号。
6.如权利要求1至5之一的电路布置,
其特征在于:
至少一个被监控的物理量(U1)是从电压、电流和温度中任意选择的。
7.如权利要求1至6之一的电路布置,
其特征在于:
至少一个被监控的物理量是从至少两个电压(U1、U2)中任意选择的,这两个电压分别由监控模块(RG1、RG2)监控。
8.如权利要求1至7之一的电路布置,
其特征在于:
监控模块(RG1、RG2)分别指出多个输出信号线路装置(PON_RES1_L_I、PLL_RES1_L_I、PON_RES2_L_I、PLL_RES2_HAS_L_I、PLL_RES2_HAS_L_I、PLL_RES2_75_L_I),经相同监控模块(RG1、RG2)多个输出信号线路装置传输的信号分别有各自的时间特性曲线。
9.监控至少一个物理量(U1)的方法,依此
-物理量(U1)通过第一监控模块(RG1)监控,当第一监控模块(RG1)监控的物理量(U1)与预设的理论值范围出现偏差时,提供一个经第一输出信号线路装置(PON_RES1_L-I)到分析电路(A)的信号,
-第一测试信号可经第一输入信号线路装置(PON_TEST1_L_O)输入到第一监控模块(RG1),就像被监控的物理量(U1)从其理论值范围偏离那样,第一测试信号引起第一监控模块(RG1)的相同状态变化。
-物理量(U1)通过至少一个另外的监控模块(RG2)监控,通过监控模块(RG2)在被监控的物理量(U1)与其预设的理论值范围有偏差时,经另外的输出信号线路装置(PON_RES2_L_I)向分析电路(A)提供信号。
-第二测试信号可经另一个输入信号线路装置(PON_TEST2_L_O)输入到另一个监控模块(RG2),就像被监控的物理量从其理论值范围偏离那样,第二测试信号引起另一个监控模块(RG2)的相同状态变化。
-经分析电路(A)的第一输出信号线路装置(PON_RES!_L_I)和另外输出信号线路装置(PON_RES2_L_I)输送的信号,通过是分析电路(A)组成部分的连接元件(V1),连接成产生的输出信号(PON_RES)。
-通过分析电路(A),借助于第一寄存器装置(RTR),可将第一和第二测试信号分别施加到第一输入信号线路装置(PON_TEST1_L_O)和第二输入信号线路装置(PON_TEST2_L_O)上,此时通过第一寄存器装置(RTR)分析控制单元(S)的控制信息(SI)。
-通过分析电路(A),借助于第二寄存器装置(RIR),将第一输出信号线路装置(PON_RES1_L_I)和另外输出信号线路装置(PON_RES2_L_I)的信号分接出来并将状态信息(ZI)传输给控制单元(S)。
-通过分析电路(A),借助于控制单元(S),分析第二寄存器装置(RIR)的状态信息(ZI)并将控制信息(SI)发送给第一寄存器装置(RTR)。
10.如权利要求9的方法,
其特征在于:
进行监控模块(RG1、RG2)测试,此时
-第一步通过控制单元(S)选择第一监控模块(RG1),
-第二步将该选择代表的控制信息(SI)传输到第一寄存器装置(RTR),
-第三步借助于第一输入信号线路装置(PON_TEST1_L_O)将第一测试信号传输到第一监控模块(RG1),
-第四步通过控制单元(S)接受由第二寄存器装置(RIR)产生的、代表输出信号线路装置(PON_RES1_L_I、PON_RES2_L_I)的信号并接着查验,第一输出信号线路装置(PON_RES1_L_I)的信号是否是一个有效的复位-信号或置零信号,另外输出信号线路装置(PON_RES2_L_I)的信号是否是一个任意有效的、有别于复位-信号的信号,
-第五步在一个可预设的时间间隔过去之后,其过程是随着在第四步中确定有效复位-信号开始的,通过控制单元(S)查验,第一输出信号线路装置(PON_RES1_L_I)的信号是否回到任意有效的、有别于复位-信号的信号,
-第一至第五步要为所有另外监控模块(RG2)相应地重复一遍。
11.如权利要求9或10之一的方法,
其特征在于:
在连接元件(V1)中,将经第一输出信号线路装置(PON_RES1_L_I)和另外输出信号线路装置(PON_RES2_L_I)传输给分析电路(A)的信号按照逻辑与-功能连接。
12.如权利要求9至1之一的方法,
其特征在于:
分析电路(A)被一个其组成部分是分析电路(A)的部件的诊断策略包括。
13.如权利要求9至11之一的方法,
其特征在于:
用于专用集成电路:专用集成电路ASIC的集成自检:内置自检BIST的方法包括分析电路(A),所述集成电路的组成部分是分析电路(A)。
14.如权利要求9至13之一的方法
其特征在于:
至少有一个被监控的物理量(U1)要由任意选择的物理量构成,对于这些物理量当与预设的理论值范围有偏差时可产生一个置零信号。
15.如权利要求9至14之一的方法,
其特征在于:
至少有一个被监控的物理量(U1)由电压、电流和温度中任意选择的一个构成。
16.如权利要求9至15之一的方法,
其特征在于:
至少有一个被监控的物理量要由至少两个电压(U1、U2)中选择的一个构成,这两个电压分别由两个监控模块(RG1、RG2)监控。
17.如权利要求9至16之一的方法,
其特征在于:
通过监控模块(RG1、RG2),输出分别借助于多个输出信号线路装置(PON_RES1_L_I、PLL_RES1_L_I、PLL_RES2_L_I、PLL_RES2_HSA_L_I、PLL_RES2_HSB_L_I、PLL_RES2_75_L_I)的信号,此时经多个相同监控模块(RG1、RG2)的输出信号线路装置传输的信号,分别有一个自己的时间特性。
CN02144398A 2002-01-14 2002-10-14 监控物理量的方法和电路布置 Pending CN1433115A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP02000813.2 2002-01-14
EP02000813A EP1330005A1 (de) 2002-01-14 2002-01-14 Verfahren und Schaltungsanordnung zur Überwachung physikalischer Grössen, insbesondere zum Einsatz in Telekommunikationseinrichtungen

Publications (1)

Publication Number Publication Date
CN1433115A true CN1433115A (zh) 2003-07-30

Family

ID=8185254

Family Applications (1)

Application Number Title Priority Date Filing Date
CN02144398A Pending CN1433115A (zh) 2002-01-14 2002-10-14 监控物理量的方法和电路布置

Country Status (3)

Country Link
US (1) US6947863B2 (zh)
EP (1) EP1330005A1 (zh)
CN (1) CN1433115A (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7710105B2 (en) * 2006-03-14 2010-05-04 Atmel Corporation Circuit reset testing methods
US7519486B2 (en) * 2006-03-31 2009-04-14 Atmel Corporation Method and apparatus to test the power-on-reset trip point of an integrated circuit
TWI381261B (zh) * 2008-07-18 2013-01-01 Asia Optical Co Inc 電源管理裝置以及電源管理方法
US9891277B2 (en) 2014-09-30 2018-02-13 Nxp Usa, Inc. Secure low voltage testing

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3710204A1 (de) * 1987-03-27 1988-10-06 Siemens Ag Elektrisches schutzgeraet
DE3931921A1 (de) * 1989-09-25 1991-04-04 Bodenseewerk Geraetetech Leistungs-steuereinheit
DE4127392A1 (de) * 1991-08-19 1993-02-25 Siemens Ag Anordnung zur ueberwachung einer strom- und/oder spannungsbegrenzung
EP0616443A3 (en) * 1993-03-15 1994-10-26 Koninkl Philips Electronics Nv Telecommunication system with ranging.
US6026130A (en) * 1997-03-04 2000-02-15 Advanced Micro Devices, Inc. System and method for estimating a set of parameters for a transmission channel in a communication system
DE19906932B4 (de) * 1999-02-19 2010-04-22 Abb Ag Binäreingabegerät

Also Published As

Publication number Publication date
EP1330005A1 (de) 2003-07-23
US6947863B2 (en) 2005-09-20
US20030135345A1 (en) 2003-07-17

Similar Documents

Publication Publication Date Title
US9667064B2 (en) Daisy chain configuration for power converters
JP3321556B2 (ja) 縮退制御方法、多重化制御装置
US8726049B2 (en) Computer system with a plurality of computer modules and baseboard management controllers, including a state machine that dynamically conducts a switching operation
KR20010006897A (ko) 멀티 프로세서 기반 컴퓨터 시스템의 핫 플러그 제어
CA2225972C (en) Power supply system
EP1837671A1 (en) Fault detection method and apparatus
US11531048B2 (en) Voltage diagnostic circuit
CN1433115A (zh) 监控物理量的方法和电路布置
US20060238204A1 (en) Fault detection system
DE102014010658A1 (de) Schaltungsanordnung und verfahren zum überwachen einer energieversorgung einer elektronischen vorrichtung
US8166362B2 (en) Fault detection method and apparatus for analog to digital converter circuits
CN116048192A (zh) 时钟备份电路、控制方法、***、装置、介质及服务器
WO2007089993A2 (en) Method of latent fault checking a management network
US9209678B2 (en) Power converter system providing a load with electrical power
CN114280919B (zh) 冗余控制装置
US9852036B2 (en) Configurable input/output sub-channels for optimized diagnostics
Steinwender et al. Distributed power semiconductor stress test & measurement architecture
CN116700458B (zh) 一种电压监测复位电路及电子设备
CN215641634U (zh) 低压与过压保护电路及电路板测试装置
CN118282021A (zh) 冗余供电电路、控制器和车辆
DE19956116B4 (de) Fehlerbeseitigungsvorrichtung für einen Systemsteuerchip zur korekten Weiterleitung seiner Signale an die IC-Leitungen
JP2003177801A (ja) 多重化制御装置
US6737895B2 (en) Control signal generating device for driving a plurality of circuit units
JPS6379121A (ja) クロツク分配システム
CN115754559A (zh) 一种基于二乘二取二架构的零散采集***

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication