CN1380741A - 带噪音降低功能的振荡器、写入装置和写入装置的控制方法 - Google Patents

带噪音降低功能的振荡器、写入装置和写入装置的控制方法 Download PDF

Info

Publication number
CN1380741A
CN1380741A CN02105459A CN02105459A CN1380741A CN 1380741 A CN1380741 A CN 1380741A CN 02105459 A CN02105459 A CN 02105459A CN 02105459 A CN02105459 A CN 02105459A CN 1380741 A CN1380741 A CN 1380741A
Authority
CN
China
Prior art keywords
mentioned
oscillator
frequency
function
band noise
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN02105459A
Other languages
English (en)
Other versions
CN1206802C (zh
Inventor
远藤高志
藤井阳一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN1380741A publication Critical patent/CN1380741A/zh
Application granted granted Critical
Publication of CN1206802C publication Critical patent/CN1206802C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B15/00Suppression or limitation of noise or interference
    • H04B15/02Reducing interference from electric apparatus by means located at or near the interfering apparatus
    • H04B15/04Reducing interference from electric apparatus by means located at or near the interfering apparatus the interference being caused by substantially sinusoidal oscillations, e.g. in a receiver or in a tape-recorder
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2215/00Reducing interference at the transmission system level
    • H04B2215/064Reduction of clock or synthesizer reference frequency harmonics
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2215/00Reducing interference at the transmission system level
    • H04B2215/064Reduction of clock or synthesizer reference frequency harmonics
    • H04B2215/067Reduction of clock or synthesizer reference frequency harmonics by modulation dispersion

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Oscillators With Electromechanical Resonators (AREA)

Abstract

提供可以任意变更频谱扩散调制的设定从而可以简单地降低电子仪器的噪音的带噪音降低功能的振荡器、可以变更该振荡器的设定的写入装置和写入装置的控制方法。带噪音降低国难的振荡器10具有存储从输出端子fout输入的用于进行频谱扩散调制的调制数据DM的存储器80、存储存储器80存储的调制数据DM生成调制信号SM的调制信号输出电路60和将调制信号SM与PLL电路50的电压控制振荡器(VCO)54的控制电压VC叠加的混频器53,通过将与用户要设定的频谱扩散调制对应的调制数据DM存储到存储器80中,可以按照用户所希望的标准输出进行了频谱扩散调制的输出信号CLv。

Description

带噪音降低功能的振荡器、 写入装置和写入装置的控制方法
技术领域
本发明涉及降低内置振荡器的电子仪器的EMI噪音的带噪音降低功能的振荡器、可以变更该振荡器的设定的写入装置和写入装置的控制方法。
背景技术
近年来,电脑、传真机等电子仪器的安全对策成为了重要的问题。现在。不论国内国外,不符合EMI(Electromagnetic Interference)标准的产品不能销售。EMI噪音是包含在数字信号中的高频成分通过从传输线辐射而发生的。因此,为了降低EMI噪音,减少高频成分、减小环路电流是很重要的。
另一方面,在近年来的电子仪器中,根据高性能、高处理能力的要求,微处理器的基本工作频率已超过50[MHz],现在还在继续提高。但是,伴随电子仪器的高速化,常常是EMI噪音增加。因此,以往在以时钟信号为基准的信号(各种时钟信号、数据总线或时钟总线上的信号)成为EMI噪音的一个原因时,就采用使用滤波器除去时钟信号等信号的高频成分的方法。另外,作为滤波器以外的用于削减EMI的技术,有外壳屏蔽或机箱接地屏蔽等方法。
但是,设置滤波器的方法在电路板上需要滤波器的空间,不利于电子仪器的小型化。特别是在32比特的微处理器中,数据总线和地址总线占了配线的大多数,所以,在空间上难于在这些配线中设置滤波器。另外,有时由于EMI标准的变更又要求在开放式机箱中符合EMI试验,所以,就不能使用外壳屏蔽的方法。此外,增加滤波器、外壳屏蔽和机箱接地屏蔽的方法也将使制造成本提高。
以这样的状况为背景,在近年来的振荡器中,如图10所示,通过扩散时钟信号的频带,降低频率基准的峰值能量,实现具有用以降低EMI噪音的频谱扩散(Spread spectrum)功能。这样,就降低了时钟信号或基于时钟信号的信号发生的EMI噪音的峰值能量,从而可以使EMI标准值(辐射极限值)符合由峰值规定的EMI标准。
但是,具有这种频谱扩散功能的振荡器,扩散范围或扩散方向等是固定的,所以,组装了该振荡器的电子仪器不符合EMI标准值时,就必须全部更换振荡器。所谓扩散范围,就是指进行了频谱扩散调制的时钟信号的频带宽度(在图10中利用符号α表示),扩散方向有以振荡器的标准频率fs为中心频率fc而进行扩散的扇形扩散和以标准的频率为最大频率而进行扩散的下降扩散等。图10表示下降扩散的情况。
另外,对将振荡器组装到电子仪器中的用户而言,必须事前检查如何设定扩散范围和扩散方向等就可以符合EMI标准值,因此,这就必须制作或预先准备扩散范围等不同的振荡器,问题很复杂。
发明内容
因此,本发明的目的旨在提供可以任意变更频谱扩散调制的设定从而可以简单地降低电子仪器的噪音的带噪音降低功能的振荡器、可以变更该振荡器的设定的写入装置和写入装置的控制方法。
为了解决上述问题,本发明的带噪音降低功能的振荡器的特征在于:具有输出第1基准信号的振荡单元、有选择地存储用于进行频谱扩散调制的调制数据的存储单元、按照从外部输入的数据进行向上述存储单元写入上述调制数据以及改写和消去上述存储单元存储的调制数据的写入控制单元、根据上述调制数据生成并输出调制信号的调制信号输出单元和在未输入上述调制信号时就输出频率为上述第1基准信号的频率的2倍的第2基准信号而在输入了上述调制信号时就输出根据上述调制信号将上述第2基准信号进行了频谱扩散调制的第3基准信号的基准信号输出单元。
按照本发明,带噪音降低功能的振荡器,由调制信号输出单元根据存储单元存储的调制数据生成调制信号,由基准信号输出单元输出根据调制信号进行了频谱扩散调制的第3基准信号,所以,只要改写了存储单元存储的调制数据,就可以变更频谱扩散调制的设定,如果存储单元未存储调制数据,就可以输出未进行频谱扩散调制的第2基准信号。
另外,本发明是将数据写入上述带噪音降低功能的振荡器的存储单元的写入装置,其特征在于:具有与带噪音降低功能的振荡器的各端子连接的连接单元、输入上述带噪音降低功能的振荡器要设定的设定信息的输入单元、根据包含在上述设定信息中的频谱扩散调制的标准生成对应的调制数据的调制数据生成单元、将上述调制数据向上述带噪音降低功能的振荡器传输的传输单元和向上述带噪音降低功能的振荡器指示写入传输的上述调制数据的控制单元。
按照本发明,写入装置的调制数据生成单元根据输入的带噪音降低功能的振荡器要设定的频谱扩散调制的标准生成对应的调制数据,可以由传输单元将数据写入带噪音降低功能的振荡器的存储单元。因此,用户可以将带噪音降低功能的振荡器的频谱扩散调制的标准任意设定为所希望的标准。
另外,本发明的将数据写入上述带噪音降低功能的振荡器的存储单元的写入装置的控制方法的特征在于:包括输入上述带噪音降低功能的振荡器要设定的设定信息的输入步骤、根据包含在上述设定信息中的频谱扩散调制的标准生成对应的调制数据的调制数据生成步骤、将上述调制数据向上述带噪音降低功能的振荡器传输的传输步骤和向上述带噪音降低功能的振荡器指示写入传输的上述调制数据的指示步骤。
附图的简单说明
图1是本发明实施例的程控振荡器的框图。
图2是表示调制信号的信号波形的图。
图3是用于说明扩散概况的图。
图4是表示进行程控振荡器的设定的写入装置的结构的概略图。
图5是按功能表示写入装置的结构的框图。
图6是用于说明扩散方向的图。
图7是表示PC的主程序的流程图。
图8是表示频谱扩散调制的设定处理的流程图。
图9是表示频谱扩散调制的设定处理的流程图。
图10是用于说明频谱扩散调制的图。
发明的具体实施方式
下面,参照附图说明本发明的实施例。
(1)实施例
(1-1)实施例的结构
图1是本发明实施例的程控振荡器的框图。
在该程控振荡器(带噪音降低功能的振荡器)10中,振荡电路20是使晶体振子等振子21发生振荡的振荡电路。该振荡电路20具有变容电路22,变容电路22根据从控制器30输入的设定数据D1设定振荡电路20的合成电容值。具体而言,变容电路22应用控制电容可变用的电容阵列的记录/非连接的电路或对变容二极管进行电压控制的电路。
可变分频电路(其他分频单元)40将从振荡电路20输出的基准信号CL1(频率f1)进行1/N分频后,输出分频信号(第1基准信号)CL2(频率fs=f1/N)。可变分频电路40根据从控制器30输入的设定数据D2设定分频比N。
PLL电路(基准信号输出单元)50由相位比较器51、充电泵52、混频器(混频单元)53、电压控制振荡器(VCO)54和可变分频电路(分频单元)55构成,起频率倍增电路的功能,同时起进行频谱扩散(spread spectrum)调制的调制电路的功能,即,在该PLL电路50中,电压控制振荡器54的输出信号CLv(频率fv)由可变分频电路55进行1/M分频之后,反馈到相位比较器51。并且,在相位比较器51中,检测进行了1/M分频的电压控制振荡器54的输出信号CLv(频率fv/M)与从可变分频电路40输出的废品信号CL2(频率fs)的相位差,输出与相位差成正比的信号。相位比较器51的输出信号由充电泵52变换为用于控制电压控制振荡器54的控制电压VC之后,由混频器53与从调制信号输出电路60输出的调制信号SM叠加后供给电压控制振荡器54。由相位比较器51和充电泵52构成权利要求范围内的「控制电压输出单元」。
因此,PLL电路50通过利用控制电压VC控制电压控制振荡器54,使进行了1/M分频的电压控制振荡器54的输出信号CLv(频率fv/M)与分频信号CL2(频率fs)成为同相位、同频率,起从电压控制振荡器54输出使输入的分频信号CL2的频率fs递增M倍的信号(第2基准信号)的功能。此外,PLL电路50通过将调制信号SM叠加到控制电压VC上而供给电压控制振荡器54,电压控制振荡器54的输出信号(第3基准信号)CLv就被频率调制(频谱扩散调制)为扩散成事前定义的频带(参见图10)。并且,该PLL电路50的输出信号CLv通过缓冲器70从输出端子fout向外部输出。
另外,该PLL电路50根据从控制器30输入的设定数据D3设定可变分频电路55的分频比M即该PLL电路50的倍增率M。此外,缓冲器70根据从控制器30输入的设定数据D4将输出驱动器的标准(输出电平及占空比)设定为CMOS用或TTL用的标准。
调制信号输出电路(调制信号输出单元)60是根据从控制器30输入的调制数据DM生成用于进行频谱扩散调制的调制信号SM并供给PLL电路50的混频器53的电路。这里,图2是表示调制信号SM的信号波形的图。将该调制信号SM的波形称为扩散轮廓,表示进行了频谱扩散调制的PLL电路50的输出信号CLv的频率在时间区域中的变化形状。在该扩散轮廓中,有图3(a)所示的三角波和图3(b)所示的正弦波等,扩散轮廓的变更可以通过调制数据的变更而实现。图2所示的扩散轮廓表示发挥最有效的EMI降低性能的波形的情况。
另外,调制信号SM的峰—峰(peak to peak)与进行了频谱扩散调制的PLL电路50的输出信号CLv的频率的扩散范围(在图10中用符号α表示)对应。通常,设定为输出信号CLv的中心频率fc(参见图10)的±0.5[%]或±1[%]。作为例子,在进行±0.5[%]调制的100[MHz]的信号中,输出信号CLv的频率扩散到99.5[MHz]与100.5[MHz]之间。即,调制数据DM是只要决定了扩散轮廓和扩散范围就已设定的数据。
存储器(存储单元)80是有选择地存储振荡电路20的设定数据D1(电容调整值)、可变分频电路40的设定数据D2(分频比N)、PLL电路50的设定数据D3(分频比M)、缓冲器70的设定数据D4(输出驱动器的标准)和调制数据DM等的PROM。
控制器(写入控制单元)30由数据选择电路31、数据变换控制电路32和写入控制电路33构成。在控制器30中,数据选择电路31是选择使传输给振荡电路20、可变分频电路40、PLL电路50、调制信号输出电路60和缓冲器70的设定数据D1~D4和调制数据DM为存储器80存储的数据还是数据变换控制电路32保持的数据的电路。这里,数据选择电路31通常设定为将存储器80存储的数据作为设定数据D1~D4和调制数据DM传输给上述各电路,在通过输出端子fout从外部输入切换指示时,就选择将数据变换控制电路32保持的数据传输给各电路。
数据变换控制电路32是将通过输出端子fout从外部输入的设定数据D1~D4和调制数据DM进行串并变换和保持并分别向数据选择电路31和存储器80的对应的区域输出的电路。另外,写入控制电路33是根据通过控制端子OE输入的写入指示进行从数据变换控制电路32输入的设定数据D1~D4和调制数据DM向存储器80的写入控制的电路。即,在程控振荡器10中,根据从外部输入的数据可以改写或消去存储器80存储的设定数据D1~D4和调制数据DM。
图4是表示进行程控振荡器10的设定的写入装置100的结构的概略图。图中,110是连接单元,与内置上述程控振荡器10的电子仪器(打印机或手机等实际的产品)120连接,从而与程控振荡器10的各端子电气连接。该连接单元110在电脑(以下,称为「PC」)130的控制下进行电子仪器120内的程控振荡器10或电子仪器120全体的驱动控制,或将数据写入程控振荡器10的存储器80或者读出数据。
另外,PC130由用户用于输入各种信息的键盘或鼠标等输入装置131、CRT猴LCD等显示装置132和具有CPU、ROM、RAM、HDD以及连接单元110等连接的通信接口等的本体装置133构成。该PC130通过CPU读出并执行HDD存储的设定用应用程序,便可按照该PC130的用户的操作而进行与连接单元110连接的电子仪器120内的程控振荡器10的设定。另外,160是测定从与连接单元110连接的电子仪器120辐射的EMI噪音的EMI测定装置。
图5是按功能表示写入装置100的结构的框图。
如图所示,在连接单元110中,控制部111通过D/A变换部(驱动单元)112和电流放大部(驱动单元)113与电子仪器20内的程控振荡器10的电源端子VDD和GND连接。这样,控制部111通过将数字信号供给D/A变换部112,可以将驱动电源供给程控振荡器10的电源端子VDD和GND之间,进行驱动。
另外,控制部111也可以进行EMI测定装置160测定电子仪器120的EMI噪音时的电子仪器120的驱动。另外,控制部111也利用电流测定部(功耗测定单元)114测定驱动电流和利用频率测定部(频率测定单元)115测定从程控振荡器10的输出端子fout输出的基准信号CL3的频率,并将测定结果向PC130输出。
另外,控制部111在从PC130输入写入程控振荡器10的存储器80的数据时可以利用数据控制部116通过程控振荡器10的输出端子fout向程控振荡器10传输,从而写入程控振荡器10的存储器80。另一方面,控制部111在从PC130输入数据的读出指示时可以利用数据控制部(传输单元)116通过程控振荡器10的控制端子OE从程控振荡器10的存储器80中读出数据,并将读出的数据向PC130输出。
这时,数据控制部116输入从程控振荡器10的输出端子fout输出的基准信号CL3,根据该基准信号CL3在与程控振荡器10之间取得通信的同步。数据控制部116还具有在数据写入时监视加到控制端子OE上的电压和波形而防止程控振荡器10的存储器80内的数据消失或破坏的功能。
PC130通过CPU读出并执行HDD150存储的设定用应用程序而起控制部140、参量设定部141、扩散轮廓设定部142、扩散范围设定部143、扩散方向‘设定部144和数据取得/写入部145的功能。
控制部(调制数据生成单元、设定数据生成单元、控制单元)140根据通过输入装置131输入的用户的操作控制PC130全体,使在显示装置132上消失程控振荡器10要设定的设定信息的输入画面和各种信息,在连接单元110的控制下或通过连接单元110将各种数据向程控振荡器10传输。
参量设定部(设定数据生成单元)141在控制部140的控制下进行用于决定程控振荡器10的振荡频率(输出信号CLv的频率)的设定数据D1~D4的设定,同时,进行电子仪器120的EMI噪音的判断所使用的EMI标准值的设定。各国的EMI标准的信息存储在HDD150中。参量设定部141将使用国、电子仪器的种类、EMI标准的名称等作为检索关键字检索EMI标准值,例如,将日本作为检索关键字时,就可以检索VCCI(信息处理装置等电波障碍自主限制协议会:Voluntary Control Council Interference by InformationTechnology Equipment)的标准值,如果将美国作为检索关键字,就可以检索FCC(美国联邦通信委员会:Federal CommunicationsCommission)的标准值。
扩散轮廓设定部(调制数据生成单元)142在控制部140的控制下进行程控振荡器10的扩散轮廓(「三角波」、「正弦波」等)的设定,扩散范围设定部(调制数据生成单元)143进行程控振荡器10的振荡频率的扩散范围(±0.5[%]、±1[%]等)的设定。具体而言,对于用户输入的扩散轮廓,扩散轮廓设定部142选择并设定与HDD150存储的信息对应的扩散轮廓。并且,在扩散范围设定部143中,对于用户输入的扩散范围,为了得到作为目的的最大频率偏移亮而设定所需要的电压值,这里,就是设定图2的曲线图中纵轴所示的电压值。这样,调制数据DM就由这样设定的扩散轮廓和扩散范围的2个数据构成。
另外,扩散方向设定部(调制数据生成单元)144在控制部140的控制下进行扩散为使标准频率fs成为中心频率fc(扇形扩散)、或扩散为使标准频率fs成为最大频率附近的频率(下降扩散)或扩散为使标准频率fs成为最小频率附近的频率(上升扩散)的设定。这里,图6(a)表示扇形扩散时的频率—信号强度特性,图6(n)表示下降扩散时的频率—信号强度特性,图6(c)表示上升扩散时的频率—信号强度特性。
数据取得/写入部(传输单元)145在控制部140的控制下取得由上述设定部141~144设定的设定数据D1~D4和调制数据DM并通知控制部140,或者将从程控振荡器10的存储器80中读出的数据或测定的程控振荡器10的振荡频率或输入的电子仪器120的EMI噪音测定值等存储到HDD150中。
(1-2)实施例的动作
下面,参照图7~图9所示的流程图说明程控振荡器10的设定时的PC130的动作。图7是表示PC130的主程序的流程图。首先,在PC130中,通过输入装置131从用户输入程控振荡器10的设定指示时,控制部140通过读出并执行HDD150存储的设定用应用程序,开始进行标准频率fs和输出驱动器的设定处理(步骤S1)。即,控制部140使显示装置132显示催促输入标准频率(设定信息)fs和输出驱动器的标准(电话信息)的输入画面,用户通过输入装置131输入标准频率fs和输出驱动器的标准时,就由参量设定部141设定对应的设定数据D1~D4。
其次,控制部140进行EMI标准值的设定处理(步骤S2)。即,控制部140使显示装置132显示催促输入EMI标准值的检索关键字的画面,通过根据用户输入的检索关键字检索HDD150存储的EMI标准值的信息,检索对应的EMI标准值,并设定为EMI噪音的判断基准值。并且,控制部140利用数据取得/写入部145取得由参量设定部141设定的设定数据D1~D4,并通过连接单元110向程控振荡器10传输。结果,上述设定数据D1~D4就分别存储到程控振荡器10的数据变换控制电路32的对应的区域中。
这时,控制部140通过连接单元110向程控振荡器10传输切换指示,设定为由控制器30的数据选择电路31将数据变换控制电路32存储的数据取代存储器80存储的数据向振荡电路20、可变分频电路40、PLL电路50和缓冲器70传输后,进行EMI噪音的检查处理(步骤S3)。
在EMI噪音的检查处理中,控制部140从连接单元110输入程控振荡器10的振荡频率(时钟信号CL3的频率)的测定结果和驱动电流的测定结果,在显示装置132上显示程控振荡器10的振荡频率和功耗的值,通知用户。另外,控制部140使显示装置132显示输入EMI测定装置160的噪音测定值的画面。并且,使用EMI测定装置160测定从电子仪器120辐射的噪音并由用户输入噪音测定值时,控制部140就判断输入的值是否小于刚才设定的EMI标准值(步骤S4)。
这里,控制部140在判定噪音测定值小于设定的EMI标准值时(步骤S4:是),在显示装置132上显示表示该电子仪器120满足EMI标准的信息而通知用户之后,将处理转移到步骤S6,进行检验处理(步骤S6)。这时,首先控制部140通过连接单元110向程控振荡器10传输写入指示,便可由写入控制电路33将数据变换控制电路32存储的设定数据D1~D4写入到存储器80中。另外,控制部140通过连接单元110向程控振荡器10的数据选择电路31传输切换指示,由控制器30设定为存储器80存储的数据(设定数据D1~D4)向振荡电路20和可变分频电路40等传输。
在上述设定结束时,控制部140利用连接单元110驱动程控振荡器10,并在显示装置132上显示从连接单元110输入的程控振荡器10的振荡频率。这样,用户便可利用存储器80存储的数据检验程控振荡器10是否得到了所期望的性能和数据是否正常地写入到存储器80中。
与此相反,控制部140在输入的噪音测定值大于EMI标准值时(步骤S4:否)就使显示装置132显示表示不满足EMI标准的信息而通知用户,并开始进行频谱扩散调制的设定处理(步骤S5)。下面,参照图8和图9所示的流程图说明进行频谱扩散调制的设定处理时的PC130的动作。
首先,在PC130中,控制部140使显示装置132显示选择用户要设定的频谱扩散调制的标准(扩散轮廓和扩散方向(设定信息))的画面(步骤S10),用户通过输入装置131选择了抗轮廓和扩散方向时,就判断选择的扩散方向是否为扇形扩散(步骤S11)。
这时,控制部140在判定是选择了扇形扩散时(步骤S11:是)就将扩散范围设定为预先决定的最小值(例如±0.5[%])(步骤S12),并根据这些扩散轮廓、扩散方向和扩散范围生成对应的调制数据DM(步骤S13)。与此相反,控制部140在判定选择的是扇形扩散以外的扩散即下降扩散或上升扩散时(步骤S11:否),在由参量设定部141进行设定数据D1~D3的再设定而使频谱扩散后的中心频率fc相对于在步骤S1(参见图7)输入的标准频率fs成为下降方向的频率或上升方向的频率之后(步骤S14),将扩散范围设定为预先决定的最小值(步骤S12),并生成对应的调制数据DM(步骤S13)。
并且,控制部140在生成调制数据DM时利用数据取得/写入部145取得由参量设定部141设定的设定数据D1~D4,并与调制数据DM一起通过连接单元110向程控振荡器10传输(步骤S15)。结果,利用连接单元110,设定数据D1~D4和调制数据DM在程控振荡器10的数据变换控制电路32中就以并行数据形式保持在对应的区域。
其次,控制部140进行EMI噪音的检查处理(步骤S16)。EMI噪音的检查处理和步骤S3的处理相同,所以,省略其说明。并且,控制部140判断使用EMI测定装置160测定的电子仪器120的噪音测定值是否小于刚才设定的EMI标准值(步骤S17)。
这里,控制部140在判定噪音测定值大于EMI标准值时(步骤S17:否),就将在步骤S12设定的扩散范围再设定为增加预先决定的值(例如±0.5[%])之后的值(步骤S18),如果判定该再设定后的扩散范围是在预先决定的范围内(步骤S19:是),就返回到步骤S15的处理。这样,控制部140在成为由扩散范围设定部143再设定的扩散范围而生成调制数据DM之后,通过连接单元110将该调制数据DM向程控振荡器10传输,存储到程控振荡器10的数据变换控制电路32中。并且,控制部140再次进行EMI噪音的检查处理,判断电子仪器120的噪音测定值是否小于EMI标准值(步骤S15~S17)。
这样,控制部140在进行EMI噪音的检查处理并判定电子仪器120的噪音测定值不满足刚才设定的EMI标准值的期间,反复进行步骤S17→S18→S19→S15→S16→S17的循环处理,使频谱扩散调制的扩散范围各增大指定量而进行EMI噪音的检查处理。即,只要增大了扩散范围,从程控振荡器10输出的时钟信号CL3的频率基准的峰值能量就降低,所以,可以降低电子仪器120的噪音。
另一方面,控制部140在该循环处理中判定再设定后的扩散范围大于预先决定的范围时(步骤S19:否),在使显示装置132显示表示扩散范围在预先决定的范围以外的信息(错误显示)而通知用户之后,就返回到步骤S10的处理。这样,控制部140在通过扩散范围的变更而不能满足EMI标准值时就催促用户变更频谱扩散调制的标准,并按变更后的标准再次检查电子仪器120的EMI噪音。
并且,在步骤S17中,在判定噪音测定值小于EMI标准值时,控制部140在使显示装置132显示表示该电子仪器120满足EMI标准的信息而通知用户之后,将处理转移到步骤S20,使显示装置132显示催促选择是否通过其他设定进行检验的画面。这里,控制部140在检测到用户通过输入装置131选择了「通过其他设定进行检验」时,就返回到步骤S10的处理,与此相反,在检测到选择了「不通过其他设定进行检验」时,就结束频谱扩散调制的设定处理,转移到上述步骤S6,进行检验处理。
因此,控制部140通过连接单元110向程控振荡器10传输写入指示,将数据变换控制电路32存储的设定数据D1~D4和调制数据DM写入存储器80,同时,通过连接单元110向程控振荡器10的数据选择电路31传输切换指示,由控制器30设定为将存储器80存储的数据向振荡电路20、可变分频电路40、PLL电路50和缓冲器70传输。然后,控制部140利用连接单元110驱动程控振荡器10,使显示装置132显示从连接单元110输入的程控振荡器10的振荡频率。
结果,用户根据写入存储器80的数据可以检验程控振荡器10是否得到了所期望的性能和数据是否可以正常地写入存储器80。这时,如果用户使用EMI测定装置160再次测定了从电子仪器120辐射的噪音,就可以再次检验噪音测定值是否满足EMI标准。PC130的控制部140也可以根据输入的噪音测定值再次判断是否满足EMI标准。
这样,本实施例的程控振荡器10不仅可以任意变更振荡频率和输出驱动器的标准,而且,通过改写存储器80存储的调制数据DM,不仅可以任意变更频谱扩散调制的设定而且通过选择是否将调制数据DM存储到存储器80中还可以任意设定是否进行频谱扩散调制。因此,通过变更程控振荡器10的设定,可以简单地调整使内置该程控振荡器10的电子仪器120满足EMI标准。
(2)本发明不限于上述实施例,可以用各种形式进行实施。例如,可以是以下的变形实施。
(2-1)变形例1
在上述实施例中,说明了写入装置100按照用户指定的标准频率fs和输出驱动器的标准设定程控振荡器10并在内置该程控振荡器10的电子仪器120不满足EMI标准时催促进行频谱扩散调制的设定的情况,但是,也可以根据用户的指示同时进行这些设定。
(2-2)变形例2
在上述实施例中,说明了程控振荡器10可以任意变更振荡频率、输出驱动器的标准和频谱扩散调制的设定的情况,但是,也可以仅变更频谱扩散调制的设定。
(2-3)变形例3
在上述实施例中,说明了进行频谱扩散调制的设定时用户仅设定扩散轮廓和扩散方向的情况,但是,用户也可以设定扩散范围。另外,也可以设定PC130使之按预先决定的优先顺序变更扩散频谱的标准,PC130也可以自动地变更在程控振荡器10中设定的扩散频谱的标准直至满足EMI标准为止。
此外,还说明了人操作EMI测定装置160测定从电子仪器120辐射的EMI噪音的情况,但是,也可以PC130控制EMI测定装置160自动地取得测定结果。即,也可以PC130自动地进行上述频谱扩散调制的设定处理。
发明的效果
如上所述,本发明的振荡器可以任意变更频谱扩散调制的设定,从而可以简单地降低内置该振荡器的电子仪器的噪音。

Claims (12)

1.一种带噪音降低功能的振荡器,其特征在于:具有输出第1基准信号的振荡单元、有选择地存储用于进行频谱扩散调制的调制数据的存储单元、按照从外部输入的数据进行向上述存储单元写入上述调制数据以及改写和消去上述存储单元存储的调制数据的写入控制单元、根据上述调制数据生成并输出调制信号的调制信号输出单元和在未输入上述调制信号时就输出频率为上述第1基准信号的频率的递倍的第2基准信号而在输入了上述调制信号时就输出根据上述调制信号将上述第2基准信号进行了频谱扩散调制的第3基准信号的基准信号输出单元。
2.按权利要求1所述的带噪音降低功能的振荡器,其特征在于:至少用于设定上述第1基准信号的倍增比的设定数据存储在上述存储单元中,上述基准信号输出单元按照基于上述设定数据的倍增比输出将上述第1基准信号倍增后的上述第2基准信号或第3基准信号。
3.按权利要求1或2所述的带噪音降低功能的振荡器,其特征在于:上述基准信号输出单元具有将从上述基准信号输出单元输出的上述第2或第3基准信号进行分频并输出分频信号的分频单元、检测上述分频信号与上述第1基准信号的相位差并输出与相位差对应的控制电压的控制电压输出单元、将从上述调制信号输出单元输出的上述调制信号与上述控制电压叠加后而输出的混频单元和通过利用上述混频单元的输出电压控制上述带噪音降低功能的振荡器的输出信号的频率而输出上述第2或上述第3基准信号的电压控制振荡单元。
4.按权利要求1~3的任一权项所述的带噪音降低功能的振荡器,其特征在于:上述振荡单元具有使压电振子发生振荡的振荡电路和将上述振荡电路的输出信号分频后作为上述第1基准信号而输出的其他分频单元,进而用于设定上述振荡电路的合成电容值和上述其他分频单元的分频比的设定数据存储在上述存储单元中,上述振荡电路和上述其他分频单元根据上述设定数据分别设定合成电容值和分频比。
5.一种将数据写入权利要求1~4的任一权项所述的带噪音降低功能的振荡器的存储单元的写入装置,其特征在于:具有与带噪音降低功能的振荡器的各端子连接的连接单元、输入上述带噪音降低功能的振荡器要设定的设定信息的输入单元、根据包含在上述设定信息中的频谱扩散调制的标准生成对应的调制数据的调制数据生成单元、将上述调制数据向上述带噪音降低功能的振荡器传输的传输单元和向上述带噪音降低功能的振荡器指示写入传输的上述调制数据的控制单元。
6.按权利要求5所述的写入装置,其特征在于:进而具有根据包含在上述设定信息中的标准频率生成用于设定上述带噪音降低功能的振荡器的输出信号的频率的设定数据的设定数据生成单元,上述传输单元将上述设定数据向上述带噪音降低功能的振荡器传输,上述控制单元进行传输的上述设定数据的写入指示。
7.按权利要求6所述的写入装置,其特征在于:上述设定数据生成单元在包含在上述设定信息中的频谱扩散调制的扩散方向是扇形扩散时生成使上述带噪音降低功能的振荡器的频谱扩散调制后的输出信号的中心频率成为上述标准频率的设定数据,另一方面,在包含在上述设定信息中的频谱扩散调制的扩散方向是下降扩散时生成使上述带噪音降低功能的振荡器的频谱扩散调制后的输出信号的最大频率成为上述标准频率附近的频率的设定数据。
8.按权利要求5~7的任一权项所述的写入装置,其特征在于:进而具有驱动上述带噪音降低功能的振荡器的驱动单元、测定上述带噪音降低功能的振荡器的功耗的功耗测定单元和测定上述带噪音降低功能的振荡器的输出信号的频率的频率测定单元。
9.一种将数据写入权利要求1~4的任一权项所述的带噪音降低功能的振荡器的存储单元的写入装置的控制方法,其特征在于:包括输入上述带噪音降低功能的振荡器要设定的设定信息的输入步骤、根据包含在上述设定信息中的频谱扩散调制的标准生成对应的调制数据的调制数据生成步骤、将上述调制数据向上述带噪音降低功能的振荡器传输的传输步骤和向上述带噪音降低功能的振荡器指示写入传输的上述调制数据的指示步骤。
10.按权利要求9所述的写入装置的控制方法,其特征在于:进而包括根据包含在上述设定信息中的标准频率生成用于设定上述带噪音降低功能的振荡器的输出信号的频率的设定数据的设定数据生成步骤,在上述传输步骤中将上述设定数据向上述带噪音降低功能的振荡器传输,在上述指示步骤中指示写入传输的上述设定数据。
11.按权利要求10所述的写入装置的控制方法,其特征在于:在上述设定数据生成步骤中,在包含在上述设定信息中的频谱扩散调制的扩散方向是扇形扩散时生成使上述带噪音降低功能的振荡器的频谱扩散调制后的输出信号的中心频率成为上述标准频率的设定数据,另一方面,在包含在上述设定信息中的频谱扩散调制的扩散方向是下降扩散时生成使上述带噪音降低功能的振荡器的频谱扩散调制后的输出信号的最大频率成为上述标准频率附近的频率的设定数据。
12.一种将数据写入权利要求1~4的任一权项所述的带噪音降低功能的振荡器的存储单元的写入装置的控制方法,其特征在于:包括输入包含要对上述带噪音降低功能的振荡器设定的标准频率的设定信息的第1输入步骤、生成使上述带噪音降低功能的振荡器的输出信号的频率成为上述标准频率的设定数据的设定数据生成步骤、将上述设定数据向上述带噪音降低功能的振荡器传输的第1传输步骤、在内置上述带噪音降低功能的振荡器的电子仪器不满足预先决定的EMI标准时输入要对上述带噪音降低功能的振荡器设定的频谱扩散调制的标准的第2输入步骤、根据上述频谱扩散调制的标准生成对应的调制数据的调制数据生成步骤、至少将上述调制数据向上述带噪音降低功能的振荡器传输的第2传输步骤和在内置上述带噪音降低功能的振荡器的电子仪器满足预先决定的EMI标准时向上述带噪音降低功能的振荡器指示写入传输的上述设定数据和上述调制数据的指示步骤。
CNB021054592A 2001-04-06 2002-04-05 带噪音降低功能的振荡器、写入装置和写入装置的控制方法 Expired - Fee Related CN1206802C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2001108967A JP3567905B2 (ja) 2001-04-06 2001-04-06 ノイズ低減機能付き発振器、書き込み装置及び書き込み装置の制御方法
JP108967/2001 2001-04-06
JP108967/01 2001-04-06

Publications (2)

Publication Number Publication Date
CN1380741A true CN1380741A (zh) 2002-11-20
CN1206802C CN1206802C (zh) 2005-06-15

Family

ID=18961012

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB021054592A Expired - Fee Related CN1206802C (zh) 2001-04-06 2002-04-05 带噪音降低功能的振荡器、写入装置和写入装置的控制方法

Country Status (5)

Country Link
US (1) US6650193B2 (zh)
EP (1) EP1248394B1 (zh)
JP (1) JP3567905B2 (zh)
CN (1) CN1206802C (zh)
DE (1) DE60216349T2 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1326002C (zh) * 2003-08-27 2007-07-11 松下电器产业株式会社 模拟电路自动调整***
CN100375990C (zh) * 2002-12-04 2008-03-19 三星电子株式会社 能够减少电磁干扰的液晶显示驱动定标器
CN101102092B (zh) * 2006-07-07 2010-09-29 雅马哈株式会社 扩频电路

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4074166B2 (ja) * 2001-09-25 2008-04-09 三星電子株式会社 Emi低減pll
DE60327900D1 (de) * 2002-12-24 2009-07-16 Fujitsu Microelectronics Ltd Taktgenerator mit spektraler Dispersion
US7434083B1 (en) * 2004-01-06 2008-10-07 Apple Inc. Method and apparatus for the generation and control of clock signals
US8095813B2 (en) * 2004-03-22 2012-01-10 Integrated Device Technology, Inc Integrated circuit systems having processor-controlled clock signal generators therein that support efficient power management
US7719371B2 (en) * 2004-03-22 2010-05-18 Integrated Device Technology, Inc. Spread spectrum clock and reference signal generator
US7167059B2 (en) * 2004-04-08 2007-01-23 Avago Technologies General Ip (Singapore) Pte. Ltd. Circuit for generating spread spectrum clock
JP2005354256A (ja) * 2004-06-09 2005-12-22 Fujitsu Ltd クロックジェネレータ、およびその制御方法
WO2006009159A1 (ja) * 2004-07-22 2006-01-26 Rohm Co., Ltd クロック生成回路および通信装置
JP4819400B2 (ja) * 2005-05-26 2011-11-24 株式会社リコー クロック生成回路のテスト回路
US7541849B2 (en) 2005-08-09 2009-06-02 Seiko Epson Corporation Phase locked circuit
JPWO2007023528A1 (ja) * 2005-08-23 2009-02-26 シアーウォーター株式会社 信号形成回路、信号形成方法及び電子機器
DE102005050147B8 (de) 2005-10-19 2008-01-24 Infineon Technologies Ag Schaltungsanordnung und Verfahren zur Verringerung elektromagnetischer Beeinflussung
JP4778872B2 (ja) * 2005-10-20 2011-09-21 パナソニック株式会社 楽音出力装置
US7643534B2 (en) 2005-10-26 2010-01-05 Kyocera Mita Corporation Clock signal controlling device
US8144350B2 (en) 2007-02-15 2012-03-27 Samsung Electronics Co., Ltd. Image forming apparatus and method of controlling the same
US8218598B1 (en) * 2007-03-23 2012-07-10 Cypress Semiconductor Corporation Method to program the starting phase of the spread spectrum
WO2009013860A1 (ja) * 2007-07-23 2009-01-29 Panasonic Corporation デジタルpll装置
US8093958B2 (en) * 2007-12-05 2012-01-10 Integrated Device Technology, Inc. Clock, frequency reference, and other reference signal generator with a controlled quality factor
US8134414B2 (en) * 2009-04-24 2012-03-13 Integrated Device Technology, Inc. Clock, frequency reference, and other reference signal generator with frequency stability over temperature variation
US8164159B1 (en) 2009-07-18 2012-04-24 Intergrated Device Technologies, inc. Semiconductor resonators with electromagnetic and environmental shielding and methods of forming same
US8578627B2 (en) * 2010-10-21 2013-11-12 Whirlpool Corporation Method and apparatus for moisture sensor noise immunity
US9495285B2 (en) 2014-09-16 2016-11-15 Integrated Device Technology, Inc. Initiating operation of a timing device using a read only memory (ROM) or a one time programmable non volatile memory (OTP NVM)
US9553570B1 (en) 2014-12-10 2017-01-24 Integrated Device Technology, Inc. Crystal-less jitter attenuator
US9369139B1 (en) 2015-02-14 2016-06-14 Integrated Device Technology, Inc. Fractional reference-injection PLL
US9336896B1 (en) 2015-03-23 2016-05-10 Integrated Device Technology, Inc. System and method for voltage regulation of one-time-programmable (OTP) memory programming voltage
US9455045B1 (en) 2015-04-20 2016-09-27 Integrated Device Technology, Inc. Controlling operation of a timing device using an OTP NVM to store timing device configurations in a RAM
US9362928B1 (en) 2015-07-08 2016-06-07 Integrated Device Technology, Inc. Low-spurious fractional N-frequency divider and method of use
US9954516B1 (en) 2015-08-19 2018-04-24 Integrated Device Technology, Inc. Timing device having multi-purpose pin with proactive function
US9590637B1 (en) 2015-08-28 2017-03-07 Integrated Device Technology, Inc. High-speed programmable frequency divider with 50% output duty cycle
US9847869B1 (en) 2015-10-23 2017-12-19 Integrated Device Technology, Inc. Frequency synthesizer with microcode control
US9614508B1 (en) 2015-12-03 2017-04-04 Integrated Device Technology, Inc. System and method for deskewing output clock signals
US10075284B1 (en) 2016-01-21 2018-09-11 Integrated Device Technology, Inc. Pulse width modulation (PWM) to align clocks across multiple separated cards within a communication system
US9852039B1 (en) 2016-02-03 2017-12-26 Integrated Device Technology, Inc Phase locked loop (PLL) timing device evaluation system and method for evaluating PLL timing devices
US9859901B1 (en) 2016-03-08 2018-01-02 Integrated Device Technology, Inc. Buffer with programmable input/output phase relationship
US9692394B1 (en) 2016-03-25 2017-06-27 Integrated Device Technology, Inc. Programmable low power high-speed current steering logic (LPHCSL) driver and method of use
US9698787B1 (en) 2016-03-28 2017-07-04 Integrated Device Technology, Inc. Integrated low voltage differential signaling (LVDS) and high-speed current steering logic (HCSL) circuit and method of use
US9581973B1 (en) 2016-03-29 2017-02-28 Integrated Device Technology, Inc. Dual mode clock using a common resonator and associated method of use
US9954541B1 (en) 2016-03-29 2018-04-24 Integrated Device Technology, Inc. Bulk acoustic wave resonator based fractional frequency synthesizer and method of use
US9654121B1 (en) 2016-06-01 2017-05-16 Integrated Device Technology, Inc. Calibration method and apparatus for phase locked loop circuit

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5631920A (en) 1993-11-29 1997-05-20 Lexmark International, Inc. Spread spectrum clock generator
US5742208A (en) * 1996-09-06 1998-04-21 Tektronix, Inc. Signal generator for generating a jitter/wander output
US6167103A (en) * 1998-10-08 2000-12-26 Lexmark International, Inc. Variable spread spectrum clock
US6175259B1 (en) * 1999-02-09 2001-01-16 Cypress Semiconductor Corp. Clock generator with programmable two-tone modulation for EMI reduction
US6404834B1 (en) * 2000-09-20 2002-06-11 Lexmark International, Inc. Segmented spectrum clock generator apparatus and method for using same

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100375990C (zh) * 2002-12-04 2008-03-19 三星电子株式会社 能够减少电磁干扰的液晶显示驱动定标器
CN1326002C (zh) * 2003-08-27 2007-07-11 松下电器产业株式会社 模拟电路自动调整***
US7254507B2 (en) 2003-08-27 2007-08-07 Matsushita Electric Industrial Co., Ltd. Analog circuit automatic calibration system
CN101102092B (zh) * 2006-07-07 2010-09-29 雅马哈株式会社 扩频电路

Also Published As

Publication number Publication date
US6650193B2 (en) 2003-11-18
DE60216349T2 (de) 2007-04-26
EP1248394A2 (en) 2002-10-09
CN1206802C (zh) 2005-06-15
DE60216349D1 (de) 2007-01-11
EP1248394A3 (en) 2003-11-19
US20020158694A1 (en) 2002-10-31
EP1248394B1 (en) 2006-11-29
JP2002305446A (ja) 2002-10-18
JP3567905B2 (ja) 2004-09-22

Similar Documents

Publication Publication Date Title
CN1206802C (zh) 带噪音降低功能的振荡器、写入装置和写入装置的控制方法
CN1103936C (zh) 显示控制电路和显示控制方法
US8493330B2 (en) Individual channel phase delay scheme
CN1252622C (zh) 用于搜集信息以确定用户位置的***和方法
CN102915172B (zh) 一种管理显示屏的方法及装置
CN1287540C (zh) 通信装置和通信方法
CN101034885A (zh) 产生低电磁干扰的时钟信号的方法及***
CN106533988A (zh) 一种应用程序网速的控制方法及移动终端
CN1253720C (zh) 基于以理想周期信号得到的取样数据串来测量抖动的电路
CN1677309A (zh) 串行总线通信的时钟信号发生器电路
CN1204091A (zh) 遥控方法、遥控网络服务器和超文本标记语言文件存储介质
CN200956040Y (zh) 一种数字示波器
CN1302452C (zh) 显示装置
CN106771974A (zh) 显示模组点灯测试装置及方法
CN106648329A (zh) 一种应用图标的显示方法及移动终端
CN105825537A (zh) 一种生成动画曲线的方法及终端
CN200982985Y (zh) 一种信号发生器
CN1828479A (zh) 一种切换显卡工作频率的方法及装置
CN1909361A (zh) 低噪声精细频率调节
CN1489037A (zh) 随机数生成器
CN1418009A (zh) 以频率扩散时钟为基准处理输入图像信号的图像处理装置
CN1712972A (zh) 一种数字荧光波形图像处理器的实现方法
CN104917494B (zh) 一种函数信号发生器
CN1725714A (zh) 伪随机数产生装置及利用其实现的测试***
CN2678260Y (zh) 电子设备

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20050615

Termination date: 20190405